Coverage Report

Created: 2026-03-03 06:15

next uncovered line (L), next uncovered region (R), next uncovered branch (B)
/src/capstonev5/arch/RISCV/RISCVGenAsmWriter.inc
Line
Count
Source
1
/*===- TableGen'erated file -------------------------------------*- C++ -*-===*\
2
|*                                                                            *|
3
|* Assembly Writer Source Fragment                                            *|
4
|*                                                                            *|
5
|* Automatically generated file, do not edit!                                 *|
6
|*                                                                            *|
7
\*===----------------------------------------------------------------------===*/
8
9
/* Capstone Disassembly Engine */
10
/* By Nguyen Anh Quynh <aquynh@gmail.com>, 2013-2015 */
11
12
#include <stdio.h>  // debug
13
#include <capstone/platform.h>
14
#include <assert.h>
15
16
17
/// printInstruction - This method is automatically generated by tablegen
18
/// from the instruction set description.
19
static void printInstruction(MCInst *MI, SStream *O, MCRegisterInfo *MRI)
20
83.1k
{
21
83.1k
#ifndef CAPSTONE_DIET
22
83.1k
  static const char AsmStrs[] = {
23
83.1k
  /* 0 */ 'l', 'l', 'a', 9, 0,
24
83.1k
  /* 5 */ 's', 'f', 'e', 'n', 'c', 'e', '.', 'v', 'm', 'a', 9, 0,
25
83.1k
  /* 17 */ 's', 'r', 'a', 9, 0,
26
83.1k
  /* 22 */ 'l', 'b', 9, 0,
27
83.1k
  /* 26 */ 's', 'b', 9, 0,
28
83.1k
  /* 30 */ 'c', '.', 's', 'u', 'b', 9, 0,
29
83.1k
  /* 37 */ 'a', 'u', 'i', 'p', 'c', 9, 0,
30
83.1k
  /* 44 */ 'c', 's', 'r', 'r', 'c', 9, 0,
31
83.1k
  /* 51 */ 'f', 's', 'u', 'b', '.', 'd', 9, 0,
32
83.1k
  /* 59 */ 'f', 'm', 's', 'u', 'b', '.', 'd', 9, 0,
33
83.1k
  /* 68 */ 'f', 'n', 'm', 's', 'u', 'b', '.', 'd', 9, 0,
34
83.1k
  /* 78 */ 's', 'c', '.', 'd', 9, 0,
35
83.1k
  /* 84 */ 'f', 'a', 'd', 'd', '.', 'd', 9, 0,
36
83.1k
  /* 92 */ 'f', 'm', 'a', 'd', 'd', '.', 'd', 9, 0,
37
83.1k
  /* 101 */ 'f', 'n', 'm', 'a', 'd', 'd', '.', 'd', 9, 0,
38
83.1k
  /* 111 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'd', 9, 0,
39
83.1k
  /* 121 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'd', 9, 0,
40
83.1k
  /* 131 */ 'f', 'l', 'e', '.', 'd', 9, 0,
41
83.1k
  /* 138 */ 'f', 's', 'g', 'n', 'j', '.', 'd', 9, 0,
42
83.1k
  /* 147 */ 'f', 'c', 'v', 't', '.', 'l', '.', 'd', 9, 0,
43
83.1k
  /* 157 */ 'f', 'm', 'u', 'l', '.', 'd', 9, 0,
44
83.1k
  /* 165 */ 'f', 'm', 'i', 'n', '.', 'd', 9, 0,
45
83.1k
  /* 173 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'd', 9, 0,
46
83.1k
  /* 183 */ 'f', 's', 'g', 'n', 'j', 'n', '.', 'd', 9, 0,
47
83.1k
  /* 193 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'd', 9, 0,
48
83.1k
  /* 204 */ 'f', 'e', 'q', '.', 'd', 9, 0,
49
83.1k
  /* 211 */ 'l', 'r', '.', 'd', 9, 0,
50
83.1k
  /* 217 */ 'a', 'm', 'o', 'o', 'r', '.', 'd', 9, 0,
51
83.1k
  /* 226 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'd', 9, 0,
52
83.1k
  /* 236 */ 'f', 'c', 'v', 't', '.', 's', '.', 'd', 9, 0,
53
83.1k
  /* 246 */ 'f', 'c', 'l', 'a', 's', 's', '.', 'd', 9, 0,
54
83.1k
  /* 256 */ 'f', 'l', 't', '.', 'd', 9, 0,
55
83.1k
  /* 263 */ 'f', 's', 'q', 'r', 't', '.', 'd', 9, 0,
56
83.1k
  /* 272 */ 'f', 'c', 'v', 't', '.', 'l', 'u', '.', 'd', 9, 0,
57
83.1k
  /* 283 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'd', 9, 0,
58
83.1k
  /* 294 */ 'f', 'c', 'v', 't', '.', 'w', 'u', '.', 'd', 9, 0,
59
83.1k
  /* 305 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'd', 9, 0,
60
83.1k
  /* 316 */ 'f', 'd', 'i', 'v', '.', 'd', 9, 0,
61
83.1k
  /* 324 */ 'f', 'c', 'v', 't', '.', 'w', '.', 'd', 9, 0,
62
83.1k
  /* 334 */ 'f', 'm', 'v', '.', 'x', '.', 'd', 9, 0,
63
83.1k
  /* 343 */ 'f', 'm', 'a', 'x', '.', 'd', 9, 0,
64
83.1k
  /* 351 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'd', 9, 0,
65
83.1k
  /* 361 */ 'f', 's', 'g', 'n', 'j', 'x', '.', 'd', 9, 0,
66
83.1k
  /* 371 */ 'c', '.', 'a', 'd', 'd', 9, 0,
67
83.1k
  /* 378 */ 'c', '.', 'l', 'd', 9, 0,
68
83.1k
  /* 384 */ 'c', '.', 'f', 'l', 'd', 9, 0,
69
83.1k
  /* 391 */ 'c', '.', 'a', 'n', 'd', 9, 0,
70
83.1k
  /* 398 */ 'c', '.', 's', 'd', 9, 0,
71
83.1k
  /* 404 */ 'c', '.', 'f', 's', 'd', 9, 0,
72
83.1k
  /* 411 */ 'f', 'e', 'n', 'c', 'e', 9, 0,
73
83.1k
  /* 418 */ 'b', 'g', 'e', 9, 0,
74
83.1k
  /* 423 */ 'b', 'n', 'e', 9, 0,
75
83.1k
  /* 428 */ 'm', 'u', 'l', 'h', 9, 0,
76
83.1k
  /* 434 */ 's', 'h', 9, 0,
77
83.1k
  /* 438 */ 'f', 'e', 'n', 'c', 'e', '.', 'i', 9, 0,
78
83.1k
  /* 447 */ 'c', '.', 's', 'r', 'a', 'i', 9, 0,
79
83.1k
  /* 455 */ 'c', 's', 'r', 'r', 'c', 'i', 9, 0,
80
83.1k
  /* 463 */ 'c', '.', 'a', 'd', 'd', 'i', 9, 0,
81
83.1k
  /* 471 */ 'c', '.', 'a', 'n', 'd', 'i', 9, 0,
82
83.1k
  /* 479 */ 'w', 'f', 'i', 9, 0,
83
83.1k
  /* 484 */ 'c', '.', 'l', 'i', 9, 0,
84
83.1k
  /* 490 */ 'c', '.', 's', 'l', 'l', 'i', 9, 0,
85
83.1k
  /* 498 */ 'c', '.', 's', 'r', 'l', 'i', 9, 0,
86
83.1k
  /* 506 */ 'x', 'o', 'r', 'i', 9, 0,
87
83.1k
  /* 512 */ 'c', 's', 'r', 'r', 's', 'i', 9, 0,
88
83.1k
  /* 520 */ 's', 'l', 't', 'i', 9, 0,
89
83.1k
  /* 526 */ 'c', '.', 'l', 'u', 'i', 9, 0,
90
83.1k
  /* 533 */ 'c', 's', 'r', 'r', 'w', 'i', 9, 0,
91
83.1k
  /* 541 */ 'c', '.', 'j', 9, 0,
92
83.1k
  /* 546 */ 'c', '.', 'e', 'b', 'r', 'e', 'a', 'k', 9, 0,
93
83.1k
  /* 556 */ 'f', 'c', 'v', 't', '.', 'd', '.', 'l', 9, 0,
94
83.1k
  /* 566 */ 'f', 'c', 'v', 't', '.', 's', '.', 'l', 9, 0,
95
83.1k
  /* 576 */ 'c', '.', 'j', 'a', 'l', 9, 0,
96
83.1k
  /* 583 */ 't', 'a', 'i', 'l', 9, 0,
97
83.1k
  /* 589 */ 'e', 'c', 'a', 'l', 'l', 9, 0,
98
83.1k
  /* 596 */ 's', 'l', 'l', 9, 0,
99
83.1k
  /* 601 */ 's', 'c', '.', 'd', '.', 'r', 'l', 9, 0,
100
83.1k
  /* 610 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'd', '.', 'r', 'l', 9, 0,
101
83.1k
  /* 623 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'd', '.', 'r', 'l', 9, 0,
102
83.1k
  /* 636 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'd', '.', 'r', 'l', 9, 0,
103
83.1k
  /* 649 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'd', '.', 'r', 'l', 9, 0,
104
83.1k
  /* 663 */ 'l', 'r', '.', 'd', '.', 'r', 'l', 9, 0,
105
83.1k
  /* 672 */ 'a', 'm', 'o', 'o', 'r', '.', 'd', '.', 'r', 'l', 9, 0,
106
83.1k
  /* 684 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'd', '.', 'r', 'l', 9, 0,
107
83.1k
  /* 697 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'd', '.', 'r', 'l', 9, 0,
108
83.1k
  /* 711 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'd', '.', 'r', 'l', 9, 0,
109
83.1k
  /* 725 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'd', '.', 'r', 'l', 9, 0,
110
83.1k
  /* 738 */ 's', 'c', '.', 'w', '.', 'r', 'l', 9, 0,
111
83.1k
  /* 747 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'w', '.', 'r', 'l', 9, 0,
112
83.1k
  /* 760 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'w', '.', 'r', 'l', 9, 0,
113
83.1k
  /* 773 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'w', '.', 'r', 'l', 9, 0,
114
83.1k
  /* 786 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'w', '.', 'r', 'l', 9, 0,
115
83.1k
  /* 800 */ 'l', 'r', '.', 'w', '.', 'r', 'l', 9, 0,
116
83.1k
  /* 809 */ 'a', 'm', 'o', 'o', 'r', '.', 'w', '.', 'r', 'l', 9, 0,
117
83.1k
  /* 821 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'w', '.', 'r', 'l', 9, 0,
118
83.1k
  /* 834 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'w', '.', 'r', 'l', 9, 0,
119
83.1k
  /* 848 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'w', '.', 'r', 'l', 9, 0,
120
83.1k
  /* 862 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'w', '.', 'r', 'l', 9, 0,
121
83.1k
  /* 875 */ 's', 'c', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
122
83.1k
  /* 886 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
123
83.1k
  /* 901 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
124
83.1k
  /* 916 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
125
83.1k
  /* 931 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
126
83.1k
  /* 947 */ 'l', 'r', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
127
83.1k
  /* 958 */ 'a', 'm', 'o', 'o', 'r', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
128
83.1k
  /* 972 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
129
83.1k
  /* 987 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
130
83.1k
  /* 1003 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
131
83.1k
  /* 1019 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'd', '.', 'a', 'q', 'r', 'l', 9, 0,
132
83.1k
  /* 1034 */ 's', 'c', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
133
83.1k
  /* 1045 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
134
83.1k
  /* 1060 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
135
83.1k
  /* 1075 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
136
83.1k
  /* 1090 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
137
83.1k
  /* 1106 */ 'l', 'r', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
138
83.1k
  /* 1117 */ 'a', 'm', 'o', 'o', 'r', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
139
83.1k
  /* 1131 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
140
83.1k
  /* 1146 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
141
83.1k
  /* 1162 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
142
83.1k
  /* 1178 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'w', '.', 'a', 'q', 'r', 'l', 9, 0,
143
83.1k
  /* 1193 */ 's', 'r', 'l', 9, 0,
144
83.1k
  /* 1198 */ 'm', 'u', 'l', 9, 0,
145
83.1k
  /* 1203 */ 'r', 'e', 'm', 9, 0,
146
83.1k
  /* 1208 */ 'c', '.', 'a', 'd', 'd', 'i', '4', 's', 'p', 'n', 9, 0,
147
83.1k
  /* 1220 */ 'f', 'e', 'n', 'c', 'e', '.', 't', 's', 'o', 9, 0,
148
83.1k
  /* 1231 */ 'c', '.', 'u', 'n', 'i', 'm', 'p', 9, 0,
149
83.1k
  /* 1240 */ 'c', '.', 'n', 'o', 'p', 9, 0,
150
83.1k
  /* 1247 */ 'c', '.', 'a', 'd', 'd', 'i', '1', '6', 's', 'p', 9, 0,
151
83.1k
  /* 1259 */ 'c', '.', 'l', 'd', 's', 'p', 9, 0,
152
83.1k
  /* 1267 */ 'c', '.', 'f', 'l', 'd', 's', 'p', 9, 0,
153
83.1k
  /* 1276 */ 'c', '.', 's', 'd', 's', 'p', 9, 0,
154
83.1k
  /* 1284 */ 'c', '.', 'f', 's', 'd', 's', 'p', 9, 0,
155
83.1k
  /* 1293 */ 'c', '.', 'l', 'w', 's', 'p', 9, 0,
156
83.1k
  /* 1301 */ 'c', '.', 'f', 'l', 'w', 's', 'p', 9, 0,
157
83.1k
  /* 1310 */ 'c', '.', 's', 'w', 's', 'p', 9, 0,
158
83.1k
  /* 1318 */ 'c', '.', 'f', 's', 'w', 's', 'p', 9, 0,
159
83.1k
  /* 1327 */ 's', 'c', '.', 'd', '.', 'a', 'q', 9, 0,
160
83.1k
  /* 1336 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'd', '.', 'a', 'q', 9, 0,
161
83.1k
  /* 1349 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'd', '.', 'a', 'q', 9, 0,
162
83.1k
  /* 1362 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'd', '.', 'a', 'q', 9, 0,
163
83.1k
  /* 1375 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'd', '.', 'a', 'q', 9, 0,
164
83.1k
  /* 1389 */ 'l', 'r', '.', 'd', '.', 'a', 'q', 9, 0,
165
83.1k
  /* 1398 */ 'a', 'm', 'o', 'o', 'r', '.', 'd', '.', 'a', 'q', 9, 0,
166
83.1k
  /* 1410 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'd', '.', 'a', 'q', 9, 0,
167
83.1k
  /* 1423 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'd', '.', 'a', 'q', 9, 0,
168
83.1k
  /* 1437 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'd', '.', 'a', 'q', 9, 0,
169
83.1k
  /* 1451 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'd', '.', 'a', 'q', 9, 0,
170
83.1k
  /* 1464 */ 's', 'c', '.', 'w', '.', 'a', 'q', 9, 0,
171
83.1k
  /* 1473 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'w', '.', 'a', 'q', 9, 0,
172
83.1k
  /* 1486 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'w', '.', 'a', 'q', 9, 0,
173
83.1k
  /* 1499 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'w', '.', 'a', 'q', 9, 0,
174
83.1k
  /* 1512 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'w', '.', 'a', 'q', 9, 0,
175
83.1k
  /* 1526 */ 'l', 'r', '.', 'w', '.', 'a', 'q', 9, 0,
176
83.1k
  /* 1535 */ 'a', 'm', 'o', 'o', 'r', '.', 'w', '.', 'a', 'q', 9, 0,
177
83.1k
  /* 1547 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'w', '.', 'a', 'q', 9, 0,
178
83.1k
  /* 1560 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'w', '.', 'a', 'q', 9, 0,
179
83.1k
  /* 1574 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'w', '.', 'a', 'q', 9, 0,
180
83.1k
  /* 1588 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'w', '.', 'a', 'q', 9, 0,
181
83.1k
  /* 1601 */ 'b', 'e', 'q', 9, 0,
182
83.1k
  /* 1606 */ 'c', '.', 'j', 'r', 9, 0,
183
83.1k
  /* 1612 */ 'c', '.', 'j', 'a', 'l', 'r', 9, 0,
184
83.1k
  /* 1620 */ 'c', '.', 'o', 'r', 9, 0,
185
83.1k
  /* 1626 */ 'c', '.', 'x', 'o', 'r', 9, 0,
186
83.1k
  /* 1633 */ 'f', 's', 'u', 'b', '.', 's', 9, 0,
187
83.1k
  /* 1641 */ 'f', 'm', 's', 'u', 'b', '.', 's', 9, 0,
188
83.1k
  /* 1650 */ 'f', 'n', 'm', 's', 'u', 'b', '.', 's', 9, 0,
189
83.1k
  /* 1660 */ 'f', 'c', 'v', 't', '.', 'd', '.', 's', 9, 0,
190
83.1k
  /* 1670 */ 'f', 'a', 'd', 'd', '.', 's', 9, 0,
191
83.1k
  /* 1678 */ 'f', 'm', 'a', 'd', 'd', '.', 's', 9, 0,
192
83.1k
  /* 1687 */ 'f', 'n', 'm', 'a', 'd', 'd', '.', 's', 9, 0,
193
83.1k
  /* 1697 */ 'f', 'l', 'e', '.', 's', 9, 0,
194
83.1k
  /* 1704 */ 'f', 's', 'g', 'n', 'j', '.', 's', 9, 0,
195
83.1k
  /* 1713 */ 'f', 'c', 'v', 't', '.', 'l', '.', 's', 9, 0,
196
83.1k
  /* 1723 */ 'f', 'm', 'u', 'l', '.', 's', 9, 0,
197
83.1k
  /* 1731 */ 'f', 'm', 'i', 'n', '.', 's', 9, 0,
198
83.1k
  /* 1739 */ 'f', 's', 'g', 'n', 'j', 'n', '.', 's', 9, 0,
199
83.1k
  /* 1749 */ 'f', 'e', 'q', '.', 's', 9, 0,
200
83.1k
  /* 1756 */ 'f', 'c', 'l', 'a', 's', 's', '.', 's', 9, 0,
201
83.1k
  /* 1766 */ 'f', 'l', 't', '.', 's', 9, 0,
202
83.1k
  /* 1773 */ 'f', 's', 'q', 'r', 't', '.', 's', 9, 0,
203
83.1k
  /* 1782 */ 'f', 'c', 'v', 't', '.', 'l', 'u', '.', 's', 9, 0,
204
83.1k
  /* 1793 */ 'f', 'c', 'v', 't', '.', 'w', 'u', '.', 's', 9, 0,
205
83.1k
  /* 1804 */ 'f', 'd', 'i', 'v', '.', 's', 9, 0,
206
83.1k
  /* 1812 */ 'f', 'c', 'v', 't', '.', 'w', '.', 's', 9, 0,
207
83.1k
  /* 1822 */ 'f', 'm', 'a', 'x', '.', 's', 9, 0,
208
83.1k
  /* 1830 */ 'f', 's', 'g', 'n', 'j', 'x', '.', 's', 9, 0,
209
83.1k
  /* 1840 */ 'c', 's', 'r', 'r', 's', 9, 0,
210
83.1k
  /* 1847 */ 'm', 'r', 'e', 't', 9, 0,
211
83.1k
  /* 1853 */ 's', 'r', 'e', 't', 9, 0,
212
83.1k
  /* 1859 */ 'u', 'r', 'e', 't', 9, 0,
213
83.1k
  /* 1865 */ 'b', 'l', 't', 9, 0,
214
83.1k
  /* 1870 */ 's', 'l', 't', 9, 0,
215
83.1k
  /* 1875 */ 'l', 'b', 'u', 9, 0,
216
83.1k
  /* 1880 */ 'b', 'g', 'e', 'u', 9, 0,
217
83.1k
  /* 1886 */ 'm', 'u', 'l', 'h', 'u', 9, 0,
218
83.1k
  /* 1893 */ 's', 'l', 't', 'i', 'u', 9, 0,
219
83.1k
  /* 1900 */ 'f', 'c', 'v', 't', '.', 'd', '.', 'l', 'u', 9, 0,
220
83.1k
  /* 1911 */ 'f', 'c', 'v', 't', '.', 's', '.', 'l', 'u', 9, 0,
221
83.1k
  /* 1922 */ 'r', 'e', 'm', 'u', 9, 0,
222
83.1k
  /* 1928 */ 'm', 'u', 'l', 'h', 's', 'u', 9, 0,
223
83.1k
  /* 1936 */ 'b', 'l', 't', 'u', 9, 0,
224
83.1k
  /* 1942 */ 's', 'l', 't', 'u', 9, 0,
225
83.1k
  /* 1948 */ 'd', 'i', 'v', 'u', 9, 0,
226
83.1k
  /* 1954 */ 'f', 'c', 'v', 't', '.', 'd', '.', 'w', 'u', 9, 0,
227
83.1k
  /* 1965 */ 'f', 'c', 'v', 't', '.', 's', '.', 'w', 'u', 9, 0,
228
83.1k
  /* 1976 */ 'l', 'w', 'u', 9, 0,
229
83.1k
  /* 1981 */ 'd', 'i', 'v', 9, 0,
230
83.1k
  /* 1986 */ 'c', '.', 'm', 'v', 9, 0,
231
83.1k
  /* 1992 */ 's', 'c', '.', 'w', 9, 0,
232
83.1k
  /* 1998 */ 'f', 'c', 'v', 't', '.', 'd', '.', 'w', 9, 0,
233
83.1k
  /* 2008 */ 'a', 'm', 'o', 'a', 'd', 'd', '.', 'w', 9, 0,
234
83.1k
  /* 2018 */ 'a', 'm', 'o', 'a', 'n', 'd', '.', 'w', 9, 0,
235
83.1k
  /* 2028 */ 'a', 'm', 'o', 'm', 'i', 'n', '.', 'w', 9, 0,
236
83.1k
  /* 2038 */ 'a', 'm', 'o', 's', 'w', 'a', 'p', '.', 'w', 9, 0,
237
83.1k
  /* 2049 */ 'l', 'r', '.', 'w', 9, 0,
238
83.1k
  /* 2055 */ 'a', 'm', 'o', 'o', 'r', '.', 'w', 9, 0,
239
83.1k
  /* 2064 */ 'a', 'm', 'o', 'x', 'o', 'r', '.', 'w', 9, 0,
240
83.1k
  /* 2074 */ 'f', 'c', 'v', 't', '.', 's', '.', 'w', 9, 0,
241
83.1k
  /* 2084 */ 'a', 'm', 'o', 'm', 'i', 'n', 'u', '.', 'w', 9, 0,
242
83.1k
  /* 2095 */ 'a', 'm', 'o', 'm', 'a', 'x', 'u', '.', 'w', 9, 0,
243
83.1k
  /* 2106 */ 'f', 'm', 'v', '.', 'x', '.', 'w', 9, 0,
244
83.1k
  /* 2115 */ 'a', 'm', 'o', 'm', 'a', 'x', '.', 'w', 9, 0,
245
83.1k
  /* 2125 */ 's', 'r', 'a', 'w', 9, 0,
246
83.1k
  /* 2131 */ 'c', '.', 's', 'u', 'b', 'w', 9, 0,
247
83.1k
  /* 2139 */ 'c', '.', 'a', 'd', 'd', 'w', 9, 0,
248
83.1k
  /* 2147 */ 's', 'r', 'a', 'i', 'w', 9, 0,
249
83.1k
  /* 2154 */ 'c', '.', 'a', 'd', 'd', 'i', 'w', 9, 0,
250
83.1k
  /* 2163 */ 's', 'l', 'l', 'i', 'w', 9, 0,
251
83.1k
  /* 2170 */ 's', 'r', 'l', 'i', 'w', 9, 0,
252
83.1k
  /* 2177 */ 'c', '.', 'l', 'w', 9, 0,
253
83.1k
  /* 2183 */ 'c', '.', 'f', 'l', 'w', 9, 0,
254
83.1k
  /* 2190 */ 's', 'l', 'l', 'w', 9, 0,
255
83.1k
  /* 2196 */ 's', 'r', 'l', 'w', 9, 0,
256
83.1k
  /* 2202 */ 'm', 'u', 'l', 'w', 9, 0,
257
83.1k
  /* 2208 */ 'r', 'e', 'm', 'w', 9, 0,
258
83.1k
  /* 2214 */ 'c', 's', 'r', 'r', 'w', 9, 0,
259
83.1k
  /* 2221 */ 'c', '.', 's', 'w', 9, 0,
260
83.1k
  /* 2227 */ 'c', '.', 'f', 's', 'w', 9, 0,
261
83.1k
  /* 2234 */ 'r', 'e', 'm', 'u', 'w', 9, 0,
262
83.1k
  /* 2241 */ 'd', 'i', 'v', 'u', 'w', 9, 0,
263
83.1k
  /* 2248 */ 'd', 'i', 'v', 'w', 9, 0,
264
83.1k
  /* 2254 */ 'f', 'm', 'v', '.', 'd', '.', 'x', 9, 0,
265
83.1k
  /* 2263 */ 'f', 'm', 'v', '.', 'w', '.', 'x', 9, 0,
266
83.1k
  /* 2272 */ 'c', '.', 'b', 'n', 'e', 'z', 9, 0,
267
83.1k
  /* 2280 */ 'c', '.', 'b', 'e', 'q', 'z', 9, 0,
268
83.1k
  /* 2288 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'P', 'a', 't', 'c', 'h', 'a', 'b', 'l', 'e', 32, 'R', 'E', 'T', '.', 0,
269
83.1k
  /* 2319 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'y', 'p', 'e', 'd', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
270
83.1k
  /* 2343 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'C', 'u', 's', 't', 'o', 'm', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
271
83.1k
  /* 2368 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'n', 't', 'e', 'r', '.', 0,
272
83.1k
  /* 2391 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'a', 'i', 'l', 32, 'C', 'a', 'l', 'l', 32, 'E', 'x', 'i', 't', '.', 0,
273
83.1k
  /* 2414 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'x', 'i', 't', '.', 0,
274
83.1k
  /* 2436 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'E', 'N', 'D', 0,
275
83.1k
  /* 2449 */ 'B', 'U', 'N', 'D', 'L', 'E', 0,
276
83.1k
  /* 2456 */ 'D', 'B', 'G', '_', 'V', 'A', 'L', 'U', 'E', 0,
277
83.1k
  /* 2466 */ 'D', 'B', 'G', '_', 'L', 'A', 'B', 'E', 'L', 0,
278
83.1k
  /* 2476 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'S', 'T', 'A', 'R', 'T', 0,
279
83.1k
  /* 2491 */ '#', 32, 'F', 'E', 'n', 't', 'r', 'y', 32, 'c', 'a', 'l', 'l', 0,
280
83.1k
  };
281
83.1k
#endif
282
283
83.1k
  static const uint16_t OpInfo0[] = {
284
83.1k
    0U, // PHI
285
83.1k
    0U, // INLINEASM
286
83.1k
    0U, // INLINEASM_BR
287
83.1k
    0U, // CFI_INSTRUCTION
288
83.1k
    0U, // EH_LABEL
289
83.1k
    0U, // GC_LABEL
290
83.1k
    0U, // ANNOTATION_LABEL
291
83.1k
    0U, // KILL
292
83.1k
    0U, // EXTRACT_SUBREG
293
83.1k
    0U, // INSERT_SUBREG
294
83.1k
    0U, // IMPLICIT_DEF
295
83.1k
    0U, // SUBREG_TO_REG
296
83.1k
    0U, // COPY_TO_REGCLASS
297
83.1k
    2457U,  // DBG_VALUE
298
83.1k
    2467U,  // DBG_LABEL
299
83.1k
    0U, // REG_SEQUENCE
300
83.1k
    0U, // COPY
301
83.1k
    2450U,  // BUNDLE
302
83.1k
    2477U,  // LIFETIME_START
303
83.1k
    2437U,  // LIFETIME_END
304
83.1k
    0U, // STACKMAP
305
83.1k
    2492U,  // FENTRY_CALL
306
83.1k
    0U, // PATCHPOINT
307
83.1k
    0U, // LOAD_STACK_GUARD
308
83.1k
    0U, // STATEPOINT
309
83.1k
    0U, // LOCAL_ESCAPE
310
83.1k
    0U, // FAULTING_OP
311
83.1k
    0U, // PATCHABLE_OP
312
83.1k
    2369U,  // PATCHABLE_FUNCTION_ENTER
313
83.1k
    2289U,  // PATCHABLE_RET
314
83.1k
    2415U,  // PATCHABLE_FUNCTION_EXIT
315
83.1k
    2392U,  // PATCHABLE_TAIL_CALL
316
83.1k
    2344U,  // PATCHABLE_EVENT_CALL
317
83.1k
    2320U,  // PATCHABLE_TYPED_EVENT_CALL
318
83.1k
    0U, // ICALL_BRANCH_FUNNEL
319
83.1k
    0U, // G_ADD
320
83.1k
    0U, // G_SUB
321
83.1k
    0U, // G_MUL
322
83.1k
    0U, // G_SDIV
323
83.1k
    0U, // G_UDIV
324
83.1k
    0U, // G_SREM
325
83.1k
    0U, // G_UREM
326
83.1k
    0U, // G_AND
327
83.1k
    0U, // G_OR
328
83.1k
    0U, // G_XOR
329
83.1k
    0U, // G_IMPLICIT_DEF
330
83.1k
    0U, // G_PHI
331
83.1k
    0U, // G_FRAME_INDEX
332
83.1k
    0U, // G_GLOBAL_VALUE
333
83.1k
    0U, // G_EXTRACT
334
83.1k
    0U, // G_UNMERGE_VALUES
335
83.1k
    0U, // G_INSERT
336
83.1k
    0U, // G_MERGE_VALUES
337
83.1k
    0U, // G_BUILD_VECTOR
338
83.1k
    0U, // G_BUILD_VECTOR_TRUNC
339
83.1k
    0U, // G_CONCAT_VECTORS
340
83.1k
    0U, // G_PTRTOINT
341
83.1k
    0U, // G_INTTOPTR
342
83.1k
    0U, // G_BITCAST
343
83.1k
    0U, // G_INTRINSIC_TRUNC
344
83.1k
    0U, // G_INTRINSIC_ROUND
345
83.1k
    0U, // G_LOAD
346
83.1k
    0U, // G_SEXTLOAD
347
83.1k
    0U, // G_ZEXTLOAD
348
83.1k
    0U, // G_STORE
349
83.1k
    0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
350
83.1k
    0U, // G_ATOMIC_CMPXCHG
351
83.1k
    0U, // G_ATOMICRMW_XCHG
352
83.1k
    0U, // G_ATOMICRMW_ADD
353
83.1k
    0U, // G_ATOMICRMW_SUB
354
83.1k
    0U, // G_ATOMICRMW_AND
355
83.1k
    0U, // G_ATOMICRMW_NAND
356
83.1k
    0U, // G_ATOMICRMW_OR
357
83.1k
    0U, // G_ATOMICRMW_XOR
358
83.1k
    0U, // G_ATOMICRMW_MAX
359
83.1k
    0U, // G_ATOMICRMW_MIN
360
83.1k
    0U, // G_ATOMICRMW_UMAX
361
83.1k
    0U, // G_ATOMICRMW_UMIN
362
83.1k
    0U, // G_BRCOND
363
83.1k
    0U, // G_BRINDIRECT
364
83.1k
    0U, // G_INTRINSIC
365
83.1k
    0U, // G_INTRINSIC_W_SIDE_EFFECTS
366
83.1k
    0U, // G_ANYEXT
367
83.1k
    0U, // G_TRUNC
368
83.1k
    0U, // G_CONSTANT
369
83.1k
    0U, // G_FCONSTANT
370
83.1k
    0U, // G_VASTART
371
83.1k
    0U, // G_VAARG
372
83.1k
    0U, // G_SEXT
373
83.1k
    0U, // G_ZEXT
374
83.1k
    0U, // G_SHL
375
83.1k
    0U, // G_LSHR
376
83.1k
    0U, // G_ASHR
377
83.1k
    0U, // G_ICMP
378
83.1k
    0U, // G_FCMP
379
83.1k
    0U, // G_SELECT
380
83.1k
    0U, // G_UADDO
381
83.1k
    0U, // G_UADDE
382
83.1k
    0U, // G_USUBO
383
83.1k
    0U, // G_USUBE
384
83.1k
    0U, // G_SADDO
385
83.1k
    0U, // G_SADDE
386
83.1k
    0U, // G_SSUBO
387
83.1k
    0U, // G_SSUBE
388
83.1k
    0U, // G_UMULO
389
83.1k
    0U, // G_SMULO
390
83.1k
    0U, // G_UMULH
391
83.1k
    0U, // G_SMULH
392
83.1k
    0U, // G_FADD
393
83.1k
    0U, // G_FSUB
394
83.1k
    0U, // G_FMUL
395
83.1k
    0U, // G_FMA
396
83.1k
    0U, // G_FDIV
397
83.1k
    0U, // G_FREM
398
83.1k
    0U, // G_FPOW
399
83.1k
    0U, // G_FEXP
400
83.1k
    0U, // G_FEXP2
401
83.1k
    0U, // G_FLOG
402
83.1k
    0U, // G_FLOG2
403
83.1k
    0U, // G_FLOG10
404
83.1k
    0U, // G_FNEG
405
83.1k
    0U, // G_FPEXT
406
83.1k
    0U, // G_FPTRUNC
407
83.1k
    0U, // G_FPTOSI
408
83.1k
    0U, // G_FPTOUI
409
83.1k
    0U, // G_SITOFP
410
83.1k
    0U, // G_UITOFP
411
83.1k
    0U, // G_FABS
412
83.1k
    0U, // G_FCANONICALIZE
413
83.1k
    0U, // G_GEP
414
83.1k
    0U, // G_PTR_MASK
415
83.1k
    0U, // G_BR
416
83.1k
    0U, // G_INSERT_VECTOR_ELT
417
83.1k
    0U, // G_EXTRACT_VECTOR_ELT
418
83.1k
    0U, // G_SHUFFLE_VECTOR
419
83.1k
    0U, // G_CTTZ
420
83.1k
    0U, // G_CTTZ_ZERO_UNDEF
421
83.1k
    0U, // G_CTLZ
422
83.1k
    0U, // G_CTLZ_ZERO_UNDEF
423
83.1k
    0U, // G_CTPOP
424
83.1k
    0U, // G_BSWAP
425
83.1k
    0U, // G_FCEIL
426
83.1k
    0U, // G_FCOS
427
83.1k
    0U, // G_FSIN
428
83.1k
    0U, // G_FSQRT
429
83.1k
    0U, // G_FFLOOR
430
83.1k
    0U, // G_ADDRSPACE_CAST
431
83.1k
    0U, // G_BLOCK_ADDR
432
83.1k
    4U, // ADJCALLSTACKDOWN
433
83.1k
    4U, // ADJCALLSTACKUP
434
83.1k
    4U, // BuildPairF64Pseudo
435
83.1k
    4U, // PseudoAtomicLoadNand32
436
83.1k
    4U, // PseudoAtomicLoadNand64
437
83.1k
    4U, // PseudoBR
438
83.1k
    4U, // PseudoBRIND
439
83.1k
    4687U,  // PseudoCALL
440
83.1k
    4U, // PseudoCALLIndirect
441
83.1k
    4U, // PseudoCmpXchg32
442
83.1k
    4U, // PseudoCmpXchg64
443
83.1k
    20482U, // PseudoLA
444
83.1k
    20967U, // PseudoLI
445
83.1k
    20481U, // PseudoLLA
446
83.1k
    4U, // PseudoMaskedAtomicLoadAdd32
447
83.1k
    4U, // PseudoMaskedAtomicLoadMax32
448
83.1k
    4U, // PseudoMaskedAtomicLoadMin32
449
83.1k
    4U, // PseudoMaskedAtomicLoadNand32
450
83.1k
    4U, // PseudoMaskedAtomicLoadSub32
451
83.1k
    4U, // PseudoMaskedAtomicLoadUMax32
452
83.1k
    4U, // PseudoMaskedAtomicLoadUMin32
453
83.1k
    4U, // PseudoMaskedAtomicSwap32
454
83.1k
    4U, // PseudoMaskedCmpXchg32
455
83.1k
    4U, // PseudoRET
456
83.1k
    4680U,  // PseudoTAIL
457
83.1k
    4U, // PseudoTAILIndirect
458
83.1k
    4U, // Select_FPR32_Using_CC_GPR
459
83.1k
    4U, // Select_FPR64_Using_CC_GPR
460
83.1k
    4U, // Select_GPR_Using_CC_GPR
461
83.1k
    4U, // SplitF64Pseudo
462
83.1k
    20854U, // ADD
463
83.1k
    20946U, // ADDI
464
83.1k
    22637U, // ADDIW
465
83.1k
    22622U, // ADDW
466
83.1k
    20592U, // AMOADD_D
467
83.1k
    21817U, // AMOADD_D_AQ
468
83.1k
    21367U, // AMOADD_D_AQ_RL
469
83.1k
    21091U, // AMOADD_D_RL
470
83.1k
    22489U, // AMOADD_W
471
83.1k
    21954U, // AMOADD_W_AQ
472
83.1k
    21526U, // AMOADD_W_AQ_RL
473
83.1k
    21228U, // AMOADD_W_RL
474
83.1k
    20602U, // AMOAND_D
475
83.1k
    21830U, // AMOAND_D_AQ
476
83.1k
    21382U, // AMOAND_D_AQ_RL
477
83.1k
    21104U, // AMOAND_D_RL
478
83.1k
    22499U, // AMOAND_W
479
83.1k
    21967U, // AMOAND_W_AQ
480
83.1k
    21541U, // AMOAND_W_AQ_RL
481
83.1k
    21241U, // AMOAND_W_RL
482
83.1k
    20786U, // AMOMAXU_D
483
83.1k
    21918U, // AMOMAXU_D_AQ
484
83.1k
    21484U, // AMOMAXU_D_AQ_RL
485
83.1k
    21192U, // AMOMAXU_D_RL
486
83.1k
    22576U, // AMOMAXU_W
487
83.1k
    22055U, // AMOMAXU_W_AQ
488
83.1k
    21643U, // AMOMAXU_W_AQ_RL
489
83.1k
    21329U, // AMOMAXU_W_RL
490
83.1k
    20832U, // AMOMAX_D
491
83.1k
    21932U, // AMOMAX_D_AQ
492
83.1k
    21500U, // AMOMAX_D_AQ_RL
493
83.1k
    21206U, // AMOMAX_D_RL
494
83.1k
    22596U, // AMOMAX_W
495
83.1k
    22069U, // AMOMAX_W_AQ
496
83.1k
    21659U, // AMOMAX_W_AQ_RL
497
83.1k
    21343U, // AMOMAX_W_RL
498
83.1k
    20764U, // AMOMINU_D
499
83.1k
    21904U, // AMOMINU_D_AQ
500
83.1k
    21468U, // AMOMINU_D_AQ_RL
501
83.1k
    21178U, // AMOMINU_D_RL
502
83.1k
    22565U, // AMOMINU_W
503
83.1k
    22041U, // AMOMINU_W_AQ
504
83.1k
    21627U, // AMOMINU_W_AQ_RL
505
83.1k
    21315U, // AMOMINU_W_RL
506
83.1k
    20654U, // AMOMIN_D
507
83.1k
    21843U, // AMOMIN_D_AQ
508
83.1k
    21397U, // AMOMIN_D_AQ_RL
509
83.1k
    21117U, // AMOMIN_D_RL
510
83.1k
    22509U, // AMOMIN_W
511
83.1k
    21980U, // AMOMIN_W_AQ
512
83.1k
    21556U, // AMOMIN_W_AQ_RL
513
83.1k
    21254U, // AMOMIN_W_RL
514
83.1k
    20698U, // AMOOR_D
515
83.1k
    21879U, // AMOOR_D_AQ
516
83.1k
    21439U, // AMOOR_D_AQ_RL
517
83.1k
    21153U, // AMOOR_D_RL
518
83.1k
    22536U, // AMOOR_W
519
83.1k
    22016U, // AMOOR_W_AQ
520
83.1k
    21598U, // AMOOR_W_AQ_RL
521
83.1k
    21290U, // AMOOR_W_RL
522
83.1k
    20674U, // AMOSWAP_D
523
83.1k
    21856U, // AMOSWAP_D_AQ
524
83.1k
    21412U, // AMOSWAP_D_AQ_RL
525
83.1k
    21130U, // AMOSWAP_D_RL
526
83.1k
    22519U, // AMOSWAP_W
527
83.1k
    21993U, // AMOSWAP_W_AQ
528
83.1k
    21571U, // AMOSWAP_W_AQ_RL
529
83.1k
    21267U, // AMOSWAP_W_RL
530
83.1k
    20707U, // AMOXOR_D
531
83.1k
    21891U, // AMOXOR_D_AQ
532
83.1k
    21453U, // AMOXOR_D_AQ_RL
533
83.1k
    21165U, // AMOXOR_D_RL
534
83.1k
    22545U, // AMOXOR_W
535
83.1k
    22028U, // AMOXOR_W_AQ
536
83.1k
    21612U, // AMOXOR_W_AQ_RL
537
83.1k
    21302U, // AMOXOR_W_RL
538
83.1k
    20874U, // AND
539
83.1k
    20954U, // ANDI
540
83.1k
    20518U, // AUIPC
541
83.1k
    22082U, // BEQ
542
83.1k
    20899U, // BGE
543
83.1k
    22361U, // BGEU
544
83.1k
    22346U, // BLT
545
83.1k
    22417U, // BLTU
546
83.1k
    20904U, // BNE
547
83.1k
    20525U, // CSRRC
548
83.1k
    20936U, // CSRRCI
549
83.1k
    22321U, // CSRRS
550
83.1k
    20993U, // CSRRSI
551
83.1k
    22695U, // CSRRW
552
83.1k
    21014U, // CSRRWI
553
83.1k
    8564U,  // C_ADD
554
83.1k
    8656U,  // C_ADDI
555
83.1k
    9440U,  // C_ADDI16SP
556
83.1k
    21689U, // C_ADDI4SPN
557
83.1k
    10347U, // C_ADDIW
558
83.1k
    10332U, // C_ADDW
559
83.1k
    8584U,  // C_AND
560
83.1k
    8664U,  // C_ANDI
561
83.1k
    22761U, // C_BEQZ
562
83.1k
    22753U, // C_BNEZ
563
83.1k
    547U, // C_EBREAK
564
83.1k
    20865U, // C_FLD
565
83.1k
    21748U, // C_FLDSP
566
83.1k
    22664U, // C_FLW
567
83.1k
    21782U, // C_FLWSP
568
83.1k
    20885U, // C_FSD
569
83.1k
    21765U, // C_FSDSP
570
83.1k
    22708U, // C_FSW
571
83.1k
    21799U, // C_FSWSP
572
83.1k
    4638U,  // C_J
573
83.1k
    4673U,  // C_JAL
574
83.1k
    5709U,  // C_JALR
575
83.1k
    5703U,  // C_JR
576
83.1k
    20859U, // C_LD
577
83.1k
    21740U, // C_LDSP
578
83.1k
    20965U, // C_LI
579
83.1k
    21007U, // C_LUI
580
83.1k
    22658U, // C_LW
581
83.1k
    21774U, // C_LWSP
582
83.1k
    22467U, // C_MV
583
83.1k
    1241U,  // C_NOP
584
83.1k
    9813U,  // C_OR
585
83.1k
    20879U, // C_SD
586
83.1k
    21757U, // C_SDSP
587
83.1k
    8683U,  // C_SLLI
588
83.1k
    8640U,  // C_SRAI
589
83.1k
    8691U,  // C_SRLI
590
83.1k
    8223U,  // C_SUB
591
83.1k
    10324U, // C_SUBW
592
83.1k
    22702U, // C_SW
593
83.1k
    21791U, // C_SWSP
594
83.1k
    1232U,  // C_UNIMP
595
83.1k
    9819U,  // C_XOR
596
83.1k
    22462U, // DIV
597
83.1k
    22429U, // DIVU
598
83.1k
    22722U, // DIVUW
599
83.1k
    22729U, // DIVW
600
83.1k
    549U, // EBREAK
601
83.1k
    590U, // ECALL
602
83.1k
    20565U, // FADD_D
603
83.1k
    22151U, // FADD_S
604
83.1k
    20727U, // FCLASS_D
605
83.1k
    22237U, // FCLASS_S
606
83.1k
    21037U, // FCVT_D_L
607
83.1k
    22381U, // FCVT_D_LU
608
83.1k
    22141U, // FCVT_D_S
609
83.1k
    22479U, // FCVT_D_W
610
83.1k
    22435U, // FCVT_D_WU
611
83.1k
    20753U, // FCVT_LU_D
612
83.1k
    22263U, // FCVT_LU_S
613
83.1k
    20628U, // FCVT_L_D
614
83.1k
    22194U, // FCVT_L_S
615
83.1k
    20717U, // FCVT_S_D
616
83.1k
    21047U, // FCVT_S_L
617
83.1k
    22392U, // FCVT_S_LU
618
83.1k
    22555U, // FCVT_S_W
619
83.1k
    22446U, // FCVT_S_WU
620
83.1k
    20775U, // FCVT_WU_D
621
83.1k
    22274U, // FCVT_WU_S
622
83.1k
    20805U, // FCVT_W_D
623
83.1k
    22293U, // FCVT_W_S
624
83.1k
    20797U, // FDIV_D
625
83.1k
    22285U, // FDIV_S
626
83.1k
    12700U, // FENCE
627
83.1k
    439U, // FENCE_I
628
83.1k
    1221U,  // FENCE_TSO
629
83.1k
    20685U, // FEQ_D
630
83.1k
    22230U, // FEQ_S
631
83.1k
    20867U, // FLD
632
83.1k
    20612U, // FLE_D
633
83.1k
    22178U, // FLE_S
634
83.1k
    20737U, // FLT_D
635
83.1k
    22247U, // FLT_S
636
83.1k
    22666U, // FLW
637
83.1k
    20573U, // FMADD_D
638
83.1k
    22159U, // FMADD_S
639
83.1k
    20824U, // FMAX_D
640
83.1k
    22303U, // FMAX_S
641
83.1k
    20646U, // FMIN_D
642
83.1k
    22212U, // FMIN_S
643
83.1k
    20540U, // FMSUB_D
644
83.1k
    22122U, // FMSUB_S
645
83.1k
    20638U, // FMUL_D
646
83.1k
    22204U, // FMUL_S
647
83.1k
    22735U, // FMV_D_X
648
83.1k
    22744U, // FMV_W_X
649
83.1k
    20815U, // FMV_X_D
650
83.1k
    22587U, // FMV_X_W
651
83.1k
    20582U, // FNMADD_D
652
83.1k
    22168U, // FNMADD_S
653
83.1k
    20549U, // FNMSUB_D
654
83.1k
    22131U, // FNMSUB_S
655
83.1k
    20887U, // FSD
656
83.1k
    20664U, // FSGNJN_D
657
83.1k
    22220U, // FSGNJN_S
658
83.1k
    20842U, // FSGNJX_D
659
83.1k
    22311U, // FSGNJX_S
660
83.1k
    20619U, // FSGNJ_D
661
83.1k
    22185U, // FSGNJ_S
662
83.1k
    20744U, // FSQRT_D
663
83.1k
    22254U, // FSQRT_S
664
83.1k
    20532U, // FSUB_D
665
83.1k
    22114U, // FSUB_S
666
83.1k
    22710U, // FSW
667
83.1k
    21059U, // JAL
668
83.1k
    22095U, // JALR
669
83.1k
    20503U, // LB
670
83.1k
    22356U, // LBU
671
83.1k
    20861U, // LD
672
83.1k
    20911U, // LH
673
83.1k
    22369U, // LHU
674
83.1k
    37076U, // LR_D
675
83.1k
    38254U, // LR_D_AQ
676
83.1k
    37812U, // LR_D_AQ_RL
677
83.1k
    37528U, // LR_D_RL
678
83.1k
    38914U, // LR_W
679
83.1k
    38391U, // LR_W_AQ
680
83.1k
    37971U, // LR_W_AQ_RL
681
83.1k
    37665U, // LR_W_RL
682
83.1k
    21009U, // LUI
683
83.1k
    22660U, // LW
684
83.1k
    22457U, // LWU
685
83.1k
    1848U,  // MRET
686
83.1k
    21679U, // MUL
687
83.1k
    20909U, // MULH
688
83.1k
    22409U, // MULHSU
689
83.1k
    22367U, // MULHU
690
83.1k
    22683U, // MULW
691
83.1k
    22103U, // OR
692
83.1k
    20988U, // ORI
693
83.1k
    21684U, // REM
694
83.1k
    22403U, // REMU
695
83.1k
    22715U, // REMUW
696
83.1k
    22689U, // REMW
697
83.1k
    20507U, // SB
698
83.1k
    20559U, // SC_D
699
83.1k
    21808U, // SC_D_AQ
700
83.1k
    21356U, // SC_D_AQ_RL
701
83.1k
    21082U, // SC_D_RL
702
83.1k
    22473U, // SC_W
703
83.1k
    21945U, // SC_W_AQ
704
83.1k
    21515U, // SC_W_AQ_RL
705
83.1k
    21219U, // SC_W_RL
706
83.1k
    20881U, // SD
707
83.1k
    20486U, // SFENCE_VMA
708
83.1k
    20915U, // SH
709
83.1k
    21077U, // SLL
710
83.1k
    20973U, // SLLI
711
83.1k
    22644U, // SLLIW
712
83.1k
    22671U, // SLLW
713
83.1k
    22351U, // SLT
714
83.1k
    21001U, // SLTI
715
83.1k
    22374U, // SLTIU
716
83.1k
    22423U, // SLTU
717
83.1k
    20498U, // SRA
718
83.1k
    20930U, // SRAI
719
83.1k
    22628U, // SRAIW
720
83.1k
    22606U, // SRAW
721
83.1k
    1854U,  // SRET
722
83.1k
    21674U, // SRL
723
83.1k
    20981U, // SRLI
724
83.1k
    22651U, // SRLIW
725
83.1k
    22677U, // SRLW
726
83.1k
    20513U, // SUB
727
83.1k
    22614U, // SUBW
728
83.1k
    22704U, // SW
729
83.1k
    1234U,  // UNIMP
730
83.1k
    1860U,  // URET
731
83.1k
    480U, // WFI
732
83.1k
    22109U, // XOR
733
83.1k
    20987U, // XORI
734
83.1k
  };
735
736
83.1k
  static const uint8_t OpInfo1[] = {
737
83.1k
    0U, // PHI
738
83.1k
    0U, // INLINEASM
739
83.1k
    0U, // INLINEASM_BR
740
83.1k
    0U, // CFI_INSTRUCTION
741
83.1k
    0U, // EH_LABEL
742
83.1k
    0U, // GC_LABEL
743
83.1k
    0U, // ANNOTATION_LABEL
744
83.1k
    0U, // KILL
745
83.1k
    0U, // EXTRACT_SUBREG
746
83.1k
    0U, // INSERT_SUBREG
747
83.1k
    0U, // IMPLICIT_DEF
748
83.1k
    0U, // SUBREG_TO_REG
749
83.1k
    0U, // COPY_TO_REGCLASS
750
83.1k
    0U, // DBG_VALUE
751
83.1k
    0U, // DBG_LABEL
752
83.1k
    0U, // REG_SEQUENCE
753
83.1k
    0U, // COPY
754
83.1k
    0U, // BUNDLE
755
83.1k
    0U, // LIFETIME_START
756
83.1k
    0U, // LIFETIME_END
757
83.1k
    0U, // STACKMAP
758
83.1k
    0U, // FENTRY_CALL
759
83.1k
    0U, // PATCHPOINT
760
83.1k
    0U, // LOAD_STACK_GUARD
761
83.1k
    0U, // STATEPOINT
762
83.1k
    0U, // LOCAL_ESCAPE
763
83.1k
    0U, // FAULTING_OP
764
83.1k
    0U, // PATCHABLE_OP
765
83.1k
    0U, // PATCHABLE_FUNCTION_ENTER
766
83.1k
    0U, // PATCHABLE_RET
767
83.1k
    0U, // PATCHABLE_FUNCTION_EXIT
768
83.1k
    0U, // PATCHABLE_TAIL_CALL
769
83.1k
    0U, // PATCHABLE_EVENT_CALL
770
83.1k
    0U, // PATCHABLE_TYPED_EVENT_CALL
771
83.1k
    0U, // ICALL_BRANCH_FUNNEL
772
83.1k
    0U, // G_ADD
773
83.1k
    0U, // G_SUB
774
83.1k
    0U, // G_MUL
775
83.1k
    0U, // G_SDIV
776
83.1k
    0U, // G_UDIV
777
83.1k
    0U, // G_SREM
778
83.1k
    0U, // G_UREM
779
83.1k
    0U, // G_AND
780
83.1k
    0U, // G_OR
781
83.1k
    0U, // G_XOR
782
83.1k
    0U, // G_IMPLICIT_DEF
783
83.1k
    0U, // G_PHI
784
83.1k
    0U, // G_FRAME_INDEX
785
83.1k
    0U, // G_GLOBAL_VALUE
786
83.1k
    0U, // G_EXTRACT
787
83.1k
    0U, // G_UNMERGE_VALUES
788
83.1k
    0U, // G_INSERT
789
83.1k
    0U, // G_MERGE_VALUES
790
83.1k
    0U, // G_BUILD_VECTOR
791
83.1k
    0U, // G_BUILD_VECTOR_TRUNC
792
83.1k
    0U, // G_CONCAT_VECTORS
793
83.1k
    0U, // G_PTRTOINT
794
83.1k
    0U, // G_INTTOPTR
795
83.1k
    0U, // G_BITCAST
796
83.1k
    0U, // G_INTRINSIC_TRUNC
797
83.1k
    0U, // G_INTRINSIC_ROUND
798
83.1k
    0U, // G_LOAD
799
83.1k
    0U, // G_SEXTLOAD
800
83.1k
    0U, // G_ZEXTLOAD
801
83.1k
    0U, // G_STORE
802
83.1k
    0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
803
83.1k
    0U, // G_ATOMIC_CMPXCHG
804
83.1k
    0U, // G_ATOMICRMW_XCHG
805
83.1k
    0U, // G_ATOMICRMW_ADD
806
83.1k
    0U, // G_ATOMICRMW_SUB
807
83.1k
    0U, // G_ATOMICRMW_AND
808
83.1k
    0U, // G_ATOMICRMW_NAND
809
83.1k
    0U, // G_ATOMICRMW_OR
810
83.1k
    0U, // G_ATOMICRMW_XOR
811
83.1k
    0U, // G_ATOMICRMW_MAX
812
83.1k
    0U, // G_ATOMICRMW_MIN
813
83.1k
    0U, // G_ATOMICRMW_UMAX
814
83.1k
    0U, // G_ATOMICRMW_UMIN
815
83.1k
    0U, // G_BRCOND
816
83.1k
    0U, // G_BRINDIRECT
817
83.1k
    0U, // G_INTRINSIC
818
83.1k
    0U, // G_INTRINSIC_W_SIDE_EFFECTS
819
83.1k
    0U, // G_ANYEXT
820
83.1k
    0U, // G_TRUNC
821
83.1k
    0U, // G_CONSTANT
822
83.1k
    0U, // G_FCONSTANT
823
83.1k
    0U, // G_VASTART
824
83.1k
    0U, // G_VAARG
825
83.1k
    0U, // G_SEXT
826
83.1k
    0U, // G_ZEXT
827
83.1k
    0U, // G_SHL
828
83.1k
    0U, // G_LSHR
829
83.1k
    0U, // G_ASHR
830
83.1k
    0U, // G_ICMP
831
83.1k
    0U, // G_FCMP
832
83.1k
    0U, // G_SELECT
833
83.1k
    0U, // G_UADDO
834
83.1k
    0U, // G_UADDE
835
83.1k
    0U, // G_USUBO
836
83.1k
    0U, // G_USUBE
837
83.1k
    0U, // G_SADDO
838
83.1k
    0U, // G_SADDE
839
83.1k
    0U, // G_SSUBO
840
83.1k
    0U, // G_SSUBE
841
83.1k
    0U, // G_UMULO
842
83.1k
    0U, // G_SMULO
843
83.1k
    0U, // G_UMULH
844
83.1k
    0U, // G_SMULH
845
83.1k
    0U, // G_FADD
846
83.1k
    0U, // G_FSUB
847
83.1k
    0U, // G_FMUL
848
83.1k
    0U, // G_FMA
849
83.1k
    0U, // G_FDIV
850
83.1k
    0U, // G_FREM
851
83.1k
    0U, // G_FPOW
852
83.1k
    0U, // G_FEXP
853
83.1k
    0U, // G_FEXP2
854
83.1k
    0U, // G_FLOG
855
83.1k
    0U, // G_FLOG2
856
83.1k
    0U, // G_FLOG10
857
83.1k
    0U, // G_FNEG
858
83.1k
    0U, // G_FPEXT
859
83.1k
    0U, // G_FPTRUNC
860
83.1k
    0U, // G_FPTOSI
861
83.1k
    0U, // G_FPTOUI
862
83.1k
    0U, // G_SITOFP
863
83.1k
    0U, // G_UITOFP
864
83.1k
    0U, // G_FABS
865
83.1k
    0U, // G_FCANONICALIZE
866
83.1k
    0U, // G_GEP
867
83.1k
    0U, // G_PTR_MASK
868
83.1k
    0U, // G_BR
869
83.1k
    0U, // G_INSERT_VECTOR_ELT
870
83.1k
    0U, // G_EXTRACT_VECTOR_ELT
871
83.1k
    0U, // G_SHUFFLE_VECTOR
872
83.1k
    0U, // G_CTTZ
873
83.1k
    0U, // G_CTTZ_ZERO_UNDEF
874
83.1k
    0U, // G_CTLZ
875
83.1k
    0U, // G_CTLZ_ZERO_UNDEF
876
83.1k
    0U, // G_CTPOP
877
83.1k
    0U, // G_BSWAP
878
83.1k
    0U, // G_FCEIL
879
83.1k
    0U, // G_FCOS
880
83.1k
    0U, // G_FSIN
881
83.1k
    0U, // G_FSQRT
882
83.1k
    0U, // G_FFLOOR
883
83.1k
    0U, // G_ADDRSPACE_CAST
884
83.1k
    0U, // G_BLOCK_ADDR
885
83.1k
    0U, // ADJCALLSTACKDOWN
886
83.1k
    0U, // ADJCALLSTACKUP
887
83.1k
    0U, // BuildPairF64Pseudo
888
83.1k
    0U, // PseudoAtomicLoadNand32
889
83.1k
    0U, // PseudoAtomicLoadNand64
890
83.1k
    0U, // PseudoBR
891
83.1k
    0U, // PseudoBRIND
892
83.1k
    0U, // PseudoCALL
893
83.1k
    0U, // PseudoCALLIndirect
894
83.1k
    0U, // PseudoCmpXchg32
895
83.1k
    0U, // PseudoCmpXchg64
896
83.1k
    0U, // PseudoLA
897
83.1k
    0U, // PseudoLI
898
83.1k
    0U, // PseudoLLA
899
83.1k
    0U, // PseudoMaskedAtomicLoadAdd32
900
83.1k
    0U, // PseudoMaskedAtomicLoadMax32
901
83.1k
    0U, // PseudoMaskedAtomicLoadMin32
902
83.1k
    0U, // PseudoMaskedAtomicLoadNand32
903
83.1k
    0U, // PseudoMaskedAtomicLoadSub32
904
83.1k
    0U, // PseudoMaskedAtomicLoadUMax32
905
83.1k
    0U, // PseudoMaskedAtomicLoadUMin32
906
83.1k
    0U, // PseudoMaskedAtomicSwap32
907
83.1k
    0U, // PseudoMaskedCmpXchg32
908
83.1k
    0U, // PseudoRET
909
83.1k
    0U, // PseudoTAIL
910
83.1k
    0U, // PseudoTAILIndirect
911
83.1k
    0U, // Select_FPR32_Using_CC_GPR
912
83.1k
    0U, // Select_FPR64_Using_CC_GPR
913
83.1k
    0U, // Select_GPR_Using_CC_GPR
914
83.1k
    0U, // SplitF64Pseudo
915
83.1k
    4U, // ADD
916
83.1k
    4U, // ADDI
917
83.1k
    4U, // ADDIW
918
83.1k
    4U, // ADDW
919
83.1k
    9U, // AMOADD_D
920
83.1k
    9U, // AMOADD_D_AQ
921
83.1k
    9U, // AMOADD_D_AQ_RL
922
83.1k
    9U, // AMOADD_D_RL
923
83.1k
    9U, // AMOADD_W
924
83.1k
    9U, // AMOADD_W_AQ
925
83.1k
    9U, // AMOADD_W_AQ_RL
926
83.1k
    9U, // AMOADD_W_RL
927
83.1k
    9U, // AMOAND_D
928
83.1k
    9U, // AMOAND_D_AQ
929
83.1k
    9U, // AMOAND_D_AQ_RL
930
83.1k
    9U, // AMOAND_D_RL
931
83.1k
    9U, // AMOAND_W
932
83.1k
    9U, // AMOAND_W_AQ
933
83.1k
    9U, // AMOAND_W_AQ_RL
934
83.1k
    9U, // AMOAND_W_RL
935
83.1k
    9U, // AMOMAXU_D
936
83.1k
    9U, // AMOMAXU_D_AQ
937
83.1k
    9U, // AMOMAXU_D_AQ_RL
938
83.1k
    9U, // AMOMAXU_D_RL
939
83.1k
    9U, // AMOMAXU_W
940
83.1k
    9U, // AMOMAXU_W_AQ
941
83.1k
    9U, // AMOMAXU_W_AQ_RL
942
83.1k
    9U, // AMOMAXU_W_RL
943
83.1k
    9U, // AMOMAX_D
944
83.1k
    9U, // AMOMAX_D_AQ
945
83.1k
    9U, // AMOMAX_D_AQ_RL
946
83.1k
    9U, // AMOMAX_D_RL
947
83.1k
    9U, // AMOMAX_W
948
83.1k
    9U, // AMOMAX_W_AQ
949
83.1k
    9U, // AMOMAX_W_AQ_RL
950
83.1k
    9U, // AMOMAX_W_RL
951
83.1k
    9U, // AMOMINU_D
952
83.1k
    9U, // AMOMINU_D_AQ
953
83.1k
    9U, // AMOMINU_D_AQ_RL
954
83.1k
    9U, // AMOMINU_D_RL
955
83.1k
    9U, // AMOMINU_W
956
83.1k
    9U, // AMOMINU_W_AQ
957
83.1k
    9U, // AMOMINU_W_AQ_RL
958
83.1k
    9U, // AMOMINU_W_RL
959
83.1k
    9U, // AMOMIN_D
960
83.1k
    9U, // AMOMIN_D_AQ
961
83.1k
    9U, // AMOMIN_D_AQ_RL
962
83.1k
    9U, // AMOMIN_D_RL
963
83.1k
    9U, // AMOMIN_W
964
83.1k
    9U, // AMOMIN_W_AQ
965
83.1k
    9U, // AMOMIN_W_AQ_RL
966
83.1k
    9U, // AMOMIN_W_RL
967
83.1k
    9U, // AMOOR_D
968
83.1k
    9U, // AMOOR_D_AQ
969
83.1k
    9U, // AMOOR_D_AQ_RL
970
83.1k
    9U, // AMOOR_D_RL
971
83.1k
    9U, // AMOOR_W
972
83.1k
    9U, // AMOOR_W_AQ
973
83.1k
    9U, // AMOOR_W_AQ_RL
974
83.1k
    9U, // AMOOR_W_RL
975
83.1k
    9U, // AMOSWAP_D
976
83.1k
    9U, // AMOSWAP_D_AQ
977
83.1k
    9U, // AMOSWAP_D_AQ_RL
978
83.1k
    9U, // AMOSWAP_D_RL
979
83.1k
    9U, // AMOSWAP_W
980
83.1k
    9U, // AMOSWAP_W_AQ
981
83.1k
    9U, // AMOSWAP_W_AQ_RL
982
83.1k
    9U, // AMOSWAP_W_RL
983
83.1k
    9U, // AMOXOR_D
984
83.1k
    9U, // AMOXOR_D_AQ
985
83.1k
    9U, // AMOXOR_D_AQ_RL
986
83.1k
    9U, // AMOXOR_D_RL
987
83.1k
    9U, // AMOXOR_W
988
83.1k
    9U, // AMOXOR_W_AQ
989
83.1k
    9U, // AMOXOR_W_AQ_RL
990
83.1k
    9U, // AMOXOR_W_RL
991
83.1k
    4U, // AND
992
83.1k
    4U, // ANDI
993
83.1k
    0U, // AUIPC
994
83.1k
    4U, // BEQ
995
83.1k
    4U, // BGE
996
83.1k
    4U, // BGEU
997
83.1k
    4U, // BLT
998
83.1k
    4U, // BLTU
999
83.1k
    4U, // BNE
1000
83.1k
    2U, // CSRRC
1001
83.1k
    2U, // CSRRCI
1002
83.1k
    2U, // CSRRS
1003
83.1k
    2U, // CSRRSI
1004
83.1k
    2U, // CSRRW
1005
83.1k
    2U, // CSRRWI
1006
83.1k
    0U, // C_ADD
1007
83.1k
    0U, // C_ADDI
1008
83.1k
    0U, // C_ADDI16SP
1009
83.1k
    4U, // C_ADDI4SPN
1010
83.1k
    0U, // C_ADDIW
1011
83.1k
    0U, // C_ADDW
1012
83.1k
    0U, // C_AND
1013
83.1k
    0U, // C_ANDI
1014
83.1k
    0U, // C_BEQZ
1015
83.1k
    0U, // C_BNEZ
1016
83.1k
    0U, // C_EBREAK
1017
83.1k
    13U,  // C_FLD
1018
83.1k
    13U,  // C_FLDSP
1019
83.1k
    13U,  // C_FLW
1020
83.1k
    13U,  // C_FLWSP
1021
83.1k
    13U,  // C_FSD
1022
83.1k
    13U,  // C_FSDSP
1023
83.1k
    13U,  // C_FSW
1024
83.1k
    13U,  // C_FSWSP
1025
83.1k
    0U, // C_J
1026
83.1k
    0U, // C_JAL
1027
83.1k
    0U, // C_JALR
1028
83.1k
    0U, // C_JR
1029
83.1k
    13U,  // C_LD
1030
83.1k
    13U,  // C_LDSP
1031
83.1k
    0U, // C_LI
1032
83.1k
    0U, // C_LUI
1033
83.1k
    13U,  // C_LW
1034
83.1k
    13U,  // C_LWSP
1035
83.1k
    0U, // C_MV
1036
83.1k
    0U, // C_NOP
1037
83.1k
    0U, // C_OR
1038
83.1k
    13U,  // C_SD
1039
83.1k
    13U,  // C_SDSP
1040
83.1k
    0U, // C_SLLI
1041
83.1k
    0U, // C_SRAI
1042
83.1k
    0U, // C_SRLI
1043
83.1k
    0U, // C_SUB
1044
83.1k
    0U, // C_SUBW
1045
83.1k
    13U,  // C_SW
1046
83.1k
    13U,  // C_SWSP
1047
83.1k
    0U, // C_UNIMP
1048
83.1k
    0U, // C_XOR
1049
83.1k
    4U, // DIV
1050
83.1k
    4U, // DIVU
1051
83.1k
    4U, // DIVUW
1052
83.1k
    4U, // DIVW
1053
83.1k
    0U, // EBREAK
1054
83.1k
    0U, // ECALL
1055
83.1k
    36U,  // FADD_D
1056
83.1k
    36U,  // FADD_S
1057
83.1k
    0U, // FCLASS_D
1058
83.1k
    0U, // FCLASS_S
1059
83.1k
    20U,  // FCVT_D_L
1060
83.1k
    20U,  // FCVT_D_LU
1061
83.1k
    0U, // FCVT_D_S
1062
83.1k
    0U, // FCVT_D_W
1063
83.1k
    0U, // FCVT_D_WU
1064
83.1k
    20U,  // FCVT_LU_D
1065
83.1k
    20U,  // FCVT_LU_S
1066
83.1k
    20U,  // FCVT_L_D
1067
83.1k
    20U,  // FCVT_L_S
1068
83.1k
    20U,  // FCVT_S_D
1069
83.1k
    20U,  // FCVT_S_L
1070
83.1k
    20U,  // FCVT_S_LU
1071
83.1k
    20U,  // FCVT_S_W
1072
83.1k
    20U,  // FCVT_S_WU
1073
83.1k
    20U,  // FCVT_WU_D
1074
83.1k
    20U,  // FCVT_WU_S
1075
83.1k
    20U,  // FCVT_W_D
1076
83.1k
    20U,  // FCVT_W_S
1077
83.1k
    36U,  // FDIV_D
1078
83.1k
    36U,  // FDIV_S
1079
83.1k
    0U, // FENCE
1080
83.1k
    0U, // FENCE_I
1081
83.1k
    0U, // FENCE_TSO
1082
83.1k
    4U, // FEQ_D
1083
83.1k
    4U, // FEQ_S
1084
83.1k
    13U,  // FLD
1085
83.1k
    4U, // FLE_D
1086
83.1k
    4U, // FLE_S
1087
83.1k
    4U, // FLT_D
1088
83.1k
    4U, // FLT_S
1089
83.1k
    13U,  // FLW
1090
83.1k
    100U, // FMADD_D
1091
83.1k
    100U, // FMADD_S
1092
83.1k
    4U, // FMAX_D
1093
83.1k
    4U, // FMAX_S
1094
83.1k
    4U, // FMIN_D
1095
83.1k
    4U, // FMIN_S
1096
83.1k
    100U, // FMSUB_D
1097
83.1k
    100U, // FMSUB_S
1098
83.1k
    36U,  // FMUL_D
1099
83.1k
    36U,  // FMUL_S
1100
83.1k
    0U, // FMV_D_X
1101
83.1k
    0U, // FMV_W_X
1102
83.1k
    0U, // FMV_X_D
1103
83.1k
    0U, // FMV_X_W
1104
83.1k
    100U, // FNMADD_D
1105
83.1k
    100U, // FNMADD_S
1106
83.1k
    100U, // FNMSUB_D
1107
83.1k
    100U, // FNMSUB_S
1108
83.1k
    13U,  // FSD
1109
83.1k
    4U, // FSGNJN_D
1110
83.1k
    4U, // FSGNJN_S
1111
83.1k
    4U, // FSGNJX_D
1112
83.1k
    4U, // FSGNJX_S
1113
83.1k
    4U, // FSGNJ_D
1114
83.1k
    4U, // FSGNJ_S
1115
83.1k
    20U,  // FSQRT_D
1116
83.1k
    20U,  // FSQRT_S
1117
83.1k
    36U,  // FSUB_D
1118
83.1k
    36U,  // FSUB_S
1119
83.1k
    13U,  // FSW
1120
83.1k
    0U, // JAL
1121
83.1k
    4U, // JALR
1122
83.1k
    13U,  // LB
1123
83.1k
    13U,  // LBU
1124
83.1k
    13U,  // LD
1125
83.1k
    13U,  // LH
1126
83.1k
    13U,  // LHU
1127
83.1k
    0U, // LR_D
1128
83.1k
    0U, // LR_D_AQ
1129
83.1k
    0U, // LR_D_AQ_RL
1130
83.1k
    0U, // LR_D_RL
1131
83.1k
    0U, // LR_W
1132
83.1k
    0U, // LR_W_AQ
1133
83.1k
    0U, // LR_W_AQ_RL
1134
83.1k
    0U, // LR_W_RL
1135
83.1k
    0U, // LUI
1136
83.1k
    13U,  // LW
1137
83.1k
    13U,  // LWU
1138
83.1k
    0U, // MRET
1139
83.1k
    4U, // MUL
1140
83.1k
    4U, // MULH
1141
83.1k
    4U, // MULHSU
1142
83.1k
    4U, // MULHU
1143
83.1k
    4U, // MULW
1144
83.1k
    4U, // OR
1145
83.1k
    4U, // ORI
1146
83.1k
    4U, // REM
1147
83.1k
    4U, // REMU
1148
83.1k
    4U, // REMUW
1149
83.1k
    4U, // REMW
1150
83.1k
    13U,  // SB
1151
83.1k
    9U, // SC_D
1152
83.1k
    9U, // SC_D_AQ
1153
83.1k
    9U, // SC_D_AQ_RL
1154
83.1k
    9U, // SC_D_RL
1155
83.1k
    9U, // SC_W
1156
83.1k
    9U, // SC_W_AQ
1157
83.1k
    9U, // SC_W_AQ_RL
1158
83.1k
    9U, // SC_W_RL
1159
83.1k
    13U,  // SD
1160
83.1k
    0U, // SFENCE_VMA
1161
83.1k
    13U,  // SH
1162
83.1k
    4U, // SLL
1163
83.1k
    4U, // SLLI
1164
83.1k
    4U, // SLLIW
1165
83.1k
    4U, // SLLW
1166
83.1k
    4U, // SLT
1167
83.1k
    4U, // SLTI
1168
83.1k
    4U, // SLTIU
1169
83.1k
    4U, // SLTU
1170
83.1k
    4U, // SRA
1171
83.1k
    4U, // SRAI
1172
83.1k
    4U, // SRAIW
1173
83.1k
    4U, // SRAW
1174
83.1k
    0U, // SRET
1175
83.1k
    4U, // SRL
1176
83.1k
    4U, // SRLI
1177
83.1k
    4U, // SRLIW
1178
83.1k
    4U, // SRLW
1179
83.1k
    4U, // SUB
1180
83.1k
    4U, // SUBW
1181
83.1k
    13U,  // SW
1182
83.1k
    0U, // UNIMP
1183
83.1k
    0U, // URET
1184
83.1k
    0U, // WFI
1185
83.1k
    4U, // XOR
1186
83.1k
    4U, // XORI
1187
83.1k
  };
1188
1189
  // Emit the opcode for the instruction.
1190
83.1k
  uint32_t Bits = 0;
1191
83.1k
  Bits |= OpInfo0[MCInst_getOpcode(MI)] << 0;
1192
83.1k
  Bits |= OpInfo1[MCInst_getOpcode(MI)] << 16;
1193
83.1k
  CS_ASSERT(Bits != 0 && "Cannot print this instruction.");
1194
83.1k
#ifndef CAPSTONE_DIET
1195
83.1k
  SStream_concat0(O, AsmStrs+(Bits & 4095)-1);
1196
83.1k
#endif
1197
1198
1199
  // Fragment 0 encoded into 2 bits for 4 unique commands.
1200
83.1k
  switch ((Bits >> 12) & 3) {
1201
0
  default: CS_ASSERT(0 && "Invalid command number.");
1202
305
  case 0:
1203
    // DBG_VALUE, DBG_LABEL, BUNDLE, LIFETIME_START, LIFETIME_END, FENTRY_CAL...
1204
305
    return;
1205
0
    break;
1206
81.5k
  case 1:
1207
    // PseudoCALL, PseudoLA, PseudoLI, PseudoLLA, PseudoTAIL, ADD, ADDI, ADDI...
1208
81.5k
    printOperand(MI, 0, O);
1209
81.5k
    break;
1210
0
  case 2:
1211
    // C_ADD, C_ADDI, C_ADDI16SP, C_ADDIW, C_ADDW, C_AND, C_ANDI, C_OR, C_SLL...
1212
0
    printOperand(MI, 1, O);
1213
0
    SStream_concat0(O, ", ");
1214
0
    printOperand(MI, 2, O);
1215
0
    return;
1216
0
    break;
1217
1.36k
  case 3:
1218
    // FENCE
1219
1.36k
    printFenceArg(MI, 0, O);
1220
1.36k
    SStream_concat0(O, ", ");
1221
1.36k
    printFenceArg(MI, 1, O);
1222
1.36k
    return;
1223
0
    break;
1224
83.1k
  }
1225
1226
1227
  // Fragment 1 encoded into 2 bits for 3 unique commands.
1228
81.5k
  switch ((Bits >> 14) & 3) {
1229
0
  default: CS_ASSERT(0 && "Invalid command number.");
1230
0
  case 0:
1231
    // PseudoCALL, PseudoTAIL, C_J, C_JAL, C_JALR, C_JR
1232
0
    return;
1233
0
    break;
1234
81.3k
  case 1:
1235
    // PseudoLA, PseudoLI, PseudoLLA, ADD, ADDI, ADDIW, ADDW, AMOADD_D, AMOAD...
1236
81.3k
    SStream_concat0(O, ", ");
1237
81.3k
    break;
1238
164
  case 2:
1239
    // LR_D, LR_D_AQ, LR_D_AQ_RL, LR_D_RL, LR_W, LR_W_AQ, LR_W_AQ_RL, LR_W_RL
1240
164
    SStream_concat0(O, ", (");
1241
164
    printOperand(MI, 1, O);
1242
164
    SStream_concat0(O, ")");
1243
164
    return;
1244
0
    break;
1245
81.5k
  }
1246
1247
1248
  // Fragment 2 encoded into 2 bits for 3 unique commands.
1249
81.3k
  switch ((Bits >> 16) & 3) {
1250
0
  default: CS_ASSERT(0 && "Invalid command number.");
1251
21.2k
  case 0:
1252
    // PseudoLA, PseudoLI, PseudoLLA, ADD, ADDI, ADDIW, ADDW, AND, ANDI, AUIP...
1253
21.2k
    printOperand(MI, 1, O);
1254
21.2k
    break;
1255
2.89k
  case 1:
1256
    // AMOADD_D, AMOADD_D_AQ, AMOADD_D_AQ_RL, AMOADD_D_RL, AMOADD_W, AMOADD_W...
1257
2.89k
    printOperand(MI, 2, O);
1258
2.89k
    break;
1259
57.1k
  case 2:
1260
    // CSRRC, CSRRCI, CSRRS, CSRRSI, CSRRW, CSRRWI
1261
57.1k
    printCSRSystemRegister(MI, 1, O);
1262
57.1k
    SStream_concat0(O, ", ");
1263
57.1k
    printOperand(MI, 2, O);
1264
57.1k
    return;
1265
0
    break;
1266
81.3k
  }
1267
1268
1269
  // Fragment 3 encoded into 2 bits for 4 unique commands.
1270
24.1k
  switch ((Bits >> 18) & 3) {
1271
0
  default: CS_ASSERT(0 && "Invalid command number.");
1272
1.97k
  case 0:
1273
    // PseudoLA, PseudoLI, PseudoLLA, AUIPC, C_BEQZ, C_BNEZ, C_LI, C_LUI, C_M...
1274
1.97k
    return;
1275
0
    break;
1276
19.3k
  case 1:
1277
    // ADD, ADDI, ADDIW, ADDW, AND, ANDI, BEQ, BGE, BGEU, BLT, BLTU, BNE, C_A...
1278
19.3k
    SStream_concat0(O, ", ");
1279
19.3k
    break;
1280
647
  case 2:
1281
    // AMOADD_D, AMOADD_D_AQ, AMOADD_D_AQ_RL, AMOADD_D_RL, AMOADD_W, AMOADD_W...
1282
647
    SStream_concat0(O, ", (");
1283
647
    printOperand(MI, 1, O);
1284
647
    SStream_concat0(O, ")");
1285
647
    return;
1286
0
    break;
1287
2.24k
  case 3:
1288
    // C_FLD, C_FLDSP, C_FLW, C_FLWSP, C_FSD, C_FSDSP, C_FSW, C_FSWSP, C_LD, ...
1289
2.24k
    SStream_concat0(O, "(");
1290
2.24k
    printOperand(MI, 1, O);
1291
2.24k
    SStream_concat0(O, ")");
1292
2.24k
    return;
1293
0
    break;
1294
24.1k
  }
1295
1296
1297
  // Fragment 4 encoded into 1 bits for 2 unique commands.
1298
19.3k
  if ((Bits >> 20) & 1) {
1299
    // FCVT_D_L, FCVT_D_LU, FCVT_LU_D, FCVT_LU_S, FCVT_L_D, FCVT_L_S, FCVT_S_...
1300
7.29k
    printFRMArg(MI, 2, O);
1301
7.29k
    return;
1302
12.0k
  } else {
1303
    // ADD, ADDI, ADDIW, ADDW, AND, ANDI, BEQ, BGE, BGEU, BLT, BLTU, BNE, C_A...
1304
12.0k
    printOperand(MI, 2, O);
1305
12.0k
  }
1306
1307
1308
  // Fragment 5 encoded into 1 bits for 2 unique commands.
1309
12.0k
  if ((Bits >> 21) & 1) {
1310
    // FADD_D, FADD_S, FDIV_D, FDIV_S, FMADD_D, FMADD_S, FMSUB_D, FMSUB_S, FM...
1311
4.56k
    SStream_concat0(O, ", ");
1312
7.45k
  } else {
1313
    // ADD, ADDI, ADDIW, ADDW, AND, ANDI, BEQ, BGE, BGEU, BLT, BLTU, BNE, C_A...
1314
7.45k
    return;
1315
7.45k
  }
1316
1317
1318
  // Fragment 6 encoded into 1 bits for 2 unique commands.
1319
4.56k
  if ((Bits >> 22) & 1) {
1320
    // FMADD_D, FMADD_S, FMSUB_D, FMSUB_S, FNMADD_D, FNMADD_S, FNMSUB_D, FNMS...
1321
2.10k
    printOperand(MI, 3, O);
1322
2.10k
    SStream_concat0(O, ", ");
1323
2.10k
    printFRMArg(MI, 4, O);
1324
2.10k
    return;
1325
2.45k
  } else {
1326
    // FADD_D, FADD_S, FDIV_D, FDIV_S, FMUL_D, FMUL_S, FSUB_D, FSUB_S
1327
2.45k
    printFRMArg(MI, 3, O);
1328
2.45k
    return;
1329
2.45k
  }
1330
1331
4.56k
}
1332
1333
1334
/// getRegisterName - This method is automatically generated by tblgen
1335
/// from the register set description.  This returns the assembler name
1336
/// for the specified register.
1337
static const char *
1338
getRegisterName(unsigned RegNo, unsigned AltIdx)
1339
195k
{
1340
195k
  CS_ASSERT(RegNo && RegNo < 97 && "Invalid register number!");
1341
1342
195k
#ifndef CAPSTONE_DIET
1343
195k
  static const char AsmStrsABIRegAltName[] = {
1344
195k
  /* 0 */ 'f', 's', '1', '0', 0,
1345
195k
  /* 5 */ 'f', 't', '1', '0', 0,
1346
195k
  /* 10 */ 'f', 'a', '0', 0,
1347
195k
  /* 14 */ 'f', 's', '0', 0,
1348
195k
  /* 18 */ 'f', 't', '0', 0,
1349
195k
  /* 22 */ 'f', 's', '1', '1', 0,
1350
195k
  /* 27 */ 'f', 't', '1', '1', 0,
1351
195k
  /* 32 */ 'f', 'a', '1', 0,
1352
195k
  /* 36 */ 'f', 's', '1', 0,
1353
195k
  /* 40 */ 'f', 't', '1', 0,
1354
195k
  /* 44 */ 'f', 'a', '2', 0,
1355
195k
  /* 48 */ 'f', 's', '2', 0,
1356
195k
  /* 52 */ 'f', 't', '2', 0,
1357
195k
  /* 56 */ 'f', 'a', '3', 0,
1358
195k
  /* 60 */ 'f', 's', '3', 0,
1359
195k
  /* 64 */ 'f', 't', '3', 0,
1360
195k
  /* 68 */ 'f', 'a', '4', 0,
1361
195k
  /* 72 */ 'f', 's', '4', 0,
1362
195k
  /* 76 */ 'f', 't', '4', 0,
1363
195k
  /* 80 */ 'f', 'a', '5', 0,
1364
195k
  /* 84 */ 'f', 's', '5', 0,
1365
195k
  /* 88 */ 'f', 't', '5', 0,
1366
195k
  /* 92 */ 'f', 'a', '6', 0,
1367
195k
  /* 96 */ 'f', 's', '6', 0,
1368
195k
  /* 100 */ 'f', 't', '6', 0,
1369
195k
  /* 104 */ 'f', 'a', '7', 0,
1370
195k
  /* 108 */ 'f', 's', '7', 0,
1371
195k
  /* 112 */ 'f', 't', '7', 0,
1372
195k
  /* 116 */ 'f', 's', '8', 0,
1373
195k
  /* 120 */ 'f', 't', '8', 0,
1374
195k
  /* 124 */ 'f', 's', '9', 0,
1375
195k
  /* 128 */ 'f', 't', '9', 0,
1376
195k
  /* 132 */ 'r', 'a', 0,
1377
195k
  /* 135 */ 'z', 'e', 'r', 'o', 0,
1378
195k
  /* 140 */ 'g', 'p', 0,
1379
195k
  /* 143 */ 's', 'p', 0,
1380
195k
  /* 146 */ 't', 'p', 0,
1381
195k
  };
1382
1383
195k
  static const uint8_t RegAsmOffsetABIRegAltName[] = {
1384
195k
    135, 132, 143, 140, 146, 19, 41, 53, 15, 37, 11, 33, 45, 57, 
1385
195k
    69, 81, 93, 105, 49, 61, 73, 85, 97, 109, 117, 125, 1, 23, 
1386
195k
    65, 77, 89, 101, 18, 18, 40, 40, 52, 52, 64, 64, 76, 76, 
1387
195k
    88, 88, 100, 100, 112, 112, 14, 14, 36, 36, 10, 10, 32, 32, 
1388
195k
    44, 44, 56, 56, 68, 68, 80, 80, 92, 92, 104, 104, 48, 48, 
1389
195k
    60, 60, 72, 72, 84, 84, 96, 96, 108, 108, 116, 116, 124, 124, 
1390
195k
    0, 0, 22, 22, 120, 120, 128, 128, 5, 5, 27, 27, 
1391
195k
  };
1392
1393
195k
  static const char AsmStrsNoRegAltName[] = {
1394
195k
  /* 0 */ 'f', '1', '0', 0,
1395
195k
  /* 4 */ 'x', '1', '0', 0,
1396
195k
  /* 8 */ 'f', '2', '0', 0,
1397
195k
  /* 12 */ 'x', '2', '0', 0,
1398
195k
  /* 16 */ 'f', '3', '0', 0,
1399
195k
  /* 20 */ 'x', '3', '0', 0,
1400
195k
  /* 24 */ 'f', '0', 0,
1401
195k
  /* 27 */ 'x', '0', 0,
1402
195k
  /* 30 */ 'f', '1', '1', 0,
1403
195k
  /* 34 */ 'x', '1', '1', 0,
1404
195k
  /* 38 */ 'f', '2', '1', 0,
1405
195k
  /* 42 */ 'x', '2', '1', 0,
1406
195k
  /* 46 */ 'f', '3', '1', 0,
1407
195k
  /* 50 */ 'x', '3', '1', 0,
1408
195k
  /* 54 */ 'f', '1', 0,
1409
195k
  /* 57 */ 'x', '1', 0,
1410
195k
  /* 60 */ 'f', '1', '2', 0,
1411
195k
  /* 64 */ 'x', '1', '2', 0,
1412
195k
  /* 68 */ 'f', '2', '2', 0,
1413
195k
  /* 72 */ 'x', '2', '2', 0,
1414
195k
  /* 76 */ 'f', '2', 0,
1415
195k
  /* 79 */ 'x', '2', 0,
1416
195k
  /* 82 */ 'f', '1', '3', 0,
1417
195k
  /* 86 */ 'x', '1', '3', 0,
1418
195k
  /* 90 */ 'f', '2', '3', 0,
1419
195k
  /* 94 */ 'x', '2', '3', 0,
1420
195k
  /* 98 */ 'f', '3', 0,
1421
195k
  /* 101 */ 'x', '3', 0,
1422
195k
  /* 104 */ 'f', '1', '4', 0,
1423
195k
  /* 108 */ 'x', '1', '4', 0,
1424
195k
  /* 112 */ 'f', '2', '4', 0,
1425
195k
  /* 116 */ 'x', '2', '4', 0,
1426
195k
  /* 120 */ 'f', '4', 0,
1427
195k
  /* 123 */ 'x', '4', 0,
1428
195k
  /* 126 */ 'f', '1', '5', 0,
1429
195k
  /* 130 */ 'x', '1', '5', 0,
1430
195k
  /* 134 */ 'f', '2', '5', 0,
1431
195k
  /* 138 */ 'x', '2', '5', 0,
1432
195k
  /* 142 */ 'f', '5', 0,
1433
195k
  /* 145 */ 'x', '5', 0,
1434
195k
  /* 148 */ 'f', '1', '6', 0,
1435
195k
  /* 152 */ 'x', '1', '6', 0,
1436
195k
  /* 156 */ 'f', '2', '6', 0,
1437
195k
  /* 160 */ 'x', '2', '6', 0,
1438
195k
  /* 164 */ 'f', '6', 0,
1439
195k
  /* 167 */ 'x', '6', 0,
1440
195k
  /* 170 */ 'f', '1', '7', 0,
1441
195k
  /* 174 */ 'x', '1', '7', 0,
1442
195k
  /* 178 */ 'f', '2', '7', 0,
1443
195k
  /* 182 */ 'x', '2', '7', 0,
1444
195k
  /* 186 */ 'f', '7', 0,
1445
195k
  /* 189 */ 'x', '7', 0,
1446
195k
  /* 192 */ 'f', '1', '8', 0,
1447
195k
  /* 196 */ 'x', '1', '8', 0,
1448
195k
  /* 200 */ 'f', '2', '8', 0,
1449
195k
  /* 204 */ 'x', '2', '8', 0,
1450
195k
  /* 208 */ 'f', '8', 0,
1451
195k
  /* 211 */ 'x', '8', 0,
1452
195k
  /* 214 */ 'f', '1', '9', 0,
1453
195k
  /* 218 */ 'x', '1', '9', 0,
1454
195k
  /* 222 */ 'f', '2', '9', 0,
1455
195k
  /* 226 */ 'x', '2', '9', 0,
1456
195k
  /* 230 */ 'f', '9', 0,
1457
195k
  /* 233 */ 'x', '9', 0,
1458
195k
  };
1459
1460
195k
  static const uint8_t RegAsmOffsetNoRegAltName[] = {
1461
195k
    27, 57, 79, 101, 123, 145, 167, 189, 211, 233, 4, 34, 64, 86, 
1462
195k
    108, 130, 152, 174, 196, 218, 12, 42, 72, 94, 116, 138, 160, 182, 
1463
195k
    204, 226, 20, 50, 24, 24, 54, 54, 76, 76, 98, 98, 120, 120, 
1464
195k
    142, 142, 164, 164, 186, 186, 208, 208, 230, 230, 0, 0, 30, 30, 
1465
195k
    60, 60, 82, 82, 104, 104, 126, 126, 148, 148, 170, 170, 192, 192, 
1466
195k
    214, 214, 8, 8, 38, 38, 68, 68, 90, 90, 112, 112, 134, 134, 
1467
195k
    156, 156, 178, 178, 200, 200, 222, 222, 16, 16, 46, 46, 
1468
195k
  };
1469
1470
195k
  switch(AltIdx) {
1471
0
  default: CS_ASSERT(0 && "Invalid register alt name index!");
1472
195k
  case RISCV_ABIRegAltName:
1473
195k
    CS_ASSERT(*(AsmStrsABIRegAltName+RegAsmOffsetABIRegAltName[RegNo-1]) &&
1474
195k
           "Invalid alt name index for register!");
1475
195k
    return AsmStrsABIRegAltName+RegAsmOffsetABIRegAltName[RegNo-1];
1476
0
  case RISCV_NoRegAltName:
1477
0
    CS_ASSERT(*(AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1]) &&
1478
0
           "Invalid alt name index for register!");
1479
0
    return AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1];
1480
195k
  }
1481
#else
1482
  return NULL;
1483
#endif
1484
195k
}
1485
1486
#ifdef PRINT_ALIAS_INSTR
1487
#undef PRINT_ALIAS_INSTR
1488
1489
static bool RISCVInstPrinterValidateMCOperand(MCOperand *MCOp,
1490
                  unsigned PredicateIndex);
1491
1492
static bool printAliasInstr(MCInst *MI, SStream * OS, void *info)
1493
118k
{
1494
118k
  MCRegisterInfo *MRI = (MCRegisterInfo *) info;
1495
118k
  const char *AsmString;
1496
118k
  unsigned I = 0;
1497
118k
#define ASMSTRING_CONTAIN_SIZE 64
1498
118k
  unsigned AsmStringLen = 0;
1499
118k
  char tmpString_[ASMSTRING_CONTAIN_SIZE];
1500
118k
  char *tmpString = tmpString_;
1501
118k
  switch (MCInst_getOpcode(MI)) {
1502
5.96k
  default: return false;
1503
1.08k
  case RISCV_ADDI:
1504
1.08k
    if (MCInst_getNumOperands(MI) == 3 &&
1505
1.08k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1506
791
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
1507
376
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1508
376
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
1509
      // (ADDI X0, X0, 0)
1510
124
      AsmString = "nop";
1511
124
      break;
1512
124
    }
1513
962
    if (MCInst_getNumOperands(MI) == 3 &&
1514
962
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1515
962
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1516
962
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1517
962
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1518
962
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1519
962
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
1520
      // (ADDI GPR:$rd, GPR:$rs, 0)
1521
87
      AsmString = "mv $\x01, $\x02";
1522
87
      break;
1523
87
    }
1524
875
    return false;
1525
304
  case RISCV_ADDIW:
1526
304
    if (MCInst_getNumOperands(MI) == 3 &&
1527
304
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1528
304
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1529
304
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1530
304
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1531
304
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1532
304
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
1533
      // (ADDIW GPR:$rd, GPR:$rs, 0)
1534
122
      AsmString = "sext.w $\x01, $\x02";
1535
122
      break;
1536
122
    }
1537
182
    return false;
1538
380
  case RISCV_BEQ:
1539
380
    if (MCInst_getNumOperands(MI) == 3 &&
1540
380
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1541
380
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1542
380
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
1543
91
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1544
      // (BEQ GPR:$rs, X0, simm13_lsb0:$offset)
1545
91
      AsmString = "beqz $\x01, $\x03";
1546
91
      break;
1547
91
    }
1548
289
    return false;
1549
586
  case RISCV_BGE:
1550
586
    if (MCInst_getNumOperands(MI) == 3 &&
1551
586
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1552
73
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1553
73
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1554
73
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1555
      // (BGE X0, GPR:$rs, simm13_lsb0:$offset)
1556
73
      AsmString = "blez $\x02, $\x03";
1557
73
      break;
1558
73
    }
1559
513
    if (MCInst_getNumOperands(MI) == 3 &&
1560
513
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1561
513
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1562
513
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
1563
211
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1564
      // (BGE GPR:$rs, X0, simm13_lsb0:$offset)
1565
211
      AsmString = "bgez $\x01, $\x03";
1566
211
      break;
1567
211
    }
1568
302
    return false;
1569
655
  case RISCV_BLT:
1570
655
    if (MCInst_getNumOperands(MI) == 3 &&
1571
655
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1572
655
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1573
655
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
1574
268
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1575
      // (BLT GPR:$rs, X0, simm13_lsb0:$offset)
1576
268
      AsmString = "bltz $\x01, $\x03";
1577
268
      break;
1578
268
    }
1579
387
    if (MCInst_getNumOperands(MI) == 3 &&
1580
387
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1581
83
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1582
83
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1583
83
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1584
      // (BLT X0, GPR:$rs, simm13_lsb0:$offset)
1585
83
      AsmString = "bgtz $\x02, $\x03";
1586
83
      break;
1587
83
    }
1588
304
    return false;
1589
345
  case RISCV_BNE:
1590
345
    if (MCInst_getNumOperands(MI) == 3 &&
1591
345
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1592
345
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1593
345
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
1594
75
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 2), 1)) {
1595
      // (BNE GPR:$rs, X0, simm13_lsb0:$offset)
1596
75
      AsmString = "bnez $\x01, $\x03";
1597
75
      break;
1598
75
    }
1599
270
    return false;
1600
10.9k
  case RISCV_CSRRC:
1601
10.9k
    if (MCInst_getNumOperands(MI) == 3 &&
1602
10.9k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1603
576
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1604
576
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1605
      // (CSRRC X0, csr_sysreg:$csr, GPR:$rs)
1606
576
      AsmString = "csrc $\xFF\x02\x01, $\x03";
1607
576
      break;
1608
576
    }
1609
10.3k
    return false;
1610
10.4k
  case RISCV_CSRRCI:
1611
10.4k
    if (MCInst_getNumOperands(MI) == 3 &&
1612
10.4k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0) {
1613
      // (CSRRCI X0, csr_sysreg:$csr, uimm5:$imm)
1614
1.26k
      AsmString = "csrci $\xFF\x02\x01, $\x03";
1615
1.26k
      break;
1616
1.26k
    }
1617
9.16k
    return false;
1618
24.3k
  case RISCV_CSRRS:
1619
24.3k
    if (MCInst_getNumOperands(MI) == 3 &&
1620
24.3k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1621
24.3k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1622
24.3k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1623
24.3k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3 &&
1624
1.48k
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1625
      // (CSRRS GPR:$rd, 3, X0)
1626
68
      AsmString = "frcsr $\x01";
1627
68
      break;
1628
68
    }
1629
24.3k
    if (MCInst_getNumOperands(MI) == 3 &&
1630
24.3k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1631
24.3k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1632
24.3k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1633
24.3k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 2 &&
1634
718
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1635
      // (CSRRS GPR:$rd, 2, X0)
1636
352
      AsmString = "frrm $\x01";
1637
352
      break;
1638
352
    }
1639
23.9k
    if (MCInst_getNumOperands(MI) == 3 &&
1640
23.9k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1641
23.9k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1642
23.9k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1643
23.9k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 1 &&
1644
404
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1645
      // (CSRRS GPR:$rd, 1, X0)
1646
279
      AsmString = "frflags $\x01";
1647
279
      break;
1648
279
    }
1649
23.6k
    if (MCInst_getNumOperands(MI) == 3 &&
1650
23.6k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1651
23.6k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1652
23.6k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1653
23.6k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3074 &&
1654
611
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1655
      // (CSRRS GPR:$rd, 3074, X0)
1656
439
      AsmString = "rdinstret $\x01";
1657
439
      break;
1658
439
    }
1659
23.2k
    if (MCInst_getNumOperands(MI) == 3 &&
1660
23.2k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1661
23.2k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1662
23.2k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1663
23.2k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3072 &&
1664
1.40k
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1665
      // (CSRRS GPR:$rd, 3072, X0)
1666
1.29k
      AsmString = "rdcycle $\x01";
1667
1.29k
      break;
1668
1.29k
    }
1669
21.9k
    if (MCInst_getNumOperands(MI) == 3 &&
1670
21.9k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1671
21.9k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1672
21.9k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1673
21.9k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3073 &&
1674
247
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1675
      // (CSRRS GPR:$rd, 3073, X0)
1676
67
      AsmString = "rdtime $\x01";
1677
67
      break;
1678
67
    }
1679
21.8k
    if (MCInst_getNumOperands(MI) == 3 &&
1680
21.8k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1681
21.8k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1682
21.8k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1683
21.8k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3202 &&
1684
912
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1685
      // (CSRRS GPR:$rd, 3202, X0)
1686
365
      AsmString = "rdinstreth $\x01";
1687
365
      break;
1688
365
    }
1689
21.5k
    if (MCInst_getNumOperands(MI) == 3 &&
1690
21.5k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1691
21.5k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1692
21.5k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1693
21.5k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3200 &&
1694
680
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1695
      // (CSRRS GPR:$rd, 3200, X0)
1696
589
      AsmString = "rdcycleh $\x01";
1697
589
      break;
1698
589
    }
1699
20.9k
    if (MCInst_getNumOperands(MI) == 3 &&
1700
20.9k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1701
20.9k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1702
20.9k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1703
20.9k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3201 &&
1704
145
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1705
      // (CSRRS GPR:$rd, 3201, X0)
1706
69
      AsmString = "rdtimeh $\x01";
1707
69
      break;
1708
69
    }
1709
20.8k
    if (MCInst_getNumOperands(MI) == 3 &&
1710
20.8k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1711
20.8k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1712
20.8k
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
1713
      // (CSRRS GPR:$rd, csr_sysreg:$csr, X0)
1714
3.98k
      AsmString = "csrr $\x01, $\xFF\x02\x01";
1715
3.98k
      break;
1716
3.98k
    }
1717
16.8k
    if (MCInst_getNumOperands(MI) == 3 &&
1718
16.8k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1719
3.46k
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1720
3.46k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1721
      // (CSRRS X0, csr_sysreg:$csr, GPR:$rs)
1722
3.46k
      AsmString = "csrs $\xFF\x02\x01, $\x03";
1723
3.46k
      break;
1724
3.46k
    }
1725
13.4k
    return false;
1726
7.61k
  case RISCV_CSRRSI:
1727
7.61k
    if (MCInst_getNumOperands(MI) == 3 &&
1728
7.61k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0) {
1729
      // (CSRRSI X0, csr_sysreg:$csr, uimm5:$imm)
1730
263
      AsmString = "csrsi $\xFF\x02\x01, $\x03";
1731
263
      break;
1732
263
    }
1733
7.35k
    return false;
1734
10.6k
  case RISCV_CSRRW:
1735
10.6k
    if (MCInst_getNumOperands(MI) == 3 &&
1736
10.6k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1737
1.62k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1738
1.62k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3 &&
1739
72
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1740
72
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1741
      // (CSRRW X0, 3, GPR:$rs)
1742
72
      AsmString = "fscsr $\x03";
1743
72
      break;
1744
72
    }
1745
10.5k
    if (MCInst_getNumOperands(MI) == 3 &&
1746
10.5k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1747
1.55k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1748
1.55k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 2 &&
1749
285
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1750
285
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1751
      // (CSRRW X0, 2, GPR:$rs)
1752
285
      AsmString = "fsrm $\x03";
1753
285
      break;
1754
285
    }
1755
10.2k
    if (MCInst_getNumOperands(MI) == 3 &&
1756
10.2k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1757
1.27k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1758
1.27k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 1 &&
1759
309
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1760
309
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1761
      // (CSRRW X0, 1, GPR:$rs)
1762
309
      AsmString = "fsflags $\x03";
1763
309
      break;
1764
309
    }
1765
9.94k
    if (MCInst_getNumOperands(MI) == 3 &&
1766
9.94k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1767
961
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1768
961
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1769
      // (CSRRW X0, csr_sysreg:$csr, GPR:$rs)
1770
961
      AsmString = "csrw $\xFF\x02\x01, $\x03";
1771
961
      break;
1772
961
    }
1773
8.98k
    if (MCInst_getNumOperands(MI) == 3 &&
1774
8.98k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1775
8.98k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1776
8.98k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1777
8.98k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 3 &&
1778
86
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1779
86
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1780
      // (CSRRW GPR:$rd, 3, GPR:$rs)
1781
86
      AsmString = "fscsr $\x01, $\x03";
1782
86
      break;
1783
86
    }
1784
8.90k
    if (MCInst_getNumOperands(MI) == 3 &&
1785
8.90k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1786
8.90k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1787
8.90k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1788
8.90k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 2 &&
1789
188
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1790
188
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1791
      // (CSRRW GPR:$rd, 2, GPR:$rs)
1792
188
      AsmString = "fsrm $\x01, $\x03";
1793
188
      break;
1794
188
    }
1795
8.71k
    if (MCInst_getNumOperands(MI) == 3 &&
1796
8.71k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1797
8.71k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1798
8.71k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1799
8.71k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 1 &&
1800
102
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1801
102
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
1802
      // (CSRRW GPR:$rd, 1, GPR:$rs)
1803
102
      AsmString = "fsflags $\x01, $\x03";
1804
102
      break;
1805
102
    }
1806
8.61k
    return false;
1807
12.2k
  case RISCV_CSRRWI:
1808
12.2k
    if (MCInst_getNumOperands(MI) == 3 &&
1809
12.2k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1810
2.77k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1811
2.77k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 2) {
1812
      // (CSRRWI X0, 2, uimm5:$imm)
1813
274
      AsmString = "fsrmi $\x03";
1814
274
      break;
1815
274
    }
1816
11.9k
    if (MCInst_getNumOperands(MI) == 3 &&
1817
11.9k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
1818
2.50k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1819
2.50k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 1) {
1820
      // (CSRRWI X0, 1, uimm5:$imm)
1821
416
      AsmString = "fsflagsi $\x03";
1822
416
      break;
1823
416
    }
1824
11.5k
    if (MCInst_getNumOperands(MI) == 3 &&
1825
11.5k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0) {
1826
      // (CSRRWI X0, csr_sysreg:$csr, uimm5:$imm)
1827
2.08k
      AsmString = "csrwi $\xFF\x02\x01, $\x03";
1828
2.08k
      break;
1829
2.08k
    }
1830
9.44k
    if (MCInst_getNumOperands(MI) == 3 &&
1831
9.44k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1832
9.44k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1833
9.44k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1834
9.44k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 2) {
1835
      // (CSRRWI GPR:$rd, 2, uimm5:$imm)
1836
351
      AsmString = "fsrmi $\x01, $\x03";
1837
351
      break;
1838
351
    }
1839
9.09k
    if (MCInst_getNumOperands(MI) == 3 &&
1840
9.09k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1841
9.09k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1842
9.09k
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
1843
9.09k
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 1) {
1844
      // (CSRRWI GPR:$rd, 1, uimm5:$imm)
1845
843
      AsmString = "fsflagsi $\x01, $\x03";
1846
843
      break;
1847
843
    }
1848
8.25k
    return false;
1849
644
  case RISCV_FADD_D:
1850
644
    if (MCInst_getNumOperands(MI) == 4 &&
1851
644
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1852
644
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1853
644
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1854
644
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1855
644
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1856
644
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
1857
644
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
1858
644
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
1859
      // (FADD_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, { 1, 1, 1 })
1860
79
      AsmString = "fadd.d $\x01, $\x02, $\x03";
1861
79
      break;
1862
79
    }
1863
565
    return false;
1864
1.14k
  case RISCV_FADD_S:
1865
1.14k
    if (MCInst_getNumOperands(MI) == 4 &&
1866
1.14k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1867
1.14k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1868
1.14k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1869
1.14k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1870
1.14k
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
1871
1.14k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
1872
1.14k
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
1873
1.14k
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
1874
      // (FADD_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, { 1, 1, 1 })
1875
472
      AsmString = "fadd.s $\x01, $\x02, $\x03";
1876
472
      break;
1877
472
    }
1878
670
    return false;
1879
716
  case RISCV_FCVT_D_L:
1880
716
    if (MCInst_getNumOperands(MI) == 3 &&
1881
716
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1882
716
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1883
716
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1884
716
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1885
716
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1886
716
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1887
      // (FCVT_D_L FPR64:$rd, GPR:$rs1, { 1, 1, 1 })
1888
227
      AsmString = "fcvt.d.l $\x01, $\x02";
1889
227
      break;
1890
227
    }
1891
489
    return false;
1892
690
  case RISCV_FCVT_D_LU:
1893
690
    if (MCInst_getNumOperands(MI) == 3 &&
1894
690
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1895
690
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1896
690
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1897
690
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1898
690
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1899
690
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1900
      // (FCVT_D_LU FPR64:$rd, GPR:$rs1, { 1, 1, 1 })
1901
363
      AsmString = "fcvt.d.lu $\x01, $\x02";
1902
363
      break;
1903
363
    }
1904
327
    return false;
1905
1.37k
  case RISCV_FCVT_LU_D:
1906
1.37k
    if (MCInst_getNumOperands(MI) == 3 &&
1907
1.37k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1908
1.37k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1909
1.37k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1910
1.37k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1911
1.37k
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1912
1.37k
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1913
      // (FCVT_LU_D GPR:$rd, FPR64:$rs1, { 1, 1, 1 })
1914
1.06k
      AsmString = "fcvt.lu.d $\x01, $\x02";
1915
1.06k
      break;
1916
1.06k
    }
1917
317
    return false;
1918
986
  case RISCV_FCVT_LU_S:
1919
986
    if (MCInst_getNumOperands(MI) == 3 &&
1920
986
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1921
986
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1922
986
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1923
986
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1924
986
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1925
986
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1926
      // (FCVT_LU_S GPR:$rd, FPR32:$rs1, { 1, 1, 1 })
1927
235
      AsmString = "fcvt.lu.s $\x01, $\x02";
1928
235
      break;
1929
235
    }
1930
751
    return false;
1931
1.22k
  case RISCV_FCVT_L_D:
1932
1.22k
    if (MCInst_getNumOperands(MI) == 3 &&
1933
1.22k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1934
1.22k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1935
1.22k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1936
1.22k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1937
1.22k
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1938
1.22k
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1939
      // (FCVT_L_D GPR:$rd, FPR64:$rs1, { 1, 1, 1 })
1940
35
      AsmString = "fcvt.l.d $\x01, $\x02";
1941
35
      break;
1942
35
    }
1943
1.19k
    return false;
1944
239
  case RISCV_FCVT_L_S:
1945
239
    if (MCInst_getNumOperands(MI) == 3 &&
1946
239
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1947
239
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1948
239
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1949
239
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1950
239
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1951
239
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1952
      // (FCVT_L_S GPR:$rd, FPR32:$rs1, { 1, 1, 1 })
1953
120
      AsmString = "fcvt.l.s $\x01, $\x02";
1954
120
      break;
1955
120
    }
1956
119
    return false;
1957
308
  case RISCV_FCVT_S_D:
1958
308
    if (MCInst_getNumOperands(MI) == 3 &&
1959
308
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1960
308
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1961
308
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1962
308
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1963
308
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1964
308
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1965
      // (FCVT_S_D FPR32:$rd, FPR64:$rs1, { 1, 1, 1 })
1966
67
      AsmString = "fcvt.s.d $\x01, $\x02";
1967
67
      break;
1968
67
    }
1969
241
    return false;
1970
815
  case RISCV_FCVT_S_L:
1971
815
    if (MCInst_getNumOperands(MI) == 3 &&
1972
815
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1973
815
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1974
815
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1975
815
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1976
815
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1977
815
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1978
      // (FCVT_S_L FPR32:$rd, GPR:$rs1, { 1, 1, 1 })
1979
454
      AsmString = "fcvt.s.l $\x01, $\x02";
1980
454
      break;
1981
454
    }
1982
361
    return false;
1983
1.38k
  case RISCV_FCVT_S_LU:
1984
1.38k
    if (MCInst_getNumOperands(MI) == 3 &&
1985
1.38k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1986
1.38k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
1987
1.38k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
1988
1.38k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
1989
1.38k
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
1990
1.38k
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
1991
      // (FCVT_S_LU FPR32:$rd, GPR:$rs1, { 1, 1, 1 })
1992
405
      AsmString = "fcvt.s.lu $\x01, $\x02";
1993
405
      break;
1994
405
    }
1995
979
    return false;
1996
607
  case RISCV_FCVT_S_W:
1997
607
    if (MCInst_getNumOperands(MI) == 3 &&
1998
607
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
1999
607
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2000
607
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2001
607
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2002
607
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2003
607
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2004
      // (FCVT_S_W FPR32:$rd, GPR:$rs1, { 1, 1, 1 })
2005
457
      AsmString = "fcvt.s.w $\x01, $\x02";
2006
457
      break;
2007
457
    }
2008
150
    return false;
2009
356
  case RISCV_FCVT_S_WU:
2010
356
    if (MCInst_getNumOperands(MI) == 3 &&
2011
356
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2012
356
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2013
356
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2014
356
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2015
356
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2016
356
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2017
      // (FCVT_S_WU FPR32:$rd, GPR:$rs1, { 1, 1, 1 })
2018
70
      AsmString = "fcvt.s.wu $\x01, $\x02";
2019
70
      break;
2020
70
    }
2021
286
    return false;
2022
302
  case RISCV_FCVT_WU_D:
2023
302
    if (MCInst_getNumOperands(MI) == 3 &&
2024
302
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2025
302
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2026
302
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2027
302
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2028
302
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2029
302
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2030
      // (FCVT_WU_D GPR:$rd, FPR64:$rs1, { 1, 1, 1 })
2031
179
      AsmString = "fcvt.wu.d $\x01, $\x02";
2032
179
      break;
2033
179
    }
2034
123
    return false;
2035
731
  case RISCV_FCVT_WU_S:
2036
731
    if (MCInst_getNumOperands(MI) == 3 &&
2037
731
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2038
731
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2039
731
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2040
731
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2041
731
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2042
731
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2043
      // (FCVT_WU_S GPR:$rd, FPR32:$rs1, { 1, 1, 1 })
2044
328
      AsmString = "fcvt.wu.s $\x01, $\x02";
2045
328
      break;
2046
328
    }
2047
403
    return false;
2048
106
  case RISCV_FCVT_W_D:
2049
106
    if (MCInst_getNumOperands(MI) == 3 &&
2050
106
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2051
106
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2052
106
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2053
106
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2054
106
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2055
106
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2056
      // (FCVT_W_D GPR:$rd, FPR64:$rs1, { 1, 1, 1 })
2057
34
      AsmString = "fcvt.w.d $\x01, $\x02";
2058
34
      break;
2059
34
    }
2060
72
    return false;
2061
139
  case RISCV_FCVT_W_S:
2062
139
    if (MCInst_getNumOperands(MI) == 3 &&
2063
139
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2064
139
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2065
139
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2066
139
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2067
139
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2068
139
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2069
      // (FCVT_W_S GPR:$rd, FPR32:$rs1, { 1, 1, 1 })
2070
47
      AsmString = "fcvt.w.s $\x01, $\x02";
2071
47
      break;
2072
47
    }
2073
92
    return false;
2074
166
  case RISCV_FDIV_D:
2075
166
    if (MCInst_getNumOperands(MI) == 4 &&
2076
166
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2077
166
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2078
166
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2079
166
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2080
166
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2081
166
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2082
166
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2083
166
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2084
      // (FDIV_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, { 1, 1, 1 })
2085
131
      AsmString = "fdiv.d $\x01, $\x02, $\x03";
2086
131
      break;
2087
131
    }
2088
35
    return false;
2089
1.20k
  case RISCV_FDIV_S:
2090
1.20k
    if (MCInst_getNumOperands(MI) == 4 &&
2091
1.20k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2092
1.20k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2093
1.20k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2094
1.20k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2095
1.20k
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2096
1.20k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2097
1.20k
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2098
1.20k
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2099
      // (FDIV_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, { 1, 1, 1 })
2100
865
      AsmString = "fdiv.s $\x01, $\x02, $\x03";
2101
865
      break;
2102
865
    }
2103
341
    return false;
2104
1.43k
  case RISCV_FENCE:
2105
1.43k
    if (MCInst_getNumOperands(MI) == 2 &&
2106
1.43k
        MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
2107
1.43k
        MCOperand_getImm(MCInst_getOperand(MI, 0)) == 15 &&
2108
658
        MCOperand_isImm(MCInst_getOperand(MI, 1)) &&
2109
658
        MCOperand_getImm(MCInst_getOperand(MI, 1)) == 15) {
2110
      // (FENCE 15, 15)
2111
69
      AsmString = "fence";
2112
69
      break;
2113
69
    }
2114
1.36k
    return false;
2115
611
  case RISCV_FMADD_D:
2116
611
    if (MCInst_getNumOperands(MI) == 5 &&
2117
611
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2118
611
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2119
611
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2120
611
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2121
611
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2122
611
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2123
611
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2124
611
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2125
611
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2126
611
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2127
      // (FMADD_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, FPR64:$rs3, { 1, 1, 1 })
2128
254
      AsmString = "fmadd.d $\x01, $\x02, $\x03, $\x04";
2129
254
      break;
2130
254
    }
2131
357
    return false;
2132
223
  case RISCV_FMADD_S:
2133
223
    if (MCInst_getNumOperands(MI) == 5 &&
2134
223
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2135
223
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2136
223
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2137
223
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2138
223
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2139
223
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2140
223
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2141
223
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2142
223
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2143
223
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2144
      // (FMADD_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, FPR32:$rs3, { 1, 1, 1 })
2145
83
      AsmString = "fmadd.s $\x01, $\x02, $\x03, $\x04";
2146
83
      break;
2147
83
    }
2148
140
    return false;
2149
672
  case RISCV_FMSUB_D:
2150
672
    if (MCInst_getNumOperands(MI) == 5 &&
2151
672
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2152
672
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2153
672
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2154
672
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2155
672
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2156
672
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2157
672
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2158
672
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2159
672
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2160
672
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2161
      // (FMSUB_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, FPR64:$rs3, { 1, 1, 1 })
2162
276
      AsmString = "fmsub.d $\x01, $\x02, $\x03, $\x04";
2163
276
      break;
2164
276
    }
2165
396
    return false;
2166
461
  case RISCV_FMSUB_S:
2167
461
    if (MCInst_getNumOperands(MI) == 5 &&
2168
461
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2169
461
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2170
461
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2171
461
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2172
461
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2173
461
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2174
461
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2175
461
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2176
461
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2177
461
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2178
      // (FMSUB_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, FPR32:$rs3, { 1, 1, 1 })
2179
156
      AsmString = "fmsub.s $\x01, $\x02, $\x03, $\x04";
2180
156
      break;
2181
156
    }
2182
305
    return false;
2183
291
  case RISCV_FMUL_D:
2184
291
    if (MCInst_getNumOperands(MI) == 4 &&
2185
291
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2186
291
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2187
291
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2188
291
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2189
291
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2190
291
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2191
291
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2192
291
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2193
      // (FMUL_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, { 1, 1, 1 })
2194
67
      AsmString = "fmul.d $\x01, $\x02, $\x03";
2195
67
      break;
2196
67
    }
2197
224
    return false;
2198
704
  case RISCV_FMUL_S:
2199
704
    if (MCInst_getNumOperands(MI) == 4 &&
2200
704
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2201
704
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2202
704
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2203
704
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2204
704
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2205
704
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2206
704
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2207
704
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2208
      // (FMUL_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, { 1, 1, 1 })
2209
430
      AsmString = "fmul.s $\x01, $\x02, $\x03";
2210
430
      break;
2211
430
    }
2212
274
    return false;
2213
202
  case RISCV_FNMADD_D:
2214
202
    if (MCInst_getNumOperands(MI) == 5 &&
2215
202
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2216
202
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2217
202
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2218
202
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2219
202
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2220
202
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2221
202
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2222
202
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2223
202
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2224
202
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2225
      // (FNMADD_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, FPR64:$rs3, { 1, 1, 1 })
2226
109
      AsmString = "fnmadd.d $\x01, $\x02, $\x03, $\x04";
2227
109
      break;
2228
109
    }
2229
93
    return false;
2230
598
  case RISCV_FNMADD_S:
2231
598
    if (MCInst_getNumOperands(MI) == 5 &&
2232
598
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2233
598
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2234
598
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2235
598
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2236
598
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2237
598
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2238
598
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2239
598
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2240
598
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2241
598
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2242
      // (FNMADD_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, FPR32:$rs3, { 1, 1, 1 })
2243
254
      AsmString = "fnmadd.s $\x01, $\x02, $\x03, $\x04";
2244
254
      break;
2245
254
    }
2246
344
    return false;
2247
1.12k
  case RISCV_FNMSUB_D:
2248
1.12k
    if (MCInst_getNumOperands(MI) == 5 &&
2249
1.12k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2250
1.12k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2251
1.12k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2252
1.12k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2253
1.12k
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2254
1.12k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2255
1.12k
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2256
1.12k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2257
1.12k
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2258
1.12k
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2259
      // (FNMSUB_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, FPR64:$rs3, { 1, 1, 1 })
2260
800
      AsmString = "fnmsub.d $\x01, $\x02, $\x03, $\x04";
2261
800
      break;
2262
800
    }
2263
324
    return false;
2264
448
  case RISCV_FNMSUB_S:
2265
448
    if (MCInst_getNumOperands(MI) == 5 &&
2266
448
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2267
448
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2268
448
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2269
448
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2270
448
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2271
448
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2272
448
        MCOperand_isReg(MCInst_getOperand(MI, 3)) &&
2273
448
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 3))) &&
2274
448
        MCOperand_isImm(MCInst_getOperand(MI, 4)) &&
2275
448
        MCOperand_getImm(MCInst_getOperand(MI, 4)) == 7) {
2276
      // (FNMSUB_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, FPR32:$rs3, { 1, 1, 1 })
2277
304
      AsmString = "fnmsub.s $\x01, $\x02, $\x03, $\x04";
2278
304
      break;
2279
304
    }
2280
144
    return false;
2281
454
  case RISCV_FSGNJN_D:
2282
454
    if (MCInst_getNumOperands(MI) == 3 &&
2283
454
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2284
454
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2285
454
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2286
454
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2287
454
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2288
454
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2289
      // (FSGNJN_D FPR64:$rd, FPR64:$rs, FPR64:$rs)
2290
83
      AsmString = "fneg.d $\x01, $\x02";
2291
83
      break;
2292
83
    }
2293
371
    return false;
2294
828
  case RISCV_FSGNJN_S:
2295
828
    if (MCInst_getNumOperands(MI) == 3 &&
2296
828
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2297
828
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2298
828
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2299
828
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2300
828
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2301
828
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2302
      // (FSGNJN_S FPR32:$rd, FPR32:$rs, FPR32:$rs)
2303
381
      AsmString = "fneg.s $\x01, $\x02";
2304
381
      break;
2305
381
    }
2306
447
    return false;
2307
181
  case RISCV_FSGNJX_D:
2308
181
    if (MCInst_getNumOperands(MI) == 3 &&
2309
181
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2310
181
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2311
181
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2312
181
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2313
181
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2314
181
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2315
      // (FSGNJX_D FPR64:$rd, FPR64:$rs, FPR64:$rs)
2316
72
      AsmString = "fabs.d $\x01, $\x02";
2317
72
      break;
2318
72
    }
2319
109
    return false;
2320
559
  case RISCV_FSGNJX_S:
2321
559
    if (MCInst_getNumOperands(MI) == 3 &&
2322
559
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2323
559
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2324
559
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2325
559
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2326
559
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2327
559
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2328
      // (FSGNJX_S FPR32:$rd, FPR32:$rs, FPR32:$rs)
2329
246
      AsmString = "fabs.s $\x01, $\x02";
2330
246
      break;
2331
246
    }
2332
313
    return false;
2333
621
  case RISCV_FSGNJ_D:
2334
621
    if (MCInst_getNumOperands(MI) == 3 &&
2335
621
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2336
621
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2337
621
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2338
621
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2339
621
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2340
621
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2341
      // (FSGNJ_D FPR64:$rd, FPR64:$rs, FPR64:$rs)
2342
124
      AsmString = "fmv.d $\x01, $\x02";
2343
124
      break;
2344
124
    }
2345
497
    return false;
2346
566
  case RISCV_FSGNJ_S:
2347
566
    if (MCInst_getNumOperands(MI) == 3 &&
2348
566
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2349
566
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2350
566
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2351
566
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2352
566
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2353
566
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == MCOperand_getReg(MCInst_getOperand(MI, 1))) {
2354
      // (FSGNJ_S FPR32:$rd, FPR32:$rs, FPR32:$rs)
2355
248
      AsmString = "fmv.s $\x01, $\x02";
2356
248
      break;
2357
248
    }
2358
318
    return false;
2359
593
  case RISCV_FSQRT_D:
2360
593
    if (MCInst_getNumOperands(MI) == 3 &&
2361
593
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2362
593
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2363
593
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2364
593
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2365
593
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2366
593
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2367
      // (FSQRT_D FPR64:$rd, FPR64:$rs1, { 1, 1, 1 })
2368
383
      AsmString = "fsqrt.d $\x01, $\x02";
2369
383
      break;
2370
383
    }
2371
210
    return false;
2372
1.35k
  case RISCV_FSQRT_S:
2373
1.35k
    if (MCInst_getNumOperands(MI) == 3 &&
2374
1.35k
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2375
1.35k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2376
1.35k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2377
1.35k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2378
1.35k
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2379
1.35k
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 7) {
2380
      // (FSQRT_S FPR32:$rd, FPR32:$rs1, { 1, 1, 1 })
2381
173
      AsmString = "fsqrt.s $\x01, $\x02";
2382
173
      break;
2383
173
    }
2384
1.17k
    return false;
2385
499
  case RISCV_FSUB_D:
2386
499
    if (MCInst_getNumOperands(MI) == 4 &&
2387
499
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2388
499
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2389
499
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2390
499
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2391
499
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2392
499
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR64RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2393
499
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2394
499
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2395
      // (FSUB_D FPR64:$rd, FPR64:$rs1, FPR64:$rs2, { 1, 1, 1 })
2396
250
      AsmString = "fsub.d $\x01, $\x02, $\x03";
2397
250
      break;
2398
250
    }
2399
249
    return false;
2400
559
  case RISCV_FSUB_S:
2401
559
    if (MCInst_getNumOperands(MI) == 4 &&
2402
559
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2403
559
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2404
559
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2405
559
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2406
559
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2407
559
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_FPR32RegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2))) &&
2408
559
        MCOperand_isImm(MCInst_getOperand(MI, 3)) &&
2409
559
        MCOperand_getImm(MCInst_getOperand(MI, 3)) == 7) {
2410
      // (FSUB_S FPR32:$rd, FPR32:$rs1, FPR32:$rs2, { 1, 1, 1 })
2411
458
      AsmString = "fsub.s $\x01, $\x02, $\x03";
2412
458
      break;
2413
458
    }
2414
101
    return false;
2415
972
  case RISCV_JAL:
2416
972
    if (MCInst_getNumOperands(MI) == 2 &&
2417
972
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
2418
340
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 1), 2)) {
2419
      // (JAL X0, simm21_lsb0_jal:$offset)
2420
340
      AsmString = "j $\x02";
2421
340
      break;
2422
340
    }
2423
632
    if (MCInst_getNumOperands(MI) == 2 &&
2424
632
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X1 &&
2425
81
        RISCVInstPrinterValidateMCOperand(MCInst_getOperand(MI, 1), 2)) {
2426
      // (JAL X1, simm21_lsb0_jal:$offset)
2427
81
      AsmString = "jal $\x02";
2428
81
      break;
2429
81
    }
2430
551
    return false;
2431
2.14k
  case RISCV_JALR:
2432
2.14k
    if (MCInst_getNumOperands(MI) == 3 &&
2433
2.14k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
2434
1.84k
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X1 &&
2435
999
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2436
999
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
2437
      // (JALR X0, X1, 0)
2438
793
      AsmString = "ret";
2439
793
      break;
2440
793
    }
2441
1.35k
    if (MCInst_getNumOperands(MI) == 3 &&
2442
1.35k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
2443
1.05k
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2444
1.05k
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2445
1.05k
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2446
1.05k
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
2447
      // (JALR X0, GPR:$rs, 0)
2448
302
      AsmString = "jr $\x02";
2449
302
      break;
2450
302
    }
2451
1.04k
    if (MCInst_getNumOperands(MI) == 3 &&
2452
1.04k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X1 &&
2453
284
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2454
284
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2455
284
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2456
284
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 0) {
2457
      // (JALR X1, GPR:$rs, 0)
2458
199
      AsmString = "jalr $\x02";
2459
199
      break;
2460
199
    }
2461
849
    return false;
2462
1.77k
  case RISCV_SFENCE_VMA:
2463
1.77k
    if (MCInst_getNumOperands(MI) == 2 &&
2464
1.77k
        MCOperand_getReg(MCInst_getOperand(MI, 0)) == RISCV_X0 &&
2465
1.08k
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0) {
2466
      // (SFENCE_VMA X0, X0)
2467
1.02k
      AsmString = "sfence.vma";
2468
1.02k
      break;
2469
1.02k
    }
2470
753
    if (MCInst_getNumOperands(MI) == 2 &&
2471
753
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2472
753
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2473
753
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0) {
2474
      // (SFENCE_VMA GPR:$rs, X0)
2475
397
      AsmString = "sfence.vma $\x01";
2476
397
      break;
2477
397
    }
2478
356
    return false;
2479
381
  case RISCV_SLT:
2480
381
    if (MCInst_getNumOperands(MI) == 3 &&
2481
381
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2482
381
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2483
381
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2484
381
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2485
381
        MCOperand_getReg(MCInst_getOperand(MI, 2)) == RISCV_X0) {
2486
      // (SLT GPR:$rd, GPR:$rs, X0)
2487
192
      AsmString = "sltz $\x01, $\x02";
2488
192
      break;
2489
192
    }
2490
189
    if (MCInst_getNumOperands(MI) == 3 &&
2491
189
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2492
189
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2493
189
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
2494
80
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2495
80
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
2496
      // (SLT GPR:$rd, X0, GPR:$rs)
2497
80
      AsmString = "sgtz $\x01, $\x03";
2498
80
      break;
2499
80
    }
2500
109
    return false;
2501
487
  case RISCV_SLTIU:
2502
487
    if (MCInst_getNumOperands(MI) == 3 &&
2503
487
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2504
487
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2505
487
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2506
487
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2507
487
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2508
487
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == 1) {
2509
      // (SLTIU GPR:$rd, GPR:$rs, 1)
2510
121
      AsmString = "seqz $\x01, $\x02";
2511
121
      break;
2512
121
    }
2513
366
    return false;
2514
147
  case RISCV_SLTU:
2515
147
    if (MCInst_getNumOperands(MI) == 3 &&
2516
147
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2517
147
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2518
147
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
2519
69
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2520
69
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
2521
      // (SLTU GPR:$rd, X0, GPR:$rs)
2522
69
      AsmString = "snez $\x01, $\x03";
2523
69
      break;
2524
69
    }
2525
78
    return false;
2526
146
  case RISCV_SUB:
2527
146
    if (MCInst_getNumOperands(MI) == 3 &&
2528
146
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2529
146
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2530
146
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
2531
78
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2532
78
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
2533
      // (SUB GPR:$rd, X0, GPR:$rs)
2534
78
      AsmString = "neg $\x01, $\x03";
2535
78
      break;
2536
78
    }
2537
68
    return false;
2538
364
  case RISCV_SUBW:
2539
364
    if (MCInst_getNumOperands(MI) == 3 &&
2540
364
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2541
364
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2542
364
        MCOperand_getReg(MCInst_getOperand(MI, 1)) == RISCV_X0 &&
2543
289
        MCOperand_isReg(MCInst_getOperand(MI, 2)) &&
2544
289
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 2)))) {
2545
      // (SUBW GPR:$rd, X0, GPR:$rs)
2546
289
      AsmString = "negw $\x01, $\x03";
2547
289
      break;
2548
289
    }
2549
75
    return false;
2550
179
  case RISCV_XORI:
2551
179
    if (MCInst_getNumOperands(MI) == 3 &&
2552
179
        MCOperand_isReg(MCInst_getOperand(MI, 0)) &&
2553
179
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 0))) &&
2554
179
        MCOperand_isReg(MCInst_getOperand(MI, 1)) &&
2555
179
        MCRegisterClass_contains(MCRegisterInfo_getRegClass(MRI, RISCV_GPRRegClassID), MCOperand_getReg(MCInst_getOperand(MI, 1))) &&
2556
179
        MCOperand_isImm(MCInst_getOperand(MI, 2)) &&
2557
179
        MCOperand_getImm(MCInst_getOperand(MI, 2)) == -1) {
2558
      // (XORI GPR:$rd, GPR:$rs, -1)
2559
93
      AsmString = "not $\x01, $\x02";
2560
93
      break;
2561
93
    }
2562
86
    return false;
2563
118k
  }
2564
2565
35.0k
  AsmStringLen = strlen(AsmString);
2566
35.0k
  if (ASMSTRING_CONTAIN_SIZE - 1 < AsmStringLen)
2567
0
    tmpString = cs_strdup(AsmString);
2568
35.0k
  else
2569
35.0k
    tmpString = memcpy(tmpString, AsmString, 1 + AsmStringLen);
2570
2571
240k
  while (AsmString[I] != ' ' && AsmString[I] != '\t' &&
2572
206k
         AsmString[I] != '$' && AsmString[I] != '\0')
2573
204k
    ++I;
2574
35.0k
  tmpString[I] = 0;
2575
35.0k
  SStream_concat0(OS, tmpString);
2576
35.0k
  if (ASMSTRING_CONTAIN_SIZE - 1 < AsmStringLen)
2577
    /* Free the possible cs_strdup() memory. PR#1424. */
2578
0
    cs_mem_free(tmpString);
2579
35.0k
#undef ASMSTRING_CONTAIN_SIZE
2580
2581
35.0k
  if (AsmString[I] != '\0') {
2582
33.0k
    if (AsmString[I] == ' ' || AsmString[I] == '\t') {
2583
33.0k
      SStream_concat0(OS, " ");
2584
33.0k
      ++I;
2585
33.0k
    }
2586
135k
    do {
2587
135k
      if (AsmString[I] == '$') {
2588
67.1k
        ++I;
2589
67.1k
        if (AsmString[I] == (char)0xff) {
2590
12.6k
          ++I;
2591
12.6k
          int OpIdx = AsmString[I++] - 1;
2592
12.6k
          int PrintMethodIdx = AsmString[I++] - 1;
2593
12.6k
          printCustomAliasOperand(MI, OpIdx, PrintMethodIdx, OS);
2594
12.6k
        } else
2595
54.5k
          printOperand(MI, (unsigned)(AsmString[I++]) - 1, OS);
2596
68.2k
      } else {
2597
68.2k
        SStream_concat1(OS, AsmString[I++]);
2598
68.2k
      }
2599
135k
    } while (AsmString[I] != '\0');
2600
33.0k
  }
2601
2602
35.0k
  return true;
2603
118k
}
2604
2605
static void printCustomAliasOperand(
2606
         MCInst *MI, unsigned OpIdx,
2607
         unsigned PrintMethodIdx,
2608
12.6k
         SStream *OS) {
2609
12.6k
  switch (PrintMethodIdx) {
2610
0
  default:
2611
0
    CS_ASSERT(0 && "Unknown PrintMethod kind");
2612
0
    break;
2613
12.6k
  case 0:
2614
12.6k
    printCSRSystemRegister(MI, OpIdx, OS);
2615
12.6k
    break;
2616
12.6k
  }
2617
12.6k
}
2618
2619
static bool RISCVInstPrinterValidateMCOperand(MCOperand *MCOp,
2620
1.22k
                  unsigned PredicateIndex) {
2621
  // TODO: need some constant untils operate the MCOperand,
2622
  // but current CAPSTONE does't have.
2623
  // So, We just return true
2624
1.22k
  return true;
2625
2626
#if 0
2627
  switch (PredicateIndex) {
2628
  default:
2629
    llvm_unreachable("Unknown MCOperandPredicate kind");
2630
    break;
2631
  case 1: {
2632
2633
    int64_t Imm;
2634
    if (MCOp.evaluateAsConstantImm(Imm))
2635
      return isShiftedInt<12, 1>(Imm);
2636
    return MCOp.isBareSymbolRef();
2637
  
2638
    }
2639
  case 2: {
2640
2641
    int64_t Imm;
2642
    if (MCOp.evaluateAsConstantImm(Imm))
2643
      return isShiftedInt<20, 1>(Imm);
2644
    return MCOp.isBareSymbolRef();
2645
  
2646
    }
2647
  }
2648
#endif
2649
1.22k
}
2650
2651
#endif // PRINT_ALIAS_INSTR