/src/capstonev5/arch/ARM/ARMGenAsmWriter.inc
Line  | Count  | Source  | 
1  |  | /* Capstone Disassembly Engine, http://www.capstone-engine.org */  | 
2  |  | /* By Nguyen Anh Quynh <aquynh@gmail.com>, 2013-2019 */  | 
3  |  |  | 
4  |  | /*===- TableGen'erated file -------------------------------------*- C++ -*-===*\  | 
5  |  | |*                                                                            *|  | 
6  |  | |* Assembly Writer Source Fragment                                            *|  | 
7  |  | |*                                                                            *|  | 
8  |  | |* Automatically generated file, do not edit!                                 *|  | 
9  |  | |*                                                                            *|  | 
10  |  | \*===----------------------------------------------------------------------===*/  | 
11  |  |  | 
12  |  | /// printInstruction - This method is automatically generated by tablegen  | 
13  |  | /// from the instruction set description.  | 
14  |  | static void printInstruction(MCInst *MI, SStream *O)  | 
15  | 701k  | { | 
16  | 701k  | #ifndef CAPSTONE_DIET  | 
17  | 701k  |   static const char AsmStrs[] = { | 
18  | 701k  |   /* 0 */ 's', 'h', 'a', '1', 's', 'u', '0', '.', '3', '2', 9, 0,  | 
19  | 701k  |   /* 12 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '0', '.', '3', '2', 9, 0,  | 
20  | 701k  |   /* 26 */ 's', 'h', 'a', '1', 's', 'u', '1', '.', '3', '2', 9, 0,  | 
21  | 701k  |   /* 38 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '1', '.', '3', '2', 9, 0,  | 
22  | 701k  |   /* 52 */ 's', 'h', 'a', '2', '5', '6', 'h', '2', '.', '3', '2', 9, 0,  | 
23  | 701k  |   /* 65 */ 's', 'h', 'a', '1', 'c', '.', '3', '2', 9, 0,  | 
24  | 701k  |   /* 75 */ 's', 'h', 'a', '1', 'h', '.', '3', '2', 9, 0,  | 
25  | 701k  |   /* 85 */ 's', 'h', 'a', '2', '5', '6', 'h', '.', '3', '2', 9, 0,  | 
26  | 701k  |   /* 97 */ 's', 'h', 'a', '1', 'm', '.', '3', '2', 9, 0,  | 
27  | 701k  |   /* 107 */ 's', 'h', 'a', '1', 'p', '.', '3', '2', 9, 0,  | 
28  | 701k  |   /* 117 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
29  | 701k  |   /* 132 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
30  | 701k  |   /* 147 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
31  | 701k  |   /* 162 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
32  | 701k  |   /* 177 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
33  | 701k  |   /* 192 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
34  | 701k  |   /* 207 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
35  | 701k  |   /* 222 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,  | 
36  | 701k  |   /* 237 */ 'v', 'c', 'm', 'l', 'a', '.', 'f', '3', '2', 9, 0,  | 
37  | 701k  |   /* 248 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '3', '2', 9, 0,  | 
38  | 701k  |   /* 260 */ 'v', 'c', 'a', 'd', 'd', '.', 'f', '3', '2', 9, 0,  | 
39  | 701k  |   /* 271 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '3', '2', 9, 0,  | 
40  | 701k  |   /* 283 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '3', '2', 9, 0,  | 
41  | 701k  |   /* 295 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '3', '2', 9, 0,  | 
42  | 701k  |   /* 307 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '3', '2', 9, 0,  | 
43  | 701k  |   /* 319 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '3', '2', 9, 0,  | 
44  | 701k  |   /* 331 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '3', '2', 9, 0,  | 
45  | 701k  |   /* 343 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '3', '2', 9, 0,  | 
46  | 701k  |   /* 355 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '3', '2', 9, 0,  | 
47  | 701k  |   /* 367 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '3', '2', 9, 0,  | 
48  | 701k  |   /* 379 */ 'v', 'r', 'i', 'n', 't', 'x', '.', 'f', '3', '2', 9, 0,  | 
49  | 701k  |   /* 391 */ 'v', 'r', 'i', 'n', 't', 'z', '.', 'f', '3', '2', 9, 0,  | 
50  | 701k  |   /* 403 */ 'l', 'd', 'c', '2', 9, 0,  | 
51  | 701k  |   /* 409 */ 'm', 'r', 'c', '2', 9, 0,  | 
52  | 701k  |   /* 415 */ 'm', 'r', 'r', 'c', '2', 9, 0,  | 
53  | 701k  |   /* 422 */ 's', 't', 'c', '2', 9, 0,  | 
54  | 701k  |   /* 428 */ 'c', 'd', 'p', '2', 9, 0,  | 
55  | 701k  |   /* 434 */ 'm', 'c', 'r', '2', 9, 0,  | 
56  | 701k  |   /* 440 */ 'm', 'c', 'r', 'r', '2', 9, 0,  | 
57  | 701k  |   /* 447 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
58  | 701k  |   /* 462 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
59  | 701k  |   /* 477 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
60  | 701k  |   /* 492 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
61  | 701k  |   /* 507 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
62  | 701k  |   /* 522 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
63  | 701k  |   /* 537 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
64  | 701k  |   /* 552 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,  | 
65  | 701k  |   /* 567 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '6', '4', 9, 0,  | 
66  | 701k  |   /* 579 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '6', '4', 9, 0,  | 
67  | 701k  |   /* 591 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '6', '4', 9, 0,  | 
68  | 701k  |   /* 603 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '6', '4', 9, 0,  | 
69  | 701k  |   /* 615 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '6', '4', 9, 0,  | 
70  | 701k  |   /* 627 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '6', '4', 9, 0,  | 
71  | 701k  |   /* 639 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '6', '4', 9, 0,  | 
72  | 701k  |   /* 651 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '6', '4', 9, 0,  | 
73  | 701k  |   /* 663 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '6', '4', 9, 0,  | 
74  | 701k  |   /* 675 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '6', '4', 9, 0,  | 
75  | 701k  |   /* 687 */ 'v', 'm', 'u', 'l', 'l', '.', 'p', '6', '4', 9, 0,  | 
76  | 701k  |   /* 698 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
77  | 701k  |   /* 713 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
78  | 701k  |   /* 728 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
79  | 701k  |   /* 743 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
80  | 701k  |   /* 758 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
81  | 701k  |   /* 773 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
82  | 701k  |   /* 788 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
83  | 701k  |   /* 803 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,  | 
84  | 701k  |   /* 818 */ 'v', 'c', 'v', 't', 'a', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
85  | 701k  |   /* 833 */ 'v', 'c', 'v', 't', 'm', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
86  | 701k  |   /* 848 */ 'v', 'c', 'v', 't', 'n', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
87  | 701k  |   /* 863 */ 'v', 'c', 'v', 't', 'p', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
88  | 701k  |   /* 878 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
89  | 701k  |   /* 893 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
90  | 701k  |   /* 908 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
91  | 701k  |   /* 923 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,  | 
92  | 701k  |   /* 938 */ 'v', 'c', 'm', 'l', 'a', '.', 'f', '1', '6', 9, 0,  | 
93  | 701k  |   /* 949 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '1', '6', 9, 0,  | 
94  | 701k  |   /* 961 */ 'v', 'c', 'a', 'd', 'd', '.', 'f', '1', '6', 9, 0,  | 
95  | 701k  |   /* 972 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '1', '6', 9, 0,  | 
96  | 701k  |   /* 984 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '1', '6', 9, 0,  | 
97  | 701k  |   /* 996 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '1', '6', 9, 0,  | 
98  | 701k  |   /* 1008 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '1', '6', 9, 0,  | 
99  | 701k  |   /* 1020 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '1', '6', 9, 0,  | 
100  | 701k  |   /* 1032 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '1', '6', 9, 0,  | 
101  | 701k  |   /* 1044 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '1', '6', 9, 0,  | 
102  | 701k  |   /* 1056 */ 'v', 'i', 'n', 's', '.', 'f', '1', '6', 9, 0,  | 
103  | 701k  |   /* 1066 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '1', '6', 9, 0,  | 
104  | 701k  |   /* 1078 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '1', '6', 9, 0,  | 
105  | 701k  |   /* 1090 */ 'v', 'r', 'i', 'n', 't', 'x', '.', 'f', '1', '6', 9, 0,  | 
106  | 701k  |   /* 1102 */ 'v', 'm', 'o', 'v', 'x', '.', 'f', '1', '6', 9, 0,  | 
107  | 701k  |   /* 1113 */ 'v', 'r', 'i', 'n', 't', 'z', '.', 'f', '1', '6', 9, 0,  | 
108  | 701k  |   /* 1125 */ 'a', 'e', 's', 'i', 'm', 'c', '.', '8', 9, 0,  | 
109  | 701k  |   /* 1135 */ 'a', 'e', 's', 'm', 'c', '.', '8', 9, 0,  | 
110  | 701k  |   /* 1144 */ 'a', 'e', 's', 'd', '.', '8', 9, 0,  | 
111  | 701k  |   /* 1152 */ 'a', 'e', 's', 'e', '.', '8', 9, 0,  | 
112  | 701k  |   /* 1160 */ 'v', 's', 'd', 'o', 't', '.', 's', '8', 9, 0,  | 
113  | 701k  |   /* 1170 */ 'v', 'u', 'd', 'o', 't', '.', 'u', '8', 9, 0,  | 
114  | 701k  |   /* 1180 */ 'r', 'f', 'e', 'd', 'a', 9, 0,  | 
115  | 701k  |   /* 1187 */ 'r', 'f', 'e', 'i', 'a', 9, 0,  | 
116  | 701k  |   /* 1194 */ 'c', 'r', 'c', '3', '2', 'b', 9, 0,  | 
117  | 701k  |   /* 1202 */ 'c', 'r', 'c', '3', '2', 'c', 'b', 9, 0,  | 
118  | 701k  |   /* 1211 */ 'r', 'f', 'e', 'd', 'b', 9, 0,  | 
119  | 701k  |   /* 1218 */ 'r', 'f', 'e', 'i', 'b', 9, 0,  | 
120  | 701k  |   /* 1225 */ 'd', 'm', 'b', 9, 0,  | 
121  | 701k  |   /* 1230 */ 'd', 's', 'b', 9, 0,  | 
122  | 701k  |   /* 1235 */ 'i', 's', 'b', 9, 0,  | 
123  | 701k  |   /* 1240 */ 't', 's', 'b', 9, 0,  | 
124  | 701k  |   /* 1245 */ 'h', 'v', 'c', 9, 0,  | 
125  | 701k  |   /* 1250 */ 'p', 'l', 'd', 9, 0,  | 
126  | 701k  |   /* 1255 */ 's', 'e', 't', 'e', 'n', 'd', 9, 0,  | 
127  | 701k  |   /* 1263 */ 'u', 'd', 'f', 9, 0,  | 
128  | 701k  |   /* 1268 */ 'c', 'r', 'c', '3', '2', 'h', 9, 0,  | 
129  | 701k  |   /* 1276 */ 'c', 'r', 'c', '3', '2', 'c', 'h', 9, 0,  | 
130  | 701k  |   /* 1285 */ 'p', 'l', 'i', 9, 0,  | 
131  | 701k  |   /* 1290 */ 'l', 'd', 'c', '2', 'l', 9, 0,  | 
132  | 701k  |   /* 1297 */ 's', 't', 'c', '2', 'l', 9, 0,  | 
133  | 701k  |   /* 1304 */ 'b', 'l', 9, 0,  | 
134  | 701k  |   /* 1308 */ 's', 'e', 't', 'p', 'a', 'n', 9, 0,  | 
135  | 701k  |   /* 1316 */ 'c', 'p', 's', 9, 0,  | 
136  | 701k  |   /* 1321 */ 'm', 'o', 'v', 's', 9, 0,  | 
137  | 701k  |   /* 1327 */ 'h', 'l', 't', 9, 0,  | 
138  | 701k  |   /* 1332 */ 'b', 'k', 'p', 't', 9, 0,  | 
139  | 701k  |   /* 1338 */ 'h', 'v', 'c', '.', 'w', 9, 0,  | 
140  | 701k  |   /* 1345 */ 'u', 'd', 'f', '.', 'w', 9, 0,  | 
141  | 701k  |   /* 1352 */ 'c', 'r', 'c', '3', '2', 'w', 9, 0,  | 
142  | 701k  |   /* 1360 */ 'c', 'r', 'c', '3', '2', 'c', 'w', 9, 0,  | 
143  | 701k  |   /* 1369 */ 'p', 'l', 'd', 'w', 9, 0,  | 
144  | 701k  |   /* 1375 */ 'b', 'x', 9, 0,  | 
145  | 701k  |   /* 1379 */ 'b', 'l', 'x', 9, 0,  | 
146  | 701k  |   /* 1384 */ 'c', 'b', 'z', 9, 0,  | 
147  | 701k  |   /* 1389 */ 'c', 'b', 'n', 'z', 9, 0,  | 
148  | 701k  |   /* 1395 */ 's', 'r', 's', 'd', 'a', 9, 's', 'p', '!', ',', 32, 0,  | 
149  | 701k  |   /* 1407 */ 's', 'r', 's', 'i', 'a', 9, 's', 'p', '!', ',', 32, 0,  | 
150  | 701k  |   /* 1419 */ 's', 'r', 's', 'd', 'b', 9, 's', 'p', '!', ',', 32, 0,  | 
151  | 701k  |   /* 1431 */ 's', 'r', 's', 'i', 'b', 9, 's', 'p', '!', ',', 32, 0,  | 
152  | 701k  |   /* 1443 */ 's', 'r', 's', 'd', 'a', 9, 's', 'p', ',', 32, 0,  | 
153  | 701k  |   /* 1454 */ 's', 'r', 's', 'i', 'a', 9, 's', 'p', ',', 32, 0,  | 
154  | 701k  |   /* 1465 */ 's', 'r', 's', 'd', 'b', 9, 's', 'p', ',', 32, 0,  | 
155  | 701k  |   /* 1476 */ 's', 'r', 's', 'i', 'b', 9, 's', 'p', ',', 32, 0,  | 
156  | 701k  |   /* 1487 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'P', 'a', 't', 'c', 'h', 'a', 'b', 'l', 'e', 32, 'R', 'E', 'T', '.', 0,  | 
157  | 701k  |   /* 1518 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'y', 'p', 'e', 'd', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,  | 
158  | 701k  |   /* 1542 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'C', 'u', 's', 't', 'o', 'm', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,  | 
159  | 701k  |   /* 1567 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'n', 't', 'e', 'r', '.', 0,  | 
160  | 701k  |   /* 1590 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'a', 'i', 'l', 32, 'C', 'a', 'l', 'l', 32, 'E', 'x', 'i', 't', '.', 0,  | 
161  | 701k  |   /* 1613 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'x', 'i', 't', '.', 0,  | 
162  | 701k  |   /* 1635 */ '_', '_', 'b', 'r', 'k', 'd', 'i', 'v', '0', 0,  | 
163  | 701k  |   /* 1645 */ 'v', 'l', 'd', '1', 0,  | 
164  | 701k  |   /* 1650 */ 'd', 'c', 'p', 's', '1', 0,  | 
165  | 701k  |   /* 1656 */ 'v', 's', 't', '1', 0,  | 
166  | 701k  |   /* 1661 */ 'v', 'r', 'e', 'v', '3', '2', 0,  | 
167  | 701k  |   /* 1668 */ 'l', 'd', 'c', '2', 0,  | 
168  | 701k  |   /* 1673 */ 'm', 'r', 'c', '2', 0,  | 
169  | 701k  |   /* 1678 */ 'm', 'r', 'r', 'c', '2', 0,  | 
170  | 701k  |   /* 1684 */ 's', 't', 'c', '2', 0,  | 
171  | 701k  |   /* 1689 */ 'v', 'l', 'd', '2', 0,  | 
172  | 701k  |   /* 1694 */ 'c', 'd', 'p', '2', 0,  | 
173  | 701k  |   /* 1699 */ 'm', 'c', 'r', '2', 0,  | 
174  | 701k  |   /* 1704 */ 'm', 'c', 'r', 'r', '2', 0,  | 
175  | 701k  |   /* 1710 */ 'd', 'c', 'p', 's', '2', 0,  | 
176  | 701k  |   /* 1716 */ 'v', 's', 't', '2', 0,  | 
177  | 701k  |   /* 1721 */ 'v', 'l', 'd', '3', 0,  | 
178  | 701k  |   /* 1726 */ 'd', 'c', 'p', 's', '3', 0,  | 
179  | 701k  |   /* 1732 */ 'v', 's', 't', '3', 0,  | 
180  | 701k  |   /* 1737 */ 'v', 'r', 'e', 'v', '6', '4', 0,  | 
181  | 701k  |   /* 1744 */ 'v', 'l', 'd', '4', 0,  | 
182  | 701k  |   /* 1749 */ 'v', 's', 't', '4', 0,  | 
183  | 701k  |   /* 1754 */ 's', 'x', 't', 'a', 'b', '1', '6', 0,  | 
184  | 701k  |   /* 1762 */ 'u', 'x', 't', 'a', 'b', '1', '6', 0,  | 
185  | 701k  |   /* 1770 */ 's', 'x', 't', 'b', '1', '6', 0,  | 
186  | 701k  |   /* 1777 */ 'u', 'x', 't', 'b', '1', '6', 0,  | 
187  | 701k  |   /* 1784 */ 's', 'h', 's', 'u', 'b', '1', '6', 0,  | 
188  | 701k  |   /* 1792 */ 'u', 'h', 's', 'u', 'b', '1', '6', 0,  | 
189  | 701k  |   /* 1800 */ 'u', 'q', 's', 'u', 'b', '1', '6', 0,  | 
190  | 701k  |   /* 1808 */ 's', 's', 'u', 'b', '1', '6', 0,  | 
191  | 701k  |   /* 1815 */ 'u', 's', 'u', 'b', '1', '6', 0,  | 
192  | 701k  |   /* 1822 */ 's', 'h', 'a', 'd', 'd', '1', '6', 0,  | 
193  | 701k  |   /* 1830 */ 'u', 'h', 'a', 'd', 'd', '1', '6', 0,  | 
194  | 701k  |   /* 1838 */ 'u', 'q', 'a', 'd', 'd', '1', '6', 0,  | 
195  | 701k  |   /* 1846 */ 's', 'a', 'd', 'd', '1', '6', 0,  | 
196  | 701k  |   /* 1853 */ 'u', 'a', 'd', 'd', '1', '6', 0,  | 
197  | 701k  |   /* 1860 */ 's', 's', 'a', 't', '1', '6', 0,  | 
198  | 701k  |   /* 1867 */ 'u', 's', 'a', 't', '1', '6', 0,  | 
199  | 701k  |   /* 1874 */ 'v', 'r', 'e', 'v', '1', '6', 0,  | 
200  | 701k  |   /* 1881 */ 'u', 's', 'a', 'd', 'a', '8', 0,  | 
201  | 701k  |   /* 1888 */ 's', 'h', 's', 'u', 'b', '8', 0,  | 
202  | 701k  |   /* 1895 */ 'u', 'h', 's', 'u', 'b', '8', 0,  | 
203  | 701k  |   /* 1902 */ 'u', 'q', 's', 'u', 'b', '8', 0,  | 
204  | 701k  |   /* 1909 */ 's', 's', 'u', 'b', '8', 0,  | 
205  | 701k  |   /* 1915 */ 'u', 's', 'u', 'b', '8', 0,  | 
206  | 701k  |   /* 1921 */ 'u', 's', 'a', 'd', '8', 0,  | 
207  | 701k  |   /* 1927 */ 's', 'h', 'a', 'd', 'd', '8', 0,  | 
208  | 701k  |   /* 1934 */ 'u', 'h', 'a', 'd', 'd', '8', 0,  | 
209  | 701k  |   /* 1941 */ 'u', 'q', 'a', 'd', 'd', '8', 0,  | 
210  | 701k  |   /* 1948 */ 's', 'a', 'd', 'd', '8', 0,  | 
211  | 701k  |   /* 1954 */ 'u', 'a', 'd', 'd', '8', 0,  | 
212  | 701k  |   /* 1960 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'E', 'N', 'D', 0,  | 
213  | 701k  |   /* 1973 */ 'B', 'U', 'N', 'D', 'L', 'E', 0,  | 
214  | 701k  |   /* 1980 */ 'D', 'B', 'G', '_', 'V', 'A', 'L', 'U', 'E', 0,  | 
215  | 701k  |   /* 1990 */ 'D', 'B', 'G', '_', 'L', 'A', 'B', 'E', 'L', 0,  | 
216  | 701k  |   /* 2000 */ '@', 32, 'C', 'O', 'M', 'P', 'I', 'L', 'E', 'R', 32, 'B', 'A', 'R', 'R', 'I', 'E', 'R', 0,  | 
217  | 701k  |   /* 2019 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'S', 'T', 'A', 'R', 'T', 0,  | 
218  | 701k  |   /* 2034 */ 'v', 'a', 'b', 'a', 0,  | 
219  | 701k  |   /* 2039 */ 'l', 'd', 'a', 0,  | 
220  | 701k  |   /* 2043 */ 'l', 'd', 'm', 'd', 'a', 0,  | 
221  | 701k  |   /* 2049 */ 's', 't', 'm', 'd', 'a', 0,  | 
222  | 701k  |   /* 2055 */ 'r', 'f', 'e', 'i', 'a', 0,  | 
223  | 701k  |   /* 2061 */ 'v', 'l', 'd', 'm', 'i', 'a', 0,  | 
224  | 701k  |   /* 2068 */ 'v', 's', 't', 'm', 'i', 'a', 0,  | 
225  | 701k  |   /* 2075 */ 's', 'r', 's', 'i', 'a', 0,  | 
226  | 701k  |   /* 2081 */ 's', 'm', 'm', 'l', 'a', 0,  | 
227  | 701k  |   /* 2087 */ 'v', 'n', 'm', 'l', 'a', 0,  | 
228  | 701k  |   /* 2093 */ 'v', 'm', 'l', 'a', 0,  | 
229  | 701k  |   /* 2098 */ 'v', 'f', 'm', 'a', 0,  | 
230  | 701k  |   /* 2103 */ 'v', 'f', 'n', 'm', 'a', 0,  | 
231  | 701k  |   /* 2109 */ 'v', 'r', 's', 'r', 'a', 0,  | 
232  | 701k  |   /* 2115 */ 'v', 's', 'r', 'a', 0,  | 
233  | 701k  |   /* 2120 */ 't', 't', 'a', 0,  | 
234  | 701k  |   /* 2124 */ 'l', 'd', 'a', 'b', 0,  | 
235  | 701k  |   /* 2129 */ 's', 'x', 't', 'a', 'b', 0,  | 
236  | 701k  |   /* 2135 */ 'u', 'x', 't', 'a', 'b', 0,  | 
237  | 701k  |   /* 2141 */ 's', 'm', 'l', 'a', 'b', 'b', 0,  | 
238  | 701k  |   /* 2148 */ 's', 'm', 'l', 'a', 'l', 'b', 'b', 0,  | 
239  | 701k  |   /* 2156 */ 's', 'm', 'u', 'l', 'b', 'b', 0,  | 
240  | 701k  |   /* 2163 */ 't', 'b', 'b', 0,  | 
241  | 701k  |   /* 2167 */ 'r', 'f', 'e', 'd', 'b', 0,  | 
242  | 701k  |   /* 2173 */ 'v', 'l', 'd', 'm', 'd', 'b', 0,  | 
243  | 701k  |   /* 2180 */ 'v', 's', 't', 'm', 'd', 'b', 0,  | 
244  | 701k  |   /* 2187 */ 's', 'r', 's', 'd', 'b', 0,  | 
245  | 701k  |   /* 2193 */ 'l', 'd', 'm', 'i', 'b', 0,  | 
246  | 701k  |   /* 2199 */ 's', 't', 'm', 'i', 'b', 0,  | 
247  | 701k  |   /* 2205 */ 's', 't', 'l', 'b', 0,  | 
248  | 701k  |   /* 2210 */ 'd', 'm', 'b', 0,  | 
249  | 701k  |   /* 2214 */ 's', 'w', 'p', 'b', 0,  | 
250  | 701k  |   /* 2219 */ 'l', 'd', 'r', 'b', 0,  | 
251  | 701k  |   /* 2224 */ 's', 't', 'r', 'b', 0,  | 
252  | 701k  |   /* 2229 */ 'd', 's', 'b', 0,  | 
253  | 701k  |   /* 2233 */ 'i', 's', 'b', 0,  | 
254  | 701k  |   /* 2237 */ 'l', 'd', 'r', 's', 'b', 0,  | 
255  | 701k  |   /* 2243 */ 't', 's', 'b', 0,  | 
256  | 701k  |   /* 2247 */ 's', 'm', 'l', 'a', 't', 'b', 0,  | 
257  | 701k  |   /* 2254 */ 'p', 'k', 'h', 't', 'b', 0,  | 
258  | 701k  |   /* 2260 */ 's', 'm', 'l', 'a', 'l', 't', 'b', 0,  | 
259  | 701k  |   /* 2268 */ 's', 'm', 'u', 'l', 't', 'b', 0,  | 
260  | 701k  |   /* 2275 */ 'v', 'c', 'v', 't', 'b', 0,  | 
261  | 701k  |   /* 2281 */ 's', 'x', 't', 'b', 0,  | 
262  | 701k  |   /* 2286 */ 'u', 'x', 't', 'b', 0,  | 
263  | 701k  |   /* 2291 */ 'q', 'd', 's', 'u', 'b', 0,  | 
264  | 701k  |   /* 2297 */ 'v', 'h', 's', 'u', 'b', 0,  | 
265  | 701k  |   /* 2303 */ 'v', 'q', 's', 'u', 'b', 0,  | 
266  | 701k  |   /* 2309 */ 'v', 's', 'u', 'b', 0,  | 
267  | 701k  |   /* 2314 */ 's', 'm', 'l', 'a', 'w', 'b', 0,  | 
268  | 701k  |   /* 2321 */ 's', 'm', 'u', 'l', 'w', 'b', 0,  | 
269  | 701k  |   /* 2328 */ 'l', 'd', 'a', 'e', 'x', 'b', 0,  | 
270  | 701k  |   /* 2335 */ 's', 't', 'l', 'e', 'x', 'b', 0,  | 
271  | 701k  |   /* 2342 */ 'l', 'd', 'r', 'e', 'x', 'b', 0,  | 
272  | 701k  |   /* 2349 */ 's', 't', 'r', 'e', 'x', 'b', 0,  | 
273  | 701k  |   /* 2356 */ 's', 'b', 'c', 0,  | 
274  | 701k  |   /* 2360 */ 'a', 'd', 'c', 0,  | 
275  | 701k  |   /* 2364 */ 'l', 'd', 'c', 0,  | 
276  | 701k  |   /* 2368 */ 'b', 'f', 'c', 0,  | 
277  | 701k  |   /* 2372 */ 'v', 'b', 'i', 'c', 0,  | 
278  | 701k  |   /* 2377 */ 's', 'm', 'c', 0,  | 
279  | 701k  |   /* 2381 */ 'm', 'r', 'c', 0,  | 
280  | 701k  |   /* 2385 */ 'm', 'r', 'r', 'c', 0,  | 
281  | 701k  |   /* 2390 */ 'r', 's', 'c', 0,  | 
282  | 701k  |   /* 2394 */ 's', 't', 'c', 0,  | 
283  | 701k  |   /* 2398 */ 's', 'v', 'c', 0,  | 
284  | 701k  |   /* 2402 */ 's', 'm', 'l', 'a', 'd', 0,  | 
285  | 701k  |   /* 2408 */ 's', 'm', 'u', 'a', 'd', 0,  | 
286  | 701k  |   /* 2414 */ 'v', 'a', 'b', 'd', 0,  | 
287  | 701k  |   /* 2419 */ 'q', 'd', 'a', 'd', 'd', 0,  | 
288  | 701k  |   /* 2425 */ 'v', 'r', 'h', 'a', 'd', 'd', 0,  | 
289  | 701k  |   /* 2432 */ 'v', 'h', 'a', 'd', 'd', 0,  | 
290  | 701k  |   /* 2438 */ 'v', 'p', 'a', 'd', 'd', 0,  | 
291  | 701k  |   /* 2444 */ 'v', 'q', 'a', 'd', 'd', 0,  | 
292  | 701k  |   /* 2450 */ 'v', 'a', 'd', 'd', 0,  | 
293  | 701k  |   /* 2455 */ 's', 'm', 'l', 'a', 'l', 'd', 0,  | 
294  | 701k  |   /* 2462 */ 'p', 'l', 'd', 0,  | 
295  | 701k  |   /* 2466 */ 's', 'm', 'l', 's', 'l', 'd', 0,  | 
296  | 701k  |   /* 2473 */ 'v', 'a', 'n', 'd', 0,  | 
297  | 701k  |   /* 2478 */ 'l', 'd', 'r', 'd', 0,  | 
298  | 701k  |   /* 2483 */ 's', 't', 'r', 'd', 0,  | 
299  | 701k  |   /* 2488 */ 's', 'm', 'l', 's', 'd', 0,  | 
300  | 701k  |   /* 2494 */ 's', 'm', 'u', 's', 'd', 0,  | 
301  | 701k  |   /* 2500 */ 'l', 'd', 'a', 'e', 'x', 'd', 0,  | 
302  | 701k  |   /* 2507 */ 's', 't', 'l', 'e', 'x', 'd', 0,  | 
303  | 701k  |   /* 2514 */ 'l', 'd', 'r', 'e', 'x', 'd', 0,  | 
304  | 701k  |   /* 2521 */ 's', 't', 'r', 'e', 'x', 'd', 0,  | 
305  | 701k  |   /* 2528 */ 'v', 'a', 'c', 'g', 'e', 0,  | 
306  | 701k  |   /* 2534 */ 'v', 'c', 'g', 'e', 0,  | 
307  | 701k  |   /* 2539 */ 'v', 'c', 'l', 'e', 0,  | 
308  | 701k  |   /* 2544 */ 'v', 'r', 'e', 'c', 'p', 'e', 0,  | 
309  | 701k  |   /* 2551 */ 'v', 'c', 'm', 'p', 'e', 0,  | 
310  | 701k  |   /* 2557 */ 'v', 'r', 's', 'q', 'r', 't', 'e', 0,  | 
311  | 701k  |   /* 2565 */ 'v', 'b', 'i', 'f', 0,  | 
312  | 701k  |   /* 2570 */ 'd', 'b', 'g', 0,  | 
313  | 701k  |   /* 2574 */ 'v', 'q', 'n', 'e', 'g', 0,  | 
314  | 701k  |   /* 2580 */ 'v', 'n', 'e', 'g', 0,  | 
315  | 701k  |   /* 2585 */ 's', 'g', 0,  | 
316  | 701k  |   /* 2588 */ 'l', 'd', 'a', 'h', 0,  | 
317  | 701k  |   /* 2593 */ 'v', 'q', 'r', 'd', 'm', 'l', 'a', 'h', 0,  | 
318  | 701k  |   /* 2602 */ 's', 'x', 't', 'a', 'h', 0,  | 
319  | 701k  |   /* 2608 */ 'u', 'x', 't', 'a', 'h', 0,  | 
320  | 701k  |   /* 2614 */ 't', 'b', 'h', 0,  | 
321  | 701k  |   /* 2618 */ 's', 't', 'l', 'h', 0,  | 
322  | 701k  |   /* 2623 */ 'v', 'q', 'd', 'm', 'u', 'l', 'h', 0,  | 
323  | 701k  |   /* 2631 */ 'v', 'q', 'r', 'd', 'm', 'u', 'l', 'h', 0,  | 
324  | 701k  |   /* 2640 */ 'l', 'd', 'r', 'h', 0,  | 
325  | 701k  |   /* 2645 */ 's', 't', 'r', 'h', 0,  | 
326  | 701k  |   /* 2650 */ 'v', 'q', 'r', 'd', 'm', 'l', 's', 'h', 0,  | 
327  | 701k  |   /* 2659 */ 'l', 'd', 'r', 's', 'h', 0,  | 
328  | 701k  |   /* 2665 */ 'p', 'u', 's', 'h', 0,  | 
329  | 701k  |   /* 2670 */ 'r', 'e', 'v', 's', 'h', 0,  | 
330  | 701k  |   /* 2676 */ 's', 'x', 't', 'h', 0,  | 
331  | 701k  |   /* 2681 */ 'u', 'x', 't', 'h', 0,  | 
332  | 701k  |   /* 2686 */ 'l', 'd', 'a', 'e', 'x', 'h', 0,  | 
333  | 701k  |   /* 2693 */ 's', 't', 'l', 'e', 'x', 'h', 0,  | 
334  | 701k  |   /* 2700 */ 'l', 'd', 'r', 'e', 'x', 'h', 0,  | 
335  | 701k  |   /* 2707 */ 's', 't', 'r', 'e', 'x', 'h', 0,  | 
336  | 701k  |   /* 2714 */ 'b', 'f', 'i', 0,  | 
337  | 701k  |   /* 2718 */ 'p', 'l', 'i', 0,  | 
338  | 701k  |   /* 2722 */ 'v', 's', 'l', 'i', 0,  | 
339  | 701k  |   /* 2727 */ 'v', 's', 'r', 'i', 0,  | 
340  | 701k  |   /* 2732 */ 'b', 'x', 'j', 0,  | 
341  | 701k  |   /* 2736 */ 'l', 'd', 'c', '2', 'l', 0,  | 
342  | 701k  |   /* 2742 */ 's', 't', 'c', '2', 'l', 0,  | 
343  | 701k  |   /* 2748 */ 'u', 'm', 'a', 'a', 'l', 0,  | 
344  | 701k  |   /* 2754 */ 'v', 'a', 'b', 'a', 'l', 0,  | 
345  | 701k  |   /* 2760 */ 'v', 'p', 'a', 'd', 'a', 'l', 0,  | 
346  | 701k  |   /* 2767 */ 'v', 'q', 'd', 'm', 'l', 'a', 'l', 0,  | 
347  | 701k  |   /* 2775 */ 's', 'm', 'l', 'a', 'l', 0,  | 
348  | 701k  |   /* 2781 */ 'u', 'm', 'l', 'a', 'l', 0,  | 
349  | 701k  |   /* 2787 */ 'v', 'm', 'l', 'a', 'l', 0,  | 
350  | 701k  |   /* 2793 */ 'v', 't', 'b', 'l', 0,  | 
351  | 701k  |   /* 2798 */ 'v', 's', 'u', 'b', 'l', 0,  | 
352  | 701k  |   /* 2804 */ 'l', 'd', 'c', 'l', 0,  | 
353  | 701k  |   /* 2809 */ 's', 't', 'c', 'l', 0,  | 
354  | 701k  |   /* 2814 */ 'v', 'a', 'b', 'd', 'l', 0,  | 
355  | 701k  |   /* 2820 */ 'v', 'p', 'a', 'd', 'd', 'l', 0,  | 
356  | 701k  |   /* 2827 */ 'v', 'a', 'd', 'd', 'l', 0,  | 
357  | 701k  |   /* 2833 */ 's', 'e', 'l', 0,  | 
358  | 701k  |   /* 2837 */ 'v', 'q', 's', 'h', 'l', 0,  | 
359  | 701k  |   /* 2843 */ 'v', 'q', 'r', 's', 'h', 'l', 0,  | 
360  | 701k  |   /* 2850 */ 'v', 'r', 's', 'h', 'l', 0,  | 
361  | 701k  |   /* 2856 */ 'v', 's', 'h', 'l', 0,  | 
362  | 701k  |   /* 2861 */ '#', 32, 'F', 'E', 'n', 't', 'r', 'y', 32, 'c', 'a', 'l', 'l', 0,  | 
363  | 701k  |   /* 2875 */ 'v', 's', 'h', 'l', 'l', 0,  | 
364  | 701k  |   /* 2881 */ 'v', 'q', 'd', 'm', 'u', 'l', 'l', 0,  | 
365  | 701k  |   /* 2889 */ 's', 'm', 'u', 'l', 'l', 0,  | 
366  | 701k  |   /* 2895 */ 'u', 'm', 'u', 'l', 'l', 0,  | 
367  | 701k  |   /* 2901 */ 'v', 'm', 'u', 'l', 'l', 0,  | 
368  | 701k  |   /* 2907 */ 'v', 'b', 's', 'l', 0,  | 
369  | 701k  |   /* 2912 */ 'v', 'q', 'd', 'm', 'l', 's', 'l', 0,  | 
370  | 701k  |   /* 2920 */ 'v', 'm', 'l', 's', 'l', 0,  | 
371  | 701k  |   /* 2926 */ 's', 't', 'l', 0,  | 
372  | 701k  |   /* 2930 */ 's', 'm', 'm', 'u', 'l', 0,  | 
373  | 701k  |   /* 2936 */ 'v', 'n', 'm', 'u', 'l', 0,  | 
374  | 701k  |   /* 2942 */ 'v', 'm', 'u', 'l', 0,  | 
375  | 701k  |   /* 2947 */ 'v', 'm', 'o', 'v', 'l', 0,  | 
376  | 701k  |   /* 2953 */ 'v', 'l', 'l', 'd', 'm', 0,  | 
377  | 701k  |   /* 2959 */ 'v', 'l', 's', 't', 'm', 0,  | 
378  | 701k  |   /* 2965 */ 'v', 'r', 's', 'u', 'b', 'h', 'n', 0,  | 
379  | 701k  |   /* 2973 */ 'v', 's', 'u', 'b', 'h', 'n', 0,  | 
380  | 701k  |   /* 2980 */ 'v', 'r', 'a', 'd', 'd', 'h', 'n', 0,  | 
381  | 701k  |   /* 2988 */ 'v', 'a', 'd', 'd', 'h', 'n', 0,  | 
382  | 701k  |   /* 2995 */ 'v', 'p', 'm', 'i', 'n', 0,  | 
383  | 701k  |   /* 3001 */ 'v', 'm', 'i', 'n', 0,  | 
384  | 701k  |   /* 3006 */ 'c', 'm', 'n', 0,  | 
385  | 701k  |   /* 3010 */ 'v', 'q', 's', 'h', 'r', 'n', 0,  | 
386  | 701k  |   /* 3017 */ 'v', 'q', 'r', 's', 'h', 'r', 'n', 0,  | 
387  | 701k  |   /* 3025 */ 'v', 'r', 's', 'h', 'r', 'n', 0,  | 
388  | 701k  |   /* 3032 */ 'v', 's', 'h', 'r', 'n', 0,  | 
389  | 701k  |   /* 3038 */ 'v', 'o', 'r', 'n', 0,  | 
390  | 701k  |   /* 3043 */ 'v', 't', 'r', 'n', 0,  | 
391  | 701k  |   /* 3048 */ 'v', 'q', 's', 'h', 'r', 'u', 'n', 0,  | 
392  | 701k  |   /* 3056 */ 'v', 'q', 'r', 's', 'h', 'r', 'u', 'n', 0,  | 
393  | 701k  |   /* 3065 */ 'v', 'q', 'm', 'o', 'v', 'u', 'n', 0,  | 
394  | 701k  |   /* 3073 */ 'v', 'm', 'v', 'n', 0,  | 
395  | 701k  |   /* 3078 */ 'v', 'q', 'm', 'o', 'v', 'n', 0,  | 
396  | 701k  |   /* 3085 */ 'v', 'm', 'o', 'v', 'n', 0,  | 
397  | 701k  |   /* 3091 */ 't', 'r', 'a', 'p', 0,  | 
398  | 701k  |   /* 3096 */ 'c', 'd', 'p', 0,  | 
399  | 701k  |   /* 3100 */ 'v', 'z', 'i', 'p', 0,  | 
400  | 701k  |   /* 3105 */ 'v', 'c', 'm', 'p', 0,  | 
401  | 701k  |   /* 3110 */ 'p', 'o', 'p', 0,  | 
402  | 701k  |   /* 3114 */ 'v', 'd', 'u', 'p', 0,  | 
403  | 701k  |   /* 3119 */ 'v', 's', 'w', 'p', 0,  | 
404  | 701k  |   /* 3124 */ 'v', 'u', 'z', 'p', 0,  | 
405  | 701k  |   /* 3129 */ 'v', 'c', 'e', 'q', 0,  | 
406  | 701k  |   /* 3134 */ 't', 'e', 'q', 0,  | 
407  | 701k  |   /* 3138 */ 's', 'm', 'm', 'l', 'a', 'r', 0,  | 
408  | 701k  |   /* 3145 */ 'm', 'c', 'r', 0,  | 
409  | 701k  |   /* 3149 */ 'a', 'd', 'r', 0,  | 
410  | 701k  |   /* 3153 */ 'v', 'l', 'd', 'r', 0,  | 
411  | 701k  |   /* 3158 */ 'v', 'r', 's', 'h', 'r', 0,  | 
412  | 701k  |   /* 3164 */ 'v', 's', 'h', 'r', 0,  | 
413  | 701k  |   /* 3169 */ 's', 'm', 'm', 'u', 'l', 'r', 0,  | 
414  | 701k  |   /* 3176 */ 'v', 'e', 'o', 'r', 0,  | 
415  | 701k  |   /* 3181 */ 'r', 'o', 'r', 0,  | 
416  | 701k  |   /* 3185 */ 'm', 'c', 'r', 'r', 0,  | 
417  | 701k  |   /* 3190 */ 'v', 'o', 'r', 'r', 0,  | 
418  | 701k  |   /* 3195 */ 'a', 's', 'r', 0,  | 
419  | 701k  |   /* 3199 */ 's', 'm', 'm', 'l', 's', 'r', 0,  | 
420  | 701k  |   /* 3206 */ 'v', 'm', 's', 'r', 0,  | 
421  | 701k  |   /* 3211 */ 'v', 'r', 'i', 'n', 't', 'r', 0,  | 
422  | 701k  |   /* 3218 */ 'v', 's', 't', 'r', 0,  | 
423  | 701k  |   /* 3223 */ 'v', 'c', 'v', 't', 'r', 0,  | 
424  | 701k  |   /* 3229 */ 'v', 'q', 'a', 'b', 's', 0,  | 
425  | 701k  |   /* 3235 */ 'v', 'a', 'b', 's', 0,  | 
426  | 701k  |   /* 3240 */ 's', 'u', 'b', 's', 0,  | 
427  | 701k  |   /* 3245 */ 'v', 'c', 'l', 's', 0,  | 
428  | 701k  |   /* 3250 */ 's', 'm', 'm', 'l', 's', 0,  | 
429  | 701k  |   /* 3256 */ 'v', 'n', 'm', 'l', 's', 0,  | 
430  | 701k  |   /* 3262 */ 'v', 'm', 'l', 's', 0,  | 
431  | 701k  |   /* 3267 */ 'v', 'f', 'm', 's', 0,  | 
432  | 701k  |   /* 3272 */ 'v', 'f', 'n', 'm', 's', 0,  | 
433  | 701k  |   /* 3278 */ 'b', 'x', 'n', 's', 0,  | 
434  | 701k  |   /* 3283 */ 'b', 'l', 'x', 'n', 's', 0,  | 
435  | 701k  |   /* 3289 */ 'v', 'r', 'e', 'c', 'p', 's', 0,  | 
436  | 701k  |   /* 3296 */ 'v', 'm', 'r', 's', 0,  | 
437  | 701k  |   /* 3301 */ 'a', 's', 'r', 's', 0,  | 
438  | 701k  |   /* 3306 */ 'l', 's', 'r', 's', 0,  | 
439  | 701k  |   /* 3311 */ 'v', 'r', 's', 'q', 'r', 't', 's', 0,  | 
440  | 701k  |   /* 3319 */ 'm', 'o', 'v', 's', 0,  | 
441  | 701k  |   /* 3324 */ 's', 's', 'a', 't', 0,  | 
442  | 701k  |   /* 3329 */ 'u', 's', 'a', 't', 0,  | 
443  | 701k  |   /* 3334 */ 't', 't', 'a', 't', 0,  | 
444  | 701k  |   /* 3339 */ 's', 'm', 'l', 'a', 'b', 't', 0,  | 
445  | 701k  |   /* 3346 */ 'p', 'k', 'h', 'b', 't', 0,  | 
446  | 701k  |   /* 3352 */ 's', 'm', 'l', 'a', 'l', 'b', 't', 0,  | 
447  | 701k  |   /* 3360 */ 's', 'm', 'u', 'l', 'b', 't', 0,  | 
448  | 701k  |   /* 3367 */ 'l', 'd', 'r', 'b', 't', 0,  | 
449  | 701k  |   /* 3373 */ 's', 't', 'r', 'b', 't', 0,  | 
450  | 701k  |   /* 3379 */ 'l', 'd', 'r', 's', 'b', 't', 0,  | 
451  | 701k  |   /* 3386 */ 'e', 'r', 'e', 't', 0,  | 
452  | 701k  |   /* 3391 */ 'v', 'a', 'c', 'g', 't', 0,  | 
453  | 701k  |   /* 3397 */ 'v', 'c', 'g', 't', 0,  | 
454  | 701k  |   /* 3402 */ 'l', 'd', 'r', 'h', 't', 0,  | 
455  | 701k  |   /* 3408 */ 's', 't', 'r', 'h', 't', 0,  | 
456  | 701k  |   /* 3414 */ 'l', 'd', 'r', 's', 'h', 't', 0,  | 
457  | 701k  |   /* 3421 */ 'r', 'b', 'i', 't', 0,  | 
458  | 701k  |   /* 3426 */ 'v', 'b', 'i', 't', 0,  | 
459  | 701k  |   /* 3431 */ 'v', 'c', 'l', 't', 0,  | 
460  | 701k  |   /* 3436 */ 'v', 'c', 'n', 't', 0,  | 
461  | 701k  |   /* 3441 */ 'h', 'i', 'n', 't', 0,  | 
462  | 701k  |   /* 3446 */ 'l', 'd', 'r', 't', 0,  | 
463  | 701k  |   /* 3451 */ 'v', 's', 'q', 'r', 't', 0,  | 
464  | 701k  |   /* 3457 */ 's', 't', 'r', 't', 0,  | 
465  | 701k  |   /* 3462 */ 'v', 't', 's', 't', 0,  | 
466  | 701k  |   /* 3467 */ 's', 'm', 'l', 'a', 't', 't', 0,  | 
467  | 701k  |   /* 3474 */ 's', 'm', 'l', 'a', 'l', 't', 't', 0,  | 
468  | 701k  |   /* 3482 */ 's', 'm', 'u', 'l', 't', 't', 0,  | 
469  | 701k  |   /* 3489 */ 't', 't', 't', 0,  | 
470  | 701k  |   /* 3493 */ 'v', 'c', 'v', 't', 't', 0,  | 
471  | 701k  |   /* 3499 */ 'v', 'j', 'c', 'v', 't', 0,  | 
472  | 701k  |   /* 3505 */ 'v', 'c', 'v', 't', 0,  | 
473  | 701k  |   /* 3510 */ 'm', 'o', 'v', 't', 0,  | 
474  | 701k  |   /* 3515 */ 's', 'm', 'l', 'a', 'w', 't', 0,  | 
475  | 701k  |   /* 3522 */ 's', 'm', 'u', 'l', 'w', 't', 0,  | 
476  | 701k  |   /* 3529 */ 'v', 'e', 'x', 't', 0,  | 
477  | 701k  |   /* 3534 */ 'v', 'q', 's', 'h', 'l', 'u', 0,  | 
478  | 701k  |   /* 3541 */ 'r', 'e', 'v', 0,  | 
479  | 701k  |   /* 3545 */ 's', 'd', 'i', 'v', 0,  | 
480  | 701k  |   /* 3550 */ 'u', 'd', 'i', 'v', 0,  | 
481  | 701k  |   /* 3555 */ 'v', 'd', 'i', 'v', 0,  | 
482  | 701k  |   /* 3560 */ 'v', 'm', 'o', 'v', 0,  | 
483  | 701k  |   /* 3565 */ 'v', 's', 'u', 'b', 'w', 0,  | 
484  | 701k  |   /* 3571 */ 'v', 'a', 'd', 'd', 'w', 0,  | 
485  | 701k  |   /* 3577 */ 'p', 'l', 'd', 'w', 0,  | 
486  | 701k  |   /* 3582 */ 'm', 'o', 'v', 'w', 0,  | 
487  | 701k  |   /* 3587 */ 'f', 'l', 'd', 'm', 'i', 'a', 'x', 0,  | 
488  | 701k  |   /* 3595 */ 'f', 's', 't', 'm', 'i', 'a', 'x', 0,  | 
489  | 701k  |   /* 3603 */ 'v', 'p', 'm', 'a', 'x', 0,  | 
490  | 701k  |   /* 3609 */ 'v', 'm', 'a', 'x', 0,  | 
491  | 701k  |   /* 3614 */ 's', 'h', 's', 'a', 'x', 0,  | 
492  | 701k  |   /* 3620 */ 'u', 'h', 's', 'a', 'x', 0,  | 
493  | 701k  |   /* 3626 */ 'u', 'q', 's', 'a', 'x', 0,  | 
494  | 701k  |   /* 3632 */ 's', 's', 'a', 'x', 0,  | 
495  | 701k  |   /* 3637 */ 'u', 's', 'a', 'x', 0,  | 
496  | 701k  |   /* 3642 */ 'f', 'l', 'd', 'm', 'd', 'b', 'x', 0,  | 
497  | 701k  |   /* 3650 */ 'f', 's', 't', 'm', 'd', 'b', 'x', 0,  | 
498  | 701k  |   /* 3658 */ 'v', 't', 'b', 'x', 0,  | 
499  | 701k  |   /* 3663 */ 's', 'm', 'l', 'a', 'd', 'x', 0,  | 
500  | 701k  |   /* 3670 */ 's', 'm', 'u', 'a', 'd', 'x', 0,  | 
501  | 701k  |   /* 3677 */ 's', 'm', 'l', 'a', 'l', 'd', 'x', 0,  | 
502  | 701k  |   /* 3685 */ 's', 'm', 'l', 's', 'l', 'd', 'x', 0,  | 
503  | 701k  |   /* 3693 */ 's', 'm', 'l', 's', 'd', 'x', 0,  | 
504  | 701k  |   /* 3700 */ 's', 'm', 'u', 's', 'd', 'x', 0,  | 
505  | 701k  |   /* 3707 */ 'l', 'd', 'a', 'e', 'x', 0,  | 
506  | 701k  |   /* 3713 */ 's', 't', 'l', 'e', 'x', 0,  | 
507  | 701k  |   /* 3719 */ 'l', 'd', 'r', 'e', 'x', 0,  | 
508  | 701k  |   /* 3725 */ 'c', 'l', 'r', 'e', 'x', 0,  | 
509  | 701k  |   /* 3731 */ 's', 't', 'r', 'e', 'x', 0,  | 
510  | 701k  |   /* 3737 */ 's', 'b', 'f', 'x', 0,  | 
511  | 701k  |   /* 3742 */ 'u', 'b', 'f', 'x', 0,  | 
512  | 701k  |   /* 3747 */ 'b', 'l', 'x', 0,  | 
513  | 701k  |   /* 3751 */ 'r', 'r', 'x', 0,  | 
514  | 701k  |   /* 3755 */ 's', 'h', 'a', 's', 'x', 0,  | 
515  | 701k  |   /* 3761 */ 'u', 'h', 'a', 's', 'x', 0,  | 
516  | 701k  |   /* 3767 */ 'u', 'q', 'a', 's', 'x', 0,  | 
517  | 701k  |   /* 3773 */ 's', 'a', 's', 'x', 0,  | 
518  | 701k  |   /* 3778 */ 'u', 'a', 's', 'x', 0,  | 
519  | 701k  |   /* 3783 */ 'v', 'r', 'i', 'n', 't', 'x', 0,  | 
520  | 701k  |   /* 3790 */ 'v', 'c', 'l', 'z', 0,  | 
521  | 701k  |   /* 3795 */ 'v', 'r', 'i', 'n', 't', 'z', 0,  | 
522  | 701k  |   };  | 
523  | 701k  | #endif  | 
524  |  |  | 
525  | 701k  |   static const uint32_t OpInfo0[] = { | 
526  | 701k  |     0U, // PHI  | 
527  | 701k  |     0U, // INLINEASM  | 
528  | 701k  |     0U, // CFI_INSTRUCTION  | 
529  | 701k  |     0U, // EH_LABEL  | 
530  | 701k  |     0U, // GC_LABEL  | 
531  | 701k  |     0U, // ANNOTATION_LABEL  | 
532  | 701k  |     0U, // KILL  | 
533  | 701k  |     0U, // EXTRACT_SUBREG  | 
534  | 701k  |     0U, // INSERT_SUBREG  | 
535  | 701k  |     0U, // IMPLICIT_DEF  | 
536  | 701k  |     0U, // SUBREG_TO_REG  | 
537  | 701k  |     0U, // COPY_TO_REGCLASS  | 
538  | 701k  |     1981U,  // DBG_VALUE  | 
539  | 701k  |     1991U,  // DBG_LABEL  | 
540  | 701k  |     0U, // REG_SEQUENCE  | 
541  | 701k  |     0U, // COPY  | 
542  | 701k  |     1974U,  // BUNDLE  | 
543  | 701k  |     2020U,  // LIFETIME_START  | 
544  | 701k  |     1961U,  // LIFETIME_END  | 
545  | 701k  |     0U, // STACKMAP  | 
546  | 701k  |     2862U,  // FENTRY_CALL  | 
547  | 701k  |     0U, // PATCHPOINT  | 
548  | 701k  |     0U, // LOAD_STACK_GUARD  | 
549  | 701k  |     0U, // STATEPOINT  | 
550  | 701k  |     0U, // LOCAL_ESCAPE  | 
551  | 701k  |     0U, // FAULTING_OP  | 
552  | 701k  |     0U, // PATCHABLE_OP  | 
553  | 701k  |     1568U,  // PATCHABLE_FUNCTION_ENTER  | 
554  | 701k  |     1488U,  // PATCHABLE_RET  | 
555  | 701k  |     1614U,  // PATCHABLE_FUNCTION_EXIT  | 
556  | 701k  |     1591U,  // PATCHABLE_TAIL_CALL  | 
557  | 701k  |     1543U,  // PATCHABLE_EVENT_CALL  | 
558  | 701k  |     1519U,  // PATCHABLE_TYPED_EVENT_CALL  | 
559  | 701k  |     0U, // ICALL_BRANCH_FUNNEL  | 
560  | 701k  |     0U, // G_ADD  | 
561  | 701k  |     0U, // G_SUB  | 
562  | 701k  |     0U, // G_MUL  | 
563  | 701k  |     0U, // G_SDIV  | 
564  | 701k  |     0U, // G_UDIV  | 
565  | 701k  |     0U, // G_SREM  | 
566  | 701k  |     0U, // G_UREM  | 
567  | 701k  |     0U, // G_AND  | 
568  | 701k  |     0U, // G_OR  | 
569  | 701k  |     0U, // G_XOR  | 
570  | 701k  |     0U, // G_IMPLICIT_DEF  | 
571  | 701k  |     0U, // G_PHI  | 
572  | 701k  |     0U, // G_FRAME_INDEX  | 
573  | 701k  |     0U, // G_GLOBAL_VALUE  | 
574  | 701k  |     0U, // G_EXTRACT  | 
575  | 701k  |     0U, // G_UNMERGE_VALUES  | 
576  | 701k  |     0U, // G_INSERT  | 
577  | 701k  |     0U, // G_MERGE_VALUES  | 
578  | 701k  |     0U, // G_PTRTOINT  | 
579  | 701k  |     0U, // G_INTTOPTR  | 
580  | 701k  |     0U, // G_BITCAST  | 
581  | 701k  |     0U, // G_LOAD  | 
582  | 701k  |     0U, // G_SEXTLOAD  | 
583  | 701k  |     0U, // G_ZEXTLOAD  | 
584  | 701k  |     0U, // G_STORE  | 
585  | 701k  |     0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS  | 
586  | 701k  |     0U, // G_ATOMIC_CMPXCHG  | 
587  | 701k  |     0U, // G_ATOMICRMW_XCHG  | 
588  | 701k  |     0U, // G_ATOMICRMW_ADD  | 
589  | 701k  |     0U, // G_ATOMICRMW_SUB  | 
590  | 701k  |     0U, // G_ATOMICRMW_AND  | 
591  | 701k  |     0U, // G_ATOMICRMW_NAND  | 
592  | 701k  |     0U, // G_ATOMICRMW_OR  | 
593  | 701k  |     0U, // G_ATOMICRMW_XOR  | 
594  | 701k  |     0U, // G_ATOMICRMW_MAX  | 
595  | 701k  |     0U, // G_ATOMICRMW_MIN  | 
596  | 701k  |     0U, // G_ATOMICRMW_UMAX  | 
597  | 701k  |     0U, // G_ATOMICRMW_UMIN  | 
598  | 701k  |     0U, // G_BRCOND  | 
599  | 701k  |     0U, // G_BRINDIRECT  | 
600  | 701k  |     0U, // G_INTRINSIC  | 
601  | 701k  |     0U, // G_INTRINSIC_W_SIDE_EFFECTS  | 
602  | 701k  |     0U, // G_ANYEXT  | 
603  | 701k  |     0U, // G_TRUNC  | 
604  | 701k  |     0U, // G_CONSTANT  | 
605  | 701k  |     0U, // G_FCONSTANT  | 
606  | 701k  |     0U, // G_VASTART  | 
607  | 701k  |     0U, // G_VAARG  | 
608  | 701k  |     0U, // G_SEXT  | 
609  | 701k  |     0U, // G_ZEXT  | 
610  | 701k  |     0U, // G_SHL  | 
611  | 701k  |     0U, // G_LSHR  | 
612  | 701k  |     0U, // G_ASHR  | 
613  | 701k  |     0U, // G_ICMP  | 
614  | 701k  |     0U, // G_FCMP  | 
615  | 701k  |     0U, // G_SELECT  | 
616  | 701k  |     0U, // G_UADDE  | 
617  | 701k  |     0U, // G_USUBE  | 
618  | 701k  |     0U, // G_SADDO  | 
619  | 701k  |     0U, // G_SSUBO  | 
620  | 701k  |     0U, // G_UMULO  | 
621  | 701k  |     0U, // G_SMULO  | 
622  | 701k  |     0U, // G_UMULH  | 
623  | 701k  |     0U, // G_SMULH  | 
624  | 701k  |     0U, // G_FADD  | 
625  | 701k  |     0U, // G_FSUB  | 
626  | 701k  |     0U, // G_FMUL  | 
627  | 701k  |     0U, // G_FMA  | 
628  | 701k  |     0U, // G_FDIV  | 
629  | 701k  |     0U, // G_FREM  | 
630  | 701k  |     0U, // G_FPOW  | 
631  | 701k  |     0U, // G_FEXP  | 
632  | 701k  |     0U, // G_FEXP2  | 
633  | 701k  |     0U, // G_FLOG  | 
634  | 701k  |     0U, // G_FLOG2  | 
635  | 701k  |     0U, // G_FNEG  | 
636  | 701k  |     0U, // G_FPEXT  | 
637  | 701k  |     0U, // G_FPTRUNC  | 
638  | 701k  |     0U, // G_FPTOSI  | 
639  | 701k  |     0U, // G_FPTOUI  | 
640  | 701k  |     0U, // G_SITOFP  | 
641  | 701k  |     0U, // G_UITOFP  | 
642  | 701k  |     0U, // G_FABS  | 
643  | 701k  |     0U, // G_GEP  | 
644  | 701k  |     0U, // G_PTR_MASK  | 
645  | 701k  |     0U, // G_BR  | 
646  | 701k  |     0U, // G_INSERT_VECTOR_ELT  | 
647  | 701k  |     0U, // G_EXTRACT_VECTOR_ELT  | 
648  | 701k  |     0U, // G_SHUFFLE_VECTOR  | 
649  | 701k  |     0U, // G_BSWAP  | 
650  | 701k  |     0U, // G_ADDRSPACE_CAST  | 
651  | 701k  |     0U, // G_BLOCK_ADDR  | 
652  | 701k  |     0U, // ABS  | 
653  | 701k  |     0U, // ADDSri  | 
654  | 701k  |     0U, // ADDSrr  | 
655  | 701k  |     0U, // ADDSrsi  | 
656  | 701k  |     0U, // ADDSrsr  | 
657  | 701k  |     0U, // ADJCALLSTACKDOWN  | 
658  | 701k  |     0U, // ADJCALLSTACKUP  | 
659  | 701k  |     7292U,  // ASRi  | 
660  | 701k  |     7292U,  // ASRr  | 
661  | 701k  |     0U, // B  | 
662  | 701k  |     0U, // BCCZi64  | 
663  | 701k  |     0U, // BCCi64  | 
664  | 701k  |     0U, // BMOVPCB_CALL  | 
665  | 701k  |     0U, // BMOVPCRX_CALL  | 
666  | 701k  |     0U, // BR_JTadd  | 
667  | 701k  |     0U, // BR_JTm_i12  | 
668  | 701k  |     0U, // BR_JTm_rs  | 
669  | 701k  |     0U, // BR_JTr  | 
670  | 701k  |     0U, // BX_CALL  | 
671  | 701k  |     0U, // CMP_SWAP_16  | 
672  | 701k  |     0U, // CMP_SWAP_32  | 
673  | 701k  |     0U, // CMP_SWAP_64  | 
674  | 701k  |     0U, // CMP_SWAP_8  | 
675  | 701k  |     0U, // CONSTPOOL_ENTRY  | 
676  | 701k  |     0U, // COPY_STRUCT_BYVAL_I32  | 
677  | 701k  |     2001U,  // CompilerBarrier  | 
678  | 701k  |     16788832U,  // ITasm  | 
679  | 701k  |     0U, // Int_eh_sjlj_dispatchsetup  | 
680  | 701k  |     0U, // Int_eh_sjlj_longjmp  | 
681  | 701k  |     0U, // Int_eh_sjlj_setjmp  | 
682  | 701k  |     0U, // Int_eh_sjlj_setjmp_nofp  | 
683  | 701k  |     0U, // Int_eh_sjlj_setup_dispatch  | 
684  | 701k  |     0U, // JUMPTABLE_ADDRS  | 
685  | 701k  |     0U, // JUMPTABLE_INSTS  | 
686  | 701k  |     0U, // JUMPTABLE_TBB  | 
687  | 701k  |     0U, // JUMPTABLE_TBH  | 
688  | 701k  |     0U, // LDMIA_RET  | 
689  | 701k  |     15656U, // LDRBT_POST  | 
690  | 701k  |     15443U, // LDRConstPool  | 
691  | 701k  |     0U, // LDRLIT_ga_abs  | 
692  | 701k  |     0U, // LDRLIT_ga_pcrel  | 
693  | 701k  |     0U, // LDRLIT_ga_pcrel_ldr  | 
694  | 701k  |     15735U, // LDRT_POST  | 
695  | 701k  |     0U, // LEApcrel  | 
696  | 701k  |     0U, // LEApcrelJT  | 
697  | 701k  |     7013U,  // LSLi  | 
698  | 701k  |     7013U,  // LSLr  | 
699  | 701k  |     7299U,  // LSRi  | 
700  | 701k  |     7299U,  // LSRr  | 
701  | 701k  |     0U, // MEMCPY  | 
702  | 701k  |     0U, // MLAv5  | 
703  | 701k  |     0U, // MOVCCi  | 
704  | 701k  |     0U, // MOVCCi16  | 
705  | 701k  |     0U, // MOVCCi32imm  | 
706  | 701k  |     0U, // MOVCCr  | 
707  | 701k  |     0U, // MOVCCsi  | 
708  | 701k  |     0U, // MOVCCsr  | 
709  | 701k  |     0U, // MOVPCRX  | 
710  | 701k  |     0U, // MOVTi16_ga_pcrel  | 
711  | 701k  |     0U, // MOV_ga_pcrel  | 
712  | 701k  |     0U, // MOV_ga_pcrel_ldr  | 
713  | 701k  |     0U, // MOVi16_ga_pcrel  | 
714  | 701k  |     0U, // MOVi32imm  | 
715  | 701k  |     0U, // MOVsra_flag  | 
716  | 701k  |     0U, // MOVsrl_flag  | 
717  | 701k  |     0U, // MULv5  | 
718  | 701k  |     0U, // MVNCCi  | 
719  | 701k  |     0U, // PICADD  | 
720  | 701k  |     0U, // PICLDR  | 
721  | 701k  |     0U, // PICLDRB  | 
722  | 701k  |     0U, // PICLDRH  | 
723  | 701k  |     0U, // PICLDRSB  | 
724  | 701k  |     0U, // PICLDRSH  | 
725  | 701k  |     0U, // PICSTR  | 
726  | 701k  |     0U, // PICSTRB  | 
727  | 701k  |     0U, // PICSTRH  | 
728  | 701k  |     7278U,  // RORi  | 
729  | 701k  |     7278U,  // RORr  | 
730  | 701k  |     0U, // RRX  | 
731  | 701k  |     20136U, // RRXi  | 
732  | 701k  |     0U, // RSBSri  | 
733  | 701k  |     0U, // RSBSrsi  | 
734  | 701k  |     0U, // RSBSrsr  | 
735  | 701k  |     0U, // SMLALv5  | 
736  | 701k  |     0U, // SMULLv5  | 
737  | 701k  |     0U, // SPACE  | 
738  | 701k  |     15662U, // STRBT_POST  | 
739  | 701k  |     0U, // STRBi_preidx  | 
740  | 701k  |     0U, // STRBr_preidx  | 
741  | 701k  |     0U, // STRH_preidx  | 
742  | 701k  |     15746U, // STRT_POST  | 
743  | 701k  |     0U, // STRi_preidx  | 
744  | 701k  |     0U, // STRr_preidx  | 
745  | 701k  |     0U, // SUBS_PC_LR  | 
746  | 701k  |     0U, // SUBSri  | 
747  | 701k  |     0U, // SUBSrr  | 
748  | 701k  |     0U, // SUBSrsi  | 
749  | 701k  |     0U, // SUBSrsr  | 
750  | 701k  |     0U, // TAILJMPd  | 
751  | 701k  |     0U, // TAILJMPr  | 
752  | 701k  |     0U, // TAILJMPr4  | 
753  | 701k  |     0U, // TCRETURNdi  | 
754  | 701k  |     0U, // TCRETURNri  | 
755  | 701k  |     0U, // TPsoft  | 
756  | 701k  |     0U, // UMLALv5  | 
757  | 701k  |     0U, // UMULLv5  | 
758  | 701k  |     153198U,  // VLD1LNdAsm_16  | 
759  | 701k  |     284270U,  // VLD1LNdAsm_32  | 
760  | 701k  |     415342U,  // VLD1LNdAsm_8  | 
761  | 701k  |     153198U,  // VLD1LNdWB_fixed_Asm_16  | 
762  | 701k  |     284270U,  // VLD1LNdWB_fixed_Asm_32  | 
763  | 701k  |     415342U,  // VLD1LNdWB_fixed_Asm_8  | 
764  | 701k  |     157294U,  // VLD1LNdWB_register_Asm_16  | 
765  | 701k  |     288366U,  // VLD1LNdWB_register_Asm_32  | 
766  | 701k  |     419438U,  // VLD1LNdWB_register_Asm_8  | 
767  | 701k  |     153242U,  // VLD2LNdAsm_16  | 
768  | 701k  |     284314U,  // VLD2LNdAsm_32  | 
769  | 701k  |     415386U,  // VLD2LNdAsm_8  | 
770  | 701k  |     153242U,  // VLD2LNdWB_fixed_Asm_16  | 
771  | 701k  |     284314U,  // VLD2LNdWB_fixed_Asm_32  | 
772  | 701k  |     415386U,  // VLD2LNdWB_fixed_Asm_8  | 
773  | 701k  |     157338U,  // VLD2LNdWB_register_Asm_16  | 
774  | 701k  |     288410U,  // VLD2LNdWB_register_Asm_32  | 
775  | 701k  |     419482U,  // VLD2LNdWB_register_Asm_8  | 
776  | 701k  |     153242U,  // VLD2LNqAsm_16  | 
777  | 701k  |     284314U,  // VLD2LNqAsm_32  | 
778  | 701k  |     153242U,  // VLD2LNqWB_fixed_Asm_16  | 
779  | 701k  |     284314U,  // VLD2LNqWB_fixed_Asm_32  | 
780  | 701k  |     157338U,  // VLD2LNqWB_register_Asm_16  | 
781  | 701k  |     288410U,  // VLD2LNqWB_register_Asm_32  | 
782  | 701k  |     1107457722U,  // VLD3DUPdAsm_16  | 
783  | 701k  |     1107588794U,  // VLD3DUPdAsm_32  | 
784  | 701k  |     1107719866U,  // VLD3DUPdAsm_8  | 
785  | 701k  |     2181199546U,  // VLD3DUPdWB_fixed_Asm_16  | 
786  | 701k  |     2181330618U,  // VLD3DUPdWB_fixed_Asm_32  | 
787  | 701k  |     2181461690U,  // VLD3DUPdWB_fixed_Asm_8  | 
788  | 701k  |     33707706U,  // VLD3DUPdWB_register_Asm_16  | 
789  | 701k  |     33838778U,  // VLD3DUPdWB_register_Asm_32  | 
790  | 701k  |     33969850U,  // VLD3DUPdWB_register_Asm_8  | 
791  | 701k  |     1124234938U,  // VLD3DUPqAsm_16  | 
792  | 701k  |     1124366010U,  // VLD3DUPqAsm_32  | 
793  | 701k  |     1124497082U,  // VLD3DUPqAsm_8  | 
794  | 701k  |     2197976762U,  // VLD3DUPqWB_fixed_Asm_16  | 
795  | 701k  |     2198107834U,  // VLD3DUPqWB_fixed_Asm_32  | 
796  | 701k  |     2198238906U,  // VLD3DUPqWB_fixed_Asm_8  | 
797  | 701k  |     50484922U,  // VLD3DUPqWB_register_Asm_16  | 
798  | 701k  |     50615994U,  // VLD3DUPqWB_register_Asm_32  | 
799  | 701k  |     50747066U,  // VLD3DUPqWB_register_Asm_8  | 
800  | 701k  |     153274U,  // VLD3LNdAsm_16  | 
801  | 701k  |     284346U,  // VLD3LNdAsm_32  | 
802  | 701k  |     415418U,  // VLD3LNdAsm_8  | 
803  | 701k  |     153274U,  // VLD3LNdWB_fixed_Asm_16  | 
804  | 701k  |     284346U,  // VLD3LNdWB_fixed_Asm_32  | 
805  | 701k  |     415418U,  // VLD3LNdWB_fixed_Asm_8  | 
806  | 701k  |     157370U,  // VLD3LNdWB_register_Asm_16  | 
807  | 701k  |     288442U,  // VLD3LNdWB_register_Asm_32  | 
808  | 701k  |     419514U,  // VLD3LNdWB_register_Asm_8  | 
809  | 701k  |     153274U,  // VLD3LNqAsm_16  | 
810  | 701k  |     284346U,  // VLD3LNqAsm_32  | 
811  | 701k  |     153274U,  // VLD3LNqWB_fixed_Asm_16  | 
812  | 701k  |     284346U,  // VLD3LNqWB_fixed_Asm_32  | 
813  | 701k  |     157370U,  // VLD3LNqWB_register_Asm_16  | 
814  | 701k  |     288442U,  // VLD3LNqWB_register_Asm_32  | 
815  | 701k  |     3288495802U,  // VLD3dAsm_16  | 
816  | 701k  |     3288626874U,  // VLD3dAsm_32  | 
817  | 701k  |     3288757946U,  // VLD3dAsm_8  | 
818  | 701k  |     3288495802U,  // VLD3dWB_fixed_Asm_16  | 
819  | 701k  |     3288626874U,  // VLD3dWB_fixed_Asm_32  | 
820  | 701k  |     3288757946U,  // VLD3dWB_fixed_Asm_8  | 
821  | 701k  |     3288487610U,  // VLD3dWB_register_Asm_16  | 
822  | 701k  |     3288618682U,  // VLD3dWB_register_Asm_32  | 
823  | 701k  |     3288749754U,  // VLD3dWB_register_Asm_8  | 
824  | 701k  |     1157789370U,  // VLD3qAsm_16  | 
825  | 701k  |     1157920442U,  // VLD3qAsm_32  | 
826  | 701k  |     1158051514U,  // VLD3qAsm_8  | 
827  | 701k  |     2231531194U,  // VLD3qWB_fixed_Asm_16  | 
828  | 701k  |     2231662266U,  // VLD3qWB_fixed_Asm_32  | 
829  | 701k  |     2231793338U,  // VLD3qWB_fixed_Asm_8  | 
830  | 701k  |     84039354U,  // VLD3qWB_register_Asm_16  | 
831  | 701k  |     84170426U,  // VLD3qWB_register_Asm_32  | 
832  | 701k  |     84301498U,  // VLD3qWB_register_Asm_8  | 
833  | 701k  |     1174566609U,  // VLD4DUPdAsm_16  | 
834  | 701k  |     1174697681U,  // VLD4DUPdAsm_32  | 
835  | 701k  |     1174828753U,  // VLD4DUPdAsm_8  | 
836  | 701k  |     2248308433U,  // VLD4DUPdWB_fixed_Asm_16  | 
837  | 701k  |     2248439505U,  // VLD4DUPdWB_fixed_Asm_32  | 
838  | 701k  |     2248570577U,  // VLD4DUPdWB_fixed_Asm_8  | 
839  | 701k  |     100816593U, // VLD4DUPdWB_register_Asm_16  | 
840  | 701k  |     100947665U, // VLD4DUPdWB_register_Asm_32  | 
841  | 701k  |     101078737U, // VLD4DUPdWB_register_Asm_8  | 
842  | 701k  |     1191343825U,  // VLD4DUPqAsm_16  | 
843  | 701k  |     1191474897U,  // VLD4DUPqAsm_32  | 
844  | 701k  |     1191605969U,  // VLD4DUPqAsm_8  | 
845  | 701k  |     2265085649U,  // VLD4DUPqWB_fixed_Asm_16  | 
846  | 701k  |     2265216721U,  // VLD4DUPqWB_fixed_Asm_32  | 
847  | 701k  |     2265347793U,  // VLD4DUPqWB_fixed_Asm_8  | 
848  | 701k  |     117593809U, // VLD4DUPqWB_register_Asm_16  | 
849  | 701k  |     117724881U, // VLD4DUPqWB_register_Asm_32  | 
850  | 701k  |     117855953U, // VLD4DUPqWB_register_Asm_8  | 
851  | 701k  |     153297U,  // VLD4LNdAsm_16  | 
852  | 701k  |     284369U,  // VLD4LNdAsm_32  | 
853  | 701k  |     415441U,  // VLD4LNdAsm_8  | 
854  | 701k  |     153297U,  // VLD4LNdWB_fixed_Asm_16  | 
855  | 701k  |     284369U,  // VLD4LNdWB_fixed_Asm_32  | 
856  | 701k  |     415441U,  // VLD4LNdWB_fixed_Asm_8  | 
857  | 701k  |     157393U,  // VLD4LNdWB_register_Asm_16  | 
858  | 701k  |     288465U,  // VLD4LNdWB_register_Asm_32  | 
859  | 701k  |     419537U,  // VLD4LNdWB_register_Asm_8  | 
860  | 701k  |     153297U,  // VLD4LNqAsm_16  | 
861  | 701k  |     284369U,  // VLD4LNqAsm_32  | 
862  | 701k  |     153297U,  // VLD4LNqWB_fixed_Asm_16  | 
863  | 701k  |     284369U,  // VLD4LNqWB_fixed_Asm_32  | 
864  | 701k  |     157393U,  // VLD4LNqWB_register_Asm_16  | 
865  | 701k  |     288465U,  // VLD4LNqWB_register_Asm_32  | 
866  | 701k  |     3355604689U,  // VLD4dAsm_16  | 
867  | 701k  |     3355735761U,  // VLD4dAsm_32  | 
868  | 701k  |     3355866833U,  // VLD4dAsm_8  | 
869  | 701k  |     3355604689U,  // VLD4dWB_fixed_Asm_16  | 
870  | 701k  |     3355735761U,  // VLD4dWB_fixed_Asm_32  | 
871  | 701k  |     3355866833U,  // VLD4dWB_fixed_Asm_8  | 
872  | 701k  |     3355596497U,  // VLD4dWB_register_Asm_16  | 
873  | 701k  |     3355727569U,  // VLD4dWB_register_Asm_32  | 
874  | 701k  |     3355858641U,  // VLD4dWB_register_Asm_8  | 
875  | 701k  |     1224898257U,  // VLD4qAsm_16  | 
876  | 701k  |     1225029329U,  // VLD4qAsm_32  | 
877  | 701k  |     1225160401U,  // VLD4qAsm_8  | 
878  | 701k  |     2298640081U,  // VLD4qWB_fixed_Asm_16  | 
879  | 701k  |     2298771153U,  // VLD4qWB_fixed_Asm_32  | 
880  | 701k  |     2298902225U,  // VLD4qWB_fixed_Asm_8  | 
881  | 701k  |     151148241U, // VLD4qWB_register_Asm_16  | 
882  | 701k  |     151279313U, // VLD4qWB_register_Asm_32  | 
883  | 701k  |     151410385U, // VLD4qWB_register_Asm_8  | 
884  | 701k  |     0U, // VMOVD0  | 
885  | 701k  |     0U, // VMOVDcc  | 
886  | 701k  |     0U, // VMOVQ0  | 
887  | 701k  |     0U, // VMOVScc  | 
888  | 701k  |     153209U,  // VST1LNdAsm_16  | 
889  | 701k  |     284281U,  // VST1LNdAsm_32  | 
890  | 701k  |     415353U,  // VST1LNdAsm_8  | 
891  | 701k  |     153209U,  // VST1LNdWB_fixed_Asm_16  | 
892  | 701k  |     284281U,  // VST1LNdWB_fixed_Asm_32  | 
893  | 701k  |     415353U,  // VST1LNdWB_fixed_Asm_8  | 
894  | 701k  |     157305U,  // VST1LNdWB_register_Asm_16  | 
895  | 701k  |     288377U,  // VST1LNdWB_register_Asm_32  | 
896  | 701k  |     419449U,  // VST1LNdWB_register_Asm_8  | 
897  | 701k  |     153269U,  // VST2LNdAsm_16  | 
898  | 701k  |     284341U,  // VST2LNdAsm_32  | 
899  | 701k  |     415413U,  // VST2LNdAsm_8  | 
900  | 701k  |     153269U,  // VST2LNdWB_fixed_Asm_16  | 
901  | 701k  |     284341U,  // VST2LNdWB_fixed_Asm_32  | 
902  | 701k  |     415413U,  // VST2LNdWB_fixed_Asm_8  | 
903  | 701k  |     157365U,  // VST2LNdWB_register_Asm_16  | 
904  | 701k  |     288437U,  // VST2LNdWB_register_Asm_32  | 
905  | 701k  |     419509U,  // VST2LNdWB_register_Asm_8  | 
906  | 701k  |     153269U,  // VST2LNqAsm_16  | 
907  | 701k  |     284341U,  // VST2LNqAsm_32  | 
908  | 701k  |     153269U,  // VST2LNqWB_fixed_Asm_16  | 
909  | 701k  |     284341U,  // VST2LNqWB_fixed_Asm_32  | 
910  | 701k  |     157365U,  // VST2LNqWB_register_Asm_16  | 
911  | 701k  |     288437U,  // VST2LNqWB_register_Asm_32  | 
912  | 701k  |     153285U,  // VST3LNdAsm_16  | 
913  | 701k  |     284357U,  // VST3LNdAsm_32  | 
914  | 701k  |     415429U,  // VST3LNdAsm_8  | 
915  | 701k  |     153285U,  // VST3LNdWB_fixed_Asm_16  | 
916  | 701k  |     284357U,  // VST3LNdWB_fixed_Asm_32  | 
917  | 701k  |     415429U,  // VST3LNdWB_fixed_Asm_8  | 
918  | 701k  |     157381U,  // VST3LNdWB_register_Asm_16  | 
919  | 701k  |     288453U,  // VST3LNdWB_register_Asm_32  | 
920  | 701k  |     419525U,  // VST3LNdWB_register_Asm_8  | 
921  | 701k  |     153285U,  // VST3LNqAsm_16  | 
922  | 701k  |     284357U,  // VST3LNqAsm_32  | 
923  | 701k  |     153285U,  // VST3LNqWB_fixed_Asm_16  | 
924  | 701k  |     284357U,  // VST3LNqWB_fixed_Asm_32  | 
925  | 701k  |     157381U,  // VST3LNqWB_register_Asm_16  | 
926  | 701k  |     288453U,  // VST3LNqWB_register_Asm_32  | 
927  | 701k  |     3288495813U,  // VST3dAsm_16  | 
928  | 701k  |     3288626885U,  // VST3dAsm_32  | 
929  | 701k  |     3288757957U,  // VST3dAsm_8  | 
930  | 701k  |     3288495813U,  // VST3dWB_fixed_Asm_16  | 
931  | 701k  |     3288626885U,  // VST3dWB_fixed_Asm_32  | 
932  | 701k  |     3288757957U,  // VST3dWB_fixed_Asm_8  | 
933  | 701k  |     3288487621U,  // VST3dWB_register_Asm_16  | 
934  | 701k  |     3288618693U,  // VST3dWB_register_Asm_32  | 
935  | 701k  |     3288749765U,  // VST3dWB_register_Asm_8  | 
936  | 701k  |     1157789381U,  // VST3qAsm_16  | 
937  | 701k  |     1157920453U,  // VST3qAsm_32  | 
938  | 701k  |     1158051525U,  // VST3qAsm_8  | 
939  | 701k  |     2231531205U,  // VST3qWB_fixed_Asm_16  | 
940  | 701k  |     2231662277U,  // VST3qWB_fixed_Asm_32  | 
941  | 701k  |     2231793349U,  // VST3qWB_fixed_Asm_8  | 
942  | 701k  |     84039365U,  // VST3qWB_register_Asm_16  | 
943  | 701k  |     84170437U,  // VST3qWB_register_Asm_32  | 
944  | 701k  |     84301509U,  // VST3qWB_register_Asm_8  | 
945  | 701k  |     153302U,  // VST4LNdAsm_16  | 
946  | 701k  |     284374U,  // VST4LNdAsm_32  | 
947  | 701k  |     415446U,  // VST4LNdAsm_8  | 
948  | 701k  |     153302U,  // VST4LNdWB_fixed_Asm_16  | 
949  | 701k  |     284374U,  // VST4LNdWB_fixed_Asm_32  | 
950  | 701k  |     415446U,  // VST4LNdWB_fixed_Asm_8  | 
951  | 701k  |     157398U,  // VST4LNdWB_register_Asm_16  | 
952  | 701k  |     288470U,  // VST4LNdWB_register_Asm_32  | 
953  | 701k  |     419542U,  // VST4LNdWB_register_Asm_8  | 
954  | 701k  |     153302U,  // VST4LNqAsm_16  | 
955  | 701k  |     284374U,  // VST4LNqAsm_32  | 
956  | 701k  |     153302U,  // VST4LNqWB_fixed_Asm_16  | 
957  | 701k  |     284374U,  // VST4LNqWB_fixed_Asm_32  | 
958  | 701k  |     157398U,  // VST4LNqWB_register_Asm_16  | 
959  | 701k  |     288470U,  // VST4LNqWB_register_Asm_32  | 
960  | 701k  |     3355604694U,  // VST4dAsm_16  | 
961  | 701k  |     3355735766U,  // VST4dAsm_32  | 
962  | 701k  |     3355866838U,  // VST4dAsm_8  | 
963  | 701k  |     3355604694U,  // VST4dWB_fixed_Asm_16  | 
964  | 701k  |     3355735766U,  // VST4dWB_fixed_Asm_32  | 
965  | 701k  |     3355866838U,  // VST4dWB_fixed_Asm_8  | 
966  | 701k  |     3355596502U,  // VST4dWB_register_Asm_16  | 
967  | 701k  |     3355727574U,  // VST4dWB_register_Asm_32  | 
968  | 701k  |     3355858646U,  // VST4dWB_register_Asm_8  | 
969  | 701k  |     1224898262U,  // VST4qAsm_16  | 
970  | 701k  |     1225029334U,  // VST4qAsm_32  | 
971  | 701k  |     1225160406U,  // VST4qAsm_8  | 
972  | 701k  |     2298640086U,  // VST4qWB_fixed_Asm_16  | 
973  | 701k  |     2298771158U,  // VST4qWB_fixed_Asm_32  | 
974  | 701k  |     2298902230U,  // VST4qWB_fixed_Asm_8  | 
975  | 701k  |     151148246U, // VST4qWB_register_Asm_16  | 
976  | 701k  |     151279318U, // VST4qWB_register_Asm_32  | 
977  | 701k  |     151410390U, // VST4qWB_register_Asm_8  | 
978  | 701k  |     0U, // WIN__CHKSTK  | 
979  | 701k  |     0U, // WIN__DBZCHK  | 
980  | 701k  |     0U, // t2ABS  | 
981  | 701k  |     0U, // t2ADDSri  | 
982  | 701k  |     0U, // t2ADDSrr  | 
983  | 701k  |     0U, // t2ADDSrs  | 
984  | 701k  |     0U, // t2BR_JT  | 
985  | 701k  |     0U, // t2LDMIA_RET  | 
986  | 701k  |     14508U, // t2LDRBpcrel  | 
987  | 701k  |     15443U, // t2LDRConstPool  | 
988  | 701k  |     14929U, // t2LDRHpcrel  | 
989  | 701k  |     14526U, // t2LDRSBpcrel  | 
990  | 701k  |     14948U, // t2LDRSHpcrel  | 
991  | 701k  |     0U, // t2LDRpci_pic  | 
992  | 701k  |     15443U, // t2LDRpcrel  | 
993  | 701k  |     0U, // t2LEApcrel  | 
994  | 701k  |     0U, // t2LEApcrelJT  | 
995  | 701k  |     0U, // t2MOVCCasr  | 
996  | 701k  |     0U, // t2MOVCCi  | 
997  | 701k  |     0U, // t2MOVCCi16  | 
998  | 701k  |     0U, // t2MOVCCi32imm  | 
999  | 701k  |     0U, // t2MOVCClsl  | 
1000  | 701k  |     0U, // t2MOVCClsr  | 
1001  | 701k  |     0U, // t2MOVCCr  | 
1002  | 701k  |     0U, // t2MOVCCror  | 
1003  | 701k  |     31992U, // t2MOVSsi  | 
1004  | 701k  |     23800U, // t2MOVSsr  | 
1005  | 701k  |     0U, // t2MOVTi16_ga_pcrel  | 
1006  | 701k  |     0U, // t2MOV_ga_pcrel  | 
1007  | 701k  |     0U, // t2MOVi16_ga_pcrel  | 
1008  | 701k  |     0U, // t2MOVi32imm  | 
1009  | 701k  |     32234U, // t2MOVsi  | 
1010  | 701k  |     24042U, // t2MOVsr  | 
1011  | 701k  |     0U, // t2MVNCCi  | 
1012  | 701k  |     0U, // t2RSBSri  | 
1013  | 701k  |     0U, // t2RSBSrs  | 
1014  | 701k  |     0U, // t2STRB_preidx  | 
1015  | 701k  |     0U, // t2STRH_preidx  | 
1016  | 701k  |     0U, // t2STR_preidx  | 
1017  | 701k  |     0U, // t2SUBSri  | 
1018  | 701k  |     0U, // t2SUBSrr  | 
1019  | 701k  |     0U, // t2SUBSrs  | 
1020  | 701k  |     0U, // t2TBB_JT  | 
1021  | 701k  |     0U, // t2TBH_JT  | 
1022  | 701k  |     0U, // tADCS  | 
1023  | 701k  |     0U, // tADDSi3  | 
1024  | 701k  |     0U, // tADDSi8  | 
1025  | 701k  |     0U, // tADDSrr  | 
1026  | 701k  |     0U, // tADDframe  | 
1027  | 701k  |     0U, // tADJCALLSTACKDOWN  | 
1028  | 701k  |     0U, // tADJCALLSTACKUP  | 
1029  | 701k  |     0U, // tBRIND  | 
1030  | 701k  |     0U, // tBR_JTr  | 
1031  | 701k  |     0U, // tBX_CALL  | 
1032  | 701k  |     0U, // tBX_RET  | 
1033  | 701k  |     0U, // tBX_RET_vararg  | 
1034  | 701k  |     0U, // tBfar  | 
1035  | 701k  |     0U, // tLDMIA_UPD  | 
1036  | 701k  |     15443U, // tLDRConstPool  | 
1037  | 701k  |     0U, // tLDRLIT_ga_abs  | 
1038  | 701k  |     0U, // tLDRLIT_ga_pcrel  | 
1039  | 701k  |     0U, // tLDR_postidx  | 
1040  | 701k  |     0U, // tLDRpci_pic  | 
1041  | 701k  |     0U, // tLEApcrel  | 
1042  | 701k  |     0U, // tLEApcrelJT  | 
1043  | 701k  |     0U, // tMOVCCr_pseudo  | 
1044  | 701k  |     0U, // tPOP_RET  | 
1045  | 701k  |     0U, // tSBCS  | 
1046  | 701k  |     0U, // tSUBSi3  | 
1047  | 701k  |     0U, // tSUBSi8  | 
1048  | 701k  |     0U, // tSUBSrr  | 
1049  | 701k  |     0U, // tTAILJMPd  | 
1050  | 701k  |     0U, // tTAILJMPdND  | 
1051  | 701k  |     0U, // tTAILJMPr  | 
1052  | 701k  |     0U, // tTBB_JT  | 
1053  | 701k  |     0U, // tTBH_JT  | 
1054  | 701k  |     0U, // tTPsoft  | 
1055  | 701k  |     530745U,  // ADCri  | 
1056  | 701k  |     530745U,  // ADCrr  | 
1057  | 701k  |     559417U,  // ADCrsi  | 
1058  | 701k  |     39225U, // ADCrsr  | 
1059  | 701k  |     530806U,  // ADDri  | 
1060  | 701k  |     530806U,  // ADDrr  | 
1061  | 701k  |     559478U,  // ADDrsi  | 
1062  | 701k  |     39286U, // ADDrsr  | 
1063  | 701k  |     539726U,  // ADR  | 
1064  | 701k  |     1242211449U,  // AESD  | 
1065  | 701k  |     1242211457U,  // AESE  | 
1066  | 701k  |     1258988646U,  // AESIMC  | 
1067  | 701k  |     1258988656U,  // AESMC  | 
1068  | 701k  |     530859U,  // ANDri  | 
1069  | 701k  |     530859U,  // ANDrr  | 
1070  | 701k  |     559531U,  // ANDrsi  | 
1071  | 701k  |     39339U, // ANDrsr  | 
1072  | 701k  |     555329U,  // BFC  | 
1073  | 701k  |     547483U,  // BFI  | 
1074  | 701k  |     530758U,  // BICri  | 
1075  | 701k  |     530758U,  // BICrr  | 
1076  | 701k  |     559430U,  // BICrsi  | 
1077  | 701k  |     39238U, // BICrsr  | 
1078  | 701k  |     828725U,  // BKPT  | 
1079  | 701k  |     828697U,  // BL  | 
1080  | 701k  |     828772U,  // BLX  | 
1081  | 701k  |     1074314916U,  // BLX_pred  | 
1082  | 701k  |     828772U,  // BLXi  | 
1083  | 701k  |     1074313964U,  // BL_pred  | 
1084  | 701k  |     828768U,  // BX  | 
1085  | 701k  |     1074313901U,  // BXJ  | 
1086  | 701k  |     970304U,  // BX_RET  | 
1087  | 701k  |     1074314816U,  // BX_pred  | 
1088  | 701k  |     1074313296U,  // Bcc  | 
1089  | 701k  |     201907225U, // CDP  | 
1090  | 701k  |     219210157U, // CDP2  | 
1091  | 701k  |     3726U,  // CLREX  | 
1092  | 701k  |     540368U,  // CLZ  | 
1093  | 701k  |     539583U,  // CMNri  | 
1094  | 701k  |     539583U,  // CMNzrr  | 
1095  | 701k  |     555967U,  // CMNzrsi  | 
1096  | 701k  |     547775U,  // CMNzrsr  | 
1097  | 701k  |     539683U,  // CMPri  | 
1098  | 701k  |     539683U,  // CMPrr  | 
1099  | 701k  |     556067U,  // CMPrsi  | 
1100  | 701k  |     547875U,  // CMPrsr  | 
1101  | 701k  |     828709U,  // CPS1p  | 
1102  | 701k  |     1309211869U,  // CPS2p  | 
1103  | 701k  |     235470045U, // CPS3p  | 
1104  | 701k  |     185246891U, // CRC32B  | 
1105  | 701k  |     185246899U, // CRC32CB  | 
1106  | 701k  |     185246973U, // CRC32CH  | 
1107  | 701k  |     185247057U, // CRC32CW  | 
1108  | 701k  |     185246965U, // CRC32H  | 
1109  | 701k  |     185247049U, // CRC32W  | 
1110  | 701k  |     1074313739U,  // DBG  | 
1111  | 701k  |     66762U, // DMB  | 
1112  | 701k  |     66767U, // DSB  | 
1113  | 701k  |     531562U,  // EORri  | 
1114  | 701k  |     531562U,  // EORrr  | 
1115  | 701k  |     560234U,  // EORrsi  | 
1116  | 701k  |     40042U, // EORrsr  | 
1117  | 701k  |     838971U,  // ERET  | 
1118  | 701k  |     1326595561U,  // FCONSTD  | 
1119  | 701k  |     1326726633U,  // FCONSTH  | 
1120  | 701k  |     1326857705U,  // FCONSTS  | 
1121  | 701k  |     2332573243U,  // FLDMXDB_UPD  | 
1122  | 701k  |     572932U,  // FLDMXIA  | 
1123  | 701k  |     2332573188U,  // FLDMXIA_UPD  | 
1124  | 701k  |     1625313U, // FMSTAT  | 
1125  | 701k  |     2332573251U,  // FSTMXDB_UPD  | 
1126  | 701k  |     572940U,  // FSTMXIA  | 
1127  | 701k  |     2332573196U,  // FSTMXIA_UPD  | 
1128  | 701k  |     1074314610U,  // HINT  | 
1129  | 701k  |     828720U,  // HLT  | 
1130  | 701k  |     828638U,  // HVC  | 
1131  | 701k  |     70868U, // ISB  | 
1132  | 701k  |     538616U,  // LDA  | 
1133  | 701k  |     538701U,  // LDAB  | 
1134  | 701k  |     540284U,  // LDAEX  | 
1135  | 701k  |     538905U,  // LDAEXB  | 
1136  | 701k  |     268974533U, // LDAEXD  | 
1137  | 701k  |     539263U,  // LDAEXH  | 
1138  | 701k  |     539165U,  // LDAH  | 
1139  | 701k  |     286975243U, // LDC2L_OFFSET  | 
1140  | 701k  |     3524977931U,  // LDC2L_OPTION  | 
1141  | 701k  |     303752459U, // LDC2L_POST  | 
1142  | 701k  |     320529675U, // LDC2L_PRE  | 
1143  | 701k  |     286974356U, // LDC2_OFFSET  | 
1144  | 701k  |     3524977044U,  // LDC2_OPTION  | 
1145  | 701k  |     303751572U, // LDC2_POST  | 
1146  | 701k  |     320528788U, // LDC2_PRE  | 
1147  | 701k  |     1275615989U,  // LDCL_OFFSET  | 
1148  | 701k  |     1275615989U,  // LDCL_OPTION  | 
1149  | 701k  |     1275615989U,  // LDCL_POST  | 
1150  | 701k  |     1275615989U,  // LDCL_PRE  | 
1151  | 701k  |     1275615549U,  // LDC_OFFSET  | 
1152  | 701k  |     1275615549U,  // LDC_OPTION  | 
1153  | 701k  |     1275615549U,  // LDC_POST  | 
1154  | 701k  |     1275615549U,  // LDC_PRE  | 
1155  | 701k  |     571388U,  // LDMDA  | 
1156  | 701k  |     2332571644U,  // LDMDA_UPD  | 
1157  | 701k  |     571519U,  // LDMDB  | 
1158  | 701k  |     2332571775U,  // LDMDB_UPD  | 
1159  | 701k  |     572300U,  // LDMIA  | 
1160  | 701k  |     2332572556U,  // LDMIA_UPD  | 
1161  | 701k  |     571538U,  // LDMIB  | 
1162  | 701k  |     2332571794U,  // LDMIB_UPD  | 
1163  | 701k  |     552232U,  // LDRBT_POST_IMM  | 
1164  | 701k  |     552232U,  // LDRBT_POST_REG  | 
1165  | 701k  |     551084U,  // LDRB_POST_IMM  | 
1166  | 701k  |     551084U,  // LDRB_POST_REG  | 
1167  | 701k  |     546988U,  // LDRB_PRE_IMM  | 
1168  | 701k  |     551084U,  // LDRB_PRE_REG  | 
1169  | 701k  |     555180U,  // LDRBi12  | 
1170  | 701k  |     546988U,  // LDRBrs  | 
1171  | 701k  |     551343U,  // LDRD  | 
1172  | 701k  |     580015U,  // LDRD_POST  | 
1173  | 701k  |     580015U,  // LDRD_PRE  | 
1174  | 701k  |     540296U,  // LDREX  | 
1175  | 701k  |     538919U,  // LDREXB  | 
1176  | 701k  |     268974547U, // LDREXD  | 
1177  | 701k  |     539277U,  // LDREXH  | 
1178  | 701k  |     547409U,  // LDRH  | 
1179  | 701k  |     548171U,  // LDRHTi  | 
1180  | 701k  |     552267U,  // LDRHTr  | 
1181  | 701k  |     551505U,  // LDRH_POST  | 
1182  | 701k  |     551505U,  // LDRH_PRE  | 
1183  | 701k  |     547006U,  // LDRSB  | 
1184  | 701k  |     548148U,  // LDRSBTi  | 
1185  | 701k  |     552244U,  // LDRSBTr  | 
1186  | 701k  |     551102U,  // LDRSB_POST  | 
1187  | 701k  |     551102U,  // LDRSB_PRE  | 
1188  | 701k  |     547428U,  // LDRSH  | 
1189  | 701k  |     548183U,  // LDRSHTi  | 
1190  | 701k  |     552279U,  // LDRSHTr  | 
1191  | 701k  |     551524U,  // LDRSH_POST  | 
1192  | 701k  |     551524U,  // LDRSH_PRE  | 
1193  | 701k  |     552311U,  // LDRT_POST_IMM  | 
1194  | 701k  |     552311U,  // LDRT_POST_REG  | 
1195  | 701k  |     552019U,  // LDR_POST_IMM  | 
1196  | 701k  |     552019U,  // LDR_POST_REG  | 
1197  | 701k  |     547923U,  // LDR_PRE_IMM  | 
1198  | 701k  |     552019U,  // LDR_PRE_REG  | 
1199  | 701k  |     556115U,  // LDRcp  | 
1200  | 701k  |     556115U,  // LDRi12  | 
1201  | 701k  |     547923U,  // LDRrs  | 
1202  | 701k  |     201907274U, // MCR  | 
1203  | 701k  |     168878515U, // MCR2  | 
1204  | 701k  |     201878642U, // MCRR  | 
1205  | 701k  |     168878521U, // MCRR2  | 
1206  | 701k  |     559140U,  // MLA  | 
1207  | 701k  |     548021U,  // MLS  | 
1208  | 701k  |     1887722U, // MOVPCLR  | 
1209  | 701k  |     556471U,  // MOVTi16  | 
1210  | 701k  |     544234U,  // MOVi  | 
1211  | 701k  |     540159U,  // MOVi16  | 
1212  | 701k  |     544234U,  // MOVr  | 
1213  | 701k  |     544234U,  // MOVr_TC  | 
1214  | 701k  |     531946U,  // MOVsi  | 
1215  | 701k  |     560618U,  // MOVsr  | 
1216  | 701k  |     336124238U, // MRC  | 
1217  | 701k  |     74138U, // MRC2  | 
1218  | 701k  |     352872786U, // MRRC  | 
1219  | 701k  |     78240U, // MRRC2  | 
1220  | 701k  |     2148056290U,  // MRS  | 
1221  | 701k  |     539874U,  // MRSbanked  | 
1222  | 701k  |     3221798114U,  // MRSsys  | 
1223  | 701k  |     369638536U, // MSR  | 
1224  | 701k  |     386415752U, // MSRbanked  | 
1225  | 701k  |     369638536U, // MSRi  | 
1226  | 701k  |     531317U,  // MUL  | 
1227  | 701k  |     543747U,  // MVNi  | 
1228  | 701k  |     543747U,  // MVNr  | 
1229  | 701k  |     531459U,  // MVNsi  | 
1230  | 701k  |     560131U,  // MVNsr  | 
1231  | 701k  |     531576U,  // ORRri  | 
1232  | 701k  |     531576U,  // ORRrr  | 
1233  | 701k  |     560248U,  // ORRrsi  | 
1234  | 701k  |     40056U, // ORRrsr  | 
1235  | 701k  |     548115U,  // PKHBT  | 
1236  | 701k  |     547023U,  // PKHTB  | 
1237  | 701k  |     83290U, // PLDWi12  | 
1238  | 701k  |     87386U, // PLDWrs  | 
1239  | 701k  |     83171U, // PLDi12  | 
1240  | 701k  |     87267U, // PLDrs  | 
1241  | 701k  |     83206U, // PLIi12  | 
1242  | 701k  |     87302U, // PLIrs  | 
1243  | 701k  |     555406U,  // QADD  | 
1244  | 701k  |     554800U,  // QADD16  | 
1245  | 701k  |     554903U,  // QADD8  | 
1246  | 701k  |     556729U,  // QASX  | 
1247  | 701k  |     555380U,  // QDADD  | 
1248  | 701k  |     555252U,  // QDSUB  | 
1249  | 701k  |     556588U,  // QSAX  | 
1250  | 701k  |     555265U,  // QSUB  | 
1251  | 701k  |     554762U,  // QSUB16  | 
1252  | 701k  |     554864U,  // QSUB8  | 
1253  | 701k  |     539998U,  // RBIT  | 
1254  | 701k  |     540118U,  // REV  | 
1255  | 701k  |     538452U,  // REV16  | 
1256  | 701k  |     539247U,  // REVSH  | 
1257  | 701k  |     828573U,  // RFEDA  | 
1258  | 701k  |     2008221U, // RFEDA_UPD  | 
1259  | 701k  |     828604U,  // RFEDB  | 
1260  | 701k  |     2008252U, // RFEDB_UPD  | 
1261  | 701k  |     828580U,  // RFEIA  | 
1262  | 701k  |     2008228U, // RFEIA_UPD  | 
1263  | 701k  |     828611U,  // RFEIB  | 
1264  | 701k  |     2008259U, // RFEIB_UPD  | 
1265  | 701k  |     530624U,  // RSBri  | 
1266  | 701k  |     530624U,  // RSBrr  | 
1267  | 701k  |     559296U,  // RSBrsi  | 
1268  | 701k  |     39104U, // RSBrsr  | 
1269  | 701k  |     530775U,  // RSCri  | 
1270  | 701k  |     530775U,  // RSCrr  | 
1271  | 701k  |     559447U,  // RSCrsi  | 
1272  | 701k  |     39255U, // RSCrsr  | 
1273  | 701k  |     554807U,  // SADD16  | 
1274  | 701k  |     554909U,  // SADD8  | 
1275  | 701k  |     556734U,  // SASX  | 
1276  | 701k  |     530741U,  // SBCri  | 
1277  | 701k  |     530741U,  // SBCrr  | 
1278  | 701k  |     559413U,  // SBCrsi  | 
1279  | 701k  |     39221U, // SBCrsr  | 
1280  | 701k  |     548506U,  // SBFX  | 
1281  | 701k  |     556506U,  // SDIV  | 
1282  | 701k  |     555794U,  // SEL  | 
1283  | 701k  |     91368U, // SETEND  | 
1284  | 701k  |     828701U,  // SETPAN  | 
1285  | 701k  |     168468546U, // SHA1C  | 
1286  | 701k  |     1258987596U,  // SHA1H  | 
1287  | 701k  |     168468578U, // SHA1M  | 
1288  | 701k  |     168468588U, // SHA1P  | 
1289  | 701k  |     168468481U, // SHA1SU0  | 
1290  | 701k  |     1242210331U,  // SHA1SU1  | 
1291  | 701k  |     168468566U, // SHA256H  | 
1292  | 701k  |     168468533U, // SHA256H2  | 
1293  | 701k  |     1242210317U,  // SHA256SU0  | 
1294  | 701k  |     168468519U, // SHA256SU1  | 
1295  | 701k  |     554783U,  // SHADD16  | 
1296  | 701k  |     554888U,  // SHADD8  | 
1297  | 701k  |     556716U,  // SHASX  | 
1298  | 701k  |     556575U,  // SHSAX  | 
1299  | 701k  |     554745U,  // SHSUB16  | 
1300  | 701k  |     554849U,  // SHSUB8  | 
1301  | 701k  |     1074313546U,  // SMC  | 
1302  | 701k  |     546910U,  // SMLABB  | 
1303  | 701k  |     548108U,  // SMLABT  | 
1304  | 701k  |     547171U,  // SMLAD  | 
1305  | 701k  |     548432U,  // SMLADX  | 
1306  | 701k  |     96984U, // SMLAL  | 
1307  | 701k  |     579685U,  // SMLALBB  | 
1308  | 701k  |     580889U,  // SMLALBT  | 
1309  | 701k  |     579992U,  // SMLALD  | 
1310  | 701k  |     581214U,  // SMLALDX  | 
1311  | 701k  |     579797U,  // SMLALTB  | 
1312  | 701k  |     581011U,  // SMLALTT  | 
1313  | 701k  |     547016U,  // SMLATB  | 
1314  | 701k  |     548236U,  // SMLATT  | 
1315  | 701k  |     547083U,  // SMLAWB  | 
1316  | 701k  |     548284U,  // SMLAWT  | 
1317  | 701k  |     547257U,  // SMLSD  | 
1318  | 701k  |     548462U,  // SMLSDX  | 
1319  | 701k  |     580003U,  // SMLSLD  | 
1320  | 701k  |     581222U,  // SMLSLDX  | 
1321  | 701k  |     546850U,  // SMMLA  | 
1322  | 701k  |     547907U,  // SMMLAR  | 
1323  | 701k  |     548019U,  // SMMLS  | 
1324  | 701k  |     547968U,  // SMMLSR  | 
1325  | 701k  |     555891U,  // SMMUL  | 
1326  | 701k  |     556130U,  // SMMULR  | 
1327  | 701k  |     555369U,  // SMUAD  | 
1328  | 701k  |     556631U,  // SMUADX  | 
1329  | 701k  |     555117U,  // SMULBB  | 
1330  | 701k  |     556321U,  // SMULBT  | 
1331  | 701k  |     559946U,  // SMULL  | 
1332  | 701k  |     555229U,  // SMULTB  | 
1333  | 701k  |     556443U,  // SMULTT  | 
1334  | 701k  |     555282U,  // SMULWB  | 
1335  | 701k  |     556483U,  // SMULWT  | 
1336  | 701k  |     555455U,  // SMUSD  | 
1337  | 701k  |     556661U,  // SMUSDX  | 
1338  | 701k  |     828836U,  // SRSDA  | 
1339  | 701k  |     828788U,  // SRSDA_UPD  | 
1340  | 701k  |     828858U,  // SRSDB  | 
1341  | 701k  |     828812U,  // SRSDB_UPD  | 
1342  | 701k  |     828847U,  // SRSIA  | 
1343  | 701k  |     828800U,  // SRSIA_UPD  | 
1344  | 701k  |     828869U,  // SRSIB  | 
1345  | 701k  |     828824U,  // SRSIB_UPD  | 
1346  | 701k  |     548093U,  // SSAT  | 
1347  | 701k  |     554821U,  // SSAT16  | 
1348  | 701k  |     556593U,  // SSAX  | 
1349  | 701k  |     554769U,  // SSUB16  | 
1350  | 701k  |     554870U,  // SSUB8  | 
1351  | 701k  |     286975250U, // STC2L_OFFSET  | 
1352  | 701k  |     3524977938U,  // STC2L_OPTION  | 
1353  | 701k  |     303752466U, // STC2L_POST  | 
1354  | 701k  |     320529682U, // STC2L_PRE  | 
1355  | 701k  |     286974375U, // STC2_OFFSET  | 
1356  | 701k  |     3524977063U,  // STC2_OPTION  | 
1357  | 701k  |     303751591U, // STC2_POST  | 
1358  | 701k  |     320528807U, // STC2_PRE  | 
1359  | 701k  |     1275615994U,  // STCL_OFFSET  | 
1360  | 701k  |     1275615994U,  // STCL_OPTION  | 
1361  | 701k  |     1275615994U,  // STCL_POST  | 
1362  | 701k  |     1275615994U,  // STCL_PRE  | 
1363  | 701k  |     1275615579U,  // STC_OFFSET  | 
1364  | 701k  |     1275615579U,  // STC_OPTION  | 
1365  | 701k  |     1275615579U,  // STC_POST  | 
1366  | 701k  |     1275615579U,  // STC_PRE  | 
1367  | 701k  |     539503U,  // STL  | 
1368  | 701k  |     538782U,  // STLB  | 
1369  | 701k  |     556674U,  // STLEX  | 
1370  | 701k  |     555296U,  // STLEXB  | 
1371  | 701k  |     555468U,  // STLEXD  | 
1372  | 701k  |     555654U,  // STLEXH  | 
1373  | 701k  |     539195U,  // STLH  | 
1374  | 701k  |     571394U,  // STMDA  | 
1375  | 701k  |     2332571650U,  // STMDA_UPD  | 
1376  | 701k  |     571526U,  // STMDB  | 
1377  | 701k  |     2332571782U,  // STMDB_UPD  | 
1378  | 701k  |     572306U,  // STMIA  | 
1379  | 701k  |     2332572562U,  // STMIA_UPD  | 
1380  | 701k  |     571544U,  // STMIB  | 
1381  | 701k  |     2332571800U,  // STMIB_UPD  | 
1382  | 701k  |     185101614U, // STRBT_POST_IMM  | 
1383  | 701k  |     185101614U, // STRBT_POST_REG  | 
1384  | 701k  |     185100465U, // STRB_POST_IMM  | 
1385  | 701k  |     185100465U, // STRB_POST_REG  | 
1386  | 701k  |     185096369U, // STRB_PRE_IMM  | 
1387  | 701k  |     185100465U, // STRB_PRE_REG  | 
1388  | 701k  |     555185U,  // STRBi12  | 
1389  | 701k  |     546993U,  // STRBrs  | 
1390  | 701k  |     551348U,  // STRD  | 
1391  | 701k  |     185129396U, // STRD_POST  | 
1392  | 701k  |     185129396U, // STRD_PRE  | 
1393  | 701k  |     556692U,  // STREX  | 
1394  | 701k  |     555310U,  // STREXB  | 
1395  | 701k  |     555482U,  // STREXD  | 
1396  | 701k  |     555668U,  // STREXH  | 
1397  | 701k  |     547414U,  // STRH  | 
1398  | 701k  |     185097553U, // STRHTi  | 
1399  | 701k  |     185101649U, // STRHTr  | 
1400  | 701k  |     185100886U, // STRH_POST  | 
1401  | 701k  |     185100886U, // STRH_PRE  | 
1402  | 701k  |     185101698U, // STRT_POST_IMM  | 
1403  | 701k  |     185101698U, // STRT_POST_REG  | 
1404  | 701k  |     185101460U, // STR_POST_IMM  | 
1405  | 701k  |     185101460U, // STR_POST_REG  | 
1406  | 701k  |     185097364U, // STR_PRE_IMM  | 
1407  | 701k  |     185101460U, // STR_PRE_REG  | 
1408  | 701k  |     556180U,  // STRi12  | 
1409  | 701k  |     547988U,  // STRrs  | 
1410  | 701k  |     530678U,  // SUBri  | 
1411  | 701k  |     530678U,  // SUBrr  | 
1412  | 701k  |     559350U,  // SUBrsi  | 
1413  | 701k  |     39158U, // SUBrsr  | 
1414  | 701k  |     1074313567U,  // SVC  | 
1415  | 701k  |     556081U,  // SWP  | 
1416  | 701k  |     555175U,  // SWPB  | 
1417  | 701k  |     546898U,  // SXTAB  | 
1418  | 701k  |     546523U,  // SXTAB16  | 
1419  | 701k  |     547371U,  // SXTAH  | 
1420  | 701k  |     555242U,  // SXTB  | 
1421  | 701k  |     554731U,  // SXTB16  | 
1422  | 701k  |     555637U,  // SXTH  | 
1423  | 701k  |     539711U,  // TEQri  | 
1424  | 701k  |     539711U,  // TEQrr  | 
1425  | 701k  |     556095U,  // TEQrsi  | 
1426  | 701k  |     547903U,  // TEQrsr  | 
1427  | 701k  |     3092U,  // TRAP  | 
1428  | 701k  |     3092U,  // TRAPNaCl  | 
1429  | 701k  |     99545U, // TSB  | 
1430  | 701k  |     540040U,  // TSTri  | 
1431  | 701k  |     540040U,  // TSTrr  | 
1432  | 701k  |     556424U,  // TSTrsi  | 
1433  | 701k  |     548232U,  // TSTrsr  | 
1434  | 701k  |     554814U,  // UADD16  | 
1435  | 701k  |     554915U,  // UADD8  | 
1436  | 701k  |     556739U,  // UASX  | 
1437  | 701k  |     548511U,  // UBFX  | 
1438  | 701k  |     828656U,  // UDF  | 
1439  | 701k  |     556511U,  // UDIV  | 
1440  | 701k  |     554791U,  // UHADD16  | 
1441  | 701k  |     554895U,  // UHADD8  | 
1442  | 701k  |     556722U,  // UHASX  | 
1443  | 701k  |     556581U,  // UHSAX  | 
1444  | 701k  |     554753U,  // UHSUB16  | 
1445  | 701k  |     554856U,  // UHSUB8  | 
1446  | 701k  |     580285U,  // UMAAL  | 
1447  | 701k  |     96990U, // UMLAL  | 
1448  | 701k  |     559952U,  // UMULL  | 
1449  | 701k  |     554799U,  // UQADD16  | 
1450  | 701k  |     554902U,  // UQADD8  | 
1451  | 701k  |     556728U,  // UQASX  | 
1452  | 701k  |     556587U,  // UQSAX  | 
1453  | 701k  |     554761U,  // UQSUB16  | 
1454  | 701k  |     554863U,  // UQSUB8  | 
1455  | 701k  |     554882U,  // USAD8  | 
1456  | 701k  |     546650U,  // USADA8  | 
1457  | 701k  |     548098U,  // USAT  | 
1458  | 701k  |     554828U,  // USAT16  | 
1459  | 701k  |     556598U,  // USAX  | 
1460  | 701k  |     554776U,  // USUB16  | 
1461  | 701k  |     554876U,  // USUB8  | 
1462  | 701k  |     546904U,  // UXTAB  | 
1463  | 701k  |     546531U,  // UXTAB16  | 
1464  | 701k  |     547377U,  // UXTAH  | 
1465  | 701k  |     555247U,  // UXTB  | 
1466  | 701k  |     554738U,  // UXTB16  | 
1467  | 701k  |     555642U,  // UXTH  | 
1468  | 701k  |     169892547U, // VABALsv2i64  | 
1469  | 701k  |     170023619U, // VABALsv4i32  | 
1470  | 701k  |     170154691U, // VABALsv8i16  | 
1471  | 701k  |     170285763U, // VABALuv2i64  | 
1472  | 701k  |     170416835U, // VABALuv4i32  | 
1473  | 701k  |     170547907U, // VABALuv8i16  | 
1474  | 701k  |     170153971U, // VABAsv16i8  | 
1475  | 701k  |     169891827U, // VABAsv2i32  | 
1476  | 701k  |     170022899U, // VABAsv4i16  | 
1477  | 701k  |     169891827U, // VABAsv4i32  | 
1478  | 701k  |     170022899U, // VABAsv8i16  | 
1479  | 701k  |     170153971U, // VABAsv8i8  | 
1480  | 701k  |     170547187U, // VABAuv16i8  | 
1481  | 701k  |     170285043U, // VABAuv2i32  | 
1482  | 701k  |     170416115U, // VABAuv4i16  | 
1483  | 701k  |     170285043U, // VABAuv4i32  | 
1484  | 701k  |     170416115U, // VABAuv8i16  | 
1485  | 701k  |     170547187U, // VABAuv8i8  | 
1486  | 701k  |     186678015U, // VABDLsv2i64  | 
1487  | 701k  |     186809087U, // VABDLsv4i32  | 
1488  | 701k  |     186940159U, // VABDLsv8i16  | 
1489  | 701k  |     187071231U, // VABDLuv2i64  | 
1490  | 701k  |     187202303U, // VABDLuv4i32  | 
1491  | 701k  |     187333375U, // VABDLuv8i16  | 
1492  | 701k  |     253131119U, // VABDfd  | 
1493  | 701k  |     253131119U, // VABDfq  | 
1494  | 701k  |     253000047U, // VABDhd  | 
1495  | 701k  |     253000047U, // VABDhq  | 
1496  | 701k  |     186939759U, // VABDsv16i8  | 
1497  | 701k  |     186677615U, // VABDsv2i32  | 
1498  | 701k  |     186808687U, // VABDsv4i16  | 
1499  | 701k  |     186677615U, // VABDsv4i32  | 
1500  | 701k  |     186808687U, // VABDsv8i16  | 
1501  | 701k  |     186939759U, // VABDsv8i8  | 
1502  | 701k  |     187332975U, // VABDuv16i8  | 
1503  | 701k  |     187070831U, // VABDuv2i32  | 
1504  | 701k  |     187201903U, // VABDuv4i16  | 
1505  | 701k  |     187070831U, // VABDuv4i32  | 
1506  | 701k  |     187201903U, // VABDuv8i16  | 
1507  | 701k  |     187332975U, // VABDuv8i8  | 
1508  | 701k  |     252853412U, // VABSD  | 
1509  | 701k  |     252984484U, // VABSH  | 
1510  | 701k  |     253115556U, // VABSS  | 
1511  | 701k  |     253115556U, // VABSfd  | 
1512  | 701k  |     253115556U, // VABSfq  | 
1513  | 701k  |     252984484U, // VABShd  | 
1514  | 701k  |     252984484U, // VABShq  | 
1515  | 701k  |     1260666020U,  // VABSv16i8  | 
1516  | 701k  |     1260403876U,  // VABSv2i32  | 
1517  | 701k  |     1260534948U,  // VABSv4i16  | 
1518  | 701k  |     1260403876U,  // VABSv4i32  | 
1519  | 701k  |     1260534948U,  // VABSv8i16  | 
1520  | 701k  |     1260666020U,  // VABSv8i8  | 
1521  | 701k  |     253131233U, // VACGEfd  | 
1522  | 701k  |     253131233U, // VACGEfq  | 
1523  | 701k  |     253000161U, // VACGEhd  | 
1524  | 701k  |     253000161U, // VACGEhq  | 
1525  | 701k  |     253132096U, // VACGTfd  | 
1526  | 701k  |     253132096U, // VACGTfq  | 
1527  | 701k  |     253001024U, // VACGThd  | 
1528  | 701k  |     253001024U, // VACGThq  | 
1529  | 701k  |     252869011U, // VADDD  | 
1530  | 701k  |     253000083U, // VADDH  | 
1531  | 701k  |     187464621U, // VADDHNv2i32  | 
1532  | 701k  |     187595693U, // VADDHNv4i16  | 
1533  | 701k  |     187726765U, // VADDHNv8i8  | 
1534  | 701k  |     186678028U, // VADDLsv2i64  | 
1535  | 701k  |     186809100U, // VADDLsv4i32  | 
1536  | 701k  |     186940172U, // VADDLsv8i16  | 
1537  | 701k  |     187071244U, // VADDLuv2i64  | 
1538  | 701k  |     187202316U, // VADDLuv4i32  | 
1539  | 701k  |     187333388U, // VADDLuv8i16  | 
1540  | 701k  |     253131155U, // VADDS  | 
1541  | 701k  |     186678772U, // VADDWsv2i64  | 
1542  | 701k  |     186809844U, // VADDWsv4i32  | 
1543  | 701k  |     186940916U, // VADDWsv8i16  | 
1544  | 701k  |     187071988U, // VADDWuv2i64  | 
1545  | 701k  |     187203060U, // VADDWuv4i32  | 
1546  | 701k  |     187334132U, // VADDWuv8i16  | 
1547  | 701k  |     253131155U, // VADDfd  | 
1548  | 701k  |     253131155U, // VADDfq  | 
1549  | 701k  |     253000083U, // VADDhd  | 
1550  | 701k  |     253000083U, // VADDhq  | 
1551  | 701k  |     187857299U, // VADDv16i8  | 
1552  | 701k  |     187464083U, // VADDv1i64  | 
1553  | 701k  |     187595155U, // VADDv2i32  | 
1554  | 701k  |     187464083U, // VADDv2i64  | 
1555  | 701k  |     187726227U, // VADDv4i16  | 
1556  | 701k  |     187595155U, // VADDv4i32  | 
1557  | 701k  |     187726227U, // VADDv8i16  | 
1558  | 701k  |     187857299U, // VADDv8i8  | 
1559  | 701k  |     555434U,  // VANDd  | 
1560  | 701k  |     555434U,  // VANDq  | 
1561  | 701k  |     555333U,  // VBICd  | 
1562  | 701k  |     405698885U, // VBICiv2i32  | 
1563  | 701k  |     405829957U, // VBICiv4i16  | 
1564  | 701k  |     405698885U, // VBICiv4i32  | 
1565  | 701k  |     405829957U, // VBICiv8i16  | 
1566  | 701k  |     555333U,  // VBICq  | 
1567  | 701k  |     547334U,  // VBIFd  | 
1568  | 701k  |     547334U,  // VBIFq  | 
1569  | 701k  |     548195U,  // VBITd  | 
1570  | 701k  |     548195U,  // VBITq  | 
1571  | 701k  |     547676U,  // VBSLd  | 
1572  | 701k  |     547676U,  // VBSLq  | 
1573  | 701k  |     185245957U, // VCADDv2f32  | 
1574  | 701k  |     185246658U, // VCADDv4f16  | 
1575  | 701k  |     185245957U, // VCADDv4f32  | 
1576  | 701k  |     185246658U, // VCADDv8f16  | 
1577  | 701k  |     253131834U, // VCEQfd  | 
1578  | 701k  |     253131834U, // VCEQfq  | 
1579  | 701k  |     253000762U, // VCEQhd  | 
1580  | 701k  |     253000762U, // VCEQhq  | 
1581  | 701k  |     187857978U, // VCEQv16i8  | 
1582  | 701k  |     187595834U, // VCEQv2i32  | 
1583  | 701k  |     187726906U, // VCEQv4i16  | 
1584  | 701k  |     187595834U, // VCEQv4i32  | 
1585  | 701k  |     187726906U, // VCEQv8i16  | 
1586  | 701k  |     187857978U, // VCEQv8i8  | 
1587  | 701k  |     1261583418U,  // VCEQzv16i8  | 
1588  | 701k  |     253115450U, // VCEQzv2f32  | 
1589  | 701k  |     1261321274U,  // VCEQzv2i32  | 
1590  | 701k  |     252984378U, // VCEQzv4f16  | 
1591  | 701k  |     253115450U, // VCEQzv4f32  | 
1592  | 701k  |     1261452346U,  // VCEQzv4i16  | 
1593  | 701k  |     1261321274U,  // VCEQzv4i32  | 
1594  | 701k  |     252984378U, // VCEQzv8f16  | 
1595  | 701k  |     1261452346U,  // VCEQzv8i16  | 
1596  | 701k  |     1261583418U,  // VCEQzv8i8  | 
1597  | 701k  |     253131239U, // VCGEfd  | 
1598  | 701k  |     253131239U, // VCGEfq  | 
1599  | 701k  |     253000167U, // VCGEhd  | 
1600  | 701k  |     253000167U, // VCGEhq  | 
1601  | 701k  |     186939879U, // VCGEsv16i8  | 
1602  | 701k  |     186677735U, // VCGEsv2i32  | 
1603  | 701k  |     186808807U, // VCGEsv4i16  | 
1604  | 701k  |     186677735U, // VCGEsv4i32  | 
1605  | 701k  |     186808807U, // VCGEsv8i16  | 
1606  | 701k  |     186939879U, // VCGEsv8i8  | 
1607  | 701k  |     187333095U, // VCGEuv16i8  | 
1608  | 701k  |     187070951U, // VCGEuv2i32  | 
1609  | 701k  |     187202023U, // VCGEuv4i16  | 
1610  | 701k  |     187070951U, // VCGEuv4i32  | 
1611  | 701k  |     187202023U, // VCGEuv8i16  | 
1612  | 701k  |     187333095U, // VCGEuv8i8  | 
1613  | 701k  |     1260665319U,  // VCGEzv16i8  | 
1614  | 701k  |     253114855U, // VCGEzv2f32  | 
1615  | 701k  |     1260403175U,  // VCGEzv2i32  | 
1616  | 701k  |     252983783U, // VCGEzv4f16  | 
1617  | 701k  |     253114855U, // VCGEzv4f32  | 
1618  | 701k  |     1260534247U,  // VCGEzv4i16  | 
1619  | 701k  |     1260403175U,  // VCGEzv4i32  | 
1620  | 701k  |     252983783U, // VCGEzv8f16  | 
1621  | 701k  |     1260534247U,  // VCGEzv8i16  | 
1622  | 701k  |     1260665319U,  // VCGEzv8i8  | 
1623  | 701k  |     253132102U, // VCGTfd  | 
1624  | 701k  |     253132102U, // VCGTfq  | 
1625  | 701k  |     253001030U, // VCGThd  | 
1626  | 701k  |     253001030U, // VCGThq  | 
1627  | 701k  |     186940742U, // VCGTsv16i8  | 
1628  | 701k  |     186678598U, // VCGTsv2i32  | 
1629  | 701k  |     186809670U, // VCGTsv4i16  | 
1630  | 701k  |     186678598U, // VCGTsv4i32  | 
1631  | 701k  |     186809670U, // VCGTsv8i16  | 
1632  | 701k  |     186940742U, // VCGTsv8i8  | 
1633  | 701k  |     187333958U, // VCGTuv16i8  | 
1634  | 701k  |     187071814U, // VCGTuv2i32  | 
1635  | 701k  |     187202886U, // VCGTuv4i16  | 
1636  | 701k  |     187071814U, // VCGTuv4i32  | 
1637  | 701k  |     187202886U, // VCGTuv8i16  | 
1638  | 701k  |     187333958U, // VCGTuv8i8  | 
1639  | 701k  |     1260666182U,  // VCGTzv16i8  | 
1640  | 701k  |     253115718U, // VCGTzv2f32  | 
1641  | 701k  |     1260404038U,  // VCGTzv2i32  | 
1642  | 701k  |     252984646U, // VCGTzv4f16  | 
1643  | 701k  |     253115718U, // VCGTzv4f32  | 
1644  | 701k  |     1260535110U,  // VCGTzv4i16  | 
1645  | 701k  |     1260404038U,  // VCGTzv4i32  | 
1646  | 701k  |     252984646U, // VCGTzv8f16  | 
1647  | 701k  |     1260535110U,  // VCGTzv8i16  | 
1648  | 701k  |     1260666182U,  // VCGTzv8i8  | 
1649  | 701k  |     1260665324U,  // VCLEzv16i8  | 
1650  | 701k  |     253114860U, // VCLEzv2f32  | 
1651  | 701k  |     1260403180U,  // VCLEzv2i32  | 
1652  | 701k  |     252983788U, // VCLEzv4f16  | 
1653  | 701k  |     253114860U, // VCLEzv4f32  | 
1654  | 701k  |     1260534252U,  // VCLEzv4i16  | 
1655  | 701k  |     1260403180U,  // VCLEzv4i32  | 
1656  | 701k  |     252983788U, // VCLEzv8f16  | 
1657  | 701k  |     1260534252U,  // VCLEzv8i16  | 
1658  | 701k  |     1260665324U,  // VCLEzv8i8  | 
1659  | 701k  |     1260666030U,  // VCLSv16i8  | 
1660  | 701k  |     1260403886U,  // VCLSv2i32  | 
1661  | 701k  |     1260534958U,  // VCLSv4i16  | 
1662  | 701k  |     1260403886U,  // VCLSv4i32  | 
1663  | 701k  |     1260534958U,  // VCLSv8i16  | 
1664  | 701k  |     1260666030U,  // VCLSv8i8  | 
1665  | 701k  |     1260666216U,  // VCLTzv16i8  | 
1666  | 701k  |     253115752U, // VCLTzv2f32  | 
1667  | 701k  |     1260404072U,  // VCLTzv2i32  | 
1668  | 701k  |     252984680U, // VCLTzv4f16  | 
1669  | 701k  |     253115752U, // VCLTzv4f32  | 
1670  | 701k  |     1260535144U,  // VCLTzv4i16  | 
1671  | 701k  |     1260404072U,  // VCLTzv4i32  | 
1672  | 701k  |     252984680U, // VCLTzv8f16  | 
1673  | 701k  |     1260535144U,  // VCLTzv8i16  | 
1674  | 701k  |     1260666216U,  // VCLTzv8i8  | 
1675  | 701k  |     1261584079U,  // VCLZv16i8  | 
1676  | 701k  |     1261321935U,  // VCLZv2i32  | 
1677  | 701k  |     1261453007U,  // VCLZv4i16  | 
1678  | 701k  |     1261321935U,  // VCLZv4i32  | 
1679  | 701k  |     1261453007U,  // VCLZv8i16  | 
1680  | 701k  |     1261584079U,  // VCLZv8i8  | 
1681  | 701k  |     168468718U, // VCMLAv2f32  | 
1682  | 701k  |     168468718U, // VCMLAv2f32_indexed  | 
1683  | 701k  |     168469419U, // VCMLAv4f16  | 
1684  | 701k  |     168469419U, // VCMLAv4f16_indexed  | 
1685  | 701k  |     168468718U, // VCMLAv4f32  | 
1686  | 701k  |     168468718U, // VCMLAv4f32_indexed  | 
1687  | 701k  |     168469419U, // VCMLAv8f16  | 
1688  | 701k  |     168469419U, // VCMLAv8f16_indexed  | 
1689  | 701k  |     252853282U, // VCMPD  | 
1690  | 701k  |     252852728U, // VCMPED  | 
1691  | 701k  |     252983800U, // VCMPEH  | 
1692  | 701k  |     253114872U, // VCMPES  | 
1693  | 701k  |     420657656U, // VCMPEZD  | 
1694  | 701k  |     420788728U, // VCMPEZH  | 
1695  | 701k  |     420919800U, // VCMPEZS  | 
1696  | 701k  |     252984354U, // VCMPH  | 
1697  | 701k  |     253115426U, // VCMPS  | 
1698  | 701k  |     420658210U, // VCMPZD  | 
1699  | 701k  |     420789282U, // VCMPZH  | 
1700  | 701k  |     420920354U, // VCMPZS  | 
1701  | 701k  |     408941U,  // VCNTd  | 
1702  | 701k  |     408941U,  // VCNTq  | 
1703  | 701k  |     1258987638U,  // VCVTANSDf  | 
1704  | 701k  |     1258988339U,  // VCVTANSDh  | 
1705  | 701k  |     1258987638U,  // VCVTANSQf  | 
1706  | 701k  |     1258988339U,  // VCVTANSQh  | 
1707  | 701k  |     1258987698U,  // VCVTANUDf  | 
1708  | 701k  |     1258988399U,  // VCVTANUDh  | 
1709  | 701k  |     1258987698U,  // VCVTANUQf  | 
1710  | 701k  |     1258988399U,  // VCVTANUQh  | 
1711  | 701k  |     1258987968U,  // VCVTASD  | 
1712  | 701k  |     1258988219U,  // VCVTASH  | 
1713  | 701k  |     1258987638U,  // VCVTASS  | 
1714  | 701k  |     1258988028U,  // VCVTAUD  | 
1715  | 701k  |     1258988279U,  // VCVTAUH  | 
1716  | 701k  |     1258987698U,  // VCVTAUS  | 
1717  | 701k  |     3422436U, // VCVTBDH  | 
1718  | 701k  |     3553508U, // VCVTBHD  | 
1719  | 701k  |     3684580U, // VCVTBHS  | 
1720  | 701k  |     3815652U, // VCVTBSH  | 
1721  | 701k  |     3947954U, // VCVTDS  | 
1722  | 701k  |     1258987653U,  // VCVTMNSDf  | 
1723  | 701k  |     1258988354U,  // VCVTMNSDh  | 
1724  | 701k  |     1258987653U,  // VCVTMNSQf  | 
1725  | 701k  |     1258988354U,  // VCVTMNSQh  | 
1726  | 701k  |     1258987713U,  // VCVTMNUDf  | 
1727  | 701k  |     1258988414U,  // VCVTMNUDh  | 
1728  | 701k  |     1258987713U,  // VCVTMNUQf  | 
1729  | 701k  |     1258988414U,  // VCVTMNUQh  | 
1730  | 701k  |     1258987983U,  // VCVTMSD  | 
1731  | 701k  |     1258988234U,  // VCVTMSH  | 
1732  | 701k  |     1258987653U,  // VCVTMSS  | 
1733  | 701k  |     1258988043U,  // VCVTMUD  | 
1734  | 701k  |     1258988294U,  // VCVTMUH  | 
1735  | 701k  |     1258987713U,  // VCVTMUS  | 
1736  | 701k  |     1258987668U,  // VCVTNNSDf  | 
1737  | 701k  |     1258988369U,  // VCVTNNSDh  | 
1738  | 701k  |     1258987668U,  // VCVTNNSQf  | 
1739  | 701k  |     1258988369U,  // VCVTNNSQh  | 
1740  | 701k  |     1258987728U,  // VCVTNNUDf  | 
1741  | 701k  |     1258988429U,  // VCVTNNUDh  | 
1742  | 701k  |     1258987728U,  // VCVTNNUQf  | 
1743  | 701k  |     1258988429U,  // VCVTNNUQh  | 
1744  | 701k  |     1258987998U,  // VCVTNSD  | 
1745  | 701k  |     1258988249U,  // VCVTNSH  | 
1746  | 701k  |     1258987668U,  // VCVTNSS  | 
1747  | 701k  |     1258988058U,  // VCVTNUD  | 
1748  | 701k  |     1258988309U,  // VCVTNUH  | 
1749  | 701k  |     1258987728U,  // VCVTNUS  | 
1750  | 701k  |     1258987683U,  // VCVTPNSDf  | 
1751  | 701k  |     1258988384U,  // VCVTPNSDh  | 
1752  | 701k  |     1258987683U,  // VCVTPNSQf  | 
1753  | 701k  |     1258988384U,  // VCVTPNSQh  | 
1754  | 701k  |     1258987743U,  // VCVTPNUDf  | 
1755  | 701k  |     1258988444U,  // VCVTPNUDh  | 
1756  | 701k  |     1258987743U,  // VCVTPNUQf  | 
1757  | 701k  |     1258988444U,  // VCVTPNUQh  | 
1758  | 701k  |     1258988013U,  // VCVTPSD  | 
1759  | 701k  |     1258988264U,  // VCVTPSH  | 
1760  | 701k  |     1258987683U,  // VCVTPSS  | 
1761  | 701k  |     1258988073U,  // VCVTPUD  | 
1762  | 701k  |     1258988324U,  // VCVTPUH  | 
1763  | 701k  |     1258987743U,  // VCVTPUS  | 
1764  | 701k  |     4079026U, // VCVTSD  | 
1765  | 701k  |     3423654U, // VCVTTDH  | 
1766  | 701k  |     3554726U, // VCVTTHD  | 
1767  | 701k  |     3685798U, // VCVTTHS  | 
1768  | 701k  |     3816870U, // VCVTTSH  | 
1769  | 701k  |     3816882U, // VCVTf2h  | 
1770  | 701k  |     440417714U, // VCVTf2sd  | 
1771  | 701k  |     440417714U, // VCVTf2sq  | 
1772  | 701k  |     440548786U, // VCVTf2ud  | 
1773  | 701k  |     440548786U, // VCVTf2uq  | 
1774  | 701k  |     2403368370U,  // VCVTf2xsd  | 
1775  | 701k  |     2403368370U,  // VCVTf2xsq  | 
1776  | 701k  |     2403499442U,  // VCVTf2xud  | 
1777  | 701k  |     2403499442U,  // VCVTf2xuq  | 
1778  | 701k  |     3685810U, // VCVTh2f  | 
1779  | 701k  |     440679858U, // VCVTh2sd  | 
1780  | 701k  |     440679858U, // VCVTh2sq  | 
1781  | 701k  |     440810930U, // VCVTh2ud  | 
1782  | 701k  |     440810930U, // VCVTh2uq  | 
1783  | 701k  |     2403630514U,  // VCVTh2xsd  | 
1784  | 701k  |     2403630514U,  // VCVTh2xsq  | 
1785  | 701k  |     2403761586U,  // VCVTh2xud  | 
1786  | 701k  |     2403761586U,  // VCVTh2xuq  | 
1787  | 701k  |     440942002U, // VCVTs2fd  | 
1788  | 701k  |     440942002U, // VCVTs2fq  | 
1789  | 701k  |     441073074U, // VCVTs2hd  | 
1790  | 701k  |     441073074U, // VCVTs2hq  | 
1791  | 701k  |     441204146U, // VCVTu2fd  | 
1792  | 701k  |     441204146U, // VCVTu2fq  | 
1793  | 701k  |     441335218U, // VCVTu2hd  | 
1794  | 701k  |     441335218U, // VCVTu2hq  | 
1795  | 701k  |     2403892658U,  // VCVTxs2fd  | 
1796  | 701k  |     2403892658U,  // VCVTxs2fq  | 
1797  | 701k  |     2404023730U,  // VCVTxs2hd  | 
1798  | 701k  |     2404023730U,  // VCVTxs2hq  | 
1799  | 701k  |     2404154802U,  // VCVTxu2fd  | 
1800  | 701k  |     2404154802U,  // VCVTxu2fq  | 
1801  | 701k  |     2404285874U,  // VCVTxu2hd  | 
1802  | 701k  |     2404285874U,  // VCVTxu2hq  | 
1803  | 701k  |     252870116U, // VDIVD  | 
1804  | 701k  |     253001188U, // VDIVH  | 
1805  | 701k  |     253132260U, // VDIVS  | 
1806  | 701k  |     146475U,  // VDUP16d  | 
1807  | 701k  |     146475U,  // VDUP16q  | 
1808  | 701k  |     277547U,  // VDUP32d  | 
1809  | 701k  |     277547U,  // VDUP32q  | 
1810  | 701k  |     408619U,  // VDUP8d  | 
1811  | 701k  |     408619U,  // VDUP8q  | 
1812  | 701k  |     162859U,  // VDUPLN16d  | 
1813  | 701k  |     162859U,  // VDUPLN16q  | 
1814  | 701k  |     293931U,  // VDUPLN32d  | 
1815  | 701k  |     293931U,  // VDUPLN32q  | 
1816  | 701k  |     425003U,  // VDUPLN8d  | 
1817  | 701k  |     425003U,  // VDUPLN8q  | 
1818  | 701k  |     556137U,  // VEORd  | 
1819  | 701k  |     556137U,  // VEORq  | 
1820  | 701k  |     155082U,  // VEXTd16  | 
1821  | 701k  |     286154U,  // VEXTd32  | 
1822  | 701k  |     417226U,  // VEXTd8  | 
1823  | 701k  |     155082U,  // VEXTq16  | 
1824  | 701k  |     286154U,  // VEXTq32  | 
1825  | 701k  |     5266890U, // VEXTq64  | 
1826  | 701k  |     417226U,  // VEXTq8  | 
1827  | 701k  |     2400344115U,  // VFMAD  | 
1828  | 701k  |     2400475187U,  // VFMAH  | 
1829  | 701k  |     2400606259U,  // VFMAS  | 
1830  | 701k  |     2400606259U,  // VFMAfd  | 
1831  | 701k  |     2400606259U,  // VFMAfq  | 
1832  | 701k  |     2400475187U,  // VFMAhd  | 
1833  | 701k  |     2400475187U,  // VFMAhq  | 
1834  | 701k  |     2400345284U,  // VFMSD  | 
1835  | 701k  |     2400476356U,  // VFMSH  | 
1836  | 701k  |     2400607428U,  // VFMSS  | 
1837  | 701k  |     2400607428U,  // VFMSfd  | 
1838  | 701k  |     2400607428U,  // VFMSfq  | 
1839  | 701k  |     2400476356U,  // VFMShd  | 
1840  | 701k  |     2400476356U,  // VFMShq  | 
1841  | 701k  |     2400344120U,  // VFNMAD  | 
1842  | 701k  |     2400475192U,  // VFNMAH  | 
1843  | 701k  |     2400606264U,  // VFNMAS  | 
1844  | 701k  |     2400345289U,  // VFNMSD  | 
1845  | 701k  |     2400476361U,  // VFNMSH  | 
1846  | 701k  |     2400607433U,  // VFNMSS  | 
1847  | 701k  |     294377U,  // VGETLNi32  | 
1848  | 701k  |     3408035305U,  // VGETLNs16  | 
1849  | 701k  |     3408166377U,  // VGETLNs8  | 
1850  | 701k  |     3408428521U,  // VGETLNu16  | 
1851  | 701k  |     3408559593U,  // VGETLNu8  | 
1852  | 701k  |     186939777U, // VHADDsv16i8  | 
1853  | 701k  |     186677633U, // VHADDsv2i32  | 
1854  | 701k  |     186808705U, // VHADDsv4i16  | 
1855  | 701k  |     186677633U, // VHADDsv4i32  | 
1856  | 701k  |     186808705U, // VHADDsv8i16  | 
1857  | 701k  |     186939777U, // VHADDsv8i8  | 
1858  | 701k  |     187332993U, // VHADDuv16i8  | 
1859  | 701k  |     187070849U, // VHADDuv2i32  | 
1860  | 701k  |     187201921U, // VHADDuv4i16  | 
1861  | 701k  |     187070849U, // VHADDuv4i32  | 
1862  | 701k  |     187201921U, // VHADDuv8i16  | 
1863  | 701k  |     187332993U, // VHADDuv8i8  | 
1864  | 701k  |     186939642U, // VHSUBsv16i8  | 
1865  | 701k  |     186677498U, // VHSUBsv2i32  | 
1866  | 701k  |     186808570U, // VHSUBsv4i16  | 
1867  | 701k  |     186677498U, // VHSUBsv4i32  | 
1868  | 701k  |     186808570U, // VHSUBsv8i16  | 
1869  | 701k  |     186939642U, // VHSUBsv8i8  | 
1870  | 701k  |     187332858U, // VHSUBuv16i8  | 
1871  | 701k  |     187070714U, // VHSUBuv2i32  | 
1872  | 701k  |     187201786U, // VHSUBuv4i16  | 
1873  | 701k  |     187070714U, // VHSUBuv4i32  | 
1874  | 701k  |     187201786U, // VHSUBuv8i16  | 
1875  | 701k  |     187332858U, // VHSUBuv8i8  | 
1876  | 701k  |     1258988577U,  // VINSH  | 
1877  | 701k  |     441597356U, // VJCVT  | 
1878  | 701k  |     3674371694U,  // VLD1DUPd16  | 
1879  | 701k  |     453138030U, // VLD1DUPd16wb_fixed  | 
1880  | 701k  |     453142126U, // VLD1DUPd16wb_register  | 
1881  | 701k  |     3674502766U,  // VLD1DUPd32  | 
1882  | 701k  |     453269102U, // VLD1DUPd32wb_fixed  | 
1883  | 701k  |     453273198U, // VLD1DUPd32wb_register  | 
1884  | 701k  |     3674633838U,  // VLD1DUPd8  | 
1885  | 701k  |     453400174U, // VLD1DUPd8wb_fixed  | 
1886  | 701k  |     453404270U, // VLD1DUPd8wb_register  | 
1887  | 701k  |     3691148910U,  // VLD1DUPq16  | 
1888  | 701k  |     469915246U, // VLD1DUPq16wb_fixed  | 
1889  | 701k  |     469919342U, // VLD1DUPq16wb_register  | 
1890  | 701k  |     3691279982U,  // VLD1DUPq32  | 
1891  | 701k  |     470046318U, // VLD1DUPq32wb_fixed  | 
1892  | 701k  |     470050414U, // VLD1DUPq32wb_register  | 
1893  | 701k  |     3691411054U,  // VLD1DUPq8  | 
1894  | 701k  |     470177390U, // VLD1DUPq8wb_fixed  | 
1895  | 701k  |     470181486U, // VLD1DUPq8wb_register  | 
1896  | 701k  |     1079273070U,  // VLD1LNd16  | 
1897  | 701k  |     1079350894U,  // VLD1LNd16_UPD  | 
1898  | 701k  |     1079404142U,  // VLD1LNd32  | 
1899  | 701k  |     1079481966U,  // VLD1LNd32_UPD  | 
1900  | 701k  |     1079535214U,  // VLD1LNd8  | 
1901  | 701k  |     1079613038U,  // VLD1LNd8_UPD  | 
1902  | 701k  |     0U, // VLD1LNq16Pseudo  | 
1903  | 701k  |     0U, // VLD1LNq16Pseudo_UPD  | 
1904  | 701k  |     0U, // VLD1LNq32Pseudo  | 
1905  | 701k  |     0U, // VLD1LNq32Pseudo_UPD  | 
1906  | 701k  |     0U, // VLD1LNq8Pseudo  | 
1907  | 701k  |     0U, // VLD1LNq8Pseudo_UPD  | 
1908  | 701k  |     3707926126U,  // VLD1d16  | 
1909  | 701k  |     3355604590U,  // VLD1d16Q  | 
1910  | 701k  |     0U, // VLD1d16QPseudo  | 
1911  | 701k  |     134370926U, // VLD1d16Qwb_fixed  | 
1912  | 701k  |     134375022U, // VLD1d16Qwb_register  | 
1913  | 701k  |     3288495726U,  // VLD1d16T  | 
1914  | 701k  |     0U, // VLD1d16TPseudo  | 
1915  | 701k  |     67262062U,  // VLD1d16Twb_fixed  | 
1916  | 701k  |     67266158U,  // VLD1d16Twb_register  | 
1917  | 701k  |     486692462U, // VLD1d16wb_fixed  | 
1918  | 701k  |     486696558U, // VLD1d16wb_register  | 
1919  | 701k  |     3708057198U,  // VLD1d32  | 
1920  | 701k  |     3355735662U,  // VLD1d32Q  | 
1921  | 701k  |     0U, // VLD1d32QPseudo  | 
1922  | 701k  |     134501998U, // VLD1d32Qwb_fixed  | 
1923  | 701k  |     134506094U, // VLD1d32Qwb_register  | 
1924  | 701k  |     3288626798U,  // VLD1d32T  | 
1925  | 701k  |     0U, // VLD1d32TPseudo  | 
1926  | 701k  |     67393134U,  // VLD1d32Twb_fixed  | 
1927  | 701k  |     67397230U,  // VLD1d32Twb_register  | 
1928  | 701k  |     486823534U, // VLD1d32wb_fixed  | 
1929  | 701k  |     486827630U, // VLD1d32wb_register  | 
1930  | 701k  |     3713037934U,  // VLD1d64  | 
1931  | 701k  |     3360716398U,  // VLD1d64Q  | 
1932  | 701k  |     0U, // VLD1d64QPseudo  | 
1933  | 701k  |     0U, // VLD1d64QPseudoWB_fixed  | 
1934  | 701k  |     0U, // VLD1d64QPseudoWB_register  | 
1935  | 701k  |     139482734U, // VLD1d64Qwb_fixed  | 
1936  | 701k  |     139486830U, // VLD1d64Qwb_register  | 
1937  | 701k  |     3293607534U,  // VLD1d64T  | 
1938  | 701k  |     0U, // VLD1d64TPseudo  | 
1939  | 701k  |     0U, // VLD1d64TPseudoWB_fixed  | 
1940  | 701k  |     0U, // VLD1d64TPseudoWB_register  | 
1941  | 701k  |     72373870U,  // VLD1d64Twb_fixed  | 
1942  | 701k  |     72377966U,  // VLD1d64Twb_register  | 
1943  | 701k  |     491804270U, // VLD1d64wb_fixed  | 
1944  | 701k  |     491808366U, // VLD1d64wb_register  | 
1945  | 701k  |     3708188270U,  // VLD1d8  | 
1946  | 701k  |     3355866734U,  // VLD1d8Q  | 
1947  | 701k  |     0U, // VLD1d8QPseudo  | 
1948  | 701k  |     134633070U, // VLD1d8Qwb_fixed  | 
1949  | 701k  |     134637166U, // VLD1d8Qwb_register  | 
1950  | 701k  |     3288757870U,  // VLD1d8T  | 
1951  | 701k  |     0U, // VLD1d8TPseudo  | 
1952  | 701k  |     67524206U,  // VLD1d8Twb_fixed  | 
1953  | 701k  |     67528302U,  // VLD1d8Twb_register  | 
1954  | 701k  |     486954606U, // VLD1d8wb_fixed  | 
1955  | 701k  |     486958702U, // VLD1d8wb_register  | 
1956  | 701k  |     3724703342U,  // VLD1q16  | 
1957  | 701k  |     0U, // VLD1q16HighQPseudo  | 
1958  | 701k  |     0U, // VLD1q16HighTPseudo  | 
1959  | 701k  |     0U, // VLD1q16LowQPseudo_UPD  | 
1960  | 701k  |     0U, // VLD1q16LowTPseudo_UPD  | 
1961  | 701k  |     503469678U, // VLD1q16wb_fixed  | 
1962  | 701k  |     503473774U, // VLD1q16wb_register  | 
1963  | 701k  |     3724834414U,  // VLD1q32  | 
1964  | 701k  |     0U, // VLD1q32HighQPseudo  | 
1965  | 701k  |     0U, // VLD1q32HighTPseudo  | 
1966  | 701k  |     0U, // VLD1q32LowQPseudo_UPD  | 
1967  | 701k  |     0U, // VLD1q32LowTPseudo_UPD  | 
1968  | 701k  |     503600750U, // VLD1q32wb_fixed  | 
1969  | 701k  |     503604846U, // VLD1q32wb_register  | 
1970  | 701k  |     3729815150U,  // VLD1q64  | 
1971  | 701k  |     0U, // VLD1q64HighQPseudo  | 
1972  | 701k  |     0U, // VLD1q64HighTPseudo  | 
1973  | 701k  |     0U, // VLD1q64LowQPseudo_UPD  | 
1974  | 701k  |     0U, // VLD1q64LowTPseudo_UPD  | 
1975  | 701k  |     508581486U, // VLD1q64wb_fixed  | 
1976  | 701k  |     508585582U, // VLD1q64wb_register  | 
1977  | 701k  |     3724965486U,  // VLD1q8  | 
1978  | 701k  |     0U, // VLD1q8HighQPseudo  | 
1979  | 701k  |     0U, // VLD1q8HighTPseudo  | 
1980  | 701k  |     0U, // VLD1q8LowQPseudo_UPD  | 
1981  | 701k  |     0U, // VLD1q8LowTPseudo_UPD  | 
1982  | 701k  |     503731822U, // VLD1q8wb_fixed  | 
1983  | 701k  |     503735918U, // VLD1q8wb_register  | 
1984  | 701k  |     3691148954U,  // VLD2DUPd16  | 
1985  | 701k  |     469915290U, // VLD2DUPd16wb_fixed  | 
1986  | 701k  |     469919386U, // VLD2DUPd16wb_register  | 
1987  | 701k  |     3741480602U,  // VLD2DUPd16x2  | 
1988  | 701k  |     520246938U, // VLD2DUPd16x2wb_fixed  | 
1989  | 701k  |     520251034U, // VLD2DUPd16x2wb_register  | 
1990  | 701k  |     3691280026U,  // VLD2DUPd32  | 
1991  | 701k  |     470046362U, // VLD2DUPd32wb_fixed  | 
1992  | 701k  |     470050458U, // VLD2DUPd32wb_register  | 
1993  | 701k  |     3741611674U,  // VLD2DUPd32x2  | 
1994  | 701k  |     520378010U, // VLD2DUPd32x2wb_fixed  | 
1995  | 701k  |     520382106U, // VLD2DUPd32x2wb_register  | 
1996  | 701k  |     3691411098U,  // VLD2DUPd8  | 
1997  | 701k  |     470177434U, // VLD2DUPd8wb_fixed  | 
1998  | 701k  |     470181530U, // VLD2DUPd8wb_register  | 
1999  | 701k  |     3741742746U,  // VLD2DUPd8x2  | 
2000  | 701k  |     520509082U, // VLD2DUPd8x2wb_fixed  | 
2001  | 701k  |     520513178U, // VLD2DUPd8x2wb_register  | 
2002  | 701k  |     0U, // VLD2DUPq16EvenPseudo  | 
2003  | 701k  |     0U, // VLD2DUPq16OddPseudo  | 
2004  | 701k  |     0U, // VLD2DUPq32EvenPseudo  | 
2005  | 701k  |     0U, // VLD2DUPq32OddPseudo  | 
2006  | 701k  |     0U, // VLD2DUPq8EvenPseudo  | 
2007  | 701k  |     0U, // VLD2DUPq8OddPseudo  | 
2008  | 701k  |     1079350938U,  // VLD2LNd16  | 
2009  | 701k  |     0U, // VLD2LNd16Pseudo  | 
2010  | 701k  |     0U, // VLD2LNd16Pseudo_UPD  | 
2011  | 701k  |     1079355034U,  // VLD2LNd16_UPD  | 
2012  | 701k  |     1079482010U,  // VLD2LNd32  | 
2013  | 701k  |     0U, // VLD2LNd32Pseudo  | 
2014  | 701k  |     0U, // VLD2LNd32Pseudo_UPD  | 
2015  | 701k  |     1079486106U,  // VLD2LNd32_UPD  | 
2016  | 701k  |     1079613082U,  // VLD2LNd8  | 
2017  | 701k  |     0U, // VLD2LNd8Pseudo  | 
2018  | 701k  |     0U, // VLD2LNd8Pseudo_UPD  | 
2019  | 701k  |     1079617178U,  // VLD2LNd8_UPD  | 
2020  | 701k  |     1079350938U,  // VLD2LNq16  | 
2021  | 701k  |     0U, // VLD2LNq16Pseudo  | 
2022  | 701k  |     0U, // VLD2LNq16Pseudo_UPD  | 
2023  | 701k  |     1079355034U,  // VLD2LNq16_UPD  | 
2024  | 701k  |     1079482010U,  // VLD2LNq32  | 
2025  | 701k  |     0U, // VLD2LNq32Pseudo  | 
2026  | 701k  |     0U, // VLD2LNq32Pseudo_UPD  | 
2027  | 701k  |     1079486106U,  // VLD2LNq32_UPD  | 
2028  | 701k  |     3758257818U,  // VLD2b16  | 
2029  | 701k  |     537024154U, // VLD2b16wb_fixed  | 
2030  | 701k  |     537028250U, // VLD2b16wb_register  | 
2031  | 701k  |     3758388890U,  // VLD2b32  | 
2032  | 701k  |     537155226U, // VLD2b32wb_fixed  | 
2033  | 701k  |     537159322U, // VLD2b32wb_register  | 
2034  | 701k  |     3758519962U,  // VLD2b8  | 
2035  | 701k  |     537286298U, // VLD2b8wb_fixed  | 
2036  | 701k  |     537290394U, // VLD2b8wb_register  | 
2037  | 701k  |     3724703386U,  // VLD2d16  | 
2038  | 701k  |     503469722U, // VLD2d16wb_fixed  | 
2039  | 701k  |     503473818U, // VLD2d16wb_register  | 
2040  | 701k  |     3724834458U,  // VLD2d32  | 
2041  | 701k  |     503600794U, // VLD2d32wb_fixed  | 
2042  | 701k  |     503604890U, // VLD2d32wb_register  | 
2043  | 701k  |     3724965530U,  // VLD2d8  | 
2044  | 701k  |     503731866U, // VLD2d8wb_fixed  | 
2045  | 701k  |     503735962U, // VLD2d8wb_register  | 
2046  | 701k  |     3355604634U,  // VLD2q16  | 
2047  | 701k  |     0U, // VLD2q16Pseudo  | 
2048  | 701k  |     0U, // VLD2q16PseudoWB_fixed  | 
2049  | 701k  |     0U, // VLD2q16PseudoWB_register  | 
2050  | 701k  |     134370970U, // VLD2q16wb_fixed  | 
2051  | 701k  |     134375066U, // VLD2q16wb_register  | 
2052  | 701k  |     3355735706U,  // VLD2q32  | 
2053  | 701k  |     0U, // VLD2q32Pseudo  | 
2054  | 701k  |     0U, // VLD2q32PseudoWB_fixed  | 
2055  | 701k  |     0U, // VLD2q32PseudoWB_register  | 
2056  | 701k  |     134502042U, // VLD2q32wb_fixed  | 
2057  | 701k  |     134506138U, // VLD2q32wb_register  | 
2058  | 701k  |     3355866778U,  // VLD2q8  | 
2059  | 701k  |     0U, // VLD2q8Pseudo  | 
2060  | 701k  |     0U, // VLD2q8PseudoWB_fixed  | 
2061  | 701k  |     0U, // VLD2q8PseudoWB_register  | 
2062  | 701k  |     134633114U, // VLD2q8wb_fixed  | 
2063  | 701k  |     134637210U, // VLD2q8wb_register  | 
2064  | 701k  |     2153014970U,  // VLD3DUPd16  | 
2065  | 701k  |     0U, // VLD3DUPd16Pseudo  | 
2066  | 701k  |     0U, // VLD3DUPd16Pseudo_UPD  | 
2067  | 701k  |     2153092794U,  // VLD3DUPd16_UPD  | 
2068  | 701k  |     2153146042U,  // VLD3DUPd32  | 
2069  | 701k  |     0U, // VLD3DUPd32Pseudo  | 
2070  | 701k  |     0U, // VLD3DUPd32Pseudo_UPD  | 
2071  | 701k  |     2153223866U,  // VLD3DUPd32_UPD  | 
2072  | 701k  |     2153277114U,  // VLD3DUPd8  | 
2073  | 701k  |     0U, // VLD3DUPd8Pseudo  | 
2074  | 701k  |     0U, // VLD3DUPd8Pseudo_UPD  | 
2075  | 701k  |     2153354938U,  // VLD3DUPd8_UPD  | 
2076  | 701k  |     2153014970U,  // VLD3DUPq16  | 
2077  | 701k  |     0U, // VLD3DUPq16EvenPseudo  | 
2078  | 701k  |     0U, // VLD3DUPq16OddPseudo  | 
2079  | 701k  |     2153092794U,  // VLD3DUPq16_UPD  | 
2080  | 701k  |     2153146042U,  // VLD3DUPq32  | 
2081  | 701k  |     0U, // VLD3DUPq32EvenPseudo  | 
2082  | 701k  |     0U, // VLD3DUPq32OddPseudo  | 
2083  | 701k  |     2153223866U,  // VLD3DUPq32_UPD  | 
2084  | 701k  |     2153277114U,  // VLD3DUPq8  | 
2085  | 701k  |     0U, // VLD3DUPq8EvenPseudo  | 
2086  | 701k  |     0U, // VLD3DUPq8OddPseudo  | 
2087  | 701k  |     2153354938U,  // VLD3DUPq8_UPD  | 
2088  | 701k  |     1079355066U,  // VLD3LNd16  | 
2089  | 701k  |     0U, // VLD3LNd16Pseudo  | 
2090  | 701k  |     0U, // VLD3LNd16Pseudo_UPD  | 
2091  | 701k  |     1079359162U,  // VLD3LNd16_UPD  | 
2092  | 701k  |     1079486138U,  // VLD3LNd32  | 
2093  | 701k  |     0U, // VLD3LNd32Pseudo  | 
2094  | 701k  |     0U, // VLD3LNd32Pseudo_UPD  | 
2095  | 701k  |     1079490234U,  // VLD3LNd32_UPD  | 
2096  | 701k  |     1079617210U,  // VLD3LNd8  | 
2097  | 701k  |     0U, // VLD3LNd8Pseudo  | 
2098  | 701k  |     0U, // VLD3LNd8Pseudo_UPD  | 
2099  | 701k  |     1079621306U,  // VLD3LNd8_UPD  | 
2100  | 701k  |     1079355066U,  // VLD3LNq16  | 
2101  | 701k  |     0U, // VLD3LNq16Pseudo  | 
2102  | 701k  |     0U, // VLD3LNq16Pseudo_UPD  | 
2103  | 701k  |     1079359162U,  // VLD3LNq16_UPD  | 
2104  | 701k  |     1079486138U,  // VLD3LNq32  | 
2105  | 701k  |     0U, // VLD3LNq32Pseudo  | 
2106  | 701k  |     0U, // VLD3LNq32Pseudo_UPD  | 
2107  | 701k  |     1079490234U,  // VLD3LNq32_UPD  | 
2108  | 701k  |     5531322U, // VLD3d16  | 
2109  | 701k  |     0U, // VLD3d16Pseudo  | 
2110  | 701k  |     0U, // VLD3d16Pseudo_UPD  | 
2111  | 701k  |     5609146U, // VLD3d16_UPD  | 
2112  | 701k  |     5662394U, // VLD3d32  | 
2113  | 701k  |     0U, // VLD3d32Pseudo  | 
2114  | 701k  |     0U, // VLD3d32Pseudo_UPD  | 
2115  | 701k  |     5740218U, // VLD3d32_UPD  | 
2116  | 701k  |     5793466U, // VLD3d8  | 
2117  | 701k  |     0U, // VLD3d8Pseudo  | 
2118  | 701k  |     0U, // VLD3d8Pseudo_UPD  | 
2119  | 701k  |     5871290U, // VLD3d8_UPD  | 
2120  | 701k  |     5531322U, // VLD3q16  | 
2121  | 701k  |     0U, // VLD3q16Pseudo_UPD  | 
2122  | 701k  |     5609146U, // VLD3q16_UPD  | 
2123  | 701k  |     0U, // VLD3q16oddPseudo  | 
2124  | 701k  |     0U, // VLD3q16oddPseudo_UPD  | 
2125  | 701k  |     5662394U, // VLD3q32  | 
2126  | 701k  |     0U, // VLD3q32Pseudo_UPD  | 
2127  | 701k  |     5740218U, // VLD3q32_UPD  | 
2128  | 701k  |     0U, // VLD3q32oddPseudo  | 
2129  | 701k  |     0U, // VLD3q32oddPseudo_UPD  | 
2130  | 701k  |     5793466U, // VLD3q8  | 
2131  | 701k  |     0U, // VLD3q8Pseudo_UPD  | 
2132  | 701k  |     5871290U, // VLD3q8_UPD  | 
2133  | 701k  |     0U, // VLD3q8oddPseudo  | 
2134  | 701k  |     0U, // VLD3q8oddPseudo_UPD  | 
2135  | 701k  |     2153043665U,  // VLD4DUPd16  | 
2136  | 701k  |     0U, // VLD4DUPd16Pseudo  | 
2137  | 701k  |     0U, // VLD4DUPd16Pseudo_UPD  | 
2138  | 701k  |     2153105105U,  // VLD4DUPd16_UPD  | 
2139  | 701k  |     2153174737U,  // VLD4DUPd32  | 
2140  | 701k  |     0U, // VLD4DUPd32Pseudo  | 
2141  | 701k  |     0U, // VLD4DUPd32Pseudo_UPD  | 
2142  | 701k  |     2153236177U,  // VLD4DUPd32_UPD  | 
2143  | 701k  |     2153305809U,  // VLD4DUPd8  | 
2144  | 701k  |     0U, // VLD4DUPd8Pseudo  | 
2145  | 701k  |     0U, // VLD4DUPd8Pseudo_UPD  | 
2146  | 701k  |     2153367249U,  // VLD4DUPd8_UPD  | 
2147  | 701k  |     2153043665U,  // VLD4DUPq16  | 
2148  | 701k  |     0U, // VLD4DUPq16EvenPseudo  | 
2149  | 701k  |     0U, // VLD4DUPq16OddPseudo  | 
2150  | 701k  |     2153105105U,  // VLD4DUPq16_UPD  | 
2151  | 701k  |     2153174737U,  // VLD4DUPq32  | 
2152  | 701k  |     0U, // VLD4DUPq32EvenPseudo  | 
2153  | 701k  |     0U, // VLD4DUPq32OddPseudo  | 
2154  | 701k  |     2153236177U,  // VLD4DUPq32_UPD  | 
2155  | 701k  |     2153305809U,  // VLD4DUPq8  | 
2156  | 701k  |     0U, // VLD4DUPq8EvenPseudo  | 
2157  | 701k  |     0U, // VLD4DUPq8OddPseudo  | 
2158  | 701k  |     2153367249U,  // VLD4DUPq8_UPD  | 
2159  | 701k  |     1079359185U,  // VLD4LNd16  | 
2160  | 701k  |     0U, // VLD4LNd16Pseudo  | 
2161  | 701k  |     0U, // VLD4LNd16Pseudo_UPD  | 
2162  | 701k  |     1079367377U,  // VLD4LNd16_UPD  | 
2163  | 701k  |     1079490257U,  // VLD4LNd32  | 
2164  | 701k  |     0U, // VLD4LNd32Pseudo  | 
2165  | 701k  |     0U, // VLD4LNd32Pseudo_UPD  | 
2166  | 701k  |     1079498449U,  // VLD4LNd32_UPD  | 
2167  | 701k  |     1079621329U,  // VLD4LNd8  | 
2168  | 701k  |     0U, // VLD4LNd8Pseudo  | 
2169  | 701k  |     0U, // VLD4LNd8Pseudo_UPD  | 
2170  | 701k  |     1079629521U,  // VLD4LNd8_UPD  | 
2171  | 701k  |     1079359185U,  // VLD4LNq16  | 
2172  | 701k  |     0U, // VLD4LNq16Pseudo  | 
2173  | 701k  |     0U, // VLD4LNq16Pseudo_UPD  | 
2174  | 701k  |     1079367377U,  // VLD4LNq16_UPD  | 
2175  | 701k  |     1079490257U,  // VLD4LNq32  | 
2176  | 701k  |     0U, // VLD4LNq32Pseudo  | 
2177  | 701k  |     0U, // VLD4LNq32Pseudo_UPD  | 
2178  | 701k  |     1079498449U,  // VLD4LNq32_UPD  | 
2179  | 701k  |     5560017U, // VLD4d16  | 
2180  | 701k  |     0U, // VLD4d16Pseudo  | 
2181  | 701k  |     0U, // VLD4d16Pseudo_UPD  | 
2182  | 701k  |     5621457U, // VLD4d16_UPD  | 
2183  | 701k  |     5691089U, // VLD4d32  | 
2184  | 701k  |     0U, // VLD4d32Pseudo  | 
2185  | 701k  |     0U, // VLD4d32Pseudo_UPD  | 
2186  | 701k  |     5752529U, // VLD4d32_UPD  | 
2187  | 701k  |     5822161U, // VLD4d8  | 
2188  | 701k  |     0U, // VLD4d8Pseudo  | 
2189  | 701k  |     0U, // VLD4d8Pseudo_UPD  | 
2190  | 701k  |     5883601U, // VLD4d8_UPD  | 
2191  | 701k  |     5560017U, // VLD4q16  | 
2192  | 701k  |     0U, // VLD4q16Pseudo_UPD  | 
2193  | 701k  |     5621457U, // VLD4q16_UPD  | 
2194  | 701k  |     0U, // VLD4q16oddPseudo  | 
2195  | 701k  |     0U, // VLD4q16oddPseudo_UPD  | 
2196  | 701k  |     5691089U, // VLD4q32  | 
2197  | 701k  |     0U, // VLD4q32Pseudo_UPD  | 
2198  | 701k  |     5752529U, // VLD4q32_UPD  | 
2199  | 701k  |     0U, // VLD4q32oddPseudo  | 
2200  | 701k  |     0U, // VLD4q32oddPseudo_UPD  | 
2201  | 701k  |     5822161U, // VLD4q8  | 
2202  | 701k  |     0U, // VLD4q8Pseudo_UPD  | 
2203  | 701k  |     5883601U, // VLD4q8_UPD  | 
2204  | 701k  |     0U, // VLD4q8oddPseudo  | 
2205  | 701k  |     0U, // VLD4q8oddPseudo_UPD  | 
2206  | 701k  |     2332571774U,  // VLDMDDB_UPD  | 
2207  | 701k  |     571406U,  // VLDMDIA  | 
2208  | 701k  |     2332571662U,  // VLDMDIA_UPD  | 
2209  | 701k  |     0U, // VLDMQIA  | 
2210  | 701k  |     2332571774U,  // VLDMSDB_UPD  | 
2211  | 701k  |     571406U,  // VLDMSIA  | 
2212  | 701k  |     2332571662U,  // VLDMSIA_UPD  | 
2213  | 701k  |     556114U,  // VLDRD  | 
2214  | 701k  |     162898U,  // VLDRH  | 
2215  | 701k  |     556114U,  // VLDRS  | 
2216  | 701k  |     1074314122U,  // VLLDM  | 
2217  | 701k  |     1074314128U,  // VLSTM  | 
2218  | 701k  |     185246300U, // VMAXNMD  | 
2219  | 701k  |     185246693U, // VMAXNMH  | 
2220  | 701k  |     185245992U, // VMAXNMNDf  | 
2221  | 701k  |     185246693U, // VMAXNMNDh  | 
2222  | 701k  |     185245992U, // VMAXNMNQf  | 
2223  | 701k  |     185246693U, // VMAXNMNQh  | 
2224  | 701k  |     185245992U, // VMAXNMS  | 
2225  | 701k  |     253132314U, // VMAXfd  | 
2226  | 701k  |     253132314U, // VMAXfq  | 
2227  | 701k  |     253001242U, // VMAXhd  | 
2228  | 701k  |     253001242U, // VMAXhq  | 
2229  | 701k  |     186940954U, // VMAXsv16i8  | 
2230  | 701k  |     186678810U, // VMAXsv2i32  | 
2231  | 701k  |     186809882U, // VMAXsv4i16  | 
2232  | 701k  |     186678810U, // VMAXsv4i32  | 
2233  | 701k  |     186809882U, // VMAXsv8i16  | 
2234  | 701k  |     186940954U, // VMAXsv8i8  | 
2235  | 701k  |     187334170U, // VMAXuv16i8  | 
2236  | 701k  |     187072026U, // VMAXuv2i32  | 
2237  | 701k  |     187203098U, // VMAXuv4i16  | 
2238  | 701k  |     187072026U, // VMAXuv4i32  | 
2239  | 701k  |     187203098U, // VMAXuv8i16  | 
2240  | 701k  |     187334170U, // VMAXuv8i8  | 
2241  | 701k  |     185246288U, // VMINNMD  | 
2242  | 701k  |     185246681U, // VMINNMH  | 
2243  | 701k  |     185245980U, // VMINNMNDf  | 
2244  | 701k  |     185246681U, // VMINNMNDh  | 
2245  | 701k  |     185245980U, // VMINNMNQf  | 
2246  | 701k  |     185246681U, // VMINNMNQh  | 
2247  | 701k  |     185245980U, // VMINNMS  | 
2248  | 701k  |     253131706U, // VMINfd  | 
2249  | 701k  |     253131706U, // VMINfq  | 
2250  | 701k  |     253000634U, // VMINhd  | 
2251  | 701k  |     253000634U, // VMINhq  | 
2252  | 701k  |     186940346U, // VMINsv16i8  | 
2253  | 701k  |     186678202U, // VMINsv2i32  | 
2254  | 701k  |     186809274U, // VMINsv4i16  | 
2255  | 701k  |     186678202U, // VMINsv4i32  | 
2256  | 701k  |     186809274U, // VMINsv8i16  | 
2257  | 701k  |     186940346U, // VMINsv8i8  | 
2258  | 701k  |     187333562U, // VMINuv16i8  | 
2259  | 701k  |     187071418U, // VMINuv2i32  | 
2260  | 701k  |     187202490U, // VMINuv4i16  | 
2261  | 701k  |     187071418U, // VMINuv4i32  | 
2262  | 701k  |     187202490U, // VMINuv8i16  | 
2263  | 701k  |     187333562U, // VMINuv8i8  | 
2264  | 701k  |     2400344110U,  // VMLAD  | 
2265  | 701k  |     2400475182U,  // VMLAH  | 
2266  | 701k  |     169896676U, // VMLALslsv2i32  | 
2267  | 701k  |     170027748U, // VMLALslsv4i16  | 
2268  | 701k  |     170289892U, // VMLALsluv2i32  | 
2269  | 701k  |     170420964U, // VMLALsluv4i16  | 
2270  | 701k  |     169892580U, // VMLALsv2i64  | 
2271  | 701k  |     170023652U, // VMLALsv4i32  | 
2272  | 701k  |     170154724U, // VMLALsv8i16  | 
2273  | 701k  |     170285796U, // VMLALuv2i64  | 
2274  | 701k  |     170416868U, // VMLALuv4i32  | 
2275  | 701k  |     170547940U, // VMLALuv8i16  | 
2276  | 701k  |     2400606254U,  // VMLAS  | 
2277  | 701k  |     2400606254U,  // VMLAfd  | 
2278  | 701k  |     2400606254U,  // VMLAfq  | 
2279  | 701k  |     2400475182U,  // VMLAhd  | 
2280  | 701k  |     2400475182U,  // VMLAhq  | 
2281  | 701k  |     2400610350U,  // VMLAslfd  | 
2282  | 701k  |     2400610350U,  // VMLAslfq  | 
2283  | 701k  |     2400479278U,  // VMLAslhd  | 
2284  | 701k  |     2400479278U,  // VMLAslhq  | 
2285  | 701k  |     170813486U, // VMLAslv2i32  | 
2286  | 701k  |     170944558U, // VMLAslv4i16  | 
2287  | 701k  |     170813486U, // VMLAslv4i32  | 
2288  | 701k  |     170944558U, // VMLAslv8i16  | 
2289  | 701k  |     171071534U, // VMLAv16i8  | 
2290  | 701k  |     170809390U, // VMLAv2i32  | 
2291  | 701k  |     170940462U, // VMLAv4i16  | 
2292  | 701k  |     170809390U, // VMLAv4i32  | 
2293  | 701k  |     170940462U, // VMLAv8i16  | 
2294  | 701k  |     171071534U, // VMLAv8i8  | 
2295  | 701k  |     2400345279U,  // VMLSD  | 
2296  | 701k  |     2400476351U,  // VMLSH  | 
2297  | 701k  |     169896809U, // VMLSLslsv2i32  | 
2298  | 701k  |     170027881U, // VMLSLslsv4i16  | 
2299  | 701k  |     170290025U, // VMLSLsluv2i32  | 
2300  | 701k  |     170421097U, // VMLSLsluv4i16  | 
2301  | 701k  |     169892713U, // VMLSLsv2i64  | 
2302  | 701k  |     170023785U, // VMLSLsv4i32  | 
2303  | 701k  |     170154857U, // VMLSLsv8i16  | 
2304  | 701k  |     170285929U, // VMLSLuv2i64  | 
2305  | 701k  |     170417001U, // VMLSLuv4i32  | 
2306  | 701k  |     170548073U, // VMLSLuv8i16  | 
2307  | 701k  |     2400607423U,  // VMLSS  | 
2308  | 701k  |     2400607423U,  // VMLSfd  | 
2309  | 701k  |     2400607423U,  // VMLSfq  | 
2310  | 701k  |     2400476351U,  // VMLShd  | 
2311  | 701k  |     2400476351U,  // VMLShq  | 
2312  | 701k  |     2400611519U,  // VMLSslfd  | 
2313  | 701k  |     2400611519U,  // VMLSslfq  | 
2314  | 701k  |     2400480447U,  // VMLSslhd  | 
2315  | 701k  |     2400480447U,  // VMLSslhq  | 
2316  | 701k  |     170814655U, // VMLSslv2i32  | 
2317  | 701k  |     170945727U, // VMLSslv4i16  | 
2318  | 701k  |     170814655U, // VMLSslv4i32  | 
2319  | 701k  |     170945727U, // VMLSslv8i16  | 
2320  | 701k  |     171072703U, // VMLSv16i8  | 
2321  | 701k  |     170810559U, // VMLSv2i32  | 
2322  | 701k  |     170941631U, // VMLSv4i16  | 
2323  | 701k  |     170810559U, // VMLSv4i32  | 
2324  | 701k  |     170941631U, // VMLSv8i16  | 
2325  | 701k  |     171072703U, // VMLSv8i8  | 
2326  | 701k  |     252853737U, // VMOVD  | 
2327  | 701k  |     556521U,  // VMOVDRR  | 
2328  | 701k  |     1258988623U,  // VMOVH  | 
2329  | 701k  |     252984809U, // VMOVHR  | 
2330  | 701k  |     1260403588U,  // VMOVLsv2i64  | 
2331  | 701k  |     1260534660U,  // VMOVLsv4i32  | 
2332  | 701k  |     1260665732U,  // VMOVLsv8i16  | 
2333  | 701k  |     1260796804U,  // VMOVLuv2i64  | 
2334  | 701k  |     1260927876U,  // VMOVLuv4i32  | 
2335  | 701k  |     1261058948U,  // VMOVLuv8i16  | 
2336  | 701k  |     1261190158U,  // VMOVNv2i32  | 
2337  | 701k  |     1261321230U,  // VMOVNv4i16  | 
2338  | 701k  |     1261452302U,  // VMOVNv8i8  | 
2339  | 701k  |     252984809U, // VMOVRH  | 
2340  | 701k  |     556521U,  // VMOVRRD  | 
2341  | 701k  |     548329U,  // VMOVRRS  | 
2342  | 701k  |     540137U,  // VMOVRS  | 
2343  | 701k  |     253115881U, // VMOVS  | 
2344  | 701k  |     540137U,  // VMOVSR  | 
2345  | 701k  |     548329U,  // VMOVSRR  | 
2346  | 701k  |     405945833U, // VMOVv16i8  | 
2347  | 701k  |     405552617U, // VMOVv1i64  | 
2348  | 701k  |     1326857705U,  // VMOVv2f32  | 
2349  | 701k  |     405683689U, // VMOVv2i32  | 
2350  | 701k  |     405552617U, // VMOVv2i64  | 
2351  | 701k  |     1326857705U,  // VMOVv4f32  | 
2352  | 701k  |     405814761U, // VMOVv4i16  | 
2353  | 701k  |     405683689U, // VMOVv4i32  | 
2354  | 701k  |     405814761U, // VMOVv8i16  | 
2355  | 701k  |     405945833U, // VMOVv8i8  | 
2356  | 701k  |     3221798113U,  // VMRS  | 
2357  | 701k  |     572641U,  // VMRS_FPEXC  | 
2358  | 701k  |     1074314465U,  // VMRS_FPINST  | 
2359  | 701k  |     2148056289U,  // VMRS_FPINST2  | 
2360  | 701k  |     3221798113U,  // VMRS_FPSID  | 
2361  | 701k  |     572641U,  // VMRS_MVFR0  | 
2362  | 701k  |     1074314465U,  // VMRS_MVFR1  | 
2363  | 701k  |     2148056289U,  // VMRS_MVFR2  | 
2364  | 701k  |     5946503U, // VMSR  | 
2365  | 701k  |     6077575U, // VMSR_FPEXC  | 
2366  | 701k  |     6208647U, // VMSR_FPINST  | 
2367  | 701k  |     6339719U, // VMSR_FPINST2  | 
2368  | 701k  |     6470791U, // VMSR_FPSID  | 
2369  | 701k  |     252869503U, // VMULD  | 
2370  | 701k  |     253000575U, // VMULH  | 
2371  | 701k  |     185246384U, // VMULLp64  | 
2372  | 701k  |     6585174U, // VMULLp8  | 
2373  | 701k  |     186669910U, // VMULLslsv2i32  | 
2374  | 701k  |     186800982U, // VMULLslsv4i16  | 
2375  | 701k  |     187063126U, // VMULLsluv2i32  | 
2376  | 701k  |     187194198U, // VMULLsluv4i16  | 
2377  | 701k  |     186678102U, // VMULLsv2i64  | 
2378  | 701k  |     186809174U, // VMULLsv4i32  | 
2379  | 701k  |     186940246U, // VMULLsv8i16  | 
2380  | 701k  |     187071318U, // VMULLuv2i64  | 
2381  | 701k  |     187202390U, // VMULLuv4i32  | 
2382  | 701k  |     187333462U, // VMULLuv8i16  | 
2383  | 701k  |     253131647U, // VMULS  | 
2384  | 701k  |     253131647U, // VMULfd  | 
2385  | 701k  |     253131647U, // VMULfq  | 
2386  | 701k  |     253000575U, // VMULhd  | 
2387  | 701k  |     253000575U, // VMULhq  | 
2388  | 701k  |     6585215U, // VMULpd  | 
2389  | 701k  |     6585215U, // VMULpq  | 
2390  | 701k  |     253123455U, // VMULslfd  | 
2391  | 701k  |     253123455U, // VMULslfq  | 
2392  | 701k  |     252992383U, // VMULslhd  | 
2393  | 701k  |     252992383U, // VMULslhq  | 
2394  | 701k  |     187587455U, // VMULslv2i32  | 
2395  | 701k  |     187718527U, // VMULslv4i16  | 
2396  | 701k  |     187587455U, // VMULslv4i32  | 
2397  | 701k  |     187718527U, // VMULslv8i16  | 
2398  | 701k  |     187857791U, // VMULv16i8  | 
2399  | 701k  |     187595647U, // VMULv2i32  | 
2400  | 701k  |     187726719U, // VMULv4i16  | 
2401  | 701k  |     187595647U, // VMULv4i32  | 
2402  | 701k  |     187726719U, // VMULv8i16  | 
2403  | 701k  |     187857791U, // VMULv8i8  | 
2404  | 701k  |     539650U,  // VMVNd  | 
2405  | 701k  |     539650U,  // VMVNq  | 
2406  | 701k  |     405683202U, // VMVNv2i32  | 
2407  | 701k  |     405814274U, // VMVNv4i16  | 
2408  | 701k  |     405683202U, // VMVNv4i32  | 
2409  | 701k  |     405814274U, // VMVNv8i16  | 
2410  | 701k  |     252852757U, // VNEGD  | 
2411  | 701k  |     252983829U, // VNEGH  | 
2412  | 701k  |     253114901U, // VNEGS  | 
2413  | 701k  |     253114901U, // VNEGf32q  | 
2414  | 701k  |     253114901U, // VNEGfd  | 
2415  | 701k  |     252983829U, // VNEGhd  | 
2416  | 701k  |     252983829U, // VNEGhq  | 
2417  | 701k  |     1260534293U,  // VNEGs16d  | 
2418  | 701k  |     1260534293U,  // VNEGs16q  | 
2419  | 701k  |     1260403221U,  // VNEGs32d  | 
2420  | 701k  |     1260403221U,  // VNEGs32q  | 
2421  | 701k  |     1260665365U,  // VNEGs8d  | 
2422  | 701k  |     1260665365U,  // VNEGs8q  | 
2423  | 701k  |     2400344104U,  // VNMLAD  | 
2424  | 701k  |     2400475176U,  // VNMLAH  | 
2425  | 701k  |     2400606248U,  // VNMLAS  | 
2426  | 701k  |     2400345273U,  // VNMLSD  | 
2427  | 701k  |     2400476345U,  // VNMLSH  | 
2428  | 701k  |     2400607417U,  // VNMLSS  | 
2429  | 701k  |     252869497U, // VNMULD  | 
2430  | 701k  |     253000569U, // VNMULH  | 
2431  | 701k  |     253131641U, // VNMULS  | 
2432  | 701k  |     555999U,  // VORNd  | 
2433  | 701k  |     555999U,  // VORNq  | 
2434  | 701k  |     556151U,  // VORRd  | 
2435  | 701k  |     405699703U, // VORRiv2i32  | 
2436  | 701k  |     405830775U, // VORRiv4i16  | 
2437  | 701k  |     405699703U, // VORRiv4i32  | 
2438  | 701k  |     405830775U, // VORRiv8i16  | 
2439  | 701k  |     556151U,  // VORRq  | 
2440  | 701k  |     1243904713U,  // VPADALsv16i8  | 
2441  | 701k  |     1243642569U,  // VPADALsv2i32  | 
2442  | 701k  |     1243773641U,  // VPADALsv4i16  | 
2443  | 701k  |     1243642569U,  // VPADALsv4i32  | 
2444  | 701k  |     1243773641U,  // VPADALsv8i16  | 
2445  | 701k  |     1243904713U,  // VPADALsv8i8  | 
2446  | 701k  |     1244297929U,  // VPADALuv16i8  | 
2447  | 701k  |     1244035785U,  // VPADALuv2i32  | 
2448  | 701k  |     1244166857U,  // VPADALuv4i16  | 
2449  | 701k  |     1244035785U,  // VPADALuv4i32  | 
2450  | 701k  |     1244166857U,  // VPADALuv8i16  | 
2451  | 701k  |     1244297929U,  // VPADALuv8i8  | 
2452  | 701k  |     1260665605U,  // VPADDLsv16i8  | 
2453  | 701k  |     1260403461U,  // VPADDLsv2i32  | 
2454  | 701k  |     1260534533U,  // VPADDLsv4i16  | 
2455  | 701k  |     1260403461U,  // VPADDLsv4i32  | 
2456  | 701k  |     1260534533U,  // VPADDLsv8i16  | 
2457  | 701k  |     1260665605U,  // VPADDLsv8i8  | 
2458  | 701k  |     1261058821U,  // VPADDLuv16i8  | 
2459  | 701k  |     1260796677U,  // VPADDLuv2i32  | 
2460  | 701k  |     1260927749U,  // VPADDLuv4i16  | 
2461  | 701k  |     1260796677U,  // VPADDLuv4i32  | 
2462  | 701k  |     1260927749U,  // VPADDLuv8i16  | 
2463  | 701k  |     1261058821U,  // VPADDLuv8i8  | 
2464  | 701k  |     253131143U, // VPADDf  | 
2465  | 701k  |     253000071U, // VPADDh  | 
2466  | 701k  |     187726215U, // VPADDi16  | 
2467  | 701k  |     187595143U, // VPADDi32  | 
2468  | 701k  |     187857287U, // VPADDi8  | 
2469  | 701k  |     253132308U, // VPMAXf  | 
2470  | 701k  |     253001236U, // VPMAXh  | 
2471  | 701k  |     186809876U, // VPMAXs16  | 
2472  | 701k  |     186678804U, // VPMAXs32  | 
2473  | 701k  |     186940948U, // VPMAXs8  | 
2474  | 701k  |     187203092U, // VPMAXu16  | 
2475  | 701k  |     187072020U, // VPMAXu32  | 
2476  | 701k  |     187334164U, // VPMAXu8  | 
2477  | 701k  |     253131700U, // VPMINf  | 
2478  | 701k  |     253000628U, // VPMINh  | 
2479  | 701k  |     186809268U, // VPMINs16  | 
2480  | 701k  |     186678196U, // VPMINs32  | 
2481  | 701k  |     186940340U, // VPMINs8  | 
2482  | 701k  |     187202484U, // VPMINu16  | 
2483  | 701k  |     187071412U, // VPMINu32  | 
2484  | 701k  |     187333556U, // VPMINu8  | 
2485  | 701k  |     1260666014U,  // VQABSv16i8  | 
2486  | 701k  |     1260403870U,  // VQABSv2i32  | 
2487  | 701k  |     1260534942U,  // VQABSv4i16  | 
2488  | 701k  |     1260403870U,  // VQABSv4i32  | 
2489  | 701k  |     1260534942U,  // VQABSv8i16  | 
2490  | 701k  |     1260666014U,  // VQABSv8i8  | 
2491  | 701k  |     186939789U, // VQADDsv16i8  | 
2492  | 701k  |     191265165U, // VQADDsv1i64  | 
2493  | 701k  |     186677645U, // VQADDsv2i32  | 
2494  | 701k  |     191265165U, // VQADDsv2i64  | 
2495  | 701k  |     186808717U, // VQADDsv4i16  | 
2496  | 701k  |     186677645U, // VQADDsv4i32  | 
2497  | 701k  |     186808717U, // VQADDsv8i16  | 
2498  | 701k  |     186939789U, // VQADDsv8i8  | 
2499  | 701k  |     187333005U, // VQADDuv16i8  | 
2500  | 701k  |     191396237U, // VQADDuv1i64  | 
2501  | 701k  |     187070861U, // VQADDuv2i32  | 
2502  | 701k  |     191396237U, // VQADDuv2i64  | 
2503  | 701k  |     187201933U, // VQADDuv4i16  | 
2504  | 701k  |     187070861U, // VQADDuv4i32  | 
2505  | 701k  |     187201933U, // VQADDuv8i16  | 
2506  | 701k  |     187333005U, // VQADDuv8i8  | 
2507  | 701k  |     169896656U, // VQDMLALslv2i32  | 
2508  | 701k  |     170027728U, // VQDMLALslv4i16  | 
2509  | 701k  |     169892560U, // VQDMLALv2i64  | 
2510  | 701k  |     170023632U, // VQDMLALv4i32  | 
2511  | 701k  |     169896801U, // VQDMLSLslv2i32  | 
2512  | 701k  |     170027873U, // VQDMLSLslv4i16  | 
2513  | 701k  |     169892705U, // VQDMLSLv2i64  | 
2514  | 701k  |     170023777U, // VQDMLSLv4i32  | 
2515  | 701k  |     186669632U, // VQDMULHslv2i32  | 
2516  | 701k  |     186800704U, // VQDMULHslv4i16  | 
2517  | 701k  |     186669632U, // VQDMULHslv4i32  | 
2518  | 701k  |     186800704U, // VQDMULHslv8i16  | 
2519  | 701k  |     186677824U, // VQDMULHv2i32  | 
2520  | 701k  |     186808896U, // VQDMULHv4i16  | 
2521  | 701k  |     186677824U, // VQDMULHv4i32  | 
2522  | 701k  |     186808896U, // VQDMULHv8i16  | 
2523  | 701k  |     186669890U, // VQDMULLslv2i32  | 
2524  | 701k  |     186800962U, // VQDMULLslv4i16  | 
2525  | 701k  |     186678082U, // VQDMULLv2i64  | 
2526  | 701k  |     186809154U, // VQDMULLv4i32  | 
2527  | 701k  |     1264991226U,  // VQMOVNsuv2i32  | 
2528  | 701k  |     1260403706U,  // VQMOVNsuv4i16  | 
2529  | 701k  |     1260534778U,  // VQMOVNsuv8i8  | 
2530  | 701k  |     1264991239U,  // VQMOVNsv2i32  | 
2531  | 701k  |     1260403719U,  // VQMOVNsv4i16  | 
2532  | 701k  |     1260534791U,  // VQMOVNsv8i8  | 
2533  | 701k  |     1265122311U,  // VQMOVNuv2i32  | 
2534  | 701k  |     1260796935U,  // VQMOVNuv4i16  | 
2535  | 701k  |     1260928007U,  // VQMOVNuv8i8  | 
2536  | 701k  |     1260665359U,  // VQNEGv16i8  | 
2537  | 701k  |     1260403215U,  // VQNEGv2i32  | 
2538  | 701k  |     1260534287U,  // VQNEGv4i16  | 
2539  | 701k  |     1260403215U,  // VQNEGv4i32  | 
2540  | 701k  |     1260534287U,  // VQNEGv8i16  | 
2541  | 701k  |     1260665359U,  // VQNEGv8i8  | 
2542  | 701k  |     169896482U, // VQRDMLAHslv2i32  | 
2543  | 701k  |     170027554U, // VQRDMLAHslv4i16  | 
2544  | 701k  |     169896482U, // VQRDMLAHslv4i32  | 
2545  | 701k  |     170027554U, // VQRDMLAHslv8i16  | 
2546  | 701k  |     169892386U, // VQRDMLAHv2i32  | 
2547  | 701k  |     170023458U, // VQRDMLAHv4i16  | 
2548  | 701k  |     169892386U, // VQRDMLAHv4i32  | 
2549  | 701k  |     170023458U, // VQRDMLAHv8i16  | 
2550  | 701k  |     169896539U, // VQRDMLSHslv2i32  | 
2551  | 701k  |     170027611U, // VQRDMLSHslv4i16  | 
2552  | 701k  |     169896539U, // VQRDMLSHslv4i32  | 
2553  | 701k  |     170027611U, // VQRDMLSHslv8i16  | 
2554  | 701k  |     169892443U, // VQRDMLSHv2i32  | 
2555  | 701k  |     170023515U, // VQRDMLSHv4i16  | 
2556  | 701k  |     169892443U, // VQRDMLSHv4i32  | 
2557  | 701k  |     170023515U, // VQRDMLSHv8i16  | 
2558  | 701k  |     186669640U, // VQRDMULHslv2i32  | 
2559  | 701k  |     186800712U, // VQRDMULHslv4i16  | 
2560  | 701k  |     186669640U, // VQRDMULHslv4i32  | 
2561  | 701k  |     186800712U, // VQRDMULHslv8i16  | 
2562  | 701k  |     186677832U, // VQRDMULHv2i32  | 
2563  | 701k  |     186808904U, // VQRDMULHv4i16  | 
2564  | 701k  |     186677832U, // VQRDMULHv4i32  | 
2565  | 701k  |     186808904U, // VQRDMULHv8i16  | 
2566  | 701k  |     186940188U, // VQRSHLsv16i8  | 
2567  | 701k  |     191265564U, // VQRSHLsv1i64  | 
2568  | 701k  |     186678044U, // VQRSHLsv2i32  | 
2569  | 701k  |     191265564U, // VQRSHLsv2i64  | 
2570  | 701k  |     186809116U, // VQRSHLsv4i16  | 
2571  | 701k  |     186678044U, // VQRSHLsv4i32  | 
2572  | 701k  |     186809116U, // VQRSHLsv8i16  | 
2573  | 701k  |     186940188U, // VQRSHLsv8i8  | 
2574  | 701k  |     187333404U, // VQRSHLuv16i8  | 
2575  | 701k  |     191396636U, // VQRSHLuv1i64  | 
2576  | 701k  |     187071260U, // VQRSHLuv2i32  | 
2577  | 701k  |     191396636U, // VQRSHLuv2i64  | 
2578  | 701k  |     187202332U, // VQRSHLuv4i16  | 
2579  | 701k  |     187071260U, // VQRSHLuv4i32  | 
2580  | 701k  |     187202332U, // VQRSHLuv8i16  | 
2581  | 701k  |     187333404U, // VQRSHLuv8i8  | 
2582  | 701k  |     191265738U, // VQRSHRNsv2i32  | 
2583  | 701k  |     186678218U, // VQRSHRNsv4i16  | 
2584  | 701k  |     186809290U, // VQRSHRNsv8i8  | 
2585  | 701k  |     191396810U, // VQRSHRNuv2i32  | 
2586  | 701k  |     187071434U, // VQRSHRNuv4i16  | 
2587  | 701k  |     187202506U, // VQRSHRNuv8i8  | 
2588  | 701k  |     191265777U, // VQRSHRUNv2i32  | 
2589  | 701k  |     186678257U, // VQRSHRUNv4i16  | 
2590  | 701k  |     186809329U, // VQRSHRUNv8i8  | 
2591  | 701k  |     186940182U, // VQSHLsiv16i8  | 
2592  | 701k  |     191265558U, // VQSHLsiv1i64  | 
2593  | 701k  |     186678038U, // VQSHLsiv2i32  | 
2594  | 701k  |     191265558U, // VQSHLsiv2i64  | 
2595  | 701k  |     186809110U, // VQSHLsiv4i16  | 
2596  | 701k  |     186678038U, // VQSHLsiv4i32  | 
2597  | 701k  |     186809110U, // VQSHLsiv8i16  | 
2598  | 701k  |     186940182U, // VQSHLsiv8i8  | 
2599  | 701k  |     186940879U, // VQSHLsuv16i8  | 
2600  | 701k  |     191266255U, // VQSHLsuv1i64  | 
2601  | 701k  |     186678735U, // VQSHLsuv2i32  | 
2602  | 701k  |     191266255U, // VQSHLsuv2i64  | 
2603  | 701k  |     186809807U, // VQSHLsuv4i16  | 
2604  | 701k  |     186678735U, // VQSHLsuv4i32  | 
2605  | 701k  |     186809807U, // VQSHLsuv8i16  | 
2606  | 701k  |     186940879U, // VQSHLsuv8i8  | 
2607  | 701k  |     186940182U, // VQSHLsv16i8  | 
2608  | 701k  |     191265558U, // VQSHLsv1i64  | 
2609  | 701k  |     186678038U, // VQSHLsv2i32  | 
2610  | 701k  |     191265558U, // VQSHLsv2i64  | 
2611  | 701k  |     186809110U, // VQSHLsv4i16  | 
2612  | 701k  |     186678038U, // VQSHLsv4i32  | 
2613  | 701k  |     186809110U, // VQSHLsv8i16  | 
2614  | 701k  |     186940182U, // VQSHLsv8i8  | 
2615  | 701k  |     187333398U, // VQSHLuiv16i8  | 
2616  | 701k  |     191396630U, // VQSHLuiv1i64  | 
2617  | 701k  |     187071254U, // VQSHLuiv2i32  | 
2618  | 701k  |     191396630U, // VQSHLuiv2i64  | 
2619  | 701k  |     187202326U, // VQSHLuiv4i16  | 
2620  | 701k  |     187071254U, // VQSHLuiv4i32  | 
2621  | 701k  |     187202326U, // VQSHLuiv8i16  | 
2622  | 701k  |     187333398U, // VQSHLuiv8i8  | 
2623  | 701k  |     187333398U, // VQSHLuv16i8  | 
2624  | 701k  |     191396630U, // VQSHLuv1i64  | 
2625  | 701k  |     187071254U, // VQSHLuv2i32  | 
2626  | 701k  |     191396630U, // VQSHLuv2i64  | 
2627  | 701k  |     187202326U, // VQSHLuv4i16  | 
2628  | 701k  |     187071254U, // VQSHLuv4i32  | 
2629  | 701k  |     187202326U, // VQSHLuv8i16  | 
2630  | 701k  |     187333398U, // VQSHLuv8i8  | 
2631  | 701k  |     191265731U, // VQSHRNsv2i32  | 
2632  | 701k  |     186678211U, // VQSHRNsv4i16  | 
2633  | 701k  |     186809283U, // VQSHRNsv8i8  | 
2634  | 701k  |     191396803U, // VQSHRNuv2i32  | 
2635  | 701k  |     187071427U, // VQSHRNuv4i16  | 
2636  | 701k  |     187202499U, // VQSHRNuv8i8  | 
2637  | 701k  |     191265769U, // VQSHRUNv2i32  | 
2638  | 701k  |     186678249U, // VQSHRUNv4i16  | 
2639  | 701k  |     186809321U, // VQSHRUNv8i8  | 
2640  | 701k  |     186939648U, // VQSUBsv16i8  | 
2641  | 701k  |     191265024U, // VQSUBsv1i64  | 
2642  | 701k  |     186677504U, // VQSUBsv2i32  | 
2643  | 701k  |     191265024U, // VQSUBsv2i64  | 
2644  | 701k  |     186808576U, // VQSUBsv4i16  | 
2645  | 701k  |     186677504U, // VQSUBsv4i32  | 
2646  | 701k  |     186808576U, // VQSUBsv8i16  | 
2647  | 701k  |     186939648U, // VQSUBsv8i8  | 
2648  | 701k  |     187332864U, // VQSUBuv16i8  | 
2649  | 701k  |     191396096U, // VQSUBuv1i64  | 
2650  | 701k  |     187070720U, // VQSUBuv2i32  | 
2651  | 701k  |     191396096U, // VQSUBuv2i64  | 
2652  | 701k  |     187201792U, // VQSUBuv4i16  | 
2653  | 701k  |     187070720U, // VQSUBuv4i32  | 
2654  | 701k  |     187201792U, // VQSUBuv8i16  | 
2655  | 701k  |     187332864U, // VQSUBuv8i8  | 
2656  | 701k  |     187464613U, // VRADDHNv2i32  | 
2657  | 701k  |     187595685U, // VRADDHNv4i16  | 
2658  | 701k  |     187726757U, // VRADDHNv8i8  | 
2659  | 701k  |     1260796401U,  // VRECPEd  | 
2660  | 701k  |     253114865U, // VRECPEfd  | 
2661  | 701k  |     253114865U, // VRECPEfq  | 
2662  | 701k  |     252983793U, // VRECPEhd  | 
2663  | 701k  |     252983793U, // VRECPEhq  | 
2664  | 701k  |     1260796401U,  // VRECPEq  | 
2665  | 701k  |     253131994U, // VRECPSfd  | 
2666  | 701k  |     253131994U, // VRECPSfq  | 
2667  | 701k  |     253000922U, // VRECPShd  | 
2668  | 701k  |     253000922U, // VRECPShq  | 
2669  | 701k  |     407379U,  // VREV16d8  | 
2670  | 701k  |     407379U,  // VREV16q8  | 
2671  | 701k  |     145022U,  // VREV32d16  | 
2672  | 701k  |     407166U,  // VREV32d8  | 
2673  | 701k  |     145022U,  // VREV32q16  | 
2674  | 701k  |     407166U,  // VREV32q8  | 
2675  | 701k  |     145098U,  // VREV64d16  | 
2676  | 701k  |     276170U,  // VREV64d32  | 
2677  | 701k  |     407242U,  // VREV64d8  | 
2678  | 701k  |     145098U,  // VREV64q16  | 
2679  | 701k  |     276170U,  // VREV64q32  | 
2680  | 701k  |     407242U,  // VREV64q8  | 
2681  | 701k  |     186939770U, // VRHADDsv16i8  | 
2682  | 701k  |     186677626U, // VRHADDsv2i32  | 
2683  | 701k  |     186808698U, // VRHADDsv4i16  | 
2684  | 701k  |     186677626U, // VRHADDsv4i32  | 
2685  | 701k  |     186808698U, // VRHADDsv8i16  | 
2686  | 701k  |     186939770U, // VRHADDsv8i8  | 
2687  | 701k  |     187332986U, // VRHADDuv16i8  | 
2688  | 701k  |     187070842U, // VRHADDuv2i32  | 
2689  | 701k  |     187201914U, // VRHADDuv4i16  | 
2690  | 701k  |     187070842U, // VRHADDuv4i32  | 
2691  | 701k  |     187201914U, // VRHADDuv8i16  | 
2692  | 701k  |     187332986U, // VRHADDuv8i8  | 
2693  | 701k  |     1258988088U,  // VRINTAD  | 
2694  | 701k  |     1258988470U,  // VRINTAH  | 
2695  | 701k  |     1258987769U,  // VRINTANDf  | 
2696  | 701k  |     1258988470U,  // VRINTANDh  | 
2697  | 701k  |     1258987769U,  // VRINTANQf  | 
2698  | 701k  |     1258988470U,  // VRINTANQh  | 
2699  | 701k  |     1258987769U,  // VRINTAS  | 
2700  | 701k  |     1258988136U,  // VRINTMD  | 
2701  | 701k  |     1258988529U,  // VRINTMH  | 
2702  | 701k  |     1258987828U,  // VRINTMNDf  | 
2703  | 701k  |     1258988529U,  // VRINTMNDh  | 
2704  | 701k  |     1258987828U,  // VRINTMNQf  | 
2705  | 701k  |     1258988529U,  // VRINTMNQh  | 
2706  | 701k  |     1258987828U,  // VRINTMS  | 
2707  | 701k  |     1258988148U,  // VRINTND  | 
2708  | 701k  |     1258988541U,  // VRINTNH  | 
2709  | 701k  |     1258987840U,  // VRINTNNDf  | 
2710  | 701k  |     1258988541U,  // VRINTNNDh  | 
2711  | 701k  |     1258987840U,  // VRINTNNQf  | 
2712  | 701k  |     1258988541U,  // VRINTNNQh  | 
2713  | 701k  |     1258987840U,  // VRINTNS  | 
2714  | 701k  |     1258988160U,  // VRINTPD  | 
2715  | 701k  |     1258988553U,  // VRINTPH  | 
2716  | 701k  |     1258987852U,  // VRINTPNDf  | 
2717  | 701k  |     1258988553U,  // VRINTPNDh  | 
2718  | 701k  |     1258987852U,  // VRINTPNQf  | 
2719  | 701k  |     1258988553U,  // VRINTPNQh  | 
2720  | 701k  |     1258987852U,  // VRINTPS  | 
2721  | 701k  |     252853388U, // VRINTRD  | 
2722  | 701k  |     252984460U, // VRINTRH  | 
2723  | 701k  |     253115532U, // VRINTRS  | 
2724  | 701k  |     252853960U, // VRINTXD  | 
2725  | 701k  |     252985032U, // VRINTXH  | 
2726  | 701k  |     1258987900U,  // VRINTXNDf  | 
2727  | 701k  |     1258988611U,  // VRINTXNDh  | 
2728  | 701k  |     1258987900U,  // VRINTXNQf  | 
2729  | 701k  |     1258988611U,  // VRINTXNQh  | 
2730  | 701k  |     253116104U, // VRINTXS  | 
2731  | 701k  |     252853972U, // VRINTZD  | 
2732  | 701k  |     252985044U, // VRINTZH  | 
2733  | 701k  |     1258987912U,  // VRINTZNDf  | 
2734  | 701k  |     1258988634U,  // VRINTZNDh  | 
2735  | 701k  |     1258987912U,  // VRINTZNQf  | 
2736  | 701k  |     1258988634U,  // VRINTZNQh  | 
2737  | 701k  |     253116116U, // VRINTZS  | 
2738  | 701k  |     186940195U, // VRSHLsv16i8  | 
2739  | 701k  |     191265571U, // VRSHLsv1i64  | 
2740  | 701k  |     186678051U, // VRSHLsv2i32  | 
2741  | 701k  |     191265571U, // VRSHLsv2i64  | 
2742  | 701k  |     186809123U, // VRSHLsv4i16  | 
2743  | 701k  |     186678051U, // VRSHLsv4i32  | 
2744  | 701k  |     186809123U, // VRSHLsv8i16  | 
2745  | 701k  |     186940195U, // VRSHLsv8i8  | 
2746  | 701k  |     187333411U, // VRSHLuv16i8  | 
2747  | 701k  |     191396643U, // VRSHLuv1i64  | 
2748  | 701k  |     187071267U, // VRSHLuv2i32  | 
2749  | 701k  |     191396643U, // VRSHLuv2i64  | 
2750  | 701k  |     187202339U, // VRSHLuv4i16  | 
2751  | 701k  |     187071267U, // VRSHLuv4i32  | 
2752  | 701k  |     187202339U, // VRSHLuv8i16  | 
2753  | 701k  |     187333411U, // VRSHLuv8i8  | 
2754  | 701k  |     187464658U, // VRSHRNv2i32  | 
2755  | 701k  |     187595730U, // VRSHRNv4i16  | 
2756  | 701k  |     187726802U, // VRSHRNv8i8  | 
2757  | 701k  |     186940503U, // VRSHRsv16i8  | 
2758  | 701k  |     191265879U, // VRSHRsv1i64  | 
2759  | 701k  |     186678359U, // VRSHRsv2i32  | 
2760  | 701k  |     191265879U, // VRSHRsv2i64  | 
2761  | 701k  |     186809431U, // VRSHRsv4i16  | 
2762  | 701k  |     186678359U, // VRSHRsv4i32  | 
2763  | 701k  |     186809431U, // VRSHRsv8i16  | 
2764  | 701k  |     186940503U, // VRSHRsv8i8  | 
2765  | 701k  |     187333719U, // VRSHRuv16i8  | 
2766  | 701k  |     191396951U, // VRSHRuv1i64  | 
2767  | 701k  |     187071575U, // VRSHRuv2i32  | 
2768  | 701k  |     191396951U, // VRSHRuv2i64  | 
2769  | 701k  |     187202647U, // VRSHRuv4i16  | 
2770  | 701k  |     187071575U, // VRSHRuv4i32  | 
2771  | 701k  |     187202647U, // VRSHRuv8i16  | 
2772  | 701k  |     187333719U, // VRSHRuv8i8  | 
2773  | 701k  |     1260796414U,  // VRSQRTEd  | 
2774  | 701k  |     253114878U, // VRSQRTEfd  | 
2775  | 701k  |     253114878U, // VRSQRTEfq  | 
2776  | 701k  |     252983806U, // VRSQRTEhd  | 
2777  | 701k  |     252983806U, // VRSQRTEhq  | 
2778  | 701k  |     1260796414U,  // VRSQRTEq  | 
2779  | 701k  |     253132016U, // VRSQRTSfd  | 
2780  | 701k  |     253132016U, // VRSQRTSfq  | 
2781  | 701k  |     253000944U, // VRSQRTShd  | 
2782  | 701k  |     253000944U, // VRSQRTShq  | 
2783  | 701k  |     170154046U, // VRSRAsv16i8  | 
2784  | 701k  |     174479422U, // VRSRAsv1i64  | 
2785  | 701k  |     169891902U, // VRSRAsv2i32  | 
2786  | 701k  |     174479422U, // VRSRAsv2i64  | 
2787  | 701k  |     170022974U, // VRSRAsv4i16  | 
2788  | 701k  |     169891902U, // VRSRAsv4i32  | 
2789  | 701k  |     170022974U, // VRSRAsv8i16  | 
2790  | 701k  |     170154046U, // VRSRAsv8i8  | 
2791  | 701k  |     170547262U, // VRSRAuv16i8  | 
2792  | 701k  |     174610494U, // VRSRAuv1i64  | 
2793  | 701k  |     170285118U, // VRSRAuv2i32  | 
2794  | 701k  |     174610494U, // VRSRAuv2i64  | 
2795  | 701k  |     170416190U, // VRSRAuv4i16  | 
2796  | 701k  |     170285118U, // VRSRAuv4i32  | 
2797  | 701k  |     170416190U, // VRSRAuv8i16  | 
2798  | 701k  |     170547262U, // VRSRAuv8i8  | 
2799  | 701k  |     187464598U, // VRSUBHNv2i32  | 
2800  | 701k  |     187595670U, // VRSUBHNv4i16  | 
2801  | 701k  |     187726742U, // VRSUBHNv8i8  | 
2802  | 701k  |     910473U,  // VSDOTD  | 
2803  | 701k  |     7070857U, // VSDOTDI  | 
2804  | 701k  |     910473U,  // VSDOTQ  | 
2805  | 701k  |     7070857U, // VSDOTQI  | 
2806  | 701k  |     185246348U, // VSELEQD  | 
2807  | 701k  |     185246741U, // VSELEQH  | 
2808  | 701k  |     185246040U, // VSELEQS  | 
2809  | 701k  |     185246276U, // VSELGED  | 
2810  | 701k  |     185246669U, // VSELGEH  | 
2811  | 701k  |     185245968U, // VSELGES  | 
2812  | 701k  |     185246372U, // VSELGTD  | 
2813  | 701k  |     185246775U, // VSELGTH  | 
2814  | 701k  |     185246064U, // VSELGTS  | 
2815  | 701k  |     185246360U, // VSELVSD  | 
2816  | 701k  |     185246763U, // VSELVSH  | 
2817  | 701k  |     185246052U, // VSELVSS  | 
2818  | 701k  |     3221380585U,  // VSETLNi16  | 
2819  | 701k  |     3221511657U,  // VSETLNi32  | 
2820  | 701k  |     3221642729U,  // VSETLNi8  | 
2821  | 701k  |     187726652U, // VSHLLi16  | 
2822  | 701k  |     187595580U, // VSHLLi32  | 
2823  | 701k  |     187857724U, // VSHLLi8  | 
2824  | 701k  |     186678076U, // VSHLLsv2i64  | 
2825  | 701k  |     186809148U, // VSHLLsv4i32  | 
2826  | 701k  |     186940220U, // VSHLLsv8i16  | 
2827  | 701k  |     187071292U, // VSHLLuv2i64  | 
2828  | 701k  |     187202364U, // VSHLLuv4i32  | 
2829  | 701k  |     187333436U, // VSHLLuv8i16  | 
2830  | 701k  |     187857705U, // VSHLiv16i8  | 
2831  | 701k  |     187464489U, // VSHLiv1i64  | 
2832  | 701k  |     187595561U, // VSHLiv2i32  | 
2833  | 701k  |     187464489U, // VSHLiv2i64  | 
2834  | 701k  |     187726633U, // VSHLiv4i16  | 
2835  | 701k  |     187595561U, // VSHLiv4i32  | 
2836  | 701k  |     187726633U, // VSHLiv8i16  | 
2837  | 701k  |     187857705U, // VSHLiv8i8  | 
2838  | 701k  |     186940201U, // VSHLsv16i8  | 
2839  | 701k  |     191265577U, // VSHLsv1i64  | 
2840  | 701k  |     186678057U, // VSHLsv2i32  | 
2841  | 701k  |     191265577U, // VSHLsv2i64  | 
2842  | 701k  |     186809129U, // VSHLsv4i16  | 
2843  | 701k  |     186678057U, // VSHLsv4i32  | 
2844  | 701k  |     186809129U, // VSHLsv8i16  | 
2845  | 701k  |     186940201U, // VSHLsv8i8  | 
2846  | 701k  |     187333417U, // VSHLuv16i8  | 
2847  | 701k  |     191396649U, // VSHLuv1i64  | 
2848  | 701k  |     187071273U, // VSHLuv2i32  | 
2849  | 701k  |     191396649U, // VSHLuv2i64  | 
2850  | 701k  |     187202345U, // VSHLuv4i16  | 
2851  | 701k  |     187071273U, // VSHLuv4i32  | 
2852  | 701k  |     187202345U, // VSHLuv8i16  | 
2853  | 701k  |     187333417U, // VSHLuv8i8  | 
2854  | 701k  |     187464665U, // VSHRNv2i32  | 
2855  | 701k  |     187595737U, // VSHRNv4i16  | 
2856  | 701k  |     187726809U, // VSHRNv8i8  | 
2857  | 701k  |     186940509U, // VSHRsv16i8  | 
2858  | 701k  |     191265885U, // VSHRsv1i64  | 
2859  | 701k  |     186678365U, // VSHRsv2i32  | 
2860  | 701k  |     191265885U, // VSHRsv2i64  | 
2861  | 701k  |     186809437U, // VSHRsv4i16  | 
2862  | 701k  |     186678365U, // VSHRsv4i32  | 
2863  | 701k  |     186809437U, // VSHRsv8i16  | 
2864  | 701k  |     186940509U, // VSHRsv8i8  | 
2865  | 701k  |     187333725U, // VSHRuv16i8  | 
2866  | 701k  |     191396957U, // VSHRuv1i64  | 
2867  | 701k  |     187071581U, // VSHRuv2i32  | 
2868  | 701k  |     191396957U, // VSHRuv2i64  | 
2869  | 701k  |     187202653U, // VSHRuv4i16  | 
2870  | 701k  |     187071581U, // VSHRuv4i32  | 
2871  | 701k  |     187202653U, // VSHRuv8i16  | 
2872  | 701k  |     187333725U, // VSHRuv8i8  | 
2873  | 701k  |     7110066U, // VSHTOD  | 
2874  | 701k  |     256540082U, // VSHTOH  | 
2875  | 701k  |     7241138U, // VSHTOS  | 
2876  | 701k  |     443563442U, // VSITOD  | 
2877  | 701k  |     443694514U, // VSITOH  | 
2878  | 701k  |     440942002U, // VSITOS  | 
2879  | 701k  |     416419U,  // VSLIv16i8  | 
2880  | 701k  |     5266083U, // VSLIv1i64  | 
2881  | 701k  |     285347U,  // VSLIv2i32  | 
2882  | 701k  |     5266083U, // VSLIv2i64  | 
2883  | 701k  |     154275U,  // VSLIv4i16  | 
2884  | 701k  |     285347U,  // VSLIv4i32  | 
2885  | 701k  |     154275U,  // VSLIv8i16  | 
2886  | 701k  |     416419U,  // VSLIv8i8  | 
2887  | 701k  |     1332772274U,  // VSLTOD  | 
2888  | 701k  |     1332903346U,  // VSLTOH  | 
2889  | 701k  |     1330150834U,  // VSLTOS  | 
2890  | 701k  |     252853628U, // VSQRTD  | 
2891  | 701k  |     252984700U, // VSQRTH  | 
2892  | 701k  |     253115772U, // VSQRTS  | 
2893  | 701k  |     170154052U, // VSRAsv16i8  | 
2894  | 701k  |     174479428U, // VSRAsv1i64  | 
2895  | 701k  |     169891908U, // VSRAsv2i32  | 
2896  | 701k  |     174479428U, // VSRAsv2i64  | 
2897  | 701k  |     170022980U, // VSRAsv4i16  | 
2898  | 701k  |     169891908U, // VSRAsv4i32  | 
2899  | 701k  |     170022980U, // VSRAsv8i16  | 
2900  | 701k  |     170154052U, // VSRAsv8i8  | 
2901  | 701k  |     170547268U, // VSRAuv16i8  | 
2902  | 701k  |     174610500U, // VSRAuv1i64  | 
2903  | 701k  |     170285124U, // VSRAuv2i32  | 
2904  | 701k  |     174610500U, // VSRAuv2i64  | 
2905  | 701k  |     170416196U, // VSRAuv4i16  | 
2906  | 701k  |     170285124U, // VSRAuv4i32  | 
2907  | 701k  |     170416196U, // VSRAuv8i16  | 
2908  | 701k  |     170547268U, // VSRAuv8i8  | 
2909  | 701k  |     416424U,  // VSRIv16i8  | 
2910  | 701k  |     5266088U, // VSRIv1i64  | 
2911  | 701k  |     285352U,  // VSRIv2i32  | 
2912  | 701k  |     5266088U, // VSRIv2i64  | 
2913  | 701k  |     154280U,  // VSRIv4i16  | 
2914  | 701k  |     285352U,  // VSRIv4i32  | 
2915  | 701k  |     154280U,  // VSRIv8i16  | 
2916  | 701k  |     416424U,  // VSRIv8i8  | 
2917  | 701k  |     1247041145U,  // VST1LNd16  | 
2918  | 701k  |     1632949881U,  // VST1LNd16_UPD  | 
2919  | 701k  |     1247172217U,  // VST1LNd32  | 
2920  | 701k  |     1633080953U,  // VST1LNd32_UPD  | 
2921  | 701k  |     1247303289U,  // VST1LNd8  | 
2922  | 701k  |     1633212025U,  // VST1LNd8_UPD  | 
2923  | 701k  |     0U, // VST1LNq16Pseudo  | 
2924  | 701k  |     0U, // VST1LNq16Pseudo_UPD  | 
2925  | 701k  |     0U, // VST1LNq32Pseudo  | 
2926  | 701k  |     0U, // VST1LNq32Pseudo_UPD  | 
2927  | 701k  |     0U, // VST1LNq8Pseudo  | 
2928  | 701k  |     0U, // VST1LNq8Pseudo_UPD  | 
2929  | 701k  |     570586745U, // VST1d16  | 
2930  | 701k  |     587363961U, // VST1d16Q  | 
2931  | 701k  |     0U, // VST1d16QPseudo  | 
2932  | 701k  |     604132985U, // VST1d16Qwb_fixed  | 
2933  | 701k  |     620914297U, // VST1d16Qwb_register  | 
2934  | 701k  |     637695609U, // VST1d16T  | 
2935  | 701k  |     0U, // VST1d16TPseudo  | 
2936  | 701k  |     654464633U, // VST1d16Twb_fixed  | 
2937  | 701k  |     671245945U, // VST1d16Twb_register  | 
2938  | 701k  |     688019065U, // VST1d16wb_fixed  | 
2939  | 701k  |     704800377U, // VST1d16wb_register  | 
2940  | 701k  |     570717817U, // VST1d32  | 
2941  | 701k  |     587495033U, // VST1d32Q  | 
2942  | 701k  |     0U, // VST1d32QPseudo  | 
2943  | 701k  |     604264057U, // VST1d32Qwb_fixed  | 
2944  | 701k  |     621045369U, // VST1d32Qwb_register  | 
2945  | 701k  |     637826681U, // VST1d32T  | 
2946  | 701k  |     0U, // VST1d32TPseudo  | 
2947  | 701k  |     654595705U, // VST1d32Twb_fixed  | 
2948  | 701k  |     671377017U, // VST1d32Twb_register  | 
2949  | 701k  |     688150137U, // VST1d32wb_fixed  | 
2950  | 701k  |     704931449U, // VST1d32wb_register  | 
2951  | 701k  |     575698553U, // VST1d64  | 
2952  | 701k  |     592475769U, // VST1d64Q  | 
2953  | 701k  |     0U, // VST1d64QPseudo  | 
2954  | 701k  |     0U, // VST1d64QPseudoWB_fixed  | 
2955  | 701k  |     0U, // VST1d64QPseudoWB_register  | 
2956  | 701k  |     609244793U, // VST1d64Qwb_fixed  | 
2957  | 701k  |     626026105U, // VST1d64Qwb_register  | 
2958  | 701k  |     642807417U, // VST1d64T  | 
2959  | 701k  |     0U, // VST1d64TPseudo  | 
2960  | 701k  |     0U, // VST1d64TPseudoWB_fixed  | 
2961  | 701k  |     0U, // VST1d64TPseudoWB_register  | 
2962  | 701k  |     659576441U, // VST1d64Twb_fixed  | 
2963  | 701k  |     676357753U, // VST1d64Twb_register  | 
2964  | 701k  |     693130873U, // VST1d64wb_fixed  | 
2965  | 701k  |     709912185U, // VST1d64wb_register  | 
2966  | 701k  |     570848889U, // VST1d8  | 
2967  | 701k  |     587626105U, // VST1d8Q  | 
2968  | 701k  |     0U, // VST1d8QPseudo  | 
2969  | 701k  |     604395129U, // VST1d8Qwb_fixed  | 
2970  | 701k  |     621176441U, // VST1d8Qwb_register  | 
2971  | 701k  |     637957753U, // VST1d8T  | 
2972  | 701k  |     0U, // VST1d8TPseudo  | 
2973  | 701k  |     654726777U, // VST1d8Twb_fixed  | 
2974  | 701k  |     671508089U, // VST1d8Twb_register  | 
2975  | 701k  |     688281209U, // VST1d8wb_fixed  | 
2976  | 701k  |     705062521U, // VST1d8wb_register  | 
2977  | 701k  |     721581689U, // VST1q16  | 
2978  | 701k  |     0U, // VST1q16HighQPseudo  | 
2979  | 701k  |     0U, // VST1q16HighTPseudo  | 
2980  | 701k  |     0U, // VST1q16LowQPseudo_UPD  | 
2981  | 701k  |     0U, // VST1q16LowTPseudo_UPD  | 
2982  | 701k  |     738350713U, // VST1q16wb_fixed  | 
2983  | 701k  |     755132025U, // VST1q16wb_register  | 
2984  | 701k  |     721712761U, // VST1q32  | 
2985  | 701k  |     0U, // VST1q32HighQPseudo  | 
2986  | 701k  |     0U, // VST1q32HighTPseudo  | 
2987  | 701k  |     0U, // VST1q32LowQPseudo_UPD  | 
2988  | 701k  |     0U, // VST1q32LowTPseudo_UPD  | 
2989  | 701k  |     738481785U, // VST1q32wb_fixed  | 
2990  | 701k  |     755263097U, // VST1q32wb_register  | 
2991  | 701k  |     726693497U, // VST1q64  | 
2992  | 701k  |     0U, // VST1q64HighQPseudo  | 
2993  | 701k  |     0U, // VST1q64HighTPseudo  | 
2994  | 701k  |     0U, // VST1q64LowQPseudo_UPD  | 
2995  | 701k  |     0U, // VST1q64LowTPseudo_UPD  | 
2996  | 701k  |     743462521U, // VST1q64wb_fixed  | 
2997  | 701k  |     760243833U, // VST1q64wb_register  | 
2998  | 701k  |     721843833U, // VST1q8  | 
2999  | 701k  |     0U, // VST1q8HighQPseudo  | 
3000  | 701k  |     0U, // VST1q8HighTPseudo  | 
3001  | 701k  |     0U, // VST1q8LowQPseudo_UPD  | 
3002  | 701k  |     0U, // VST1q8LowTPseudo_UPD  | 
3003  | 701k  |     738612857U, // VST1q8wb_fixed  | 
3004  | 701k  |     755394169U, // VST1q8wb_register  | 
3005  | 701k  |     1247045301U,  // VST2LNd16  | 
3006  | 701k  |     0U, // VST2LNd16Pseudo  | 
3007  | 701k  |     0U, // VST2LNd16Pseudo_UPD  | 
3008  | 701k  |     1632999093U,  // VST2LNd16_UPD  | 
3009  | 701k  |     1247176373U,  // VST2LNd32  | 
3010  | 701k  |     0U, // VST2LNd32Pseudo  | 
3011  | 701k  |     0U, // VST2LNd32Pseudo_UPD  | 
3012  | 701k  |     1633130165U,  // VST2LNd32_UPD  | 
3013  | 701k  |     1247307445U,  // VST2LNd8  | 
3014  | 701k  |     0U, // VST2LNd8Pseudo  | 
3015  | 701k  |     0U, // VST2LNd8Pseudo_UPD  | 
3016  | 701k  |     1633261237U,  // VST2LNd8_UPD  | 
3017  | 701k  |     1247045301U,  // VST2LNq16  | 
3018  | 701k  |     0U, // VST2LNq16Pseudo  | 
3019  | 701k  |     0U, // VST2LNq16Pseudo_UPD  | 
3020  | 701k  |     1632999093U,  // VST2LNq16_UPD  | 
3021  | 701k  |     1247176373U,  // VST2LNq32  | 
3022  | 701k  |     0U, // VST2LNq32Pseudo  | 
3023  | 701k  |     0U, // VST2LNq32Pseudo_UPD  | 
3024  | 701k  |     1633130165U,  // VST2LNq32_UPD  | 
3025  | 701k  |     771913397U, // VST2b16  | 
3026  | 701k  |     788682421U, // VST2b16wb_fixed  | 
3027  | 701k  |     805463733U, // VST2b16wb_register  | 
3028  | 701k  |     772044469U, // VST2b32  | 
3029  | 701k  |     788813493U, // VST2b32wb_fixed  | 
3030  | 701k  |     805594805U, // VST2b32wb_register  | 
3031  | 701k  |     772175541U, // VST2b8  | 
3032  | 701k  |     788944565U, // VST2b8wb_fixed  | 
3033  | 701k  |     805725877U, // VST2b8wb_register  | 
3034  | 701k  |     721581749U, // VST2d16  | 
3035  | 701k  |     738350773U, // VST2d16wb_fixed  | 
3036  | 701k  |     755132085U, // VST2d16wb_register  | 
3037  | 701k  |     721712821U, // VST2d32  | 
3038  | 701k  |     738481845U, // VST2d32wb_fixed  | 
3039  | 701k  |     755263157U, // VST2d32wb_register  | 
3040  | 701k  |     721843893U, // VST2d8  | 
3041  | 701k  |     738612917U, // VST2d8wb_fixed  | 
3042  | 701k  |     755394229U, // VST2d8wb_register  | 
3043  | 701k  |     587364021U, // VST2q16  | 
3044  | 701k  |     0U, // VST2q16Pseudo  | 
3045  | 701k  |     0U, // VST2q16PseudoWB_fixed  | 
3046  | 701k  |     0U, // VST2q16PseudoWB_register  | 
3047  | 701k  |     604133045U, // VST2q16wb_fixed  | 
3048  | 701k  |     620914357U, // VST2q16wb_register  | 
3049  | 701k  |     587495093U, // VST2q32  | 
3050  | 701k  |     0U, // VST2q32Pseudo  | 
3051  | 701k  |     0U, // VST2q32PseudoWB_fixed  | 
3052  | 701k  |     0U, // VST2q32PseudoWB_register  | 
3053  | 701k  |     604264117U, // VST2q32wb_fixed  | 
3054  | 701k  |     621045429U, // VST2q32wb_register  | 
3055  | 701k  |     587626165U, // VST2q8  | 
3056  | 701k  |     0U, // VST2q8Pseudo  | 
3057  | 701k  |     0U, // VST2q8PseudoWB_fixed  | 
3058  | 701k  |     0U, // VST2q8PseudoWB_register  | 
3059  | 701k  |     604395189U, // VST2q8wb_fixed  | 
3060  | 701k  |     621176501U, // VST2q8wb_register  | 
3061  | 701k  |     1247073989U,  // VST3LNd16  | 
3062  | 701k  |     0U, // VST3LNd16Pseudo  | 
3063  | 701k  |     0U, // VST3LNd16Pseudo_UPD  | 
3064  | 701k  |     1633011397U,  // VST3LNd16_UPD  | 
3065  | 701k  |     1247205061U,  // VST3LNd32  | 
3066  | 701k  |     0U, // VST3LNd32Pseudo  | 
3067  | 701k  |     0U, // VST3LNd32Pseudo_UPD  | 
3068  | 701k  |     1633142469U,  // VST3LNd32_UPD  | 
3069  | 701k  |     1247336133U,  // VST3LNd8  | 
3070  | 701k  |     0U, // VST3LNd8Pseudo  | 
3071  | 701k  |     0U, // VST3LNd8Pseudo_UPD  | 
3072  | 701k  |     1633273541U,  // VST3LNd8_UPD  | 
3073  | 701k  |     1247073989U,  // VST3LNq16  | 
3074  | 701k  |     0U, // VST3LNq16Pseudo  | 
3075  | 701k  |     0U, // VST3LNq16Pseudo_UPD  | 
3076  | 701k  |     1633011397U,  // VST3LNq16_UPD  | 
3077  | 701k  |     1247205061U,  // VST3LNq32  | 
3078  | 701k  |     0U, // VST3LNq32Pseudo  | 
3079  | 701k  |     0U, // VST3LNq32Pseudo_UPD  | 
3080  | 701k  |     1633142469U,  // VST3LNq32_UPD  | 
3081  | 701k  |     173303493U, // VST3d16  | 
3082  | 701k  |     0U, // VST3d16Pseudo  | 
3083  | 701k  |     0U, // VST3d16Pseudo_UPD  | 
3084  | 701k  |     559257285U, // VST3d16_UPD  | 
3085  | 701k  |     173434565U, // VST3d32  | 
3086  | 701k  |     0U, // VST3d32Pseudo  | 
3087  | 701k  |     0U, // VST3d32Pseudo_UPD  | 
3088  | 701k  |     559388357U, // VST3d32_UPD  | 
3089  | 701k  |     173565637U, // VST3d8  | 
3090  | 701k  |     0U, // VST3d8Pseudo  | 
3091  | 701k  |     0U, // VST3d8Pseudo_UPD  | 
3092  | 701k  |     559519429U, // VST3d8_UPD  | 
3093  | 701k  |     173303493U, // VST3q16  | 
3094  | 701k  |     0U, // VST3q16Pseudo_UPD  | 
3095  | 701k  |     559257285U, // VST3q16_UPD  | 
3096  | 701k  |     0U, // VST3q16oddPseudo  | 
3097  | 701k  |     0U, // VST3q16oddPseudo_UPD  | 
3098  | 701k  |     173434565U, // VST3q32  | 
3099  | 701k  |     0U, // VST3q32Pseudo_UPD  | 
3100  | 701k  |     559388357U, // VST3q32_UPD  | 
3101  | 701k  |     0U, // VST3q32oddPseudo  | 
3102  | 701k  |     0U, // VST3q32oddPseudo_UPD  | 
3103  | 701k  |     173565637U, // VST3q8  | 
3104  | 701k  |     0U, // VST3q8Pseudo_UPD  | 
3105  | 701k  |     559519429U, // VST3q8_UPD  | 
3106  | 701k  |     0U, // VST3q8oddPseudo  | 
3107  | 701k  |     0U, // VST3q8oddPseudo_UPD  | 
3108  | 701k  |     1247123158U,  // VST4LNd16  | 
3109  | 701k  |     0U, // VST4LNd16Pseudo  | 
3110  | 701k  |     0U, // VST4LNd16Pseudo_UPD  | 
3111  | 701k  |     1633003222U,  // VST4LNd16_UPD  | 
3112  | 701k  |     1247254230U,  // VST4LNd32  | 
3113  | 701k  |     0U, // VST4LNd32Pseudo  | 
3114  | 701k  |     0U, // VST4LNd32Pseudo_UPD  | 
3115  | 701k  |     1633134294U,  // VST4LNd32_UPD  | 
3116  | 701k  |     1247385302U,  // VST4LNd8  | 
3117  | 701k  |     0U, // VST4LNd8Pseudo  | 
3118  | 701k  |     0U, // VST4LNd8Pseudo_UPD  | 
3119  | 701k  |     1633265366U,  // VST4LNd8_UPD  | 
3120  | 701k  |     1247123158U,  // VST4LNq16  | 
3121  | 701k  |     0U, // VST4LNq16Pseudo  | 
3122  | 701k  |     0U, // VST4LNq16Pseudo_UPD  | 
3123  | 701k  |     1633003222U,  // VST4LNq16_UPD  | 
3124  | 701k  |     1247254230U,  // VST4LNq32  | 
3125  | 701k  |     0U, // VST4LNq32Pseudo  | 
3126  | 701k  |     0U, // VST4LNq32Pseudo_UPD  | 
3127  | 701k  |     1633134294U,  // VST4LNq32_UPD  | 
3128  | 701k  |     173332182U, // VST4d16  | 
3129  | 701k  |     0U, // VST4d16Pseudo  | 
3130  | 701k  |     0U, // VST4d16Pseudo_UPD  | 
3131  | 701k  |     559269590U, // VST4d16_UPD  | 
3132  | 701k  |     173463254U, // VST4d32  | 
3133  | 701k  |     0U, // VST4d32Pseudo  | 
3134  | 701k  |     0U, // VST4d32Pseudo_UPD  | 
3135  | 701k  |     559400662U, // VST4d32_UPD  | 
3136  | 701k  |     173594326U, // VST4d8  | 
3137  | 701k  |     0U, // VST4d8Pseudo  | 
3138  | 701k  |     0U, // VST4d8Pseudo_UPD  | 
3139  | 701k  |     559531734U, // VST4d8_UPD  | 
3140  | 701k  |     173332182U, // VST4q16  | 
3141  | 701k  |     0U, // VST4q16Pseudo_UPD  | 
3142  | 701k  |     559269590U, // VST4q16_UPD  | 
3143  | 701k  |     0U, // VST4q16oddPseudo  | 
3144  | 701k  |     0U, // VST4q16oddPseudo_UPD  | 
3145  | 701k  |     173463254U, // VST4q32  | 
3146  | 701k  |     0U, // VST4q32Pseudo_UPD  | 
3147  | 701k  |     559400662U, // VST4q32_UPD  | 
3148  | 701k  |     0U, // VST4q32oddPseudo  | 
3149  | 701k  |     0U, // VST4q32oddPseudo_UPD  | 
3150  | 701k  |     173594326U, // VST4q8  | 
3151  | 701k  |     0U, // VST4q8Pseudo_UPD  | 
3152  | 701k  |     559531734U, // VST4q8_UPD  | 
3153  | 701k  |     0U, // VST4q8oddPseudo  | 
3154  | 701k  |     0U, // VST4q8oddPseudo_UPD  | 
3155  | 701k  |     2332571781U,  // VSTMDDB_UPD  | 
3156  | 701k  |     571413U,  // VSTMDIA  | 
3157  | 701k  |     2332571669U,  // VSTMDIA_UPD  | 
3158  | 701k  |     0U, // VSTMQIA  | 
3159  | 701k  |     2332571781U,  // VSTMSDB_UPD  | 
3160  | 701k  |     571413U,  // VSTMSIA  | 
3161  | 701k  |     2332571669U,  // VSTMSIA_UPD  | 
3162  | 701k  |     556179U,  // VSTRD  | 
3163  | 701k  |     162963U,  // VSTRH  | 
3164  | 701k  |     556179U,  // VSTRS  | 
3165  | 701k  |     252868870U, // VSUBD  | 
3166  | 701k  |     252999942U, // VSUBH  | 
3167  | 701k  |     187464606U, // VSUBHNv2i32  | 
3168  | 701k  |     187595678U, // VSUBHNv4i16  | 
3169  | 701k  |     187726750U, // VSUBHNv8i8  | 
3170  | 701k  |     186677999U, // VSUBLsv2i64  | 
3171  | 701k  |     186809071U, // VSUBLsv4i32  | 
3172  | 701k  |     186940143U, // VSUBLsv8i16  | 
3173  | 701k  |     187071215U, // VSUBLuv2i64  | 
3174  | 701k  |     187202287U, // VSUBLuv4i32  | 
3175  | 701k  |     187333359U, // VSUBLuv8i16  | 
3176  | 701k  |     253131014U, // VSUBS  | 
3177  | 701k  |     186678766U, // VSUBWsv2i64  | 
3178  | 701k  |     186809838U, // VSUBWsv4i32  | 
3179  | 701k  |     186940910U, // VSUBWsv8i16  | 
3180  | 701k  |     187071982U, // VSUBWuv2i64  | 
3181  | 701k  |     187203054U, // VSUBWuv4i32  | 
3182  | 701k  |     187334126U, // VSUBWuv8i16  | 
3183  | 701k  |     253131014U, // VSUBfd  | 
3184  | 701k  |     253131014U, // VSUBfq  | 
3185  | 701k  |     252999942U, // VSUBhd  | 
3186  | 701k  |     252999942U, // VSUBhq  | 
3187  | 701k  |     187857158U, // VSUBv16i8  | 
3188  | 701k  |     187463942U, // VSUBv1i64  | 
3189  | 701k  |     187595014U, // VSUBv2i32  | 
3190  | 701k  |     187463942U, // VSUBv2i64  | 
3191  | 701k  |     187726086U, // VSUBv4i16  | 
3192  | 701k  |     187595014U, // VSUBv4i32  | 
3193  | 701k  |     187726086U, // VSUBv8i16  | 
3194  | 701k  |     187857158U, // VSUBv8i8  | 
3195  | 701k  |     547888U,  // VSWPd  | 
3196  | 701k  |     547888U,  // VSWPq  | 
3197  | 701k  |     424682U,  // VTBL1  | 
3198  | 701k  |     424682U,  // VTBL2  | 
3199  | 701k  |     424682U,  // VTBL3  | 
3200  | 701k  |     0U, // VTBL3Pseudo  | 
3201  | 701k  |     424682U,  // VTBL4  | 
3202  | 701k  |     0U, // VTBL4Pseudo  | 
3203  | 701k  |     417355U,  // VTBX1  | 
3204  | 701k  |     417355U,  // VTBX2  | 
3205  | 701k  |     417355U,  // VTBX3  | 
3206  | 701k  |     0U, // VTBX3Pseudo  | 
3207  | 701k  |     417355U,  // VTBX4  | 
3208  | 701k  |     0U, // VTBX4Pseudo  | 
3209  | 701k  |     7634354U, // VTOSHD  | 
3210  | 701k  |     256146866U, // VTOSHH  | 
3211  | 701k  |     7765426U, // VTOSHS  | 
3212  | 701k  |     441597080U, // VTOSIRD  | 
3213  | 701k  |     444087448U, // VTOSIRH  | 
3214  | 701k  |     440417432U, // VTOSIRS  | 
3215  | 701k  |     441597362U, // VTOSIZD  | 
3216  | 701k  |     444087730U, // VTOSIZH  | 
3217  | 701k  |     440417714U, // VTOSIZS  | 
3218  | 701k  |     1330806194U,  // VTOSLD  | 
3219  | 701k  |     1333296562U,  // VTOSLH  | 
3220  | 701k  |     1329626546U,  // VTOSLS  | 
3221  | 701k  |     8027570U, // VTOUHD  | 
3222  | 701k  |     256277938U, // VTOUHH  | 
3223  | 701k  |     8158642U, // VTOUHS  | 
3224  | 701k  |     444480664U, // VTOUIRD  | 
3225  | 701k  |     444611736U, // VTOUIRH  | 
3226  | 701k  |     440548504U, // VTOUIRS  | 
3227  | 701k  |     444480946U, // VTOUIZD  | 
3228  | 701k  |     444612018U, // VTOUIZH  | 
3229  | 701k  |     440548786U, // VTOUIZS  | 
3230  | 701k  |     1333689778U,  // VTOULD  | 
3231  | 701k  |     1333820850U,  // VTOULH  | 
3232  | 701k  |     1329757618U,  // VTOULS  | 
3233  | 701k  |     154596U,  // VTRNd16  | 
3234  | 701k  |     285668U,  // VTRNd32  | 
3235  | 701k  |     416740U,  // VTRNd8  | 
3236  | 701k  |     154596U,  // VTRNq16  | 
3237  | 701k  |     285668U,  // VTRNq32  | 
3238  | 701k  |     416740U,  // VTRNq8  | 
3239  | 701k  |     425351U,  // VTSTv16i8  | 
3240  | 701k  |     294279U,  // VTSTv2i32  | 
3241  | 701k  |     163207U,  // VTSTv4i16  | 
3242  | 701k  |     294279U,  // VTSTv4i32  | 
3243  | 701k  |     163207U,  // VTSTv8i16  | 
3244  | 701k  |     425351U,  // VTSTv8i8  | 
3245  | 701k  |     910483U,  // VUDOTD  | 
3246  | 701k  |     7070867U, // VUDOTDI  | 
3247  | 701k  |     910483U,  // VUDOTQ  | 
3248  | 701k  |     7070867U, // VUDOTQI  | 
3249  | 701k  |     8551858U, // VUHTOD  | 
3250  | 701k  |     256802226U, // VUHTOH  | 
3251  | 701k  |     8682930U, // VUHTOS  | 
3252  | 701k  |     445005234U, // VUITOD  | 
3253  | 701k  |     445136306U, // VUITOH  | 
3254  | 701k  |     441204146U, // VUITOS  | 
3255  | 701k  |     1334214066U,  // VULTOD  | 
3256  | 701k  |     1334345138U,  // VULTOH  | 
3257  | 701k  |     1330412978U,  // VULTOS  | 
3258  | 701k  |     154677U,  // VUZPd16  | 
3259  | 701k  |     416821U,  // VUZPd8  | 
3260  | 701k  |     154677U,  // VUZPq16  | 
3261  | 701k  |     285749U,  // VUZPq32  | 
3262  | 701k  |     416821U,  // VUZPq8  | 
3263  | 701k  |     154653U,  // VZIPd16  | 
3264  | 701k  |     416797U,  // VZIPd8  | 
3265  | 701k  |     154653U,  // VZIPq16  | 
3266  | 701k  |     285725U,  // VZIPq32  | 
3267  | 701k  |     416797U,  // VZIPq8  | 
3268  | 701k  |     571388U,  // sysLDMDA  | 
3269  | 701k  |     2332571644U,  // sysLDMDA_UPD  | 
3270  | 701k  |     571519U,  // sysLDMDB  | 
3271  | 701k  |     2332571775U,  // sysLDMDB_UPD  | 
3272  | 701k  |     572300U,  // sysLDMIA  | 
3273  | 701k  |     2332572556U,  // sysLDMIA_UPD  | 
3274  | 701k  |     571538U,  // sysLDMIB  | 
3275  | 701k  |     2332571794U,  // sysLDMIB_UPD  | 
3276  | 701k  |     571394U,  // sysSTMDA  | 
3277  | 701k  |     2332571650U,  // sysSTMDA_UPD  | 
3278  | 701k  |     571526U,  // sysSTMDB  | 
3279  | 701k  |     2332571782U,  // sysSTMDB_UPD  | 
3280  | 701k  |     572306U,  // sysSTMIA  | 
3281  | 701k  |     2332572562U,  // sysSTMIA_UPD  | 
3282  | 701k  |     571544U,  // sysSTMIB  | 
3283  | 701k  |     2332571800U,  // sysSTMIB_UPD  | 
3284  | 701k  |     530745U,  // t2ADCri  | 
3285  | 701k  |     9050425U, // t2ADCrr  | 
3286  | 701k  |     9079097U, // t2ADCrs  | 
3287  | 701k  |     9050486U, // t2ADDri  | 
3288  | 701k  |     556533U,  // t2ADDri12  | 
3289  | 701k  |     9050486U, // t2ADDrr  | 
3290  | 701k  |     9079158U, // t2ADDrs  | 
3291  | 701k  |     9059406U, // t2ADR  | 
3292  | 701k  |     530859U,  // t2ANDri  | 
3293  | 701k  |     9050539U, // t2ANDrr  | 
3294  | 701k  |     9079211U, // t2ANDrs  | 
3295  | 701k  |     9051260U, // t2ASRri  | 
3296  | 701k  |     9051260U, // t2ASRrr  | 
3297  | 701k  |     1082832976U,  // t2B  | 
3298  | 701k  |     555329U,  // t2BFC  | 
3299  | 701k  |     547483U,  // t2BFI  | 
3300  | 701k  |     530758U,  // t2BICri  | 
3301  | 701k  |     9050438U, // t2BICrr  | 
3302  | 701k  |     9079110U, // t2BICrs  | 
3303  | 701k  |     1074313901U,  // t2BXJ  | 
3304  | 701k  |     1082832976U,  // t2Bcc  | 
3305  | 701k  |     201907225U, // t2CDP  | 
3306  | 701k  |     201905823U, // t2CDP2  | 
3307  | 701k  |     839310U,  // t2CLREX  | 
3308  | 701k  |     540368U,  // t2CLZ  | 
3309  | 701k  |     9059263U, // t2CMNri  | 
3310  | 701k  |     9059263U, // t2CMNzrr  | 
3311  | 701k  |     9075647U, // t2CMNzrs  | 
3312  | 701k  |     9059363U, // t2CMPri  | 
3313  | 701k  |     9059363U, // t2CMPrr  | 
3314  | 701k  |     9075747U, // t2CMPrs  | 
3315  | 701k  |     828709U,  // t2CPS1p  | 
3316  | 701k  |     1317731549U,  // t2CPS2p  | 
3317  | 701k  |     235470045U, // t2CPS3p  | 
3318  | 701k  |     185246891U, // t2CRC32B  | 
3319  | 701k  |     185246899U, // t2CRC32CB  | 
3320  | 701k  |     185246973U, // t2CRC32CH  | 
3321  | 701k  |     185247057U, // t2CRC32CW  | 
3322  | 701k  |     185246965U, // t2CRC32H  | 
3323  | 701k  |     185247049U, // t2CRC32W  | 
3324  | 701k  |     1074313739U,  // t2DBG  | 
3325  | 701k  |     837235U,  // t2DCPS1  | 
3326  | 701k  |     837295U,  // t2DCPS2  | 
3327  | 701k  |     837311U,  // t2DCPS3  | 
3328  | 701k  |     822655139U, // t2DMB  | 
3329  | 701k  |     822655158U, // t2DSB  | 
3330  | 701k  |     531562U,  // t2EORri  | 
3331  | 701k  |     9051242U, // t2EORrr  | 
3332  | 701k  |     9079914U, // t2EORrs  | 
3333  | 701k  |     1082834290U,  // t2HINT  | 
3334  | 701k  |     828731U,  // t2HVC  | 
3335  | 701k  |     839432378U, // t2ISB  | 
3336  | 701k  |     17313120U,  // t2IT  | 
3337  | 701k  |     0U, // t2Int_eh_sjlj_setjmp  | 
3338  | 701k  |     0U, // t2Int_eh_sjlj_setjmp_nofp  | 
3339  | 701k  |     538616U,  // t2LDA  | 
3340  | 701k  |     538701U,  // t2LDAB  | 
3341  | 701k  |     540284U,  // t2LDAEX  | 
3342  | 701k  |     538905U,  // t2LDAEXB  | 
3343  | 701k  |     555461U,  // t2LDAEXD  | 
3344  | 701k  |     539263U,  // t2LDAEXH  | 
3345  | 701k  |     539165U,  // t2LDAH  | 
3346  | 701k  |     1275615921U,  // t2LDC2L_OFFSET  | 
3347  | 701k  |     1275615921U,  // t2LDC2L_OPTION  | 
3348  | 701k  |     1275615921U,  // t2LDC2L_POST  | 
3349  | 701k  |     1275615921U,  // t2LDC2L_PRE  | 
3350  | 701k  |     1275614853U,  // t2LDC2_OFFSET  | 
3351  | 701k  |     1275614853U,  // t2LDC2_OPTION  | 
3352  | 701k  |     1275614853U,  // t2LDC2_POST  | 
3353  | 701k  |     1275614853U,  // t2LDC2_PRE  | 
3354  | 701k  |     1275615989U,  // t2LDCL_OFFSET  | 
3355  | 701k  |     1275615989U,  // t2LDCL_OPTION  | 
3356  | 701k  |     1275615989U,  // t2LDCL_POST  | 
3357  | 701k  |     1275615989U,  // t2LDCL_PRE  | 
3358  | 701k  |     1275615549U,  // t2LDC_OFFSET  | 
3359  | 701k  |     1275615549U,  // t2LDC_OPTION  | 
3360  | 701k  |     1275615549U,  // t2LDC_POST  | 
3361  | 701k  |     1275615549U,  // t2LDC_PRE  | 
3362  | 701k  |     571519U,  // t2LDMDB  | 
3363  | 701k  |     2332571775U,  // t2LDMDB_UPD  | 
3364  | 701k  |     9091980U, // t2LDMIA  | 
3365  | 701k  |     2341092236U,  // t2LDMIA_UPD  | 
3366  | 701k  |     556328U,  // t2LDRBT  | 
3367  | 701k  |     546988U,  // t2LDRB_POST  | 
3368  | 701k  |     546988U,  // t2LDRB_PRE  | 
3369  | 701k  |     9074860U, // t2LDRBi12  | 
3370  | 701k  |     555180U,  // t2LDRBi8  | 
3371  | 701k  |     9058476U, // t2LDRBpci  | 
3372  | 701k  |     9066668U, // t2LDRBs  | 
3373  | 701k  |     551343U,  // t2LDRD_POST  | 
3374  | 701k  |     551343U,  // t2LDRD_PRE  | 
3375  | 701k  |     547247U,  // t2LDRDi8  | 
3376  | 701k  |     556680U,  // t2LDREX  | 
3377  | 701k  |     538919U,  // t2LDREXB  | 
3378  | 701k  |     555475U,  // t2LDREXD  | 
3379  | 701k  |     539277U,  // t2LDREXH  | 
3380  | 701k  |     556363U,  // t2LDRHT  | 
3381  | 701k  |     547409U,  // t2LDRH_POST  | 
3382  | 701k  |     547409U,  // t2LDRH_PRE  | 
3383  | 701k  |     9075281U, // t2LDRHi12  | 
3384  | 701k  |     555601U,  // t2LDRHi8  | 
3385  | 701k  |     9058897U, // t2LDRHpci  | 
3386  | 701k  |     9067089U, // t2LDRHs  | 
3387  | 701k  |     556340U,  // t2LDRSBT  | 
3388  | 701k  |     547006U,  // t2LDRSB_POST  | 
3389  | 701k  |     547006U,  // t2LDRSB_PRE  | 
3390  | 701k  |     9074878U, // t2LDRSBi12  | 
3391  | 701k  |     555198U,  // t2LDRSBi8  | 
3392  | 701k  |     9058494U, // t2LDRSBpci  | 
3393  | 701k  |     9066686U, // t2LDRSBs  | 
3394  | 701k  |     556375U,  // t2LDRSHT  | 
3395  | 701k  |     547428U,  // t2LDRSH_POST  | 
3396  | 701k  |     547428U,  // t2LDRSH_PRE  | 
3397  | 701k  |     9075300U, // t2LDRSHi12  | 
3398  | 701k  |     555620U,  // t2LDRSHi8  | 
3399  | 701k  |     9058916U, // t2LDRSHpci  | 
3400  | 701k  |     9067108U, // t2LDRSHs  | 
3401  | 701k  |     556407U,  // t2LDRT  | 
3402  | 701k  |     547923U,  // t2LDR_POST  | 
3403  | 701k  |     547923U,  // t2LDR_PRE  | 
3404  | 701k  |     9075795U, // t2LDRi12  | 
3405  | 701k  |     556115U,  // t2LDRi8  | 
3406  | 701k  |     9059411U, // t2LDRpci  | 
3407  | 701k  |     9067603U, // t2LDRs  | 
3408  | 701k  |     9050981U, // t2LSLri  | 
3409  | 701k  |     9050981U, // t2LSLrr  | 
3410  | 701k  |     9051267U, // t2LSRri  | 
3411  | 701k  |     9051267U, // t2LSRrr  | 
3412  | 701k  |     201907274U, // t2MCR  | 
3413  | 701k  |     201905828U, // t2MCR2  | 
3414  | 701k  |     201878642U, // t2MCRR  | 
3415  | 701k  |     201877161U, // t2MCRR2  | 
3416  | 701k  |     546852U,  // t2MLA  | 
3417  | 701k  |     548021U,  // t2MLS  | 
3418  | 701k  |     556471U,  // t2MOVTi16  | 
3419  | 701k  |     9063914U, // t2MOVi  | 
3420  | 701k  |     540159U,  // t2MOVi16  | 
3421  | 701k  |     9063914U, // t2MOVr  | 
3422  | 701k  |     9059558U, // t2MOVsra_flag  | 
3423  | 701k  |     9059563U, // t2MOVsrl_flag  | 
3424  | 701k  |     336124238U, // t2MRC  | 
3425  | 701k  |     336123530U, // t2MRC2  | 
3426  | 701k  |     352872786U, // t2MRRC  | 
3427  | 701k  |     352872079U, // t2MRRC2  | 
3428  | 701k  |     2148056290U,  // t2MRS_AR  | 
3429  | 701k  |     539874U,  // t2MRS_M  | 
3430  | 701k  |     539874U,  // t2MRSbanked  | 
3431  | 701k  |     3221798114U,  // t2MRSsys_AR  | 
3432  | 701k  |     369638536U, // t2MSR_AR  | 
3433  | 701k  |     369638536U, // t2MSR_M  | 
3434  | 701k  |     386415752U, // t2MSRbanked  | 
3435  | 701k  |     555893U,  // t2MUL  | 
3436  | 701k  |     543747U,  // t2MVNi  | 
3437  | 701k  |     9063427U, // t2MVNr  | 
3438  | 701k  |     9051139U, // t2MVNs  | 
3439  | 701k  |     531424U,  // t2ORNri  | 
3440  | 701k  |     531424U,  // t2ORNrr  | 
3441  | 701k  |     560096U,  // t2ORNrs  | 
3442  | 701k  |     531576U,  // t2ORRri  | 
3443  | 701k  |     9051256U, // t2ORRrr  | 
3444  | 701k  |     9079928U, // t2ORRrs  | 
3445  | 701k  |     548115U,  // t2PKHBT  | 
3446  | 701k  |     547023U,  // t2PKHTB  | 
3447  | 701k  |     856178170U, // t2PLDWi12  | 
3448  | 701k  |     872955386U, // t2PLDWi8  | 
3449  | 701k  |     889748986U, // t2PLDWs  | 
3450  | 701k  |     856177055U, // t2PLDi12  | 
3451  | 701k  |     872954271U, // t2PLDi8  | 
3452  | 701k  |     906541471U, // t2PLDpci  | 
3453  | 701k  |     889747871U, // t2PLDs  | 
3454  | 701k  |     856177311U, // t2PLIi12  | 
3455  | 701k  |     872954527U, // t2PLIi8  | 
3456  | 701k  |     906541727U, // t2PLIpci  | 
3457  | 701k  |     889748127U, // t2PLIs  | 
3458  | 701k  |     555406U,  // t2QADD  | 
3459  | 701k  |     554800U,  // t2QADD16  | 
3460  | 701k  |     554903U,  // t2QADD8  | 
3461  | 701k  |     556729U,  // t2QASX  | 
3462  | 701k  |     555380U,  // t2QDADD  | 
3463  | 701k  |     555252U,  // t2QDSUB  | 
3464  | 701k  |     556588U,  // t2QSAX  | 
3465  | 701k  |     555265U,  // t2QSUB  | 
3466  | 701k  |     554762U,  // t2QSUB16  | 
3467  | 701k  |     554864U,  // t2QSUB8  | 
3468  | 701k  |     539998U,  // t2RBIT  | 
3469  | 701k  |     9059798U, // t2REV  | 
3470  | 701k  |     9058132U, // t2REV16  | 
3471  | 701k  |     9058927U, // t2REVSH  | 
3472  | 701k  |     1074313336U,  // t2RFEDB  | 
3473  | 701k  |     2148055160U,  // t2RFEDBW  | 
3474  | 701k  |     1074313224U,  // t2RFEIA  | 
3475  | 701k  |     2148055048U,  // t2RFEIAW  | 
3476  | 701k  |     9051246U, // t2RORri  | 
3477  | 701k  |     9051246U, // t2RORrr  | 
3478  | 701k  |     544424U,  // t2RRX  | 
3479  | 701k  |     9050304U, // t2RSBri  | 
3480  | 701k  |     530624U,  // t2RSBrr  | 
3481  | 701k  |     559296U,  // t2RSBrs  | 
3482  | 701k  |     554807U,  // t2SADD16  | 
3483  | 701k  |     554909U,  // t2SADD8  | 
3484  | 701k  |     556734U,  // t2SASX  | 
3485  | 701k  |     530741U,  // t2SBCri  | 
3486  | 701k  |     9050421U, // t2SBCrr  | 
3487  | 701k  |     9079093U, // t2SBCrs  | 
3488  | 701k  |     548506U,  // t2SBFX  | 
3489  | 701k  |     556506U,  // t2SDIV  | 
3490  | 701k  |     555794U,  // t2SEL  | 
3491  | 701k  |     828701U,  // t2SETPAN  | 
3492  | 701k  |     838170U,  // t2SG  | 
3493  | 701k  |     554783U,  // t2SHADD16  | 
3494  | 701k  |     554888U,  // t2SHADD8  | 
3495  | 701k  |     556716U,  // t2SHASX  | 
3496  | 701k  |     556575U,  // t2SHSAX  | 
3497  | 701k  |     554745U,  // t2SHSUB16  | 
3498  | 701k  |     554849U,  // t2SHSUB8  | 
3499  | 701k  |     1074313546U,  // t2SMC  | 
3500  | 701k  |     546910U,  // t2SMLABB  | 
3501  | 701k  |     548108U,  // t2SMLABT  | 
3502  | 701k  |     547171U,  // t2SMLAD  | 
3503  | 701k  |     548432U,  // t2SMLADX  | 
3504  | 701k  |     580312U,  // t2SMLAL  | 
3505  | 701k  |     579685U,  // t2SMLALBB  | 
3506  | 701k  |     580889U,  // t2SMLALBT  | 
3507  | 701k  |     579992U,  // t2SMLALD  | 
3508  | 701k  |     581214U,  // t2SMLALDX  | 
3509  | 701k  |     579797U,  // t2SMLALTB  | 
3510  | 701k  |     581011U,  // t2SMLALTT  | 
3511  | 701k  |     547016U,  // t2SMLATB  | 
3512  | 701k  |     548236U,  // t2SMLATT  | 
3513  | 701k  |     547083U,  // t2SMLAWB  | 
3514  | 701k  |     548284U,  // t2SMLAWT  | 
3515  | 701k  |     547257U,  // t2SMLSD  | 
3516  | 701k  |     548462U,  // t2SMLSDX  | 
3517  | 701k  |     580003U,  // t2SMLSLD  | 
3518  | 701k  |     581222U,  // t2SMLSLDX  | 
3519  | 701k  |     546850U,  // t2SMMLA  | 
3520  | 701k  |     547907U,  // t2SMMLAR  | 
3521  | 701k  |     548019U,  // t2SMMLS  | 
3522  | 701k  |     547968U,  // t2SMMLSR  | 
3523  | 701k  |     555891U,  // t2SMMUL  | 
3524  | 701k  |     556130U,  // t2SMMULR  | 
3525  | 701k  |     555369U,  // t2SMUAD  | 
3526  | 701k  |     556631U,  // t2SMUADX  | 
3527  | 701k  |     555117U,  // t2SMULBB  | 
3528  | 701k  |     556321U,  // t2SMULBT  | 
3529  | 701k  |     547658U,  // t2SMULL  | 
3530  | 701k  |     555229U,  // t2SMULTB  | 
3531  | 701k  |     556443U,  // t2SMULTT  | 
3532  | 701k  |     555282U,  // t2SMULWB  | 
3533  | 701k  |     556483U,  // t2SMULWT  | 
3534  | 701k  |     555455U,  // t2SMUSD  | 
3535  | 701k  |     556661U,  // t2SMUSDX  | 
3536  | 701k  |     9222284U, // t2SRSDB  | 
3537  | 701k  |     9353356U, // t2SRSDB_UPD  | 
3538  | 701k  |     9222172U, // t2SRSIA  | 
3539  | 701k  |     9353244U, // t2SRSIA_UPD  | 
3540  | 701k  |     548093U,  // t2SSAT  | 
3541  | 701k  |     554821U,  // t2SSAT16  | 
3542  | 701k  |     556593U,  // t2SSAX  | 
3543  | 701k  |     554769U,  // t2SSUB16  | 
3544  | 701k  |     554870U,  // t2SSUB8  | 
3545  | 701k  |     1275615927U,  // t2STC2L_OFFSET  | 
3546  | 701k  |     1275615927U,  // t2STC2L_OPTION  | 
3547  | 701k  |     1275615927U,  // t2STC2L_POST  | 
3548  | 701k  |     1275615927U,  // t2STC2L_PRE  | 
3549  | 701k  |     1275614869U,  // t2STC2_OFFSET  | 
3550  | 701k  |     1275614869U,  // t2STC2_OPTION  | 
3551  | 701k  |     1275614869U,  // t2STC2_POST  | 
3552  | 701k  |     1275614869U,  // t2STC2_PRE  | 
3553  | 701k  |     1275615994U,  // t2STCL_OFFSET  | 
3554  | 701k  |     1275615994U,  // t2STCL_OPTION  | 
3555  | 701k  |     1275615994U,  // t2STCL_POST  | 
3556  | 701k  |     1275615994U,  // t2STCL_PRE  | 
3557  | 701k  |     1275615579U,  // t2STC_OFFSET  | 
3558  | 701k  |     1275615579U,  // t2STC_OPTION  | 
3559  | 701k  |     1275615579U,  // t2STC_POST  | 
3560  | 701k  |     1275615579U,  // t2STC_PRE  | 
3561  | 701k  |     539503U,  // t2STL  | 
3562  | 701k  |     538782U,  // t2STLB  | 
3563  | 701k  |     556674U,  // t2STLEX  | 
3564  | 701k  |     555296U,  // t2STLEXB  | 
3565  | 701k  |     547276U,  // t2STLEXD  | 
3566  | 701k  |     555654U,  // t2STLEXH  | 
3567  | 701k  |     539195U,  // t2STLH  | 
3568  | 701k  |     571526U,  // t2STMDB  | 
3569  | 701k  |     2332571782U,  // t2STMDB_UPD  | 
3570  | 701k  |     9091986U, // t2STMIA  | 
3571  | 701k  |     2341092242U,  // t2STMIA_UPD  | 
3572  | 701k  |     556334U,  // t2STRBT  | 
3573  | 701k  |     185096369U, // t2STRB_POST  | 
3574  | 701k  |     185096369U, // t2STRB_PRE  | 
3575  | 701k  |     9074865U, // t2STRBi12  | 
3576  | 701k  |     555185U,  // t2STRBi8  | 
3577  | 701k  |     9066673U, // t2STRBs  | 
3578  | 701k  |     185100724U, // t2STRD_POST  | 
3579  | 701k  |     185100724U, // t2STRD_PRE  | 
3580  | 701k  |     547252U,  // t2STRDi8  | 
3581  | 701k  |     548500U,  // t2STREX  | 
3582  | 701k  |     555310U,  // t2STREXB  | 
3583  | 701k  |     547290U,  // t2STREXD  | 
3584  | 701k  |     555668U,  // t2STREXH  | 
3585  | 701k  |     556369U,  // t2STRHT  | 
3586  | 701k  |     185096790U, // t2STRH_POST  | 
3587  | 701k  |     185096790U, // t2STRH_PRE  | 
3588  | 701k  |     9075286U, // t2STRHi12  | 
3589  | 701k  |     555606U,  // t2STRHi8  | 
3590  | 701k  |     9067094U, // t2STRHs  | 
3591  | 701k  |     556418U,  // t2STRT  | 
3592  | 701k  |     185097364U, // t2STR_POST  | 
3593  | 701k  |     185097364U, // t2STR_PRE  | 
3594  | 701k  |     9075860U, // t2STRi12  | 
3595  | 701k  |     556180U,  // t2STRi8  | 
3596  | 701k  |     9067668U, // t2STRs  | 
3597  | 701k  |     9485481U, // t2SUBS_PC_LR  | 
3598  | 701k  |     9050358U, // t2SUBri  | 
3599  | 701k  |     556527U,  // t2SUBri12  | 
3600  | 701k  |     9050358U, // t2SUBrr  | 
3601  | 701k  |     9079030U, // t2SUBrs  | 
3602  | 701k  |     546898U,  // t2SXTAB  | 
3603  | 701k  |     546523U,  // t2SXTAB16  | 
3604  | 701k  |     547371U,  // t2SXTAH  | 
3605  | 701k  |     9074922U, // t2SXTB  | 
3606  | 701k  |     554731U,  // t2SXTB16  | 
3607  | 701k  |     9075317U, // t2SXTH  | 
3608  | 701k  |     923285620U, // t2TBB  | 
3609  | 701k  |     940063287U, // t2TBH  | 
3610  | 701k  |     9059391U, // t2TEQri  | 
3611  | 701k  |     9059391U, // t2TEQrr  | 
3612  | 701k  |     9075775U, // t2TEQrs  | 
3613  | 701k  |     956872900U, // t2TSB  | 
3614  | 701k  |     9059720U, // t2TSTri  | 
3615  | 701k  |     9059720U, // t2TSTrr  | 
3616  | 701k  |     9076104U, // t2TSTrs  | 
3617  | 701k  |     540048U,  // t2TT  | 
3618  | 701k  |     538697U,  // t2TTA  | 
3619  | 701k  |     539911U,  // t2TTAT  | 
3620  | 701k  |     540066U,  // t2TTT  | 
3621  | 701k  |     554814U,  // t2UADD16  | 
3622  | 701k  |     554915U,  // t2UADD8  | 
3623  | 701k  |     556739U,  // t2UASX  | 
3624  | 701k  |     548511U,  // t2UBFX  | 
3625  | 701k  |     828738U,  // t2UDF  | 
3626  | 701k  |     556511U,  // t2UDIV  | 
3627  | 701k  |     554791U,  // t2UHADD16  | 
3628  | 701k  |     554895U,  // t2UHADD8  | 
3629  | 701k  |     556722U,  // t2UHASX  | 
3630  | 701k  |     556581U,  // t2UHSAX  | 
3631  | 701k  |     554753U,  // t2UHSUB16  | 
3632  | 701k  |     554856U,  // t2UHSUB8  | 
3633  | 701k  |     580285U,  // t2UMAAL  | 
3634  | 701k  |     580318U,  // t2UMLAL  | 
3635  | 701k  |     547664U,  // t2UMULL  | 
3636  | 701k  |     554799U,  // t2UQADD16  | 
3637  | 701k  |     554902U,  // t2UQADD8  | 
3638  | 701k  |     556728U,  // t2UQASX  | 
3639  | 701k  |     556587U,  // t2UQSAX  | 
3640  | 701k  |     554761U,  // t2UQSUB16  | 
3641  | 701k  |     554863U,  // t2UQSUB8  | 
3642  | 701k  |     554882U,  // t2USAD8  | 
3643  | 701k  |     546650U,  // t2USADA8  | 
3644  | 701k  |     548098U,  // t2USAT  | 
3645  | 701k  |     554828U,  // t2USAT16  | 
3646  | 701k  |     556598U,  // t2USAX  | 
3647  | 701k  |     554776U,  // t2USUB16  | 
3648  | 701k  |     554876U,  // t2USUB8  | 
3649  | 701k  |     546904U,  // t2UXTAB  | 
3650  | 701k  |     546531U,  // t2UXTAB16  | 
3651  | 701k  |     547377U,  // t2UXTAH  | 
3652  | 701k  |     9074927U, // t2UXTB  | 
3653  | 701k  |     554738U,  // t2UXTB16  | 
3654  | 701k  |     9075322U, // t2UXTH  | 
3655  | 701k  |     982776121U, // tADC  | 
3656  | 701k  |     555382U,  // tADDhirr  | 
3657  | 701k  |     177469814U, // tADDi3  | 
3658  | 701k  |     982776182U, // tADDi8  | 
3659  | 701k  |     555382U,  // tADDrSP  | 
3660  | 701k  |     555382U,  // tADDrSPi  | 
3661  | 701k  |     177469814U, // tADDrr  | 
3662  | 701k  |     555382U,  // tADDspi  | 
3663  | 701k  |     555382U,  // tADDspr  | 
3664  | 701k  |     539726U,  // tADR  | 
3665  | 701k  |     982776235U, // tAND  | 
3666  | 701k  |     177470588U, // tASRri  | 
3667  | 701k  |     982776956U, // tASRrr  | 
3668  | 701k  |     1074313296U,  // tB  | 
3669  | 701k  |     982776134U, // tBIC  | 
3670  | 701k  |     828725U,  // tBKPT  | 
3671  | 701k  |     1242090220U,  // tBL  | 
3672  | 701k  |     1242090708U,  // tBLXNSr  | 
3673  | 701k  |     1242091172U,  // tBLXi  | 
3674  | 701k  |     1242091172U,  // tBLXr  | 
3675  | 701k  |     1074314816U,  // tBX  | 
3676  | 701k  |     1074314447U,  // tBXNS  | 
3677  | 701k  |     1074313296U,  // tBcc  | 
3678  | 701k  |     1258988910U,  // tCBNZ  | 
3679  | 701k  |     1258988905U,  // tCBZ  | 
3680  | 701k  |     539583U,  // tCMNz  | 
3681  | 701k  |     539683U,  // tCMPhir  | 
3682  | 701k  |     539683U,  // tCMPi8  | 
3683  | 701k  |     539683U,  // tCMPr  | 
3684  | 701k  |     1308687581U,  // tCPS  | 
3685  | 701k  |     982776938U, // tEOR  | 
3686  | 701k  |     1074314610U,  // tHINT  | 
3687  | 701k  |     828720U,  // tHLT  | 
3688  | 701k  |     0U, // tInt_WIN_eh_sjlj_longjmp  | 
3689  | 701k  |     0U, // tInt_eh_sjlj_longjmp  | 
3690  | 701k  |     0U, // tInt_eh_sjlj_setjmp  | 
3691  | 701k  |     572300U,  // tLDMIA  | 
3692  | 701k  |     555180U,  // tLDRBi  | 
3693  | 701k  |     555180U,  // tLDRBr  | 
3694  | 701k  |     555601U,  // tLDRHi  | 
3695  | 701k  |     555601U,  // tLDRHr  | 
3696  | 701k  |     555198U,  // tLDRSB  | 
3697  | 701k  |     555620U,  // tLDRSH  | 
3698  | 701k  |     556115U,  // tLDRi  | 
3699  | 701k  |     539731U,  // tLDRpci  | 
3700  | 701k  |     556115U,  // tLDRr  | 
3701  | 701k  |     556115U,  // tLDRspi  | 
3702  | 701k  |     177470309U, // tLSLri  | 
3703  | 701k  |     982776677U, // tLSLrr  | 
3704  | 701k  |     177470595U, // tLSRri  | 
3705  | 701k  |     982776963U, // tLSRrr  | 
3706  | 701k  |     1258988842U,  // tMOVSr  | 
3707  | 701k  |     446037482U, // tMOVi8  | 
3708  | 701k  |     540138U,  // tMOVr  | 
3709  | 701k  |     177470325U, // tMUL  | 
3710  | 701k  |     446036995U, // tMVN  | 
3711  | 701k  |     982776952U, // tORR  | 
3712  | 701k  |     0U, // tPICADD  | 
3713  | 701k  |     990432295U, // tPOP  | 
3714  | 701k  |     990431850U, // tPUSH  | 
3715  | 701k  |     540118U,  // tREV  | 
3716  | 701k  |     538452U,  // tREV16  | 
3717  | 701k  |     539247U,  // tREVSH  | 
3718  | 701k  |     982776942U, // tROR  | 
3719  | 701k  |     429258944U, // tRSB  | 
3720  | 701k  |     982776117U, // tSBC  | 
3721  | 701k  |     91368U, // tSETEND  | 
3722  | 701k  |     2332572562U,  // tSTMIA_UPD  | 
3723  | 701k  |     555185U,  // tSTRBi  | 
3724  | 701k  |     555185U,  // tSTRBr  | 
3725  | 701k  |     555606U,  // tSTRHi  | 
3726  | 701k  |     555606U,  // tSTRHr  | 
3727  | 701k  |     556180U,  // tSTRi  | 
3728  | 701k  |     556180U,  // tSTRr  | 
3729  | 701k  |     556180U,  // tSTRspi  | 
3730  | 701k  |     177469686U, // tSUBi3  | 
3731  | 701k  |     982776054U, // tSUBi8  | 
3732  | 701k  |     177469686U, // tSUBrr  | 
3733  | 701k  |     555254U,  // tSUBspi  | 
3734  | 701k  |     1074313567U,  // tSVC  | 
3735  | 701k  |     538858U,  // tSXTB  | 
3736  | 701k  |     539253U,  // tSXTH  | 
3737  | 701k  |     3092U,  // tTRAP  | 
3738  | 701k  |     540040U,  // tTST  | 
3739  | 701k  |     828656U,  // tUDF  | 
3740  | 701k  |     538863U,  // tUXTB  | 
3741  | 701k  |     539258U,  // tUXTH  | 
3742  | 701k  |     1636U,  // t__brkdiv0  | 
3743  | 701k  |   };  | 
3744  |  |  | 
3745  | 701k  |   static const uint32_t OpInfo1[] = { | 
3746  | 701k  |     0U, // PHI  | 
3747  | 701k  |     0U, // INLINEASM  | 
3748  | 701k  |     0U, // CFI_INSTRUCTION  | 
3749  | 701k  |     0U, // EH_LABEL  | 
3750  | 701k  |     0U, // GC_LABEL  | 
3751  | 701k  |     0U, // ANNOTATION_LABEL  | 
3752  | 701k  |     0U, // KILL  | 
3753  | 701k  |     0U, // EXTRACT_SUBREG  | 
3754  | 701k  |     0U, // INSERT_SUBREG  | 
3755  | 701k  |     0U, // IMPLICIT_DEF  | 
3756  | 701k  |     0U, // SUBREG_TO_REG  | 
3757  | 701k  |     0U, // COPY_TO_REGCLASS  | 
3758  | 701k  |     0U, // DBG_VALUE  | 
3759  | 701k  |     0U, // DBG_LABEL  | 
3760  | 701k  |     0U, // REG_SEQUENCE  | 
3761  | 701k  |     0U, // COPY  | 
3762  | 701k  |     0U, // BUNDLE  | 
3763  | 701k  |     0U, // LIFETIME_START  | 
3764  | 701k  |     0U, // LIFETIME_END  | 
3765  | 701k  |     0U, // STACKMAP  | 
3766  | 701k  |     0U, // FENTRY_CALL  | 
3767  | 701k  |     0U, // PATCHPOINT  | 
3768  | 701k  |     0U, // LOAD_STACK_GUARD  | 
3769  | 701k  |     0U, // STATEPOINT  | 
3770  | 701k  |     0U, // LOCAL_ESCAPE  | 
3771  | 701k  |     0U, // FAULTING_OP  | 
3772  | 701k  |     0U, // PATCHABLE_OP  | 
3773  | 701k  |     0U, // PATCHABLE_FUNCTION_ENTER  | 
3774  | 701k  |     0U, // PATCHABLE_RET  | 
3775  | 701k  |     0U, // PATCHABLE_FUNCTION_EXIT  | 
3776  | 701k  |     0U, // PATCHABLE_TAIL_CALL  | 
3777  | 701k  |     0U, // PATCHABLE_EVENT_CALL  | 
3778  | 701k  |     0U, // PATCHABLE_TYPED_EVENT_CALL  | 
3779  | 701k  |     0U, // ICALL_BRANCH_FUNNEL  | 
3780  | 701k  |     0U, // G_ADD  | 
3781  | 701k  |     0U, // G_SUB  | 
3782  | 701k  |     0U, // G_MUL  | 
3783  | 701k  |     0U, // G_SDIV  | 
3784  | 701k  |     0U, // G_UDIV  | 
3785  | 701k  |     0U, // G_SREM  | 
3786  | 701k  |     0U, // G_UREM  | 
3787  | 701k  |     0U, // G_AND  | 
3788  | 701k  |     0U, // G_OR  | 
3789  | 701k  |     0U, // G_XOR  | 
3790  | 701k  |     0U, // G_IMPLICIT_DEF  | 
3791  | 701k  |     0U, // G_PHI  | 
3792  | 701k  |     0U, // G_FRAME_INDEX  | 
3793  | 701k  |     0U, // G_GLOBAL_VALUE  | 
3794  | 701k  |     0U, // G_EXTRACT  | 
3795  | 701k  |     0U, // G_UNMERGE_VALUES  | 
3796  | 701k  |     0U, // G_INSERT  | 
3797  | 701k  |     0U, // G_MERGE_VALUES  | 
3798  | 701k  |     0U, // G_PTRTOINT  | 
3799  | 701k  |     0U, // G_INTTOPTR  | 
3800  | 701k  |     0U, // G_BITCAST  | 
3801  | 701k  |     0U, // G_LOAD  | 
3802  | 701k  |     0U, // G_SEXTLOAD  | 
3803  | 701k  |     0U, // G_ZEXTLOAD  | 
3804  | 701k  |     0U, // G_STORE  | 
3805  | 701k  |     0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS  | 
3806  | 701k  |     0U, // G_ATOMIC_CMPXCHG  | 
3807  | 701k  |     0U, // G_ATOMICRMW_XCHG  | 
3808  | 701k  |     0U, // G_ATOMICRMW_ADD  | 
3809  | 701k  |     0U, // G_ATOMICRMW_SUB  | 
3810  | 701k  |     0U, // G_ATOMICRMW_AND  | 
3811  | 701k  |     0U, // G_ATOMICRMW_NAND  | 
3812  | 701k  |     0U, // G_ATOMICRMW_OR  | 
3813  | 701k  |     0U, // G_ATOMICRMW_XOR  | 
3814  | 701k  |     0U, // G_ATOMICRMW_MAX  | 
3815  | 701k  |     0U, // G_ATOMICRMW_MIN  | 
3816  | 701k  |     0U, // G_ATOMICRMW_UMAX  | 
3817  | 701k  |     0U, // G_ATOMICRMW_UMIN  | 
3818  | 701k  |     0U, // G_BRCOND  | 
3819  | 701k  |     0U, // G_BRINDIRECT  | 
3820  | 701k  |     0U, // G_INTRINSIC  | 
3821  | 701k  |     0U, // G_INTRINSIC_W_SIDE_EFFECTS  | 
3822  | 701k  |     0U, // G_ANYEXT  | 
3823  | 701k  |     0U, // G_TRUNC  | 
3824  | 701k  |     0U, // G_CONSTANT  | 
3825  | 701k  |     0U, // G_FCONSTANT  | 
3826  | 701k  |     0U, // G_VASTART  | 
3827  | 701k  |     0U, // G_VAARG  | 
3828  | 701k  |     0U, // G_SEXT  | 
3829  | 701k  |     0U, // G_ZEXT  | 
3830  | 701k  |     0U, // G_SHL  | 
3831  | 701k  |     0U, // G_LSHR  | 
3832  | 701k  |     0U, // G_ASHR  | 
3833  | 701k  |     0U, // G_ICMP  | 
3834  | 701k  |     0U, // G_FCMP  | 
3835  | 701k  |     0U, // G_SELECT  | 
3836  | 701k  |     0U, // G_UADDE  | 
3837  | 701k  |     0U, // G_USUBE  | 
3838  | 701k  |     0U, // G_SADDO  | 
3839  | 701k  |     0U, // G_SSUBO  | 
3840  | 701k  |     0U, // G_UMULO  | 
3841  | 701k  |     0U, // G_SMULO  | 
3842  | 701k  |     0U, // G_UMULH  | 
3843  | 701k  |     0U, // G_SMULH  | 
3844  | 701k  |     0U, // G_FADD  | 
3845  | 701k  |     0U, // G_FSUB  | 
3846  | 701k  |     0U, // G_FMUL  | 
3847  | 701k  |     0U, // G_FMA  | 
3848  | 701k  |     0U, // G_FDIV  | 
3849  | 701k  |     0U, // G_FREM  | 
3850  | 701k  |     0U, // G_FPOW  | 
3851  | 701k  |     0U, // G_FEXP  | 
3852  | 701k  |     0U, // G_FEXP2  | 
3853  | 701k  |     0U, // G_FLOG  | 
3854  | 701k  |     0U, // G_FLOG2  | 
3855  | 701k  |     0U, // G_FNEG  | 
3856  | 701k  |     0U, // G_FPEXT  | 
3857  | 701k  |     0U, // G_FPTRUNC  | 
3858  | 701k  |     0U, // G_FPTOSI  | 
3859  | 701k  |     0U, // G_FPTOUI  | 
3860  | 701k  |     0U, // G_SITOFP  | 
3861  | 701k  |     0U, // G_UITOFP  | 
3862  | 701k  |     0U, // G_FABS  | 
3863  | 701k  |     0U, // G_GEP  | 
3864  | 701k  |     0U, // G_PTR_MASK  | 
3865  | 701k  |     0U, // G_BR  | 
3866  | 701k  |     0U, // G_INSERT_VECTOR_ELT  | 
3867  | 701k  |     0U, // G_EXTRACT_VECTOR_ELT  | 
3868  | 701k  |     0U, // G_SHUFFLE_VECTOR  | 
3869  | 701k  |     0U, // G_BSWAP  | 
3870  | 701k  |     0U, // G_ADDRSPACE_CAST  | 
3871  | 701k  |     0U, // G_BLOCK_ADDR  | 
3872  | 701k  |     0U, // ABS  | 
3873  | 701k  |     0U, // ADDSri  | 
3874  | 701k  |     0U, // ADDSrr  | 
3875  | 701k  |     0U, // ADDSrsi  | 
3876  | 701k  |     0U, // ADDSrsr  | 
3877  | 701k  |     0U, // ADJCALLSTACKDOWN  | 
3878  | 701k  |     0U, // ADJCALLSTACKUP  | 
3879  | 701k  |     0U, // ASRi  | 
3880  | 701k  |     0U, // ASRr  | 
3881  | 701k  |     0U, // B  | 
3882  | 701k  |     0U, // BCCZi64  | 
3883  | 701k  |     0U, // BCCi64  | 
3884  | 701k  |     0U, // BMOVPCB_CALL  | 
3885  | 701k  |     0U, // BMOVPCRX_CALL  | 
3886  | 701k  |     0U, // BR_JTadd  | 
3887  | 701k  |     0U, // BR_JTm_i12  | 
3888  | 701k  |     0U, // BR_JTm_rs  | 
3889  | 701k  |     0U, // BR_JTr  | 
3890  | 701k  |     0U, // BX_CALL  | 
3891  | 701k  |     0U, // CMP_SWAP_16  | 
3892  | 701k  |     0U, // CMP_SWAP_32  | 
3893  | 701k  |     0U, // CMP_SWAP_64  | 
3894  | 701k  |     0U, // CMP_SWAP_8  | 
3895  | 701k  |     0U, // CONSTPOOL_ENTRY  | 
3896  | 701k  |     0U, // COPY_STRUCT_BYVAL_I32  | 
3897  | 701k  |     0U, // CompilerBarrier  | 
3898  | 701k  |     0U, // ITasm  | 
3899  | 701k  |     0U, // Int_eh_sjlj_dispatchsetup  | 
3900  | 701k  |     0U, // Int_eh_sjlj_longjmp  | 
3901  | 701k  |     0U, // Int_eh_sjlj_setjmp  | 
3902  | 701k  |     0U, // Int_eh_sjlj_setjmp_nofp  | 
3903  | 701k  |     0U, // Int_eh_sjlj_setup_dispatch  | 
3904  | 701k  |     0U, // JUMPTABLE_ADDRS  | 
3905  | 701k  |     0U, // JUMPTABLE_INSTS  | 
3906  | 701k  |     0U, // JUMPTABLE_TBB  | 
3907  | 701k  |     0U, // JUMPTABLE_TBH  | 
3908  | 701k  |     0U, // LDMIA_RET  | 
3909  | 701k  |     8U, // LDRBT_POST  | 
3910  | 701k  |     1024U,  // LDRConstPool  | 
3911  | 701k  |     0U, // LDRLIT_ga_abs  | 
3912  | 701k  |     0U, // LDRLIT_ga_pcrel  | 
3913  | 701k  |     0U, // LDRLIT_ga_pcrel_ldr  | 
3914  | 701k  |     8U, // LDRT_POST  | 
3915  | 701k  |     0U, // LEApcrel  | 
3916  | 701k  |     0U, // LEApcrelJT  | 
3917  | 701k  |     0U, // LSLi  | 
3918  | 701k  |     0U, // LSLr  | 
3919  | 701k  |     0U, // LSRi  | 
3920  | 701k  |     0U, // LSRr  | 
3921  | 701k  |     0U, // MEMCPY  | 
3922  | 701k  |     0U, // MLAv5  | 
3923  | 701k  |     0U, // MOVCCi  | 
3924  | 701k  |     0U, // MOVCCi16  | 
3925  | 701k  |     0U, // MOVCCi32imm  | 
3926  | 701k  |     0U, // MOVCCr  | 
3927  | 701k  |     0U, // MOVCCsi  | 
3928  | 701k  |     0U, // MOVCCsr  | 
3929  | 701k  |     0U, // MOVPCRX  | 
3930  | 701k  |     0U, // MOVTi16_ga_pcrel  | 
3931  | 701k  |     0U, // MOV_ga_pcrel  | 
3932  | 701k  |     0U, // MOV_ga_pcrel_ldr  | 
3933  | 701k  |     0U, // MOVi16_ga_pcrel  | 
3934  | 701k  |     0U, // MOVi32imm  | 
3935  | 701k  |     0U, // MOVsra_flag  | 
3936  | 701k  |     0U, // MOVsrl_flag  | 
3937  | 701k  |     0U, // MULv5  | 
3938  | 701k  |     0U, // MVNCCi  | 
3939  | 701k  |     0U, // PICADD  | 
3940  | 701k  |     0U, // PICLDR  | 
3941  | 701k  |     0U, // PICLDRB  | 
3942  | 701k  |     0U, // PICLDRH  | 
3943  | 701k  |     0U, // PICLDRSB  | 
3944  | 701k  |     0U, // PICLDRSH  | 
3945  | 701k  |     0U, // PICSTR  | 
3946  | 701k  |     0U, // PICSTRB  | 
3947  | 701k  |     0U, // PICSTRH  | 
3948  | 701k  |     0U, // RORi  | 
3949  | 701k  |     0U, // RORr  | 
3950  | 701k  |     0U, // RRX  | 
3951  | 701k  |     1024U,  // RRXi  | 
3952  | 701k  |     0U, // RSBSri  | 
3953  | 701k  |     0U, // RSBSrsi  | 
3954  | 701k  |     0U, // RSBSrsr  | 
3955  | 701k  |     0U, // SMLALv5  | 
3956  | 701k  |     0U, // SMULLv5  | 
3957  | 701k  |     0U, // SPACE  | 
3958  | 701k  |     8U, // STRBT_POST  | 
3959  | 701k  |     0U, // STRBi_preidx  | 
3960  | 701k  |     0U, // STRBr_preidx  | 
3961  | 701k  |     0U, // STRH_preidx  | 
3962  | 701k  |     8U, // STRT_POST  | 
3963  | 701k  |     0U, // STRi_preidx  | 
3964  | 701k  |     0U, // STRr_preidx  | 
3965  | 701k  |     0U, // SUBS_PC_LR  | 
3966  | 701k  |     0U, // SUBSri  | 
3967  | 701k  |     0U, // SUBSrr  | 
3968  | 701k  |     0U, // SUBSrsi  | 
3969  | 701k  |     0U, // SUBSrsr  | 
3970  | 701k  |     0U, // TAILJMPd  | 
3971  | 701k  |     0U, // TAILJMPr  | 
3972  | 701k  |     0U, // TAILJMPr4  | 
3973  | 701k  |     0U, // TCRETURNdi  | 
3974  | 701k  |     0U, // TCRETURNri  | 
3975  | 701k  |     0U, // TPsoft  | 
3976  | 701k  |     0U, // UMLALv5  | 
3977  | 701k  |     0U, // UMULLv5  | 
3978  | 701k  |     1040U,  // VLD1LNdAsm_16  | 
3979  | 701k  |     1040U,  // VLD1LNdAsm_32  | 
3980  | 701k  |     1040U,  // VLD1LNdAsm_8  | 
3981  | 701k  |     2064U,  // VLD1LNdWB_fixed_Asm_16  | 
3982  | 701k  |     2064U,  // VLD1LNdWB_fixed_Asm_32  | 
3983  | 701k  |     2064U,  // VLD1LNdWB_fixed_Asm_8  | 
3984  | 701k  |     32784U, // VLD1LNdWB_register_Asm_16  | 
3985  | 701k  |     32784U, // VLD1LNdWB_register_Asm_32  | 
3986  | 701k  |     32784U, // VLD1LNdWB_register_Asm_8  | 
3987  | 701k  |     1040U,  // VLD2LNdAsm_16  | 
3988  | 701k  |     1040U,  // VLD2LNdAsm_32  | 
3989  | 701k  |     1040U,  // VLD2LNdAsm_8  | 
3990  | 701k  |     2064U,  // VLD2LNdWB_fixed_Asm_16  | 
3991  | 701k  |     2064U,  // VLD2LNdWB_fixed_Asm_32  | 
3992  | 701k  |     2064U,  // VLD2LNdWB_fixed_Asm_8  | 
3993  | 701k  |     32784U, // VLD2LNdWB_register_Asm_16  | 
3994  | 701k  |     32784U, // VLD2LNdWB_register_Asm_32  | 
3995  | 701k  |     32784U, // VLD2LNdWB_register_Asm_8  | 
3996  | 701k  |     1040U,  // VLD2LNqAsm_16  | 
3997  | 701k  |     1040U,  // VLD2LNqAsm_32  | 
3998  | 701k  |     2064U,  // VLD2LNqWB_fixed_Asm_16  | 
3999  | 701k  |     2064U,  // VLD2LNqWB_fixed_Asm_32  | 
4000  | 701k  |     32784U, // VLD2LNqWB_register_Asm_16  | 
4001  | 701k  |     32784U, // VLD2LNqWB_register_Asm_32  | 
4002  | 701k  |     0U, // VLD3DUPdAsm_16  | 
4003  | 701k  |     0U, // VLD3DUPdAsm_32  | 
4004  | 701k  |     0U, // VLD3DUPdAsm_8  | 
4005  | 701k  |     0U, // VLD3DUPdWB_fixed_Asm_16  | 
4006  | 701k  |     0U, // VLD3DUPdWB_fixed_Asm_32  | 
4007  | 701k  |     0U, // VLD3DUPdWB_fixed_Asm_8  | 
4008  | 701k  |     1048U,  // VLD3DUPdWB_register_Asm_16  | 
4009  | 701k  |     1048U,  // VLD3DUPdWB_register_Asm_32  | 
4010  | 701k  |     1048U,  // VLD3DUPdWB_register_Asm_8  | 
4011  | 701k  |     0U, // VLD3DUPqAsm_16  | 
4012  | 701k  |     0U, // VLD3DUPqAsm_32  | 
4013  | 701k  |     0U, // VLD3DUPqAsm_8  | 
4014  | 701k  |     0U, // VLD3DUPqWB_fixed_Asm_16  | 
4015  | 701k  |     0U, // VLD3DUPqWB_fixed_Asm_32  | 
4016  | 701k  |     0U, // VLD3DUPqWB_fixed_Asm_8  | 
4017  | 701k  |     1048U,  // VLD3DUPqWB_register_Asm_16  | 
4018  | 701k  |     1048U,  // VLD3DUPqWB_register_Asm_32  | 
4019  | 701k  |     1048U,  // VLD3DUPqWB_register_Asm_8  | 
4020  | 701k  |     1040U,  // VLD3LNdAsm_16  | 
4021  | 701k  |     1040U,  // VLD3LNdAsm_32  | 
4022  | 701k  |     1040U,  // VLD3LNdAsm_8  | 
4023  | 701k  |     2064U,  // VLD3LNdWB_fixed_Asm_16  | 
4024  | 701k  |     2064U,  // VLD3LNdWB_fixed_Asm_32  | 
4025  | 701k  |     2064U,  // VLD3LNdWB_fixed_Asm_8  | 
4026  | 701k  |     32784U, // VLD3LNdWB_register_Asm_16  | 
4027  | 701k  |     32784U, // VLD3LNdWB_register_Asm_32  | 
4028  | 701k  |     32784U, // VLD3LNdWB_register_Asm_8  | 
4029  | 701k  |     1040U,  // VLD3LNqAsm_16  | 
4030  | 701k  |     1040U,  // VLD3LNqAsm_32  | 
4031  | 701k  |     2064U,  // VLD3LNqWB_fixed_Asm_16  | 
4032  | 701k  |     2064U,  // VLD3LNqWB_fixed_Asm_32  | 
4033  | 701k  |     32784U, // VLD3LNqWB_register_Asm_16  | 
4034  | 701k  |     32784U, // VLD3LNqWB_register_Asm_32  | 
4035  | 701k  |     32U,  // VLD3dAsm_16  | 
4036  | 701k  |     32U,  // VLD3dAsm_32  | 
4037  | 701k  |     32U,  // VLD3dAsm_8  | 
4038  | 701k  |     40U,  // VLD3dWB_fixed_Asm_16  | 
4039  | 701k  |     40U,  // VLD3dWB_fixed_Asm_32  | 
4040  | 701k  |     40U,  // VLD3dWB_fixed_Asm_8  | 
4041  | 701k  |     68656U, // VLD3dWB_register_Asm_16  | 
4042  | 701k  |     68656U, // VLD3dWB_register_Asm_32  | 
4043  | 701k  |     68656U, // VLD3dWB_register_Asm_8  | 
4044  | 701k  |     0U, // VLD3qAsm_16  | 
4045  | 701k  |     0U, // VLD3qAsm_32  | 
4046  | 701k  |     0U, // VLD3qAsm_8  | 
4047  | 701k  |     0U, // VLD3qWB_fixed_Asm_16  | 
4048  | 701k  |     0U, // VLD3qWB_fixed_Asm_32  | 
4049  | 701k  |     0U, // VLD3qWB_fixed_Asm_8  | 
4050  | 701k  |     1048U,  // VLD3qWB_register_Asm_16  | 
4051  | 701k  |     1048U,  // VLD3qWB_register_Asm_32  | 
4052  | 701k  |     1048U,  // VLD3qWB_register_Asm_8  | 
4053  | 701k  |     0U, // VLD4DUPdAsm_16  | 
4054  | 701k  |     0U, // VLD4DUPdAsm_32  | 
4055  | 701k  |     0U, // VLD4DUPdAsm_8  | 
4056  | 701k  |     0U, // VLD4DUPdWB_fixed_Asm_16  | 
4057  | 701k  |     0U, // VLD4DUPdWB_fixed_Asm_32  | 
4058  | 701k  |     0U, // VLD4DUPdWB_fixed_Asm_8  | 
4059  | 701k  |     1048U,  // VLD4DUPdWB_register_Asm_16  | 
4060  | 701k  |     1048U,  // VLD4DUPdWB_register_Asm_32  | 
4061  | 701k  |     1048U,  // VLD4DUPdWB_register_Asm_8  | 
4062  | 701k  |     0U, // VLD4DUPqAsm_16  | 
4063  | 701k  |     0U, // VLD4DUPqAsm_32  | 
4064  | 701k  |     0U, // VLD4DUPqAsm_8  | 
4065  | 701k  |     0U, // VLD4DUPqWB_fixed_Asm_16  | 
4066  | 701k  |     0U, // VLD4DUPqWB_fixed_Asm_32  | 
4067  | 701k  |     0U, // VLD4DUPqWB_fixed_Asm_8  | 
4068  | 701k  |     1048U,  // VLD4DUPqWB_register_Asm_16  | 
4069  | 701k  |     1048U,  // VLD4DUPqWB_register_Asm_32  | 
4070  | 701k  |     1048U,  // VLD4DUPqWB_register_Asm_8  | 
4071  | 701k  |     1040U,  // VLD4LNdAsm_16  | 
4072  | 701k  |     1040U,  // VLD4LNdAsm_32  | 
4073  | 701k  |     1040U,  // VLD4LNdAsm_8  | 
4074  | 701k  |     2064U,  // VLD4LNdWB_fixed_Asm_16  | 
4075  | 701k  |     2064U,  // VLD4LNdWB_fixed_Asm_32  | 
4076  | 701k  |     2064U,  // VLD4LNdWB_fixed_Asm_8  | 
4077  | 701k  |     32784U, // VLD4LNdWB_register_Asm_16  | 
4078  | 701k  |     32784U, // VLD4LNdWB_register_Asm_32  | 
4079  | 701k  |     32784U, // VLD4LNdWB_register_Asm_8  | 
4080  | 701k  |     1040U,  // VLD4LNqAsm_16  | 
4081  | 701k  |     1040U,  // VLD4LNqAsm_32  | 
4082  | 701k  |     2064U,  // VLD4LNqWB_fixed_Asm_16  | 
4083  | 701k  |     2064U,  // VLD4LNqWB_fixed_Asm_32  | 
4084  | 701k  |     32784U, // VLD4LNqWB_register_Asm_16  | 
4085  | 701k  |     32784U, // VLD4LNqWB_register_Asm_32  | 
4086  | 701k  |     32U,  // VLD4dAsm_16  | 
4087  | 701k  |     32U,  // VLD4dAsm_32  | 
4088  | 701k  |     32U,  // VLD4dAsm_8  | 
4089  | 701k  |     40U,  // VLD4dWB_fixed_Asm_16  | 
4090  | 701k  |     40U,  // VLD4dWB_fixed_Asm_32  | 
4091  | 701k  |     40U,  // VLD4dWB_fixed_Asm_8  | 
4092  | 701k  |     68656U, // VLD4dWB_register_Asm_16  | 
4093  | 701k  |     68656U, // VLD4dWB_register_Asm_32  | 
4094  | 701k  |     68656U, // VLD4dWB_register_Asm_8  | 
4095  | 701k  |     0U, // VLD4qAsm_16  | 
4096  | 701k  |     0U, // VLD4qAsm_32  | 
4097  | 701k  |     0U, // VLD4qAsm_8  | 
4098  | 701k  |     0U, // VLD4qWB_fixed_Asm_16  | 
4099  | 701k  |     0U, // VLD4qWB_fixed_Asm_32  | 
4100  | 701k  |     0U, // VLD4qWB_fixed_Asm_8  | 
4101  | 701k  |     1048U,  // VLD4qWB_register_Asm_16  | 
4102  | 701k  |     1048U,  // VLD4qWB_register_Asm_32  | 
4103  | 701k  |     1048U,  // VLD4qWB_register_Asm_8  | 
4104  | 701k  |     0U, // VMOVD0  | 
4105  | 701k  |     0U, // VMOVDcc  | 
4106  | 701k  |     0U, // VMOVQ0  | 
4107  | 701k  |     0U, // VMOVScc  | 
4108  | 701k  |     1040U,  // VST1LNdAsm_16  | 
4109  | 701k  |     1040U,  // VST1LNdAsm_32  | 
4110  | 701k  |     1040U,  // VST1LNdAsm_8  | 
4111  | 701k  |     2064U,  // VST1LNdWB_fixed_Asm_16  | 
4112  | 701k  |     2064U,  // VST1LNdWB_fixed_Asm_32  | 
4113  | 701k  |     2064U,  // VST1LNdWB_fixed_Asm_8  | 
4114  | 701k  |     32784U, // VST1LNdWB_register_Asm_16  | 
4115  | 701k  |     32784U, // VST1LNdWB_register_Asm_32  | 
4116  | 701k  |     32784U, // VST1LNdWB_register_Asm_8  | 
4117  | 701k  |     1040U,  // VST2LNdAsm_16  | 
4118  | 701k  |     1040U,  // VST2LNdAsm_32  | 
4119  | 701k  |     1040U,  // VST2LNdAsm_8  | 
4120  | 701k  |     2064U,  // VST2LNdWB_fixed_Asm_16  | 
4121  | 701k  |     2064U,  // VST2LNdWB_fixed_Asm_32  | 
4122  | 701k  |     2064U,  // VST2LNdWB_fixed_Asm_8  | 
4123  | 701k  |     32784U, // VST2LNdWB_register_Asm_16  | 
4124  | 701k  |     32784U, // VST2LNdWB_register_Asm_32  | 
4125  | 701k  |     32784U, // VST2LNdWB_register_Asm_8  | 
4126  | 701k  |     1040U,  // VST2LNqAsm_16  | 
4127  | 701k  |     1040U,  // VST2LNqAsm_32  | 
4128  | 701k  |     2064U,  // VST2LNqWB_fixed_Asm_16  | 
4129  | 701k  |     2064U,  // VST2LNqWB_fixed_Asm_32  | 
4130  | 701k  |     32784U, // VST2LNqWB_register_Asm_16  | 
4131  | 701k  |     32784U, // VST2LNqWB_register_Asm_32  | 
4132  | 701k  |     1040U,  // VST3LNdAsm_16  | 
4133  | 701k  |     1040U,  // VST3LNdAsm_32  | 
4134  | 701k  |     1040U,  // VST3LNdAsm_8  | 
4135  | 701k  |     2064U,  // VST3LNdWB_fixed_Asm_16  | 
4136  | 701k  |     2064U,  // VST3LNdWB_fixed_Asm_32  | 
4137  | 701k  |     2064U,  // VST3LNdWB_fixed_Asm_8  | 
4138  | 701k  |     32784U, // VST3LNdWB_register_Asm_16  | 
4139  | 701k  |     32784U, // VST3LNdWB_register_Asm_32  | 
4140  | 701k  |     32784U, // VST3LNdWB_register_Asm_8  | 
4141  | 701k  |     1040U,  // VST3LNqAsm_16  | 
4142  | 701k  |     1040U,  // VST3LNqAsm_32  | 
4143  | 701k  |     2064U,  // VST3LNqWB_fixed_Asm_16  | 
4144  | 701k  |     2064U,  // VST3LNqWB_fixed_Asm_32  | 
4145  | 701k  |     32784U, // VST3LNqWB_register_Asm_16  | 
4146  | 701k  |     32784U, // VST3LNqWB_register_Asm_32  | 
4147  | 701k  |     32U,  // VST3dAsm_16  | 
4148  | 701k  |     32U,  // VST3dAsm_32  | 
4149  | 701k  |     32U,  // VST3dAsm_8  | 
4150  | 701k  |     40U,  // VST3dWB_fixed_Asm_16  | 
4151  | 701k  |     40U,  // VST3dWB_fixed_Asm_32  | 
4152  | 701k  |     40U,  // VST3dWB_fixed_Asm_8  | 
4153  | 701k  |     68656U, // VST3dWB_register_Asm_16  | 
4154  | 701k  |     68656U, // VST3dWB_register_Asm_32  | 
4155  | 701k  |     68656U, // VST3dWB_register_Asm_8  | 
4156  | 701k  |     0U, // VST3qAsm_16  | 
4157  | 701k  |     0U, // VST3qAsm_32  | 
4158  | 701k  |     0U, // VST3qAsm_8  | 
4159  | 701k  |     0U, // VST3qWB_fixed_Asm_16  | 
4160  | 701k  |     0U, // VST3qWB_fixed_Asm_32  | 
4161  | 701k  |     0U, // VST3qWB_fixed_Asm_8  | 
4162  | 701k  |     1048U,  // VST3qWB_register_Asm_16  | 
4163  | 701k  |     1048U,  // VST3qWB_register_Asm_32  | 
4164  | 701k  |     1048U,  // VST3qWB_register_Asm_8  | 
4165  | 701k  |     1040U,  // VST4LNdAsm_16  | 
4166  | 701k  |     1040U,  // VST4LNdAsm_32  | 
4167  | 701k  |     1040U,  // VST4LNdAsm_8  | 
4168  | 701k  |     2064U,  // VST4LNdWB_fixed_Asm_16  | 
4169  | 701k  |     2064U,  // VST4LNdWB_fixed_Asm_32  | 
4170  | 701k  |     2064U,  // VST4LNdWB_fixed_Asm_8  | 
4171  | 701k  |     32784U, // VST4LNdWB_register_Asm_16  | 
4172  | 701k  |     32784U, // VST4LNdWB_register_Asm_32  | 
4173  | 701k  |     32784U, // VST4LNdWB_register_Asm_8  | 
4174  | 701k  |     1040U,  // VST4LNqAsm_16  | 
4175  | 701k  |     1040U,  // VST4LNqAsm_32  | 
4176  | 701k  |     2064U,  // VST4LNqWB_fixed_Asm_16  | 
4177  | 701k  |     2064U,  // VST4LNqWB_fixed_Asm_32  | 
4178  | 701k  |     32784U, // VST4LNqWB_register_Asm_16  | 
4179  | 701k  |     32784U, // VST4LNqWB_register_Asm_32  | 
4180  | 701k  |     32U,  // VST4dAsm_16  | 
4181  | 701k  |     32U,  // VST4dAsm_32  | 
4182  | 701k  |     32U,  // VST4dAsm_8  | 
4183  | 701k  |     40U,  // VST4dWB_fixed_Asm_16  | 
4184  | 701k  |     40U,  // VST4dWB_fixed_Asm_32  | 
4185  | 701k  |     40U,  // VST4dWB_fixed_Asm_8  | 
4186  | 701k  |     68656U, // VST4dWB_register_Asm_16  | 
4187  | 701k  |     68656U, // VST4dWB_register_Asm_32  | 
4188  | 701k  |     68656U, // VST4dWB_register_Asm_8  | 
4189  | 701k  |     0U, // VST4qAsm_16  | 
4190  | 701k  |     0U, // VST4qAsm_32  | 
4191  | 701k  |     0U, // VST4qAsm_8  | 
4192  | 701k  |     0U, // VST4qWB_fixed_Asm_16  | 
4193  | 701k  |     0U, // VST4qWB_fixed_Asm_32  | 
4194  | 701k  |     0U, // VST4qWB_fixed_Asm_8  | 
4195  | 701k  |     1048U,  // VST4qWB_register_Asm_16  | 
4196  | 701k  |     1048U,  // VST4qWB_register_Asm_32  | 
4197  | 701k  |     1048U,  // VST4qWB_register_Asm_8  | 
4198  | 701k  |     0U, // WIN__CHKSTK  | 
4199  | 701k  |     0U, // WIN__DBZCHK  | 
4200  | 701k  |     0U, // t2ABS  | 
4201  | 701k  |     0U, // t2ADDSri  | 
4202  | 701k  |     0U, // t2ADDSrr  | 
4203  | 701k  |     0U, // t2ADDSrs  | 
4204  | 701k  |     0U, // t2BR_JT  | 
4205  | 701k  |     0U, // t2LDMIA_RET  | 
4206  | 701k  |     1024U,  // t2LDRBpcrel  | 
4207  | 701k  |     1024U,  // t2LDRConstPool  | 
4208  | 701k  |     1024U,  // t2LDRHpcrel  | 
4209  | 701k  |     1024U,  // t2LDRSBpcrel  | 
4210  | 701k  |     1024U,  // t2LDRSHpcrel  | 
4211  | 701k  |     0U, // t2LDRpci_pic  | 
4212  | 701k  |     1024U,  // t2LDRpcrel  | 
4213  | 701k  |     0U, // t2LEApcrel  | 
4214  | 701k  |     0U, // t2LEApcrelJT  | 
4215  | 701k  |     0U, // t2MOVCCasr  | 
4216  | 701k  |     0U, // t2MOVCCi  | 
4217  | 701k  |     0U, // t2MOVCCi16  | 
4218  | 701k  |     0U, // t2MOVCCi32imm  | 
4219  | 701k  |     0U, // t2MOVCClsl  | 
4220  | 701k  |     0U, // t2MOVCClsr  | 
4221  | 701k  |     0U, // t2MOVCCr  | 
4222  | 701k  |     0U, // t2MOVCCror  | 
4223  | 701k  |     56U,  // t2MOVSsi  | 
4224  | 701k  |     64U,  // t2MOVSsr  | 
4225  | 701k  |     0U, // t2MOVTi16_ga_pcrel  | 
4226  | 701k  |     0U, // t2MOV_ga_pcrel  | 
4227  | 701k  |     0U, // t2MOVi16_ga_pcrel  | 
4228  | 701k  |     0U, // t2MOVi32imm  | 
4229  | 701k  |     56U,  // t2MOVsi  | 
4230  | 701k  |     64U,  // t2MOVsr  | 
4231  | 701k  |     0U, // t2MVNCCi  | 
4232  | 701k  |     0U, // t2RSBSri  | 
4233  | 701k  |     0U, // t2RSBSrs  | 
4234  | 701k  |     0U, // t2STRB_preidx  | 
4235  | 701k  |     0U, // t2STRH_preidx  | 
4236  | 701k  |     0U, // t2STR_preidx  | 
4237  | 701k  |     0U, // t2SUBSri  | 
4238  | 701k  |     0U, // t2SUBSrr  | 
4239  | 701k  |     0U, // t2SUBSrs  | 
4240  | 701k  |     0U, // t2TBB_JT  | 
4241  | 701k  |     0U, // t2TBH_JT  | 
4242  | 701k  |     0U, // tADCS  | 
4243  | 701k  |     0U, // tADDSi3  | 
4244  | 701k  |     0U, // tADDSi8  | 
4245  | 701k  |     0U, // tADDSrr  | 
4246  | 701k  |     0U, // tADDframe  | 
4247  | 701k  |     0U, // tADJCALLSTACKDOWN  | 
4248  | 701k  |     0U, // tADJCALLSTACKUP  | 
4249  | 701k  |     0U, // tBRIND  | 
4250  | 701k  |     0U, // tBR_JTr  | 
4251  | 701k  |     0U, // tBX_CALL  | 
4252  | 701k  |     0U, // tBX_RET  | 
4253  | 701k  |     0U, // tBX_RET_vararg  | 
4254  | 701k  |     0U, // tBfar  | 
4255  | 701k  |     0U, // tLDMIA_UPD  | 
4256  | 701k  |     1024U,  // tLDRConstPool  | 
4257  | 701k  |     0U, // tLDRLIT_ga_abs  | 
4258  | 701k  |     0U, // tLDRLIT_ga_pcrel  | 
4259  | 701k  |     0U, // tLDR_postidx  | 
4260  | 701k  |     0U, // tLDRpci_pic  | 
4261  | 701k  |     0U, // tLEApcrel  | 
4262  | 701k  |     0U, // tLEApcrelJT  | 
4263  | 701k  |     0U, // tMOVCCr_pseudo  | 
4264  | 701k  |     0U, // tPOP_RET  | 
4265  | 701k  |     0U, // tSBCS  | 
4266  | 701k  |     0U, // tSUBSi3  | 
4267  | 701k  |     0U, // tSUBSi8  | 
4268  | 701k  |     0U, // tSUBSrr  | 
4269  | 701k  |     0U, // tTAILJMPd  | 
4270  | 701k  |     0U, // tTAILJMPdND  | 
4271  | 701k  |     0U, // tTAILJMPr  | 
4272  | 701k  |     0U, // tTBB_JT  | 
4273  | 701k  |     0U, // tTBH_JT  | 
4274  | 701k  |     0U, // tTPsoft  | 
4275  | 701k  |     98304U, // ADCri  | 
4276  | 701k  |     0U, // ADCrr  | 
4277  | 701k  |     131072U,  // ADCrsi  | 
4278  | 701k  |     0U, // ADCrsr  | 
4279  | 701k  |     98304U, // ADDri  | 
4280  | 701k  |     0U, // ADDrr  | 
4281  | 701k  |     131072U,  // ADDrsi  | 
4282  | 701k  |     0U, // ADDrsr  | 
4283  | 701k  |     72U,  // ADR  | 
4284  | 701k  |     0U, // AESD  | 
4285  | 701k  |     0U, // AESE  | 
4286  | 701k  |     0U, // AESIMC  | 
4287  | 701k  |     0U, // AESMC  | 
4288  | 701k  |     98304U, // ANDri  | 
4289  | 701k  |     0U, // ANDrr  | 
4290  | 701k  |     131072U,  // ANDrsi  | 
4291  | 701k  |     0U, // ANDrsr  | 
4292  | 701k  |     80U,  // BFC  | 
4293  | 701k  |     163928U,  // BFI  | 
4294  | 701k  |     98304U, // BICri  | 
4295  | 701k  |     0U, // BICrr  | 
4296  | 701k  |     131072U,  // BICrsi  | 
4297  | 701k  |     0U, // BICrsr  | 
4298  | 701k  |     0U, // BKPT  | 
4299  | 701k  |     0U, // BL  | 
4300  | 701k  |     0U, // BLX  | 
4301  | 701k  |     0U, // BLX_pred  | 
4302  | 701k  |     0U, // BLXi  | 
4303  | 701k  |     0U, // BL_pred  | 
4304  | 701k  |     0U, // BX  | 
4305  | 701k  |     0U, // BXJ  | 
4306  | 701k  |     0U, // BX_RET  | 
4307  | 701k  |     0U, // BX_pred  | 
4308  | 701k  |     0U, // Bcc  | 
4309  | 701k  |     4145U,  // CDP  | 
4310  | 701k  |     0U, // CDP2  | 
4311  | 701k  |     0U, // CLREX  | 
4312  | 701k  |     1024U,  // CLZ  | 
4313  | 701k  |     96U,  // CMNri  | 
4314  | 701k  |     1024U,  // CMNzrr  | 
4315  | 701k  |     104U, // CMNzrsi  | 
4316  | 701k  |     64U,  // CMNzrsr  | 
4317  | 701k  |     96U,  // CMPri  | 
4318  | 701k  |     1024U,  // CMPrr  | 
4319  | 701k  |     104U, // CMPrsi  | 
4320  | 701k  |     64U,  // CMPrsr  | 
4321  | 701k  |     0U, // CPS1p  | 
4322  | 701k  |     0U, // CPS2p  | 
4323  | 701k  |     1112U,  // CPS3p  | 
4324  | 701k  |     1112U,  // CRC32B  | 
4325  | 701k  |     1112U,  // CRC32CB  | 
4326  | 701k  |     1112U,  // CRC32CH  | 
4327  | 701k  |     1112U,  // CRC32CW  | 
4328  | 701k  |     1112U,  // CRC32H  | 
4329  | 701k  |     1112U,  // CRC32W  | 
4330  | 701k  |     0U, // DBG  | 
4331  | 701k  |     0U, // DMB  | 
4332  | 701k  |     0U, // DSB  | 
4333  | 701k  |     98304U, // EORri  | 
4334  | 701k  |     0U, // EORrr  | 
4335  | 701k  |     131072U,  // EORrsi  | 
4336  | 701k  |     0U, // EORrsr  | 
4337  | 701k  |     0U, // ERET  | 
4338  | 701k  |     1U, // FCONSTD  | 
4339  | 701k  |     1U, // FCONSTH  | 
4340  | 701k  |     1U, // FCONSTS  | 
4341  | 701k  |     33U,  // FLDMXDB_UPD  | 
4342  | 701k  |     1136U,  // FLDMXIA  | 
4343  | 701k  |     33U,  // FLDMXIA_UPD  | 
4344  | 701k  |     0U, // FMSTAT  | 
4345  | 701k  |     33U,  // FSTMXDB_UPD  | 
4346  | 701k  |     1136U,  // FSTMXIA  | 
4347  | 701k  |     33U,  // FSTMXIA_UPD  | 
4348  | 701k  |     0U, // HINT  | 
4349  | 701k  |     0U, // HLT  | 
4350  | 701k  |     0U, // HVC  | 
4351  | 701k  |     0U, // ISB  | 
4352  | 701k  |     8U, // LDA  | 
4353  | 701k  |     8U, // LDAB  | 
4354  | 701k  |     8U, // LDAEX  | 
4355  | 701k  |     8U, // LDAEXB  | 
4356  | 701k  |     0U, // LDAEXD  | 
4357  | 701k  |     8U, // LDAEXH  | 
4358  | 701k  |     8U, // LDAH  | 
4359  | 701k  |     0U, // LDC2L_OFFSET  | 
4360  | 701k  |     1U, // LDC2L_OPTION  | 
4361  | 701k  |     2U, // LDC2L_POST  | 
4362  | 701k  |     0U, // LDC2L_PRE  | 
4363  | 701k  |     0U, // LDC2_OFFSET  | 
4364  | 701k  |     1U, // LDC2_OPTION  | 
4365  | 701k  |     2U, // LDC2_POST  | 
4366  | 701k  |     0U, // LDC2_PRE  | 
4367  | 701k  |     122U, // LDCL_OFFSET  | 
4368  | 701k  |     196738U,  // LDCL_OPTION  | 
4369  | 701k  |     229506U,  // LDCL_POST  | 
4370  | 701k  |     138U, // LDCL_PRE  | 
4371  | 701k  |     122U, // LDC_OFFSET  | 
4372  | 701k  |     196738U,  // LDC_OPTION  | 
4373  | 701k  |     229506U,  // LDC_POST  | 
4374  | 701k  |     138U, // LDC_PRE  | 
4375  | 701k  |     1136U,  // LDMDA  | 
4376  | 701k  |     33U,  // LDMDA_UPD  | 
4377  | 701k  |     1136U,  // LDMDB  | 
4378  | 701k  |     33U,  // LDMDB_UPD  | 
4379  | 701k  |     1136U,  // LDMIA  | 
4380  | 701k  |     33U,  // LDMIA_UPD  | 
4381  | 701k  |     1136U,  // LDMIB  | 
4382  | 701k  |     33U,  // LDMIB_UPD  | 
4383  | 701k  |     262272U,  // LDRBT_POST_IMM  | 
4384  | 701k  |     262272U,  // LDRBT_POST_REG  | 
4385  | 701k  |     262272U,  // LDRB_POST_IMM  | 
4386  | 701k  |     262272U,  // LDRB_POST_REG  | 
4387  | 701k  |     144U, // LDRB_PRE_IMM  | 
4388  | 701k  |     152U, // LDRB_PRE_REG  | 
4389  | 701k  |     160U, // LDRBi12  | 
4390  | 701k  |     168U, // LDRBrs  | 
4391  | 701k  |     294912U,  // LDRD  | 
4392  | 701k  |     2424832U, // LDRD_POST  | 
4393  | 701k  |     360448U,  // LDRD_PRE  | 
4394  | 701k  |     8U, // LDREX  | 
4395  | 701k  |     8U, // LDREXB  | 
4396  | 701k  |     0U, // LDREXD  | 
4397  | 701k  |     8U, // LDREXH  | 
4398  | 701k  |     176U, // LDRH  | 
4399  | 701k  |     393344U,  // LDRHTi  | 
4400  | 701k  |     426112U,  // LDRHTr  | 
4401  | 701k  |     458880U,  // LDRH_POST  | 
4402  | 701k  |     184U, // LDRH_PRE  | 
4403  | 701k  |     176U, // LDRSB  | 
4404  | 701k  |     393344U,  // LDRSBTi  | 
4405  | 701k  |     426112U,  // LDRSBTr  | 
4406  | 701k  |     458880U,  // LDRSB_POST  | 
4407  | 701k  |     184U, // LDRSB_PRE  | 
4408  | 701k  |     176U, // LDRSH  | 
4409  | 701k  |     393344U,  // LDRSHTi  | 
4410  | 701k  |     426112U,  // LDRSHTr  | 
4411  | 701k  |     458880U,  // LDRSH_POST  | 
4412  | 701k  |     184U, // LDRSH_PRE  | 
4413  | 701k  |     262272U,  // LDRT_POST_IMM  | 
4414  | 701k  |     262272U,  // LDRT_POST_REG  | 
4415  | 701k  |     262272U,  // LDR_POST_IMM  | 
4416  | 701k  |     262272U,  // LDR_POST_REG  | 
4417  | 701k  |     144U, // LDR_PRE_IMM  | 
4418  | 701k  |     152U, // LDR_PRE_REG  | 
4419  | 701k  |     160U, // LDRcp  | 
4420  | 701k  |     160U, // LDRi12  | 
4421  | 701k  |     168U, // LDRrs  | 
4422  | 701k  |     4690993U, // MCR  | 
4423  | 701k  |     192U, // MCR2  | 
4424  | 701k  |     6788145U, // MCRR  | 
4425  | 701k  |     524312U,  // MCRR2  | 
4426  | 701k  |     35651584U,  // MLA  | 
4427  | 701k  |     35651584U,  // MLS  | 
4428  | 701k  |     0U, // MOVPCLR  | 
4429  | 701k  |     1112U,  // MOVTi16  | 
4430  | 701k  |     96U,  // MOVi  | 
4431  | 701k  |     1024U,  // MOVi16  | 
4432  | 701k  |     1024U,  // MOVr  | 
4433  | 701k  |     1024U,  // MOVr_TC  | 
4434  | 701k  |     104U, // MOVsi  | 
4435  | 701k  |     64U,  // MOVsr  | 
4436  | 701k  |     0U, // MRC  | 
4437  | 701k  |     0U, // MRC2  | 
4438  | 701k  |     0U, // MRRC  | 
4439  | 701k  |     0U, // MRRC2  | 
4440  | 701k  |     2U, // MRS  | 
4441  | 701k  |     200U, // MRSbanked  | 
4442  | 701k  |     2U, // MRSsys  | 
4443  | 701k  |     33U,  // MSR  | 
4444  | 701k  |     0U, // MSRbanked  | 
4445  | 701k  |     3U, // MSRi  | 
4446  | 701k  |     0U, // MUL  | 
4447  | 701k  |     96U,  // MVNi  | 
4448  | 701k  |     1024U,  // MVNr  | 
4449  | 701k  |     104U, // MVNsi  | 
4450  | 701k  |     64U,  // MVNsr  | 
4451  | 701k  |     98304U, // ORRri  | 
4452  | 701k  |     0U, // ORRrr  | 
4453  | 701k  |     131072U,  // ORRrsi  | 
4454  | 701k  |     0U, // ORRrsr  | 
4455  | 701k  |     8388608U, // PKHBT  | 
4456  | 701k  |     10485760U,  // PKHTB  | 
4457  | 701k  |     0U, // PLDWi12  | 
4458  | 701k  |     0U, // PLDWrs  | 
4459  | 701k  |     0U, // PLDi12  | 
4460  | 701k  |     0U, // PLDrs  | 
4461  | 701k  |     0U, // PLIi12  | 
4462  | 701k  |     0U, // PLIrs  | 
4463  | 701k  |     0U, // QADD  | 
4464  | 701k  |     0U, // QADD16  | 
4465  | 701k  |     0U, // QADD8  | 
4466  | 701k  |     0U, // QASX  | 
4467  | 701k  |     0U, // QDADD  | 
4468  | 701k  |     0U, // QDSUB  | 
4469  | 701k  |     0U, // QSAX  | 
4470  | 701k  |     0U, // QSUB  | 
4471  | 701k  |     0U, // QSUB16  | 
4472  | 701k  |     0U, // QSUB8  | 
4473  | 701k  |     1024U,  // RBIT  | 
4474  | 701k  |     1024U,  // REV  | 
4475  | 701k  |     1024U,  // REV16  | 
4476  | 701k  |     1024U,  // REVSH  | 
4477  | 701k  |     0U, // RFEDA  | 
4478  | 701k  |     0U, // RFEDA_UPD  | 
4479  | 701k  |     0U, // RFEDB  | 
4480  | 701k  |     0U, // RFEDB_UPD  | 
4481  | 701k  |     0U, // RFEIA  | 
4482  | 701k  |     0U, // RFEIA_UPD  | 
4483  | 701k  |     0U, // RFEIB  | 
4484  | 701k  |     0U, // RFEIB_UPD  | 
4485  | 701k  |     98304U, // RSBri  | 
4486  | 701k  |     0U, // RSBrr  | 
4487  | 701k  |     131072U,  // RSBrsi  | 
4488  | 701k  |     0U, // RSBrsr  | 
4489  | 701k  |     98304U, // RSCri  | 
4490  | 701k  |     0U, // RSCrr  | 
4491  | 701k  |     131072U,  // RSCrsi  | 
4492  | 701k  |     0U, // RSCrsr  | 
4493  | 701k  |     0U, // SADD16  | 
4494  | 701k  |     0U, // SADD8  | 
4495  | 701k  |     0U, // SASX  | 
4496  | 701k  |     98304U, // SBCri  | 
4497  | 701k  |     0U, // SBCrr  | 
4498  | 701k  |     131072U,  // SBCrsi  | 
4499  | 701k  |     0U, // SBCrsr  | 
4500  | 701k  |     69206016U,  // SBFX  | 
4501  | 701k  |     0U, // SDIV  | 
4502  | 701k  |     0U, // SEL  | 
4503  | 701k  |     0U, // SETEND  | 
4504  | 701k  |     0U, // SETPAN  | 
4505  | 701k  |     1048U,  // SHA1C  | 
4506  | 701k  |     0U, // SHA1H  | 
4507  | 701k  |     1048U,  // SHA1M  | 
4508  | 701k  |     1048U,  // SHA1P  | 
4509  | 701k  |     1048U,  // SHA1SU0  | 
4510  | 701k  |     0U, // SHA1SU1  | 
4511  | 701k  |     1048U,  // SHA256H  | 
4512  | 701k  |     1048U,  // SHA256H2  | 
4513  | 701k  |     0U, // SHA256SU0  | 
4514  | 701k  |     1048U,  // SHA256SU1  | 
4515  | 701k  |     0U, // SHADD16  | 
4516  | 701k  |     0U, // SHADD8  | 
4517  | 701k  |     0U, // SHASX  | 
4518  | 701k  |     0U, // SHSAX  | 
4519  | 701k  |     0U, // SHSUB16  | 
4520  | 701k  |     0U, // SHSUB8  | 
4521  | 701k  |     0U, // SMC  | 
4522  | 701k  |     35651584U,  // SMLABB  | 
4523  | 701k  |     35651584U,  // SMLABT  | 
4524  | 701k  |     35651584U,  // SMLAD  | 
4525  | 701k  |     35651584U,  // SMLADX  | 
4526  | 701k  |     0U, // SMLAL  | 
4527  | 701k  |     35651584U,  // SMLALBB  | 
4528  | 701k  |     35651584U,  // SMLALBT  | 
4529  | 701k  |     35651584U,  // SMLALD  | 
4530  | 701k  |     35651584U,  // SMLALDX  | 
4531  | 701k  |     35651584U,  // SMLALTB  | 
4532  | 701k  |     35651584U,  // SMLALTT  | 
4533  | 701k  |     35651584U,  // SMLATB  | 
4534  | 701k  |     35651584U,  // SMLATT  | 
4535  | 701k  |     35651584U,  // SMLAWB  | 
4536  | 701k  |     35651584U,  // SMLAWT  | 
4537  | 701k  |     35651584U,  // SMLSD  | 
4538  | 701k  |     35651584U,  // SMLSDX  | 
4539  | 701k  |     35651584U,  // SMLSLD  | 
4540  | 701k  |     35651584U,  // SMLSLDX  | 
4541  | 701k  |     35651584U,  // SMMLA  | 
4542  | 701k  |     35651584U,  // SMMLAR  | 
4543  | 701k  |     35651584U,  // SMMLS  | 
4544  | 701k  |     35651584U,  // SMMLSR  | 
4545  | 701k  |     0U, // SMMUL  | 
4546  | 701k  |     0U, // SMMULR  | 
4547  | 701k  |     0U, // SMUAD  | 
4548  | 701k  |     0U, // SMUADX  | 
4549  | 701k  |     0U, // SMULBB  | 
4550  | 701k  |     0U, // SMULBT  | 
4551  | 701k  |     35651584U,  // SMULL  | 
4552  | 701k  |     0U, // SMULTB  | 
4553  | 701k  |     0U, // SMULTT  | 
4554  | 701k  |     0U, // SMULWB  | 
4555  | 701k  |     0U, // SMULWT  | 
4556  | 701k  |     0U, // SMUSD  | 
4557  | 701k  |     0U, // SMUSDX  | 
4558  | 701k  |     0U, // SRSDA  | 
4559  | 701k  |     0U, // SRSDA_UPD  | 
4560  | 701k  |     0U, // SRSDB  | 
4561  | 701k  |     0U, // SRSDB_UPD  | 
4562  | 701k  |     0U, // SRSIA  | 
4563  | 701k  |     0U, // SRSIA_UPD  | 
4564  | 701k  |     0U, // SRSIB  | 
4565  | 701k  |     0U, // SRSIB_UPD  | 
4566  | 701k  |     6352U,  // SSAT  | 
4567  | 701k  |     1232U,  // SSAT16  | 
4568  | 701k  |     0U, // SSAX  | 
4569  | 701k  |     0U, // SSUB16  | 
4570  | 701k  |     0U, // SSUB8  | 
4571  | 701k  |     0U, // STC2L_OFFSET  | 
4572  | 701k  |     1U, // STC2L_OPTION  | 
4573  | 701k  |     2U, // STC2L_POST  | 
4574  | 701k  |     0U, // STC2L_PRE  | 
4575  | 701k  |     0U, // STC2_OFFSET  | 
4576  | 701k  |     1U, // STC2_OPTION  | 
4577  | 701k  |     2U, // STC2_POST  | 
4578  | 701k  |     0U, // STC2_PRE  | 
4579  | 701k  |     122U, // STCL_OFFSET  | 
4580  | 701k  |     196738U,  // STCL_OPTION  | 
4581  | 701k  |     229506U,  // STCL_POST  | 
4582  | 701k  |     138U, // STCL_PRE  | 
4583  | 701k  |     122U, // STC_OFFSET  | 
4584  | 701k  |     196738U,  // STC_OPTION  | 
4585  | 701k  |     229506U,  // STC_POST  | 
4586  | 701k  |     138U, // STC_PRE  | 
4587  | 701k  |     8U, // STL  | 
4588  | 701k  |     8U, // STLB  | 
4589  | 701k  |     557056U,  // STLEX  | 
4590  | 701k  |     557056U,  // STLEXB  | 
4591  | 701k  |     216U, // STLEXD  | 
4592  | 701k  |     557056U,  // STLEXH  | 
4593  | 701k  |     8U, // STLH  | 
4594  | 701k  |     1136U,  // STMDA  | 
4595  | 701k  |     33U,  // STMDA_UPD  | 
4596  | 701k  |     1136U,  // STMDB  | 
4597  | 701k  |     33U,  // STMDB_UPD  | 
4598  | 701k  |     1136U,  // STMIA  | 
4599  | 701k  |     33U,  // STMIA_UPD  | 
4600  | 701k  |     1136U,  // STMIB  | 
4601  | 701k  |     33U,  // STMIB_UPD  | 
4602  | 701k  |     262272U,  // STRBT_POST_IMM  | 
4603  | 701k  |     262272U,  // STRBT_POST_REG  | 
4604  | 701k  |     262272U,  // STRB_POST_IMM  | 
4605  | 701k  |     262272U,  // STRB_POST_REG  | 
4606  | 701k  |     144U, // STRB_PRE_IMM  | 
4607  | 701k  |     152U, // STRB_PRE_REG  | 
4608  | 701k  |     160U, // STRBi12  | 
4609  | 701k  |     168U, // STRBrs  | 
4610  | 701k  |     294912U,  // STRD  | 
4611  | 701k  |     2424920U, // STRD_POST  | 
4612  | 701k  |     360536U,  // STRD_PRE  | 
4613  | 701k  |     557056U,  // STREX  | 
4614  | 701k  |     557056U,  // STREXB  | 
4615  | 701k  |     216U, // STREXD  | 
4616  | 701k  |     557056U,  // STREXH  | 
4617  | 701k  |     176U, // STRH  | 
4618  | 701k  |     393344U,  // STRHTi  | 
4619  | 701k  |     426112U,  // STRHTr  | 
4620  | 701k  |     458880U,  // STRH_POST  | 
4621  | 701k  |     184U, // STRH_PRE  | 
4622  | 701k  |     262272U,  // STRT_POST_IMM  | 
4623  | 701k  |     262272U,  // STRT_POST_REG  | 
4624  | 701k  |     262272U,  // STR_POST_IMM  | 
4625  | 701k  |     262272U,  // STR_POST_REG  | 
4626  | 701k  |     144U, // STR_PRE_IMM  | 
4627  | 701k  |     152U, // STR_PRE_REG  | 
4628  | 701k  |     160U, // STRi12  | 
4629  | 701k  |     168U, // STRrs  | 
4630  | 701k  |     98304U, // SUBri  | 
4631  | 701k  |     0U, // SUBrr  | 
4632  | 701k  |     131072U,  // SUBrsi  | 
4633  | 701k  |     0U, // SUBrsr  | 
4634  | 701k  |     0U, // SVC  | 
4635  | 701k  |     557056U,  // SWP  | 
4636  | 701k  |     557056U,  // SWPB  | 
4637  | 701k  |     12582912U,  // SXTAB  | 
4638  | 701k  |     12582912U,  // SXTAB16  | 
4639  | 701k  |     12582912U,  // SXTAH  | 
4640  | 701k  |     7168U,  // SXTB  | 
4641  | 701k  |     7168U,  // SXTB16  | 
4642  | 701k  |     7168U,  // SXTH  | 
4643  | 701k  |     96U,  // TEQri  | 
4644  | 701k  |     1024U,  // TEQrr  | 
4645  | 701k  |     104U, // TEQrsi  | 
4646  | 701k  |     64U,  // TEQrsr  | 
4647  | 701k  |     0U, // TRAP  | 
4648  | 701k  |     0U, // TRAPNaCl  | 
4649  | 701k  |     0U, // TSB  | 
4650  | 701k  |     96U,  // TSTri  | 
4651  | 701k  |     1024U,  // TSTrr  | 
4652  | 701k  |     104U, // TSTrsi  | 
4653  | 701k  |     64U,  // TSTrsr  | 
4654  | 701k  |     0U, // UADD16  | 
4655  | 701k  |     0U, // UADD8  | 
4656  | 701k  |     0U, // UASX  | 
4657  | 701k  |     69206016U,  // UBFX  | 
4658  | 701k  |     0U, // UDF  | 
4659  | 701k  |     0U, // UDIV  | 
4660  | 701k  |     0U, // UHADD16  | 
4661  | 701k  |     0U, // UHADD8  | 
4662  | 701k  |     0U, // UHASX  | 
4663  | 701k  |     0U, // UHSAX  | 
4664  | 701k  |     0U, // UHSUB16  | 
4665  | 701k  |     0U, // UHSUB8  | 
4666  | 701k  |     35651584U,  // UMAAL  | 
4667  | 701k  |     0U, // UMLAL  | 
4668  | 701k  |     35651584U,  // UMULL  | 
4669  | 701k  |     0U, // UQADD16  | 
4670  | 701k  |     0U, // UQADD8  | 
4671  | 701k  |     0U, // UQASX  | 
4672  | 701k  |     0U, // UQSAX  | 
4673  | 701k  |     0U, // UQSUB16  | 
4674  | 701k  |     0U, // UQSUB8  | 
4675  | 701k  |     0U, // USAD8  | 
4676  | 701k  |     35651584U,  // USADA8  | 
4677  | 701k  |     14680064U,  // USAT  | 
4678  | 701k  |     0U, // USAT16  | 
4679  | 701k  |     0U, // USAX  | 
4680  | 701k  |     0U, // USUB16  | 
4681  | 701k  |     0U, // USUB8  | 
4682  | 701k  |     12582912U,  // UXTAB  | 
4683  | 701k  |     12582912U,  // UXTAB16  | 
4684  | 701k  |     12582912U,  // UXTAH  | 
4685  | 701k  |     7168U,  // UXTB  | 
4686  | 701k  |     7168U,  // UXTB16  | 
4687  | 701k  |     7168U,  // UXTH  | 
4688  | 701k  |     1048U,  // VABALsv2i64  | 
4689  | 701k  |     1048U,  // VABALsv4i32  | 
4690  | 701k  |     1048U,  // VABALsv8i16  | 
4691  | 701k  |     1048U,  // VABALuv2i64  | 
4692  | 701k  |     1048U,  // VABALuv4i32  | 
4693  | 701k  |     1048U,  // VABALuv8i16  | 
4694  | 701k  |     1048U,  // VABAsv16i8  | 
4695  | 701k  |     1048U,  // VABAsv2i32  | 
4696  | 701k  |     1048U,  // VABAsv4i16  | 
4697  | 701k  |     1048U,  // VABAsv4i32  | 
4698  | 701k  |     1048U,  // VABAsv8i16  | 
4699  | 701k  |     1048U,  // VABAsv8i8  | 
4700  | 701k  |     1048U,  // VABAuv16i8  | 
4701  | 701k  |     1048U,  // VABAuv2i32  | 
4702  | 701k  |     1048U,  // VABAuv4i16  | 
4703  | 701k  |     1048U,  // VABAuv4i32  | 
4704  | 701k  |     1048U,  // VABAuv8i16  | 
4705  | 701k  |     1048U,  // VABAuv8i8  | 
4706  | 701k  |     1112U,  // VABDLsv2i64  | 
4707  | 701k  |     1112U,  // VABDLsv4i32  | 
4708  | 701k  |     1112U,  // VABDLsv8i16  | 
4709  | 701k  |     1112U,  // VABDLuv2i64  | 
4710  | 701k  |     1112U,  // VABDLuv4i32  | 
4711  | 701k  |     1112U,  // VABDLuv8i16  | 
4712  | 701k  |     70705U, // VABDfd  | 
4713  | 701k  |     70705U, // VABDfq  | 
4714  | 701k  |     70705U, // VABDhd  | 
4715  | 701k  |     70705U, // VABDhq  | 
4716  | 701k  |     1112U,  // VABDsv16i8  | 
4717  | 701k  |     1112U,  // VABDsv2i32  | 
4718  | 701k  |     1112U,  // VABDsv4i16  | 
4719  | 701k  |     1112U,  // VABDsv4i32  | 
4720  | 701k  |     1112U,  // VABDsv8i16  | 
4721  | 701k  |     1112U,  // VABDsv8i8  | 
4722  | 701k  |     1112U,  // VABDuv16i8  | 
4723  | 701k  |     1112U,  // VABDuv2i32  | 
4724  | 701k  |     1112U,  // VABDuv4i16  | 
4725  | 701k  |     1112U,  // VABDuv4i32  | 
4726  | 701k  |     1112U,  // VABDuv8i16  | 
4727  | 701k  |     1112U,  // VABDuv8i8  | 
4728  | 701k  |     33U,  // VABSD  | 
4729  | 701k  |     33U,  // VABSH  | 
4730  | 701k  |     33U,  // VABSS  | 
4731  | 701k  |     33U,  // VABSfd  | 
4732  | 701k  |     33U,  // VABSfq  | 
4733  | 701k  |     33U,  // VABShd  | 
4734  | 701k  |     33U,  // VABShq  | 
4735  | 701k  |     0U, // VABSv16i8  | 
4736  | 701k  |     0U, // VABSv2i32  | 
4737  | 701k  |     0U, // VABSv4i16  | 
4738  | 701k  |     0U, // VABSv4i32  | 
4739  | 701k  |     0U, // VABSv8i16  | 
4740  | 701k  |     0U, // VABSv8i8  | 
4741  | 701k  |     70705U, // VACGEfd  | 
4742  | 701k  |     70705U, // VACGEfq  | 
4743  | 701k  |     70705U, // VACGEhd  | 
4744  | 701k  |     70705U, // VACGEhq  | 
4745  | 701k  |     70705U, // VACGTfd  | 
4746  | 701k  |     70705U, // VACGTfq  | 
4747  | 701k  |     70705U, // VACGThd  | 
4748  | 701k  |     70705U, // VACGThq  | 
4749  | 701k  |     70705U, // VADDD  | 
4750  | 701k  |     70705U, // VADDH  | 
4751  | 701k  |     1112U,  // VADDHNv2i32  | 
4752  | 701k  |     1112U,  // VADDHNv4i16  | 
4753  | 701k  |     1112U,  // VADDHNv8i8  | 
4754  | 701k  |     1112U,  // VADDLsv2i64  | 
4755  | 701k  |     1112U,  // VADDLsv4i32  | 
4756  | 701k  |     1112U,  // VADDLsv8i16  | 
4757  | 701k  |     1112U,  // VADDLuv2i64  | 
4758  | 701k  |     1112U,  // VADDLuv4i32  | 
4759  | 701k  |     1112U,  // VADDLuv8i16  | 
4760  | 701k  |     70705U, // VADDS  | 
4761  | 701k  |     1112U,  // VADDWsv2i64  | 
4762  | 701k  |     1112U,  // VADDWsv4i32  | 
4763  | 701k  |     1112U,  // VADDWsv8i16  | 
4764  | 701k  |     1112U,  // VADDWuv2i64  | 
4765  | 701k  |     1112U,  // VADDWuv4i32  | 
4766  | 701k  |     1112U,  // VADDWuv8i16  | 
4767  | 701k  |     70705U, // VADDfd  | 
4768  | 701k  |     70705U, // VADDfq  | 
4769  | 701k  |     70705U, // VADDhd  | 
4770  | 701k  |     70705U, // VADDhq  | 
4771  | 701k  |     1112U,  // VADDv16i8  | 
4772  | 701k  |     1112U,  // VADDv1i64  | 
4773  | 701k  |     1112U,  // VADDv2i32  | 
4774  | 701k  |     1112U,  // VADDv2i64  | 
4775  | 701k  |     1112U,  // VADDv4i16  | 
4776  | 701k  |     1112U,  // VADDv4i32  | 
4777  | 701k  |     1112U,  // VADDv8i16  | 
4778  | 701k  |     1112U,  // VADDv8i8  | 
4779  | 701k  |     0U, // VANDd  | 
4780  | 701k  |     0U, // VANDq  | 
4781  | 701k  |     0U, // VBICd  | 
4782  | 701k  |     0U, // VBICiv2i32  | 
4783  | 701k  |     0U, // VBICiv4i16  | 
4784  | 701k  |     0U, // VBICiv4i32  | 
4785  | 701k  |     0U, // VBICiv8i16  | 
4786  | 701k  |     0U, // VBICq  | 
4787  | 701k  |     589912U,  // VBIFd  | 
4788  | 701k  |     589912U,  // VBIFq  | 
4789  | 701k  |     589912U,  // VBITd  | 
4790  | 701k  |     589912U,  // VBITq  | 
4791  | 701k  |     589912U,  // VBSLd  | 
4792  | 701k  |     589912U,  // VBSLq  | 
4793  | 701k  |     622680U,  // VCADDv2f32  | 
4794  | 701k  |     622680U,  // VCADDv4f16  | 
4795  | 701k  |     622680U,  // VCADDv4f32  | 
4796  | 701k  |     622680U,  // VCADDv8f16  | 
4797  | 701k  |     70705U, // VCEQfd  | 
4798  | 701k  |     70705U, // VCEQfq  | 
4799  | 701k  |     70705U, // VCEQhd  | 
4800  | 701k  |     70705U, // VCEQhq  | 
4801  | 701k  |     1112U,  // VCEQv16i8  | 
4802  | 701k  |     1112U,  // VCEQv2i32  | 
4803  | 701k  |     1112U,  // VCEQv4i16  | 
4804  | 701k  |     1112U,  // VCEQv4i32  | 
4805  | 701k  |     1112U,  // VCEQv8i16  | 
4806  | 701k  |     1112U,  // VCEQv8i8  | 
4807  | 701k  |     3U, // VCEQzv16i8  | 
4808  | 701k  |     225U, // VCEQzv2f32  | 
4809  | 701k  |     3U, // VCEQzv2i32  | 
4810  | 701k  |     225U, // VCEQzv4f16  | 
4811  | 701k  |     225U, // VCEQzv4f32  | 
4812  | 701k  |     3U, // VCEQzv4i16  | 
4813  | 701k  |     3U, // VCEQzv4i32  | 
4814  | 701k  |     225U, // VCEQzv8f16  | 
4815  | 701k  |     3U, // VCEQzv8i16  | 
4816  | 701k  |     3U, // VCEQzv8i8  | 
4817  | 701k  |     70705U, // VCGEfd  | 
4818  | 701k  |     70705U, // VCGEfq  | 
4819  | 701k  |     70705U, // VCGEhd  | 
4820  | 701k  |     70705U, // VCGEhq  | 
4821  | 701k  |     1112U,  // VCGEsv16i8  | 
4822  | 701k  |     1112U,  // VCGEsv2i32  | 
4823  | 701k  |     1112U,  // VCGEsv4i16  | 
4824  | 701k  |     1112U,  // VCGEsv4i32  | 
4825  | 701k  |     1112U,  // VCGEsv8i16  | 
4826  | 701k  |     1112U,  // VCGEsv8i8  | 
4827  | 701k  |     1112U,  // VCGEuv16i8  | 
4828  | 701k  |     1112U,  // VCGEuv2i32  | 
4829  | 701k  |     1112U,  // VCGEuv4i16  | 
4830  | 701k  |     1112U,  // VCGEuv4i32  | 
4831  | 701k  |     1112U,  // VCGEuv8i16  | 
4832  | 701k  |     1112U,  // VCGEuv8i8  | 
4833  | 701k  |     3U, // VCGEzv16i8  | 
4834  | 701k  |     225U, // VCGEzv2f32  | 
4835  | 701k  |     3U, // VCGEzv2i32  | 
4836  | 701k  |     225U, // VCGEzv4f16  | 
4837  | 701k  |     225U, // VCGEzv4f32  | 
4838  | 701k  |     3U, // VCGEzv4i16  | 
4839  | 701k  |     3U, // VCGEzv4i32  | 
4840  | 701k  |     225U, // VCGEzv8f16  | 
4841  | 701k  |     3U, // VCGEzv8i16  | 
4842  | 701k  |     3U, // VCGEzv8i8  | 
4843  | 701k  |     70705U, // VCGTfd  | 
4844  | 701k  |     70705U, // VCGTfq  | 
4845  | 701k  |     70705U, // VCGThd  | 
4846  | 701k  |     70705U, // VCGThq  | 
4847  | 701k  |     1112U,  // VCGTsv16i8  | 
4848  | 701k  |     1112U,  // VCGTsv2i32  | 
4849  | 701k  |     1112U,  // VCGTsv4i16  | 
4850  | 701k  |     1112U,  // VCGTsv4i32  | 
4851  | 701k  |     1112U,  // VCGTsv8i16  | 
4852  | 701k  |     1112U,  // VCGTsv8i8  | 
4853  | 701k  |     1112U,  // VCGTuv16i8  | 
4854  | 701k  |     1112U,  // VCGTuv2i32  | 
4855  | 701k  |     1112U,  // VCGTuv4i16  | 
4856  | 701k  |     1112U,  // VCGTuv4i32  | 
4857  | 701k  |     1112U,  // VCGTuv8i16  | 
4858  | 701k  |     1112U,  // VCGTuv8i8  | 
4859  | 701k  |     3U, // VCGTzv16i8  | 
4860  | 701k  |     225U, // VCGTzv2f32  | 
4861  | 701k  |     3U, // VCGTzv2i32  | 
4862  | 701k  |     225U, // VCGTzv4f16  | 
4863  | 701k  |     225U, // VCGTzv4f32  | 
4864  | 701k  |     3U, // VCGTzv4i16  | 
4865  | 701k  |     3U, // VCGTzv4i32  | 
4866  | 701k  |     225U, // VCGTzv8f16  | 
4867  | 701k  |     3U, // VCGTzv8i16  | 
4868  | 701k  |     3U, // VCGTzv8i8  | 
4869  | 701k  |     3U, // VCLEzv16i8  | 
4870  | 701k  |     225U, // VCLEzv2f32  | 
4871  | 701k  |     3U, // VCLEzv2i32  | 
4872  | 701k  |     225U, // VCLEzv4f16  | 
4873  | 701k  |     225U, // VCLEzv4f32  | 
4874  | 701k  |     3U, // VCLEzv4i16  | 
4875  | 701k  |     3U, // VCLEzv4i32  | 
4876  | 701k  |     225U, // VCLEzv8f16  | 
4877  | 701k  |     3U, // VCLEzv8i16  | 
4878  | 701k  |     3U, // VCLEzv8i8  | 
4879  | 701k  |     0U, // VCLSv16i8  | 
4880  | 701k  |     0U, // VCLSv2i32  | 
4881  | 701k  |     0U, // VCLSv4i16  | 
4882  | 701k  |     0U, // VCLSv4i32  | 
4883  | 701k  |     0U, // VCLSv8i16  | 
4884  | 701k  |     0U, // VCLSv8i8  | 
4885  | 701k  |     3U, // VCLTzv16i8  | 
4886  | 701k  |     225U, // VCLTzv2f32  | 
4887  | 701k  |     3U, // VCLTzv2i32  | 
4888  | 701k  |     225U, // VCLTzv4f16  | 
4889  | 701k  |     225U, // VCLTzv4f32  | 
4890  | 701k  |     3U, // VCLTzv4i16  | 
4891  | 701k  |     3U, // VCLTzv4i32  | 
4892  | 701k  |     225U, // VCLTzv8f16  | 
4893  | 701k  |     3U, // VCLTzv8i16  | 
4894  | 701k  |     3U, // VCLTzv8i8  | 
4895  | 701k  |     0U, // VCLZv16i8  | 
4896  | 701k  |     0U, // VCLZv2i32  | 
4897  | 701k  |     0U, // VCLZv4i16  | 
4898  | 701k  |     0U, // VCLZv4i32  | 
4899  | 701k  |     0U, // VCLZv8i16  | 
4900  | 701k  |     0U, // VCLZv8i8  | 
4901  | 701k  |     655384U,  // VCMLAv2f32  | 
4902  | 701k  |     17276952U,  // VCMLAv2f32_indexed  | 
4903  | 701k  |     655384U,  // VCMLAv4f16  | 
4904  | 701k  |     17276952U,  // VCMLAv4f16_indexed  | 
4905  | 701k  |     655384U,  // VCMLAv4f32  | 
4906  | 701k  |     17276952U,  // VCMLAv4f32_indexed  | 
4907  | 701k  |     655384U,  // VCMLAv8f16  | 
4908  | 701k  |     17276952U,  // VCMLAv8f16_indexed  | 
4909  | 701k  |     33U,  // VCMPD  | 
4910  | 701k  |     33U,  // VCMPED  | 
4911  | 701k  |     33U,  // VCMPEH  | 
4912  | 701k  |     33U,  // VCMPES  | 
4913  | 701k  |     0U, // VCMPEZD  | 
4914  | 701k  |     0U, // VCMPEZH  | 
4915  | 701k  |     0U, // VCMPEZS  | 
4916  | 701k  |     33U,  // VCMPH  | 
4917  | 701k  |     33U,  // VCMPS  | 
4918  | 701k  |     0U, // VCMPZD  | 
4919  | 701k  |     0U, // VCMPZH  | 
4920  | 701k  |     0U, // VCMPZS  | 
4921  | 701k  |     1024U,  // VCNTd  | 
4922  | 701k  |     1024U,  // VCNTq  | 
4923  | 701k  |     0U, // VCVTANSDf  | 
4924  | 701k  |     0U, // VCVTANSDh  | 
4925  | 701k  |     0U, // VCVTANSQf  | 
4926  | 701k  |     0U, // VCVTANSQh  | 
4927  | 701k  |     0U, // VCVTANUDf  | 
4928  | 701k  |     0U, // VCVTANUDh  | 
4929  | 701k  |     0U, // VCVTANUQf  | 
4930  | 701k  |     0U, // VCVTANUQh  | 
4931  | 701k  |     0U, // VCVTASD  | 
4932  | 701k  |     0U, // VCVTASH  | 
4933  | 701k  |     0U, // VCVTASS  | 
4934  | 701k  |     0U, // VCVTAUD  | 
4935  | 701k  |     0U, // VCVTAUH  | 
4936  | 701k  |     0U, // VCVTAUS  | 
4937  | 701k  |     0U, // VCVTBDH  | 
4938  | 701k  |     0U, // VCVTBHD  | 
4939  | 701k  |     0U, // VCVTBHS  | 
4940  | 701k  |     0U, // VCVTBSH  | 
4941  | 701k  |     0U, // VCVTDS  | 
4942  | 701k  |     0U, // VCVTMNSDf  | 
4943  | 701k  |     0U, // VCVTMNSDh  | 
4944  | 701k  |     0U, // VCVTMNSQf  | 
4945  | 701k  |     0U, // VCVTMNSQh  | 
4946  | 701k  |     0U, // VCVTMNUDf  | 
4947  | 701k  |     0U, // VCVTMNUDh  | 
4948  | 701k  |     0U, // VCVTMNUQf  | 
4949  | 701k  |     0U, // VCVTMNUQh  | 
4950  | 701k  |     0U, // VCVTMSD  | 
4951  | 701k  |     0U, // VCVTMSH  | 
4952  | 701k  |     0U, // VCVTMSS  | 
4953  | 701k  |     0U, // VCVTMUD  | 
4954  | 701k  |     0U, // VCVTMUH  | 
4955  | 701k  |     0U, // VCVTMUS  | 
4956  | 701k  |     0U, // VCVTNNSDf  | 
4957  | 701k  |     0U, // VCVTNNSDh  | 
4958  | 701k  |     0U, // VCVTNNSQf  | 
4959  | 701k  |     0U, // VCVTNNSQh  | 
4960  | 701k  |     0U, // VCVTNNUDf  | 
4961  | 701k  |     0U, // VCVTNNUDh  | 
4962  | 701k  |     0U, // VCVTNNUQf  | 
4963  | 701k  |     0U, // VCVTNNUQh  | 
4964  | 701k  |     0U, // VCVTNSD  | 
4965  | 701k  |     0U, // VCVTNSH  | 
4966  | 701k  |     0U, // VCVTNSS  | 
4967  | 701k  |     0U, // VCVTNUD  | 
4968  | 701k  |     0U, // VCVTNUH  | 
4969  | 701k  |     0U, // VCVTNUS  | 
4970  | 701k  |     0U, // VCVTPNSDf  | 
4971  | 701k  |     0U, // VCVTPNSDh  | 
4972  | 701k  |     0U, // VCVTPNSQf  | 
4973  | 701k  |     0U, // VCVTPNSQh  | 
4974  | 701k  |     0U, // VCVTPNUDf  | 
4975  | 701k  |     0U, // VCVTPNUDh  | 
4976  | 701k  |     0U, // VCVTPNUQf  | 
4977  | 701k  |     0U, // VCVTPNUQh  | 
4978  | 701k  |     0U, // VCVTPSD  | 
4979  | 701k  |     0U, // VCVTPSH  | 
4980  | 701k  |     0U, // VCVTPSS  | 
4981  | 701k  |     0U, // VCVTPUD  | 
4982  | 701k  |     0U, // VCVTPUH  | 
4983  | 701k  |     0U, // VCVTPUS  | 
4984  | 701k  |     0U, // VCVTSD  | 
4985  | 701k  |     0U, // VCVTTDH  | 
4986  | 701k  |     0U, // VCVTTHD  | 
4987  | 701k  |     0U, // VCVTTHS  | 
4988  | 701k  |     0U, // VCVTTSH  | 
4989  | 701k  |     0U, // VCVTf2h  | 
4990  | 701k  |     0U, // VCVTf2sd  | 
4991  | 701k  |     0U, // VCVTf2sq  | 
4992  | 701k  |     0U, // VCVTf2ud  | 
4993  | 701k  |     0U, // VCVTf2uq  | 
4994  | 701k  |     35U,  // VCVTf2xsd  | 
4995  | 701k  |     35U,  // VCVTf2xsq  | 
4996  | 701k  |     35U,  // VCVTf2xud  | 
4997  | 701k  |     35U,  // VCVTf2xuq  | 
4998  | 701k  |     0U, // VCVTh2f  | 
4999  | 701k  |     0U, // VCVTh2sd  | 
5000  | 701k  |     0U, // VCVTh2sq  | 
5001  | 701k  |     0U, // VCVTh2ud  | 
5002  | 701k  |     0U, // VCVTh2uq  | 
5003  | 701k  |     35U,  // VCVTh2xsd  | 
5004  | 701k  |     35U,  // VCVTh2xsq  | 
5005  | 701k  |     35U,  // VCVTh2xud  | 
5006  | 701k  |     35U,  // VCVTh2xuq  | 
5007  | 701k  |     0U, // VCVTs2fd  | 
5008  | 701k  |     0U, // VCVTs2fq  | 
5009  | 701k  |     0U, // VCVTs2hd  | 
5010  | 701k  |     0U, // VCVTs2hq  | 
5011  | 701k  |     0U, // VCVTu2fd  | 
5012  | 701k  |     0U, // VCVTu2fq  | 
5013  | 701k  |     0U, // VCVTu2hd  | 
5014  | 701k  |     0U, // VCVTu2hq  | 
5015  | 701k  |     35U,  // VCVTxs2fd  | 
5016  | 701k  |     35U,  // VCVTxs2fq  | 
5017  | 701k  |     35U,  // VCVTxs2hd  | 
5018  | 701k  |     35U,  // VCVTxs2hq  | 
5019  | 701k  |     35U,  // VCVTxu2fd  | 
5020  | 701k  |     35U,  // VCVTxu2fq  | 
5021  | 701k  |     35U,  // VCVTxu2hd  | 
5022  | 701k  |     35U,  // VCVTxu2hq  | 
5023  | 701k  |     70705U, // VDIVD  | 
5024  | 701k  |     70705U, // VDIVH  | 
5025  | 701k  |     70705U, // VDIVS  | 
5026  | 701k  |     1024U,  // VDUP16d  | 
5027  | 701k  |     1024U,  // VDUP16q  | 
5028  | 701k  |     1024U,  // VDUP32d  | 
5029  | 701k  |     1024U,  // VDUP32q  | 
5030  | 701k  |     1024U,  // VDUP8d  | 
5031  | 701k  |     1024U,  // VDUP8q  | 
5032  | 701k  |     9216U,  // VDUPLN16d  | 
5033  | 701k  |     9216U,  // VDUPLN16q  | 
5034  | 701k  |     9216U,  // VDUPLN32d  | 
5035  | 701k  |     9216U,  // VDUPLN32q  | 
5036  | 701k  |     9216U,  // VDUPLN8d  | 
5037  | 701k  |     9216U,  // VDUPLN8q  | 
5038  | 701k  |     0U, // VEORd  | 
5039  | 701k  |     0U, // VEORq  | 
5040  | 701k  |     35651584U,  // VEXTd16  | 
5041  | 701k  |     35651584U,  // VEXTd32  | 
5042  | 701k  |     35651584U,  // VEXTd8  | 
5043  | 701k  |     35651584U,  // VEXTq16  | 
5044  | 701k  |     35651584U,  // VEXTq32  | 
5045  | 701k  |     35651584U,  // VEXTq64  | 
5046  | 701k  |     35651584U,  // VEXTq8  | 
5047  | 701k  |     68659U, // VFMAD  | 
5048  | 701k  |     68659U, // VFMAH  | 
5049  | 701k  |     68659U, // VFMAS  | 
5050  | 701k  |     68659U, // VFMAfd  | 
5051  | 701k  |     68659U, // VFMAfq  | 
5052  | 701k  |     68659U, // VFMAhd  | 
5053  | 701k  |     68659U, // VFMAhq  | 
5054  | 701k  |     68659U, // VFMSD  | 
5055  | 701k  |     68659U, // VFMSH  | 
5056  | 701k  |     68659U, // VFMSS  | 
5057  | 701k  |     68659U, // VFMSfd  | 
5058  | 701k  |     68659U, // VFMSfq  | 
5059  | 701k  |     68659U, // VFMShd  | 
5060  | 701k  |     68659U, // VFMShq  | 
5061  | 701k  |     68659U, // VFNMAD  | 
5062  | 701k  |     68659U, // VFNMAH  | 
5063  | 701k  |     68659U, // VFNMAS  | 
5064  | 701k  |     68659U, // VFNMSD  | 
5065  | 701k  |     68659U, // VFNMSH  | 
5066  | 701k  |     68659U, // VFNMSS  | 
5067  | 701k  |     9216U,  // VGETLNi32  | 
5068  | 701k  |     3U, // VGETLNs16  | 
5069  | 701k  |     3U, // VGETLNs8  | 
5070  | 701k  |     3U, // VGETLNu16  | 
5071  | 701k  |     3U, // VGETLNu8  | 
5072  | 701k  |     1112U,  // VHADDsv16i8  | 
5073  | 701k  |     1112U,  // VHADDsv2i32  | 
5074  | 701k  |     1112U,  // VHADDsv4i16  | 
5075  | 701k  |     1112U,  // VHADDsv4i32  | 
5076  | 701k  |     1112U,  // VHADDsv8i16  | 
5077  | 701k  |     1112U,  // VHADDsv8i8  | 
5078  | 701k  |     1112U,  // VHADDuv16i8  | 
5079  | 701k  |     1112U,  // VHADDuv2i32  | 
5080  | 701k  |     1112U,  // VHADDuv4i16  | 
5081  | 701k  |     1112U,  // VHADDuv4i32  | 
5082  | 701k  |     1112U,  // VHADDuv8i16  | 
5083  | 701k  |     1112U,  // VHADDuv8i8  | 
5084  | 701k  |     1112U,  // VHSUBsv16i8  | 
5085  | 701k  |     1112U,  // VHSUBsv2i32  | 
5086  | 701k  |     1112U,  // VHSUBsv4i16  | 
5087  | 701k  |     1112U,  // VHSUBsv4i32  | 
5088  | 701k  |     1112U,  // VHSUBsv8i16  | 
5089  | 701k  |     1112U,  // VHSUBsv8i8  | 
5090  | 701k  |     1112U,  // VHSUBuv16i8  | 
5091  | 701k  |     1112U,  // VHSUBuv2i32  | 
5092  | 701k  |     1112U,  // VHSUBuv4i16  | 
5093  | 701k  |     1112U,  // VHSUBuv4i32  | 
5094  | 701k  |     1112U,  // VHSUBuv8i16  | 
5095  | 701k  |     1112U,  // VHSUBuv8i8  | 
5096  | 701k  |     0U, // VINSH  | 
5097  | 701k  |     0U, // VJCVT  | 
5098  | 701k  |     32U,  // VLD1DUPd16  | 
5099  | 701k  |     44U,  // VLD1DUPd16wb_fixed  | 
5100  | 701k  |     10292U, // VLD1DUPd16wb_register  | 
5101  | 701k  |     32U,  // VLD1DUPd32  | 
5102  | 701k  |     44U,  // VLD1DUPd32wb_fixed  | 
5103  | 701k  |     10292U, // VLD1DUPd32wb_register  | 
5104  | 701k  |     32U,  // VLD1DUPd8  | 
5105  | 701k  |     44U,  // VLD1DUPd8wb_fixed  | 
5106  | 701k  |     10292U, // VLD1DUPd8wb_register  | 
5107  | 701k  |     32U,  // VLD1DUPq16  | 
5108  | 701k  |     44U,  // VLD1DUPq16wb_fixed  | 
5109  | 701k  |     10292U, // VLD1DUPq16wb_register  | 
5110  | 701k  |     32U,  // VLD1DUPq32  | 
5111  | 701k  |     44U,  // VLD1DUPq32wb_fixed  | 
5112  | 701k  |     10292U, // VLD1DUPq32wb_register  | 
5113  | 701k  |     32U,  // VLD1DUPq8  | 
5114  | 701k  |     44U,  // VLD1DUPq8wb_fixed  | 
5115  | 701k  |     10292U, // VLD1DUPq8wb_register  | 
5116  | 701k  |     699628U,  // VLD1LNd16  | 
5117  | 701k  |     732404U,  // VLD1LNd16_UPD  | 
5118  | 701k  |     699628U,  // VLD1LNd32  | 
5119  | 701k  |     732404U,  // VLD1LNd32_UPD  | 
5120  | 701k  |     699628U,  // VLD1LNd8  | 
5121  | 701k  |     732404U,  // VLD1LNd8_UPD  | 
5122  | 701k  |     0U, // VLD1LNq16Pseudo  | 
5123  | 701k  |     0U, // VLD1LNq16Pseudo_UPD  | 
5124  | 701k  |     0U, // VLD1LNq32Pseudo  | 
5125  | 701k  |     0U, // VLD1LNq32Pseudo_UPD  | 
5126  | 701k  |     0U, // VLD1LNq8Pseudo  | 
5127  | 701k  |     0U, // VLD1LNq8Pseudo_UPD  | 
5128  | 701k  |     32U,  // VLD1d16  | 
5129  | 701k  |     32U,  // VLD1d16Q  | 
5130  | 701k  |     0U, // VLD1d16QPseudo  | 
5131  | 701k  |     44U,  // VLD1d16Qwb_fixed  | 
5132  | 701k  |     10292U, // VLD1d16Qwb_register  | 
5133  | 701k  |     32U,  // VLD1d16T  | 
5134  | 701k  |     0U, // VLD1d16TPseudo  | 
5135  | 701k  |     44U,  // VLD1d16Twb_fixed  | 
5136  | 701k  |     10292U, // VLD1d16Twb_register  | 
5137  | 701k  |     44U,  // VLD1d16wb_fixed  | 
5138  | 701k  |     10292U, // VLD1d16wb_register  | 
5139  | 701k  |     32U,  // VLD1d32  | 
5140  | 701k  |     32U,  // VLD1d32Q  | 
5141  | 701k  |     0U, // VLD1d32QPseudo  | 
5142  | 701k  |     44U,  // VLD1d32Qwb_fixed  | 
5143  | 701k  |     10292U, // VLD1d32Qwb_register  | 
5144  | 701k  |     32U,  // VLD1d32T  | 
5145  | 701k  |     0U, // VLD1d32TPseudo  | 
5146  | 701k  |     44U,  // VLD1d32Twb_fixed  | 
5147  | 701k  |     10292U, // VLD1d32Twb_register  | 
5148  | 701k  |     44U,  // VLD1d32wb_fixed  | 
5149  | 701k  |     10292U, // VLD1d32wb_register  | 
5150  | 701k  |     32U,  // VLD1d64  | 
5151  | 701k  |     32U,  // VLD1d64Q  | 
5152  | 701k  |     0U, // VLD1d64QPseudo  | 
5153  | 701k  |     0U, // VLD1d64QPseudoWB_fixed  | 
5154  | 701k  |     0U, // VLD1d64QPseudoWB_register  | 
5155  | 701k  |     44U,  // VLD1d64Qwb_fixed  | 
5156  | 701k  |     10292U, // VLD1d64Qwb_register  | 
5157  | 701k  |     32U,  // VLD1d64T  | 
5158  | 701k  |     0U, // VLD1d64TPseudo  | 
5159  | 701k  |     0U, // VLD1d64TPseudoWB_fixed  | 
5160  | 701k  |     0U, // VLD1d64TPseudoWB_register  | 
5161  | 701k  |     44U,  // VLD1d64Twb_fixed  | 
5162  | 701k  |     10292U, // VLD1d64Twb_register  | 
5163  | 701k  |     44U,  // VLD1d64wb_fixed  | 
5164  | 701k  |     10292U, // VLD1d64wb_register  | 
5165  | 701k  |     32U,  // VLD1d8  | 
5166  | 701k  |     32U,  // VLD1d8Q  | 
5167  | 701k  |     0U, // VLD1d8QPseudo  | 
5168  | 701k  |     44U,  // VLD1d8Qwb_fixed  | 
5169  | 701k  |     10292U, // VLD1d8Qwb_register  | 
5170  | 701k  |     32U,  // VLD1d8T  | 
5171  | 701k  |     0U, // VLD1d8TPseudo  | 
5172  | 701k  |     44U,  // VLD1d8Twb_fixed  | 
5173  | 701k  |     10292U, // VLD1d8Twb_register  | 
5174  | 701k  |     44U,  // VLD1d8wb_fixed  | 
5175  | 701k  |     10292U, // VLD1d8wb_register  | 
5176  | 701k  |     32U,  // VLD1q16  | 
5177  | 701k  |     0U, // VLD1q16HighQPseudo  | 
5178  | 701k  |     0U, // VLD1q16HighTPseudo  | 
5179  | 701k  |     0U, // VLD1q16LowQPseudo_UPD  | 
5180  | 701k  |     0U, // VLD1q16LowTPseudo_UPD  | 
5181  | 701k  |     44U,  // VLD1q16wb_fixed  | 
5182  | 701k  |     10292U, // VLD1q16wb_register  | 
5183  | 701k  |     32U,  // VLD1q32  | 
5184  | 701k  |     0U, // VLD1q32HighQPseudo  | 
5185  | 701k  |     0U, // VLD1q32HighTPseudo  | 
5186  | 701k  |     0U, // VLD1q32LowQPseudo_UPD  | 
5187  | 701k  |     0U, // VLD1q32LowTPseudo_UPD  | 
5188  | 701k  |     44U,  // VLD1q32wb_fixed  | 
5189  | 701k  |     10292U, // VLD1q32wb_register  | 
5190  | 701k  |     32U,  // VLD1q64  | 
5191  | 701k  |     0U, // VLD1q64HighQPseudo  | 
5192  | 701k  |     0U, // VLD1q64HighTPseudo  | 
5193  | 701k  |     0U, // VLD1q64LowQPseudo_UPD  | 
5194  | 701k  |     0U, // VLD1q64LowTPseudo_UPD  | 
5195  | 701k  |     44U,  // VLD1q64wb_fixed  | 
5196  | 701k  |     10292U, // VLD1q64wb_register  | 
5197  | 701k  |     32U,  // VLD1q8  | 
5198  | 701k  |     0U, // VLD1q8HighQPseudo  | 
5199  | 701k  |     0U, // VLD1q8HighTPseudo  | 
5200  | 701k  |     0U, // VLD1q8LowQPseudo_UPD  | 
5201  | 701k  |     0U, // VLD1q8LowTPseudo_UPD  | 
5202  | 701k  |     44U,  // VLD1q8wb_fixed  | 
5203  | 701k  |     10292U, // VLD1q8wb_register  | 
5204  | 701k  |     32U,  // VLD2DUPd16  | 
5205  | 701k  |     44U,  // VLD2DUPd16wb_fixed  | 
5206  | 701k  |     10292U, // VLD2DUPd16wb_register  | 
5207  | 701k  |     32U,  // VLD2DUPd16x2  | 
5208  | 701k  |     44U,  // VLD2DUPd16x2wb_fixed  | 
5209  | 701k  |     10292U, // VLD2DUPd16x2wb_register  | 
5210  | 701k  |     32U,  // VLD2DUPd32  | 
5211  | 701k  |     44U,  // VLD2DUPd32wb_fixed  | 
5212  | 701k  |     10292U, // VLD2DUPd32wb_register  | 
5213  | 701k  |     32U,  // VLD2DUPd32x2  | 
5214  | 701k  |     44U,  // VLD2DUPd32x2wb_fixed  | 
5215  | 701k  |     10292U, // VLD2DUPd32x2wb_register  | 
5216  | 701k  |     32U,  // VLD2DUPd8  | 
5217  | 701k  |     44U,  // VLD2DUPd8wb_fixed  | 
5218  | 701k  |     10292U, // VLD2DUPd8wb_register  | 
5219  | 701k  |     32U,  // VLD2DUPd8x2  | 
5220  | 701k  |     44U,  // VLD2DUPd8x2wb_fixed  | 
5221  | 701k  |     10292U, // VLD2DUPd8x2wb_register  | 
5222  | 701k  |     0U, // VLD2DUPq16EvenPseudo  | 
5223  | 701k  |     0U, // VLD2DUPq16OddPseudo  | 
5224  | 701k  |     0U, // VLD2DUPq32EvenPseudo  | 
5225  | 701k  |     0U, // VLD2DUPq32OddPseudo  | 
5226  | 701k  |     0U, // VLD2DUPq8EvenPseudo  | 
5227  | 701k  |     0U, // VLD2DUPq8OddPseudo  | 
5228  | 701k  |     766196U,  // VLD2LNd16  | 
5229  | 701k  |     0U, // VLD2LNd16Pseudo  | 
5230  | 701k  |     0U, // VLD2LNd16Pseudo_UPD  | 
5231  | 701k  |     799996U,  // VLD2LNd16_UPD  | 
5232  | 701k  |     766196U,  // VLD2LNd32  | 
5233  | 701k  |     0U, // VLD2LNd32Pseudo  | 
5234  | 701k  |     0U, // VLD2LNd32Pseudo_UPD  | 
5235  | 701k  |     799996U,  // VLD2LNd32_UPD  | 
5236  | 701k  |     766196U,  // VLD2LNd8  | 
5237  | 701k  |     0U, // VLD2LNd8Pseudo  | 
5238  | 701k  |     0U, // VLD2LNd8Pseudo_UPD  | 
5239  | 701k  |     799996U,  // VLD2LNd8_UPD  | 
5240  | 701k  |     766196U,  // VLD2LNq16  | 
5241  | 701k  |     0U, // VLD2LNq16Pseudo  | 
5242  | 701k  |     0U, // VLD2LNq16Pseudo_UPD  | 
5243  | 701k  |     799996U,  // VLD2LNq16_UPD  | 
5244  | 701k  |     766196U,  // VLD2LNq32  | 
5245  | 701k  |     0U, // VLD2LNq32Pseudo  | 
5246  | 701k  |     0U, // VLD2LNq32Pseudo_UPD  | 
5247  | 701k  |     799996U,  // VLD2LNq32_UPD  | 
5248  | 701k  |     32U,  // VLD2b16  | 
5249  | 701k  |     44U,  // VLD2b16wb_fixed  | 
5250  | 701k  |     10292U, // VLD2b16wb_register  | 
5251  | 701k  |     32U,  // VLD2b32  | 
5252  | 701k  |     44U,  // VLD2b32wb_fixed  | 
5253  | 701k  |     10292U, // VLD2b32wb_register  | 
5254  | 701k  |     32U,  // VLD2b8  | 
5255  | 701k  |     44U,  // VLD2b8wb_fixed  | 
5256  | 701k  |     10292U, // VLD2b8wb_register  | 
5257  | 701k  |     32U,  // VLD2d16  | 
5258  | 701k  |     44U,  // VLD2d16wb_fixed  | 
5259  | 701k  |     10292U, // VLD2d16wb_register  | 
5260  | 701k  |     32U,  // VLD2d32  | 
5261  | 701k  |     44U,  // VLD2d32wb_fixed  | 
5262  | 701k  |     10292U, // VLD2d32wb_register  | 
5263  | 701k  |     32U,  // VLD2d8  | 
5264  | 701k  |     44U,  // VLD2d8wb_fixed  | 
5265  | 701k  |     10292U, // VLD2d8wb_register  | 
5266  | 701k  |     32U,  // VLD2q16  | 
5267  | 701k  |     0U, // VLD2q16Pseudo  | 
5268  | 701k  |     0U, // VLD2q16PseudoWB_fixed  | 
5269  | 701k  |     0U, // VLD2q16PseudoWB_register  | 
5270  | 701k  |     44U,  // VLD2q16wb_fixed  | 
5271  | 701k  |     10292U, // VLD2q16wb_register  | 
5272  | 701k  |     32U,  // VLD2q32  | 
5273  | 701k  |     0U, // VLD2q32Pseudo  | 
5274  | 701k  |     0U, // VLD2q32PseudoWB_fixed  | 
5275  | 701k  |     0U, // VLD2q32PseudoWB_register  | 
5276  | 701k  |     44U,  // VLD2q32wb_fixed  | 
5277  | 701k  |     10292U, // VLD2q32wb_register  | 
5278  | 701k  |     32U,  // VLD2q8  | 
5279  | 701k  |     0U, // VLD2q8Pseudo  | 
5280  | 701k  |     0U, // VLD2q8PseudoWB_fixed  | 
5281  | 701k  |     0U, // VLD2q8PseudoWB_register  | 
5282  | 701k  |     44U,  // VLD2q8wb_fixed  | 
5283  | 701k  |     10292U, // VLD2q8wb_register  | 
5284  | 701k  |     14596U, // VLD3DUPd16  | 
5285  | 701k  |     0U, // VLD3DUPd16Pseudo  | 
5286  | 701k  |     0U, // VLD3DUPd16Pseudo_UPD  | 
5287  | 701k  |     834820U,  // VLD3DUPd16_UPD  | 
5288  | 701k  |     14596U, // VLD3DUPd32  | 
5289  | 701k  |     0U, // VLD3DUPd32Pseudo  | 
5290  | 701k  |     0U, // VLD3DUPd32Pseudo_UPD  | 
5291  | 701k  |     834820U,  // VLD3DUPd32_UPD  | 
5292  | 701k  |     14596U, // VLD3DUPd8  | 
5293  | 701k  |     0U, // VLD3DUPd8Pseudo  | 
5294  | 701k  |     0U, // VLD3DUPd8Pseudo_UPD  | 
5295  | 701k  |     834820U,  // VLD3DUPd8_UPD  | 
5296  | 701k  |     14596U, // VLD3DUPq16  | 
5297  | 701k  |     0U, // VLD3DUPq16EvenPseudo  | 
5298  | 701k  |     0U, // VLD3DUPq16OddPseudo  | 
5299  | 701k  |     834820U,  // VLD3DUPq16_UPD  | 
5300  | 701k  |     14596U, // VLD3DUPq32  | 
5301  | 701k  |     0U, // VLD3DUPq32EvenPseudo  | 
5302  | 701k  |     0U, // VLD3DUPq32OddPseudo  | 
5303  | 701k  |     834820U,  // VLD3DUPq32_UPD  | 
5304  | 701k  |     14596U, // VLD3DUPq8  | 
5305  | 701k  |     0U, // VLD3DUPq8EvenPseudo  | 
5306  | 701k  |     0U, // VLD3DUPq8OddPseudo  | 
5307  | 701k  |     834820U,  // VLD3DUPq8_UPD  | 
5308  | 701k  |     865532U,  // VLD3LNd16  | 
5309  | 701k  |     0U, // VLD3LNd16Pseudo  | 
5310  | 701k  |     0U, // VLD3LNd16Pseudo_UPD  | 
5311  | 701k  |     896268U,  // VLD3LNd16_UPD  | 
5312  | 701k  |     865532U,  // VLD3LNd32  | 
5313  | 701k  |     0U, // VLD3LNd32Pseudo  | 
5314  | 701k  |     0U, // VLD3LNd32Pseudo_UPD  | 
5315  | 701k  |     896268U,  // VLD3LNd32_UPD  | 
5316  | 701k  |     865532U,  // VLD3LNd8  | 
5317  | 701k  |     0U, // VLD3LNd8Pseudo  | 
5318  | 701k  |     0U, // VLD3LNd8Pseudo_UPD  | 
5319  | 701k  |     896268U,  // VLD3LNd8_UPD  | 
5320  | 701k  |     865532U,  // VLD3LNq16  | 
5321  | 701k  |     0U, // VLD3LNq16Pseudo  | 
5322  | 701k  |     0U, // VLD3LNq16Pseudo_UPD  | 
5323  | 701k  |     896268U,  // VLD3LNq16_UPD  | 
5324  | 701k  |     865532U,  // VLD3LNq32  | 
5325  | 701k  |     0U, // VLD3LNq32Pseudo  | 
5326  | 701k  |     0U, // VLD3LNq32Pseudo_UPD  | 
5327  | 701k  |     896268U,  // VLD3LNq32_UPD  | 
5328  | 701k  |     119537664U, // VLD3d16  | 
5329  | 701k  |     0U, // VLD3d16Pseudo  | 
5330  | 701k  |     0U, // VLD3d16Pseudo_UPD  | 
5331  | 701k  |     153092096U, // VLD3d16_UPD  | 
5332  | 701k  |     119537664U, // VLD3d32  | 
5333  | 701k  |     0U, // VLD3d32Pseudo  | 
5334  | 701k  |     0U, // VLD3d32Pseudo_UPD  | 
5335  | 701k  |     153092096U, // VLD3d32_UPD  | 
5336  | 701k  |     119537664U, // VLD3d8  | 
5337  | 701k  |     0U, // VLD3d8Pseudo  | 
5338  | 701k  |     0U, // VLD3d8Pseudo_UPD  | 
5339  | 701k  |     153092096U, // VLD3d8_UPD  | 
5340  | 701k  |     119537664U, // VLD3q16  | 
5341  | 701k  |     0U, // VLD3q16Pseudo_UPD  | 
5342  | 701k  |     153092096U, // VLD3q16_UPD  | 
5343  | 701k  |     0U, // VLD3q16oddPseudo  | 
5344  | 701k  |     0U, // VLD3q16oddPseudo_UPD  | 
5345  | 701k  |     119537664U, // VLD3q32  | 
5346  | 701k  |     0U, // VLD3q32Pseudo_UPD  | 
5347  | 701k  |     153092096U, // VLD3q32_UPD  | 
5348  | 701k  |     0U, // VLD3q32oddPseudo  | 
5349  | 701k  |     0U, // VLD3q32oddPseudo_UPD  | 
5350  | 701k  |     119537664U, // VLD3q8  | 
5351  | 701k  |     0U, // VLD3q8Pseudo_UPD  | 
5352  | 701k  |     153092096U, // VLD3q8_UPD  | 
5353  | 701k  |     0U, // VLD3q8oddPseudo  | 
5354  | 701k  |     0U, // VLD3q8oddPseudo_UPD  | 
5355  | 701k  |     81172U, // VLD4DUPd16  | 
5356  | 701k  |     0U, // VLD4DUPd16Pseudo  | 
5357  | 701k  |     0U, // VLD4DUPd16Pseudo_UPD  | 
5358  | 701k  |     16660U, // VLD4DUPd16_UPD  | 
5359  | 701k  |     81172U, // VLD4DUPd32  | 
5360  | 701k  |     0U, // VLD4DUPd32Pseudo  | 
5361  | 701k  |     0U, // VLD4DUPd32Pseudo_UPD  | 
5362  | 701k  |     16660U, // VLD4DUPd32_UPD  | 
5363  | 701k  |     81172U, // VLD4DUPd8  | 
5364  | 701k  |     0U, // VLD4DUPd8Pseudo  | 
5365  | 701k  |     0U, // VLD4DUPd8Pseudo_UPD  | 
5366  | 701k  |     16660U, // VLD4DUPd8_UPD  | 
5367  | 701k  |     81172U, // VLD4DUPq16  | 
5368  | 701k  |     0U, // VLD4DUPq16EvenPseudo  | 
5369  | 701k  |     0U, // VLD4DUPq16OddPseudo  | 
5370  | 701k  |     16660U, // VLD4DUPq16_UPD  | 
5371  | 701k  |     81172U, // VLD4DUPq32  | 
5372  | 701k  |     0U, // VLD4DUPq32EvenPseudo  | 
5373  | 701k  |     0U, // VLD4DUPq32OddPseudo  | 
5374  | 701k  |     16660U, // VLD4DUPq32_UPD  | 
5375  | 701k  |     81172U, // VLD4DUPq8  | 
5376  | 701k  |     0U, // VLD4DUPq8EvenPseudo  | 
5377  | 701k  |     0U, // VLD4DUPq8OddPseudo  | 
5378  | 701k  |     16660U, // VLD4DUPq8_UPD  | 
5379  | 701k  |     189346060U, // VLD4LNd16  | 
5380  | 701k  |     0U, // VLD4LNd16Pseudo  | 
5381  | 701k  |     0U, // VLD4LNd16Pseudo_UPD  | 
5382  | 701k  |     284U, // VLD4LNd16_UPD  | 
5383  | 701k  |     189346060U, // VLD4LNd32  | 
5384  | 701k  |     0U, // VLD4LNd32Pseudo  | 
5385  | 701k  |     0U, // VLD4LNd32Pseudo_UPD  | 
5386  | 701k  |     284U, // VLD4LNd32_UPD  | 
5387  | 701k  |     189346060U, // VLD4LNd8  | 
5388  | 701k  |     0U, // VLD4LNd8Pseudo  | 
5389  | 701k  |     0U, // VLD4LNd8Pseudo_UPD  | 
5390  | 701k  |     284U, // VLD4LNd8_UPD  | 
5391  | 701k  |     189346060U, // VLD4LNq16  | 
5392  | 701k  |     0U, // VLD4LNq16Pseudo  | 
5393  | 701k  |     0U, // VLD4LNq16Pseudo_UPD  | 
5394  | 701k  |     284U, // VLD4LNq16_UPD  | 
5395  | 701k  |     189346060U, // VLD4LNq32  | 
5396  | 701k  |     0U, // VLD4LNq32Pseudo  | 
5397  | 701k  |     0U, // VLD4LNq32Pseudo_UPD  | 
5398  | 701k  |     284U, // VLD4LNq32_UPD  | 
5399  | 701k  |     572522496U, // VLD4d16  | 
5400  | 701k  |     0U, // VLD4d16Pseudo  | 
5401  | 701k  |     0U, // VLD4d16Pseudo_UPD  | 
5402  | 701k  |     1646264320U,  // VLD4d16_UPD  | 
5403  | 701k  |     572522496U, // VLD4d32  | 
5404  | 701k  |     0U, // VLD4d32Pseudo  | 
5405  | 701k  |     0U, // VLD4d32Pseudo_UPD  | 
5406  | 701k  |     1646264320U,  // VLD4d32_UPD  | 
5407  | 701k  |     572522496U, // VLD4d8  | 
5408  | 701k  |     0U, // VLD4d8Pseudo  | 
5409  | 701k  |     0U, // VLD4d8Pseudo_UPD  | 
5410  | 701k  |     1646264320U,  // VLD4d8_UPD  | 
5411  | 701k  |     572522496U, // VLD4q16  | 
5412  | 701k  |     0U, // VLD4q16Pseudo_UPD  | 
5413  | 701k  |     1646264320U,  // VLD4q16_UPD  | 
5414  | 701k  |     0U, // VLD4q16oddPseudo  | 
5415  | 701k  |     0U, // VLD4q16oddPseudo_UPD  | 
5416  | 701k  |     572522496U, // VLD4q32  | 
5417  | 701k  |     0U, // VLD4q32Pseudo_UPD  | 
5418  | 701k  |     1646264320U,  // VLD4q32_UPD  | 
5419  | 701k  |     0U, // VLD4q32oddPseudo  | 
5420  | 701k  |     0U, // VLD4q32oddPseudo_UPD  | 
5421  | 701k  |     572522496U, // VLD4q8  | 
5422  | 701k  |     0U, // VLD4q8Pseudo_UPD  | 
5423  | 701k  |     1646264320U,  // VLD4q8_UPD  | 
5424  | 701k  |     0U, // VLD4q8oddPseudo  | 
5425  | 701k  |     0U, // VLD4q8oddPseudo_UPD  | 
5426  | 701k  |     33U,  // VLDMDDB_UPD  | 
5427  | 701k  |     1136U,  // VLDMDIA  | 
5428  | 701k  |     33U,  // VLDMDIA_UPD  | 
5429  | 701k  |     0U, // VLDMQIA  | 
5430  | 701k  |     33U,  // VLDMSDB_UPD  | 
5431  | 701k  |     1136U,  // VLDMSIA  | 
5432  | 701k  |     33U,  // VLDMSIA_UPD  | 
5433  | 701k  |     288U, // VLDRD  | 
5434  | 701k  |     296U, // VLDRH  | 
5435  | 701k  |     288U, // VLDRS  | 
5436  | 701k  |     0U, // VLLDM  | 
5437  | 701k  |     0U, // VLSTM  | 
5438  | 701k  |     1112U,  // VMAXNMD  | 
5439  | 701k  |     1112U,  // VMAXNMH  | 
5440  | 701k  |     1112U,  // VMAXNMNDf  | 
5441  | 701k  |     1112U,  // VMAXNMNDh  | 
5442  | 701k  |     1112U,  // VMAXNMNQf  | 
5443  | 701k  |     1112U,  // VMAXNMNQh  | 
5444  | 701k  |     1112U,  // VMAXNMS  | 
5445  | 701k  |     70705U, // VMAXfd  | 
5446  | 701k  |     70705U, // VMAXfq  | 
5447  | 701k  |     70705U, // VMAXhd  | 
5448  | 701k  |     70705U, // VMAXhq  | 
5449  | 701k  |     1112U,  // VMAXsv16i8  | 
5450  | 701k  |     1112U,  // VMAXsv2i32  | 
5451  | 701k  |     1112U,  // VMAXsv4i16  | 
5452  | 701k  |     1112U,  // VMAXsv4i32  | 
5453  | 701k  |     1112U,  // VMAXsv8i16  | 
5454  | 701k  |     1112U,  // VMAXsv8i8  | 
5455  | 701k  |     1112U,  // VMAXuv16i8  | 
5456  | 701k  |     1112U,  // VMAXuv2i32  | 
5457  | 701k  |     1112U,  // VMAXuv4i16  | 
5458  | 701k  |     1112U,  // VMAXuv4i32  | 
5459  | 701k  |     1112U,  // VMAXuv8i16  | 
5460  | 701k  |     1112U,  // VMAXuv8i8  | 
5461  | 701k  |     1112U,  // VMINNMD  | 
5462  | 701k  |     1112U,  // VMINNMH  | 
5463  | 701k  |     1112U,  // VMINNMNDf  | 
5464  | 701k  |     1112U,  // VMINNMNDh  | 
5465  | 701k  |     1112U,  // VMINNMNQf  | 
5466  | 701k  |     1112U,  // VMINNMNQh  | 
5467  | 701k  |     1112U,  // VMINNMS  | 
5468  | 701k  |     70705U, // VMINfd  | 
5469  | 701k  |     70705U, // VMINfq  | 
5470  | 701k  |     70705U, // VMINhd  | 
5471  | 701k  |     70705U, // VMINhq  | 
5472  | 701k  |     1112U,  // VMINsv16i8  | 
5473  | 701k  |     1112U,  // VMINsv2i32  | 
5474  | 701k  |     1112U,  // VMINsv4i16  | 
5475  | 701k  |     1112U,  // VMINsv4i32  | 
5476  | 701k  |     1112U,  // VMINsv8i16  | 
5477  | 701k  |     1112U,  // VMINsv8i8  | 
5478  | 701k  |     1112U,  // VMINuv16i8  | 
5479  | 701k  |     1112U,  // VMINuv2i32  | 
5480  | 701k  |     1112U,  // VMINuv4i16  | 
5481  | 701k  |     1112U,  // VMINuv4i32  | 
5482  | 701k  |     1112U,  // VMINuv8i16  | 
5483  | 701k  |     1112U,  // VMINuv8i8  | 
5484  | 701k  |     68659U, // VMLAD  | 
5485  | 701k  |     68659U, // VMLAH  | 
5486  | 701k  |     73752U, // VMLALslsv2i32  | 
5487  | 701k  |     73752U, // VMLALslsv4i16  | 
5488  | 701k  |     73752U, // VMLALsluv2i32  | 
5489  | 701k  |     73752U, // VMLALsluv4i16  | 
5490  | 701k  |     1048U,  // VMLALsv2i64  | 
5491  | 701k  |     1048U,  // VMLALsv4i32  | 
5492  | 701k  |     1048U,  // VMLALsv8i16  | 
5493  | 701k  |     1048U,  // VMLALuv2i64  | 
5494  | 701k  |     1048U,  // VMLALuv4i32  | 
5495  | 701k  |     1048U,  // VMLALuv8i16  | 
5496  | 701k  |     68659U, // VMLAS  | 
5497  | 701k  |     68659U, // VMLAfd  | 
5498  | 701k  |     68659U, // VMLAfq  | 
5499  | 701k  |     68659U, // VMLAhd  | 
5500  | 701k  |     68659U, // VMLAhq  | 
5501  | 701k  |     920627U,  // VMLAslfd  | 
5502  | 701k  |     920627U,  // VMLAslfq  | 
5503  | 701k  |     920627U,  // VMLAslhd  | 
5504  | 701k  |     920627U,  // VMLAslhq  | 
5505  | 701k  |     73752U, // VMLAslv2i32  | 
5506  | 701k  |     73752U, // VMLAslv4i16  | 
5507  | 701k  |     73752U, // VMLAslv4i32  | 
5508  | 701k  |     73752U, // VMLAslv8i16  | 
5509  | 701k  |     1048U,  // VMLAv16i8  | 
5510  | 701k  |     1048U,  // VMLAv2i32  | 
5511  | 701k  |     1048U,  // VMLAv4i16  | 
5512  | 701k  |     1048U,  // VMLAv4i32  | 
5513  | 701k  |     1048U,  // VMLAv8i16  | 
5514  | 701k  |     1048U,  // VMLAv8i8  | 
5515  | 701k  |     68659U, // VMLSD  | 
5516  | 701k  |     68659U, // VMLSH  | 
5517  | 701k  |     73752U, // VMLSLslsv2i32  | 
5518  | 701k  |     73752U, // VMLSLslsv4i16  | 
5519  | 701k  |     73752U, // VMLSLsluv2i32  | 
5520  | 701k  |     73752U, // VMLSLsluv4i16  | 
5521  | 701k  |     1048U,  // VMLSLsv2i64  | 
5522  | 701k  |     1048U,  // VMLSLsv4i32  | 
5523  | 701k  |     1048U,  // VMLSLsv8i16  | 
5524  | 701k  |     1048U,  // VMLSLuv2i64  | 
5525  | 701k  |     1048U,  // VMLSLuv4i32  | 
5526  | 701k  |     1048U,  // VMLSLuv8i16  | 
5527  | 701k  |     68659U, // VMLSS  | 
5528  | 701k  |     68659U, // VMLSfd  | 
5529  | 701k  |     68659U, // VMLSfq  | 
5530  | 701k  |     68659U, // VMLShd  | 
5531  | 701k  |     68659U, // VMLShq  | 
5532  | 701k  |     920627U,  // VMLSslfd  | 
5533  | 701k  |     920627U,  // VMLSslfq  | 
5534  | 701k  |     920627U,  // VMLSslhd  | 
5535  | 701k  |     920627U,  // VMLSslhq  | 
5536  | 701k  |     73752U, // VMLSslv2i32  | 
5537  | 701k  |     73752U, // VMLSslv4i16  | 
5538  | 701k  |     73752U, // VMLSslv4i32  | 
5539  | 701k  |     73752U, // VMLSslv8i16  | 
5540  | 701k  |     1048U,  // VMLSv16i8  | 
5541  | 701k  |     1048U,  // VMLSv2i32  | 
5542  | 701k  |     1048U,  // VMLSv4i16  | 
5543  | 701k  |     1048U,  // VMLSv4i32  | 
5544  | 701k  |     1048U,  // VMLSv8i16  | 
5545  | 701k  |     1048U,  // VMLSv8i8  | 
5546  | 701k  |     33U,  // VMOVD  | 
5547  | 701k  |     0U, // VMOVDRR  | 
5548  | 701k  |     0U, // VMOVH  | 
5549  | 701k  |     33U,  // VMOVHR  | 
5550  | 701k  |     0U, // VMOVLsv2i64  | 
5551  | 701k  |     0U, // VMOVLsv4i32  | 
5552  | 701k  |     0U, // VMOVLsv8i16  | 
5553  | 701k  |     0U, // VMOVLuv2i64  | 
5554  | 701k  |     0U, // VMOVLuv4i32  | 
5555  | 701k  |     0U, // VMOVLuv8i16  | 
5556  | 701k  |     0U, // VMOVNv2i32  | 
5557  | 701k  |     0U, // VMOVNv4i16  | 
5558  | 701k  |     0U, // VMOVNv8i8  | 
5559  | 701k  |     33U,  // VMOVRH  | 
5560  | 701k  |     0U, // VMOVRRD  | 
5561  | 701k  |     35651584U,  // VMOVRRS  | 
5562  | 701k  |     1024U,  // VMOVRS  | 
5563  | 701k  |     33U,  // VMOVS  | 
5564  | 701k  |     1024U,  // VMOVSR  | 
5565  | 701k  |     35651584U,  // VMOVSRR  | 
5566  | 701k  |     0U, // VMOVv16i8  | 
5567  | 701k  |     0U, // VMOVv1i64  | 
5568  | 701k  |     1U, // VMOVv2f32  | 
5569  | 701k  |     0U, // VMOVv2i32  | 
5570  | 701k  |     0U, // VMOVv2i64  | 
5571  | 701k  |     1U, // VMOVv4f32  | 
5572  | 701k  |     0U, // VMOVv4i16  | 
5573  | 701k  |     0U, // VMOVv4i32  | 
5574  | 701k  |     0U, // VMOVv8i16  | 
5575  | 701k  |     0U, // VMOVv8i8  | 
5576  | 701k  |     4U, // VMRS  | 
5577  | 701k  |     5U, // VMRS_FPEXC  | 
5578  | 701k  |     5U, // VMRS_FPINST  | 
5579  | 701k  |     5U, // VMRS_FPINST2  | 
5580  | 701k  |     5U, // VMRS_FPSID  | 
5581  | 701k  |     6U, // VMRS_MVFR0  | 
5582  | 701k  |     6U, // VMRS_MVFR1  | 
5583  | 701k  |     6U, // VMRS_MVFR2  | 
5584  | 701k  |     0U, // VMSR  | 
5585  | 701k  |     0U, // VMSR_FPEXC  | 
5586  | 701k  |     0U, // VMSR_FPINST  | 
5587  | 701k  |     0U, // VMSR_FPINST2  | 
5588  | 701k  |     0U, // VMSR_FPSID  | 
5589  | 701k  |     70705U, // VMULD  | 
5590  | 701k  |     70705U, // VMULH  | 
5591  | 701k  |     1112U,  // VMULLp64  | 
5592  | 701k  |     0U, // VMULLp8  | 
5593  | 701k  |     17496U, // VMULLslsv2i32  | 
5594  | 701k  |     17496U, // VMULLslsv4i16  | 
5595  | 701k  |     17496U, // VMULLsluv2i32  | 
5596  | 701k  |     17496U, // VMULLsluv4i16  | 
5597  | 701k  |     1112U,  // VMULLsv2i64  | 
5598  | 701k  |     1112U,  // VMULLsv4i32  | 
5599  | 701k  |     1112U,  // VMULLsv8i16  | 
5600  | 701k  |     1112U,  // VMULLuv2i64  | 
5601  | 701k  |     1112U,  // VMULLuv4i32  | 
5602  | 701k  |     1112U,  // VMULLuv8i16  | 
5603  | 701k  |     70705U, // VMULS  | 
5604  | 701k  |     70705U, // VMULfd  | 
5605  | 701k  |     70705U, // VMULfq  | 
5606  | 701k  |     70705U, // VMULhd  | 
5607  | 701k  |     70705U, // VMULhq  | 
5608  | 701k  |     0U, // VMULpd  | 
5609  | 701k  |     0U, // VMULpq  | 
5610  | 701k  |     955441U,  // VMULslfd  | 
5611  | 701k  |     955441U,  // VMULslfq  | 
5612  | 701k  |     955441U,  // VMULslhd  | 
5613  | 701k  |     955441U,  // VMULslhq  | 
5614  | 701k  |     17496U, // VMULslv2i32  | 
5615  | 701k  |     17496U, // VMULslv4i16  | 
5616  | 701k  |     17496U, // VMULslv4i32  | 
5617  | 701k  |     17496U, // VMULslv8i16  | 
5618  | 701k  |     1112U,  // VMULv16i8  | 
5619  | 701k  |     1112U,  // VMULv2i32  | 
5620  | 701k  |     1112U,  // VMULv4i16  | 
5621  | 701k  |     1112U,  // VMULv4i32  | 
5622  | 701k  |     1112U,  // VMULv8i16  | 
5623  | 701k  |     1112U,  // VMULv8i8  | 
5624  | 701k  |     1024U,  // VMVNd  | 
5625  | 701k  |     1024U,  // VMVNq  | 
5626  | 701k  |     0U, // VMVNv2i32  | 
5627  | 701k  |     0U, // VMVNv4i16  | 
5628  | 701k  |     0U, // VMVNv4i32  | 
5629  | 701k  |     0U, // VMVNv8i16  | 
5630  | 701k  |     33U,  // VNEGD  | 
5631  | 701k  |     33U,  // VNEGH  | 
5632  | 701k  |     33U,  // VNEGS  | 
5633  | 701k  |     33U,  // VNEGf32q  | 
5634  | 701k  |     33U,  // VNEGfd  | 
5635  | 701k  |     33U,  // VNEGhd  | 
5636  | 701k  |     33U,  // VNEGhq  | 
5637  | 701k  |     0U, // VNEGs16d  | 
5638  | 701k  |     0U, // VNEGs16q  | 
5639  | 701k  |     0U, // VNEGs32d  | 
5640  | 701k  |     0U, // VNEGs32q  | 
5641  | 701k  |     0U, // VNEGs8d  | 
5642  | 701k  |     0U, // VNEGs8q  | 
5643  | 701k  |     68659U, // VNMLAD  | 
5644  | 701k  |     68659U, // VNMLAH  | 
5645  | 701k  |     68659U, // VNMLAS  | 
5646  | 701k  |     68659U, // VNMLSD  | 
5647  | 701k  |     68659U, // VNMLSH  | 
5648  | 701k  |     68659U, // VNMLSS  | 
5649  | 701k  |     70705U, // VNMULD  | 
5650  | 701k  |     70705U, // VNMULH  | 
5651  | 701k  |     70705U, // VNMULS  | 
5652  | 701k  |     0U, // VORNd  | 
5653  | 701k  |     0U, // VORNq  | 
5654  | 701k  |     0U, // VORRd  | 
5655  | 701k  |     0U, // VORRiv2i32  | 
5656  | 701k  |     0U, // VORRiv4i16  | 
5657  | 701k  |     0U, // VORRiv4i32  | 
5658  | 701k  |     0U, // VORRiv8i16  | 
5659  | 701k  |     0U, // VORRq  | 
5660  | 701k  |     0U, // VPADALsv16i8  | 
5661  | 701k  |     0U, // VPADALsv2i32  | 
5662  | 701k  |     0U, // VPADALsv4i16  | 
5663  | 701k  |     0U, // VPADALsv4i32  | 
5664  | 701k  |     0U, // VPADALsv8i16  | 
5665  | 701k  |     0U, // VPADALsv8i8  | 
5666  | 701k  |     0U, // VPADALuv16i8  | 
5667  | 701k  |     0U, // VPADALuv2i32  | 
5668  | 701k  |     0U, // VPADALuv4i16  | 
5669  | 701k  |     0U, // VPADALuv4i32  | 
5670  | 701k  |     0U, // VPADALuv8i16  | 
5671  | 701k  |     0U, // VPADALuv8i8  | 
5672  | 701k  |     0U, // VPADDLsv16i8  | 
5673  | 701k  |     0U, // VPADDLsv2i32  | 
5674  | 701k  |     0U, // VPADDLsv4i16  | 
5675  | 701k  |     0U, // VPADDLsv4i32  | 
5676  | 701k  |     0U, // VPADDLsv8i16  | 
5677  | 701k  |     0U, // VPADDLsv8i8  | 
5678  | 701k  |     0U, // VPADDLuv16i8  | 
5679  | 701k  |     0U, // VPADDLuv2i32  | 
5680  | 701k  |     0U, // VPADDLuv4i16  | 
5681  | 701k  |     0U, // VPADDLuv4i32  | 
5682  | 701k  |     0U, // VPADDLuv8i16  | 
5683  | 701k  |     0U, // VPADDLuv8i8  | 
5684  | 701k  |     70705U, // VPADDf  | 
5685  | 701k  |     70705U, // VPADDh  | 
5686  | 701k  |     1112U,  // VPADDi16  | 
5687  | 701k  |     1112U,  // VPADDi32  | 
5688  | 701k  |     1112U,  // VPADDi8  | 
5689  | 701k  |     70705U, // VPMAXf  | 
5690  | 701k  |     70705U, // VPMAXh  | 
5691  | 701k  |     1112U,  // VPMAXs16  | 
5692  | 701k  |     1112U,  // VPMAXs32  | 
5693  | 701k  |     1112U,  // VPMAXs8  | 
5694  | 701k  |     1112U,  // VPMAXu16  | 
5695  | 701k  |     1112U,  // VPMAXu32  | 
5696  | 701k  |     1112U,  // VPMAXu8  | 
5697  | 701k  |     70705U, // VPMINf  | 
5698  | 701k  |     70705U, // VPMINh  | 
5699  | 701k  |     1112U,  // VPMINs16  | 
5700  | 701k  |     1112U,  // VPMINs32  | 
5701  | 701k  |     1112U,  // VPMINs8  | 
5702  | 701k  |     1112U,  // VPMINu16  | 
5703  | 701k  |     1112U,  // VPMINu32  | 
5704  | 701k  |     1112U,  // VPMINu8  | 
5705  | 701k  |     0U, // VQABSv16i8  | 
5706  | 701k  |     0U, // VQABSv2i32  | 
5707  | 701k  |     0U, // VQABSv4i16  | 
5708  | 701k  |     0U, // VQABSv4i32  | 
5709  | 701k  |     0U, // VQABSv8i16  | 
5710  | 701k  |     0U, // VQABSv8i8  | 
5711  | 701k  |     1112U,  // VQADDsv16i8  | 
5712  | 701k  |     1112U,  // VQADDsv1i64  | 
5713  | 701k  |     1112U,  // VQADDsv2i32  | 
5714  | 701k  |     1112U,  // VQADDsv2i64  | 
5715  | 701k  |     1112U,  // VQADDsv4i16  | 
5716  | 701k  |     1112U,  // VQADDsv4i32  | 
5717  | 701k  |     1112U,  // VQADDsv8i16  | 
5718  | 701k  |     1112U,  // VQADDsv8i8  | 
5719  | 701k  |     1112U,  // VQADDuv16i8  | 
5720  | 701k  |     1112U,  // VQADDuv1i64  | 
5721  | 701k  |     1112U,  // VQADDuv2i32  | 
5722  | 701k  |     1112U,  // VQADDuv2i64  | 
5723  | 701k  |     1112U,  // VQADDuv4i16  | 
5724  | 701k  |     1112U,  // VQADDuv4i32  | 
5725  | 701k  |     1112U,  // VQADDuv8i16  | 
5726  | 701k  |     1112U,  // VQADDuv8i8  | 
5727  | 701k  |     73752U, // VQDMLALslv2i32  | 
5728  | 701k  |     73752U, // VQDMLALslv4i16  | 
5729  | 701k  |     1048U,  // VQDMLALv2i64  | 
5730  | 701k  |     1048U,  // VQDMLALv4i32  | 
5731  | 701k  |     73752U, // VQDMLSLslv2i32  | 
5732  | 701k  |     73752U, // VQDMLSLslv4i16  | 
5733  | 701k  |     1048U,  // VQDMLSLv2i64  | 
5734  | 701k  |     1048U,  // VQDMLSLv4i32  | 
5735  | 701k  |     17496U, // VQDMULHslv2i32  | 
5736  | 701k  |     17496U, // VQDMULHslv4i16  | 
5737  | 701k  |     17496U, // VQDMULHslv4i32  | 
5738  | 701k  |     17496U, // VQDMULHslv8i16  | 
5739  | 701k  |     1112U,  // VQDMULHv2i32  | 
5740  | 701k  |     1112U,  // VQDMULHv4i16  | 
5741  | 701k  |     1112U,  // VQDMULHv4i32  | 
5742  | 701k  |     1112U,  // VQDMULHv8i16  | 
5743  | 701k  |     17496U, // VQDMULLslv2i32  | 
5744  | 701k  |     17496U, // VQDMULLslv4i16  | 
5745  | 701k  |     1112U,  // VQDMULLv2i64  | 
5746  | 701k  |     1112U,  // VQDMULLv4i32  | 
5747  | 701k  |     0U, // VQMOVNsuv2i32  | 
5748  | 701k  |     0U, // VQMOVNsuv4i16  | 
5749  | 701k  |     0U, // VQMOVNsuv8i8  | 
5750  | 701k  |     0U, // VQMOVNsv2i32  | 
5751  | 701k  |     0U, // VQMOVNsv4i16  | 
5752  | 701k  |     0U, // VQMOVNsv8i8  | 
5753  | 701k  |     0U, // VQMOVNuv2i32  | 
5754  | 701k  |     0U, // VQMOVNuv4i16  | 
5755  | 701k  |     0U, // VQMOVNuv8i8  | 
5756  | 701k  |     0U, // VQNEGv16i8  | 
5757  | 701k  |     0U, // VQNEGv2i32  | 
5758  | 701k  |     0U, // VQNEGv4i16  | 
5759  | 701k  |     0U, // VQNEGv4i32  | 
5760  | 701k  |     0U, // VQNEGv8i16  | 
5761  | 701k  |     0U, // VQNEGv8i8  | 
5762  | 701k  |     73752U, // VQRDMLAHslv2i32  | 
5763  | 701k  |     73752U, // VQRDMLAHslv4i16  | 
5764  | 701k  |     73752U, // VQRDMLAHslv4i32  | 
5765  | 701k  |     73752U, // VQRDMLAHslv8i16  | 
5766  | 701k  |     1048U,  // VQRDMLAHv2i32  | 
5767  | 701k  |     1048U,  // VQRDMLAHv4i16  | 
5768  | 701k  |     1048U,  // VQRDMLAHv4i32  | 
5769  | 701k  |     1048U,  // VQRDMLAHv8i16  | 
5770  | 701k  |     73752U, // VQRDMLSHslv2i32  | 
5771  | 701k  |     73752U, // VQRDMLSHslv4i16  | 
5772  | 701k  |     73752U, // VQRDMLSHslv4i32  | 
5773  | 701k  |     73752U, // VQRDMLSHslv8i16  | 
5774  | 701k  |     1048U,  // VQRDMLSHv2i32  | 
5775  | 701k  |     1048U,  // VQRDMLSHv4i16  | 
5776  | 701k  |     1048U,  // VQRDMLSHv4i32  | 
5777  | 701k  |     1048U,  // VQRDMLSHv8i16  | 
5778  | 701k  |     17496U, // VQRDMULHslv2i32  | 
5779  | 701k  |     17496U, // VQRDMULHslv4i16  | 
5780  | 701k  |     17496U, // VQRDMULHslv4i32  | 
5781  | 701k  |     17496U, // VQRDMULHslv8i16  | 
5782  | 701k  |     1112U,  // VQRDMULHv2i32  | 
5783  | 701k  |     1112U,  // VQRDMULHv4i16  | 
5784  | 701k  |     1112U,  // VQRDMULHv4i32  | 
5785  | 701k  |     1112U,  // VQRDMULHv8i16  | 
5786  | 701k  |     1112U,  // VQRSHLsv16i8  | 
5787  | 701k  |     1112U,  // VQRSHLsv1i64  | 
5788  | 701k  |     1112U,  // VQRSHLsv2i32  | 
5789  | 701k  |     1112U,  // VQRSHLsv2i64  | 
5790  | 701k  |     1112U,  // VQRSHLsv4i16  | 
5791  | 701k  |     1112U,  // VQRSHLsv4i32  | 
5792  | 701k  |     1112U,  // VQRSHLsv8i16  | 
5793  | 701k  |     1112U,  // VQRSHLsv8i8  | 
5794  | 701k  |     1112U,  // VQRSHLuv16i8  | 
5795  | 701k  |     1112U,  // VQRSHLuv1i64  | 
5796  | 701k  |     1112U,  // VQRSHLuv2i32  | 
5797  | 701k  |     1112U,  // VQRSHLuv2i64  | 
5798  | 701k  |     1112U,  // VQRSHLuv4i16  | 
5799  | 701k  |     1112U,  // VQRSHLuv4i32  | 
5800  | 701k  |     1112U,  // VQRSHLuv8i16  | 
5801  | 701k  |     1112U,  // VQRSHLuv8i8  | 
5802  | 701k  |     1112U,  // VQRSHRNsv2i32  | 
5803  | 701k  |     1112U,  // VQRSHRNsv4i16  | 
5804  | 701k  |     1112U,  // VQRSHRNsv8i8  | 
5805  | 701k  |     1112U,  // VQRSHRNuv2i32  | 
5806  | 701k  |     1112U,  // VQRSHRNuv4i16  | 
5807  | 701k  |     1112U,  // VQRSHRNuv8i8  | 
5808  | 701k  |     1112U,  // VQRSHRUNv2i32  | 
5809  | 701k  |     1112U,  // VQRSHRUNv4i16  | 
5810  | 701k  |     1112U,  // VQRSHRUNv8i8  | 
5811  | 701k  |     1112U,  // VQSHLsiv16i8  | 
5812  | 701k  |     1112U,  // VQSHLsiv1i64  | 
5813  | 701k  |     1112U,  // VQSHLsiv2i32  | 
5814  | 701k  |     1112U,  // VQSHLsiv2i64  | 
5815  | 701k  |     1112U,  // VQSHLsiv4i16  | 
5816  | 701k  |     1112U,  // VQSHLsiv4i32  | 
5817  | 701k  |     1112U,  // VQSHLsiv8i16  | 
5818  | 701k  |     1112U,  // VQSHLsiv8i8  | 
5819  | 701k  |     1112U,  // VQSHLsuv16i8  | 
5820  | 701k  |     1112U,  // VQSHLsuv1i64  | 
5821  | 701k  |     1112U,  // VQSHLsuv2i32  | 
5822  | 701k  |     1112U,  // VQSHLsuv2i64  | 
5823  | 701k  |     1112U,  // VQSHLsuv4i16  | 
5824  | 701k  |     1112U,  // VQSHLsuv4i32  | 
5825  | 701k  |     1112U,  // VQSHLsuv8i16  | 
5826  | 701k  |     1112U,  // VQSHLsuv8i8  | 
5827  | 701k  |     1112U,  // VQSHLsv16i8  | 
5828  | 701k  |     1112U,  // VQSHLsv1i64  | 
5829  | 701k  |     1112U,  // VQSHLsv2i32  | 
5830  | 701k  |     1112U,  // VQSHLsv2i64  | 
5831  | 701k  |     1112U,  // VQSHLsv4i16  | 
5832  | 701k  |     1112U,  // VQSHLsv4i32  | 
5833  | 701k  |     1112U,  // VQSHLsv8i16  | 
5834  | 701k  |     1112U,  // VQSHLsv8i8  | 
5835  | 701k  |     1112U,  // VQSHLuiv16i8  | 
5836  | 701k  |     1112U,  // VQSHLuiv1i64  | 
5837  | 701k  |     1112U,  // VQSHLuiv2i32  | 
5838  | 701k  |     1112U,  // VQSHLuiv2i64  | 
5839  | 701k  |     1112U,  // VQSHLuiv4i16  | 
5840  | 701k  |     1112U,  // VQSHLuiv4i32  | 
5841  | 701k  |     1112U,  // VQSHLuiv8i16  | 
5842  | 701k  |     1112U,  // VQSHLuiv8i8  | 
5843  | 701k  |     1112U,  // VQSHLuv16i8  | 
5844  | 701k  |     1112U,  // VQSHLuv1i64  | 
5845  | 701k  |     1112U,  // VQSHLuv2i32  | 
5846  | 701k  |     1112U,  // VQSHLuv2i64  | 
5847  | 701k  |     1112U,  // VQSHLuv4i16  | 
5848  | 701k  |     1112U,  // VQSHLuv4i32  | 
5849  | 701k  |     1112U,  // VQSHLuv8i16  | 
5850  | 701k  |     1112U,  // VQSHLuv8i8  | 
5851  | 701k  |     1112U,  // VQSHRNsv2i32  | 
5852  | 701k  |     1112U,  // VQSHRNsv4i16  | 
5853  | 701k  |     1112U,  // VQSHRNsv8i8  | 
5854  | 701k  |     1112U,  // VQSHRNuv2i32  | 
5855  | 701k  |     1112U,  // VQSHRNuv4i16  | 
5856  | 701k  |     1112U,  // VQSHRNuv8i8  | 
5857  | 701k  |     1112U,  // VQSHRUNv2i32  | 
5858  | 701k  |     1112U,  // VQSHRUNv4i16  | 
5859  | 701k  |     1112U,  // VQSHRUNv8i8  | 
5860  | 701k  |     1112U,  // VQSUBsv16i8  | 
5861  | 701k  |     1112U,  // VQSUBsv1i64  | 
5862  | 701k  |     1112U,  // VQSUBsv2i32  | 
5863  | 701k  |     1112U,  // VQSUBsv2i64  | 
5864  | 701k  |     1112U,  // VQSUBsv4i16  | 
5865  | 701k  |     1112U,  // VQSUBsv4i32  | 
5866  | 701k  |     1112U,  // VQSUBsv8i16  | 
5867  | 701k  |     1112U,  // VQSUBsv8i8  | 
5868  | 701k  |     1112U,  // VQSUBuv16i8  | 
5869  | 701k  |     1112U,  // VQSUBuv1i64  | 
5870  | 701k  |     1112U,  // VQSUBuv2i32  | 
5871  | 701k  |     1112U,  // VQSUBuv2i64  | 
5872  | 701k  |     1112U,  // VQSUBuv4i16  | 
5873  | 701k  |     1112U,  // VQSUBuv4i32  | 
5874  | 701k  |     1112U,  // VQSUBuv8i16  | 
5875  | 701k  |     1112U,  // VQSUBuv8i8  | 
5876  | 701k  |     1112U,  // VRADDHNv2i32  | 
5877  | 701k  |     1112U,  // VRADDHNv4i16  | 
5878  | 701k  |     1112U,  // VRADDHNv8i8  | 
5879  | 701k  |     0U, // VRECPEd  | 
5880  | 701k  |     33U,  // VRECPEfd  | 
5881  | 701k  |     33U,  // VRECPEfq  | 
5882  | 701k  |     33U,  // VRECPEhd  | 
5883  | 701k  |     33U,  // VRECPEhq  | 
5884  | 701k  |     0U, // VRECPEq  | 
5885  | 701k  |     70705U, // VRECPSfd  | 
5886  | 701k  |     70705U, // VRECPSfq  | 
5887  | 701k  |     70705U, // VRECPShd  | 
5888  | 701k  |     70705U, // VRECPShq  | 
5889  | 701k  |     1024U,  // VREV16d8  | 
5890  | 701k  |     1024U,  // VREV16q8  | 
5891  | 701k  |     1024U,  // VREV32d16  | 
5892  | 701k  |     1024U,  // VREV32d8  | 
5893  | 701k  |     1024U,  // VREV32q16  | 
5894  | 701k  |     1024U,  // VREV32q8  | 
5895  | 701k  |     1024U,  // VREV64d16  | 
5896  | 701k  |     1024U,  // VREV64d32  | 
5897  | 701k  |     1024U,  // VREV64d8  | 
5898  | 701k  |     1024U,  // VREV64q16  | 
5899  | 701k  |     1024U,  // VREV64q32  | 
5900  | 701k  |     1024U,  // VREV64q8  | 
5901  | 701k  |     1112U,  // VRHADDsv16i8  | 
5902  | 701k  |     1112U,  // VRHADDsv2i32  | 
5903  | 701k  |     1112U,  // VRHADDsv4i16  | 
5904  | 701k  |     1112U,  // VRHADDsv4i32  | 
5905  | 701k  |     1112U,  // VRHADDsv8i16  | 
5906  | 701k  |     1112U,  // VRHADDsv8i8  | 
5907  | 701k  |     1112U,  // VRHADDuv16i8  | 
5908  | 701k  |     1112U,  // VRHADDuv2i32  | 
5909  | 701k  |     1112U,  // VRHADDuv4i16  | 
5910  | 701k  |     1112U,  // VRHADDuv4i32  | 
5911  | 701k  |     1112U,  // VRHADDuv8i16  | 
5912  | 701k  |     1112U,  // VRHADDuv8i8  | 
5913  | 701k  |     0U, // VRINTAD  | 
5914  | 701k  |     0U, // VRINTAH  | 
5915  | 701k  |     0U, // VRINTANDf  | 
5916  | 701k  |     0U, // VRINTANDh  | 
5917  | 701k  |     0U, // VRINTANQf  | 
5918  | 701k  |     0U, // VRINTANQh  | 
5919  | 701k  |     0U, // VRINTAS  | 
5920  | 701k  |     0U, // VRINTMD  | 
5921  | 701k  |     0U, // VRINTMH  | 
5922  | 701k  |     0U, // VRINTMNDf  | 
5923  | 701k  |     0U, // VRINTMNDh  | 
5924  | 701k  |     0U, // VRINTMNQf  | 
5925  | 701k  |     0U, // VRINTMNQh  | 
5926  | 701k  |     0U, // VRINTMS  | 
5927  | 701k  |     0U, // VRINTND  | 
5928  | 701k  |     0U, // VRINTNH  | 
5929  | 701k  |     0U, // VRINTNNDf  | 
5930  | 701k  |     0U, // VRINTNNDh  | 
5931  | 701k  |     0U, // VRINTNNQf  | 
5932  | 701k  |     0U, // VRINTNNQh  | 
5933  | 701k  |     0U, // VRINTNS  | 
5934  | 701k  |     0U, // VRINTPD  | 
5935  | 701k  |     0U, // VRINTPH  | 
5936  | 701k  |     0U, // VRINTPNDf  | 
5937  | 701k  |     0U, // VRINTPNDh  | 
5938  | 701k  |     0U, // VRINTPNQf  | 
5939  | 701k  |     0U, // VRINTPNQh  | 
5940  | 701k  |     0U, // VRINTPS  | 
5941  | 701k  |     33U,  // VRINTRD  | 
5942  | 701k  |     33U,  // VRINTRH  | 
5943  | 701k  |     33U,  // VRINTRS  | 
5944  | 701k  |     33U,  // VRINTXD  | 
5945  | 701k  |     33U,  // VRINTXH  | 
5946  | 701k  |     0U, // VRINTXNDf  | 
5947  | 701k  |     0U, // VRINTXNDh  | 
5948  | 701k  |     0U, // VRINTXNQf  | 
5949  | 701k  |     0U, // VRINTXNQh  | 
5950  | 701k  |     33U,  // VRINTXS  | 
5951  | 701k  |     33U,  // VRINTZD  | 
5952  | 701k  |     33U,  // VRINTZH  | 
5953  | 701k  |     0U, // VRINTZNDf  | 
5954  | 701k  |     0U, // VRINTZNDh  | 
5955  | 701k  |     0U, // VRINTZNQf  | 
5956  | 701k  |     0U, // VRINTZNQh  | 
5957  | 701k  |     33U,  // VRINTZS  | 
5958  | 701k  |     1112U,  // VRSHLsv16i8  | 
5959  | 701k  |     1112U,  // VRSHLsv1i64  | 
5960  | 701k  |     1112U,  // VRSHLsv2i32  | 
5961  | 701k  |     1112U,  // VRSHLsv2i64  | 
5962  | 701k  |     1112U,  // VRSHLsv4i16  | 
5963  | 701k  |     1112U,  // VRSHLsv4i32  | 
5964  | 701k  |     1112U,  // VRSHLsv8i16  | 
5965  | 701k  |     1112U,  // VRSHLsv8i8  | 
5966  | 701k  |     1112U,  // VRSHLuv16i8  | 
5967  | 701k  |     1112U,  // VRSHLuv1i64  | 
5968  | 701k  |     1112U,  // VRSHLuv2i32  | 
5969  | 701k  |     1112U,  // VRSHLuv2i64  | 
5970  | 701k  |     1112U,  // VRSHLuv4i16  | 
5971  | 701k  |     1112U,  // VRSHLuv4i32  | 
5972  | 701k  |     1112U,  // VRSHLuv8i16  | 
5973  | 701k  |     1112U,  // VRSHLuv8i8  | 
5974  | 701k  |     1112U,  // VRSHRNv2i32  | 
5975  | 701k  |     1112U,  // VRSHRNv4i16  | 
5976  | 701k  |     1112U,  // VRSHRNv8i8  | 
5977  | 701k  |     1112U,  // VRSHRsv16i8  | 
5978  | 701k  |     1112U,  // VRSHRsv1i64  | 
5979  | 701k  |     1112U,  // VRSHRsv2i32  | 
5980  | 701k  |     1112U,  // VRSHRsv2i64  | 
5981  | 701k  |     1112U,  // VRSHRsv4i16  | 
5982  | 701k  |     1112U,  // VRSHRsv4i32  | 
5983  | 701k  |     1112U,  // VRSHRsv8i16  | 
5984  | 701k  |     1112U,  // VRSHRsv8i8  | 
5985  | 701k  |     1112U,  // VRSHRuv16i8  | 
5986  | 701k  |     1112U,  // VRSHRuv1i64  | 
5987  | 701k  |     1112U,  // VRSHRuv2i32  | 
5988  | 701k  |     1112U,  // VRSHRuv2i64  | 
5989  | 701k  |     1112U,  // VRSHRuv4i16  | 
5990  | 701k  |     1112U,  // VRSHRuv4i32  | 
5991  | 701k  |     1112U,  // VRSHRuv8i16  | 
5992  | 701k  |     1112U,  // VRSHRuv8i8  | 
5993  | 701k  |     0U, // VRSQRTEd  | 
5994  | 701k  |     33U,  // VRSQRTEfd  | 
5995  | 701k  |     33U,  // VRSQRTEfq  | 
5996  | 701k  |     33U,  // VRSQRTEhd  | 
5997  | 701k  |     33U,  // VRSQRTEhq  | 
5998  | 701k  |     0U, // VRSQRTEq  | 
5999  | 701k  |     70705U, // VRSQRTSfd  | 
6000  | 701k  |     70705U, // VRSQRTSfq  | 
6001  | 701k  |     70705U, // VRSQRTShd  | 
6002  | 701k  |     70705U, // VRSQRTShq  | 
6003  | 701k  |     1048U,  // VRSRAsv16i8  | 
6004  | 701k  |     1048U,  // VRSRAsv1i64  | 
6005  | 701k  |     1048U,  // VRSRAsv2i32  | 
6006  | 701k  |     1048U,  // VRSRAsv2i64  | 
6007  | 701k  |     1048U,  // VRSRAsv4i16  | 
6008  | 701k  |     1048U,  // VRSRAsv4i32  | 
6009  | 701k  |     1048U,  // VRSRAsv8i16  | 
6010  | 701k  |     1048U,  // VRSRAsv8i8  | 
6011  | 701k  |     1048U,  // VRSRAuv16i8  | 
6012  | 701k  |     1048U,  // VRSRAuv1i64  | 
6013  | 701k  |     1048U,  // VRSRAuv2i32  | 
6014  | 701k  |     1048U,  // VRSRAuv2i64  | 
6015  | 701k  |     1048U,  // VRSRAuv4i16  | 
6016  | 701k  |     1048U,  // VRSRAuv4i32  | 
6017  | 701k  |     1048U,  // VRSRAuv8i16  | 
6018  | 701k  |     1048U,  // VRSRAuv8i8  | 
6019  | 701k  |     1112U,  // VRSUBHNv2i32  | 
6020  | 701k  |     1112U,  // VRSUBHNv4i16  | 
6021  | 701k  |     1112U,  // VRSUBHNv8i8  | 
6022  | 701k  |     0U, // VSDOTD  | 
6023  | 701k  |     0U, // VSDOTDI  | 
6024  | 701k  |     0U, // VSDOTQ  | 
6025  | 701k  |     0U, // VSDOTQI  | 
6026  | 701k  |     1112U,  // VSELEQD  | 
6027  | 701k  |     1112U,  // VSELEQH  | 
6028  | 701k  |     1112U,  // VSELEQS  | 
6029  | 701k  |     1112U,  // VSELGED  | 
6030  | 701k  |     1112U,  // VSELGEH  | 
6031  | 701k  |     1112U,  // VSELGES  | 
6032  | 701k  |     1112U,  // VSELGTD  | 
6033  | 701k  |     1112U,  // VSELGTH  | 
6034  | 701k  |     1112U,  // VSELGTS  | 
6035  | 701k  |     1112U,  // VSELVSD  | 
6036  | 701k  |     1112U,  // VSELVSH  | 
6037  | 701k  |     1112U,  // VSELVSS  | 
6038  | 701k  |     6U, // VSETLNi16  | 
6039  | 701k  |     6U, // VSETLNi32  | 
6040  | 701k  |     6U, // VSETLNi8  | 
6041  | 701k  |     1112U,  // VSHLLi16  | 
6042  | 701k  |     1112U,  // VSHLLi32  | 
6043  | 701k  |     1112U,  // VSHLLi8  | 
6044  | 701k  |     1112U,  // VSHLLsv2i64  | 
6045  | 701k  |     1112U,  // VSHLLsv4i32  | 
6046  | 701k  |     1112U,  // VSHLLsv8i16  | 
6047  | 701k  |     1112U,  // VSHLLuv2i64  | 
6048  | 701k  |     1112U,  // VSHLLuv4i32  | 
6049  | 701k  |     1112U,  // VSHLLuv8i16  | 
6050  | 701k  |     1112U,  // VSHLiv16i8  | 
6051  | 701k  |     1112U,  // VSHLiv1i64  | 
6052  | 701k  |     1112U,  // VSHLiv2i32  | 
6053  | 701k  |     1112U,  // VSHLiv2i64  | 
6054  | 701k  |     1112U,  // VSHLiv4i16  | 
6055  | 701k  |     1112U,  // VSHLiv4i32  | 
6056  | 701k  |     1112U,  // VSHLiv8i16  | 
6057  | 701k  |     1112U,  // VSHLiv8i8  | 
6058  | 701k  |     1112U,  // VSHLsv16i8  | 
6059  | 701k  |     1112U,  // VSHLsv1i64  | 
6060  | 701k  |     1112U,  // VSHLsv2i32  | 
6061  | 701k  |     1112U,  // VSHLsv2i64  | 
6062  | 701k  |     1112U,  // VSHLsv4i16  | 
6063  | 701k  |     1112U,  // VSHLsv4i32  | 
6064  | 701k  |     1112U,  // VSHLsv8i16  | 
6065  | 701k  |     1112U,  // VSHLsv8i8  | 
6066  | 701k  |     1112U,  // VSHLuv16i8  | 
6067  | 701k  |     1112U,  // VSHLuv1i64  | 
6068  | 701k  |     1112U,  // VSHLuv2i32  | 
6069  | 701k  |     1112U,  // VSHLuv2i64  | 
6070  | 701k  |     1112U,  // VSHLuv4i16  | 
6071  | 701k  |     1112U,  // VSHLuv4i32  | 
6072  | 701k  |     1112U,  // VSHLuv8i16  | 
6073  | 701k  |     1112U,  // VSHLuv8i8  | 
6074  | 701k  |     1112U,  // VSHRNv2i32  | 
6075  | 701k  |     1112U,  // VSHRNv4i16  | 
6076  | 701k  |     1112U,  // VSHRNv8i8  | 
6077  | 701k  |     1112U,  // VSHRsv16i8  | 
6078  | 701k  |     1112U,  // VSHRsv1i64  | 
6079  | 701k  |     1112U,  // VSHRsv2i32  | 
6080  | 701k  |     1112U,  // VSHRsv2i64  | 
6081  | 701k  |     1112U,  // VSHRsv4i16  | 
6082  | 701k  |     1112U,  // VSHRsv4i32  | 
6083  | 701k  |     1112U,  // VSHRsv8i16  | 
6084  | 701k  |     1112U,  // VSHRsv8i8  | 
6085  | 701k  |     1112U,  // VSHRuv16i8  | 
6086  | 701k  |     1112U,  // VSHRuv1i64  | 
6087  | 701k  |     1112U,  // VSHRuv2i32  | 
6088  | 701k  |     1112U,  // VSHRuv2i64  | 
6089  | 701k  |     1112U,  // VSHRuv4i16  | 
6090  | 701k  |     1112U,  // VSHRuv4i32  | 
6091  | 701k  |     1112U,  // VSHRuv8i16  | 
6092  | 701k  |     1112U,  // VSHRuv8i8  | 
6093  | 701k  |     0U, // VSHTOD  | 
6094  | 701k  |     7U, // VSHTOH  | 
6095  | 701k  |     0U, // VSHTOS  | 
6096  | 701k  |     0U, // VSITOD  | 
6097  | 701k  |     0U, // VSITOH  | 
6098  | 701k  |     0U, // VSITOS  | 
6099  | 701k  |     589912U,  // VSLIv16i8  | 
6100  | 701k  |     589912U,  // VSLIv1i64  | 
6101  | 701k  |     589912U,  // VSLIv2i32  | 
6102  | 701k  |     589912U,  // VSLIv2i64  | 
6103  | 701k  |     589912U,  // VSLIv4i16  | 
6104  | 701k  |     589912U,  // VSLIv4i32  | 
6105  | 701k  |     589912U,  // VSLIv8i16  | 
6106  | 701k  |     589912U,  // VSLIv8i8  | 
6107  | 701k  |     7U, // VSLTOD  | 
6108  | 701k  |     7U, // VSLTOH  | 
6109  | 701k  |     7U, // VSLTOS  | 
6110  | 701k  |     33U,  // VSQRTD  | 
6111  | 701k  |     33U,  // VSQRTH  | 
6112  | 701k  |     33U,  // VSQRTS  | 
6113  | 701k  |     1048U,  // VSRAsv16i8  | 
6114  | 701k  |     1048U,  // VSRAsv1i64  | 
6115  | 701k  |     1048U,  // VSRAsv2i32  | 
6116  | 701k  |     1048U,  // VSRAsv2i64  | 
6117  | 701k  |     1048U,  // VSRAsv4i16  | 
6118  | 701k  |     1048U,  // VSRAsv4i32  | 
6119  | 701k  |     1048U,  // VSRAsv8i16  | 
6120  | 701k  |     1048U,  // VSRAsv8i8  | 
6121  | 701k  |     1048U,  // VSRAuv16i8  | 
6122  | 701k  |     1048U,  // VSRAuv1i64  | 
6123  | 701k  |     1048U,  // VSRAuv2i32  | 
6124  | 701k  |     1048U,  // VSRAuv2i64  | 
6125  | 701k  |     1048U,  // VSRAuv4i16  | 
6126  | 701k  |     1048U,  // VSRAuv4i32  | 
6127  | 701k  |     1048U,  // VSRAuv8i16  | 
6128  | 701k  |     1048U,  // VSRAuv8i8  | 
6129  | 701k  |     589912U,  // VSRIv16i8  | 
6130  | 701k  |     589912U,  // VSRIv1i64  | 
6131  | 701k  |     589912U,  // VSRIv2i32  | 
6132  | 701k  |     589912U,  // VSRIv2i64  | 
6133  | 701k  |     589912U,  // VSRIv4i16  | 
6134  | 701k  |     589912U,  // VSRIv4i32  | 
6135  | 701k  |     589912U,  // VSRIv8i16  | 
6136  | 701k  |     589912U,  // VSRIv8i8  | 
6137  | 701k  |     308U, // VST1LNd16  | 
6138  | 701k  |     23768380U,  // VST1LNd16_UPD  | 
6139  | 701k  |     308U, // VST1LNd32  | 
6140  | 701k  |     23768380U,  // VST1LNd32_UPD  | 
6141  | 701k  |     308U, // VST1LNd8  | 
6142  | 701k  |     23768380U,  // VST1LNd8_UPD  | 
6143  | 701k  |     0U, // VST1LNq16Pseudo  | 
6144  | 701k  |     0U, // VST1LNq16Pseudo_UPD  | 
6145  | 701k  |     0U, // VST1LNq32Pseudo  | 
6146  | 701k  |     0U, // VST1LNq32Pseudo_UPD  | 
6147  | 701k  |     0U, // VST1LNq8Pseudo  | 
6148  | 701k  |     0U, // VST1LNq8Pseudo_UPD  | 
6149  | 701k  |     0U, // VST1d16  | 
6150  | 701k  |     0U, // VST1d16Q  | 
6151  | 701k  |     0U, // VST1d16QPseudo  | 
6152  | 701k  |     0U, // VST1d16Qwb_fixed  | 
6153  | 701k  |     0U, // VST1d16Qwb_register  | 
6154  | 701k  |     0U, // VST1d16T  | 
6155  | 701k  |     0U, // VST1d16TPseudo  | 
6156  | 701k  |     0U, // VST1d16Twb_fixed  | 
6157  | 701k  |     0U, // VST1d16Twb_register  | 
6158  | 701k  |     0U, // VST1d16wb_fixed  | 
6159  | 701k  |     0U, // VST1d16wb_register  | 
6160  | 701k  |     0U, // VST1d32  | 
6161  | 701k  |     0U, // VST1d32Q  | 
6162  | 701k  |     0U, // VST1d32QPseudo  | 
6163  | 701k  |     0U, // VST1d32Qwb_fixed  | 
6164  | 701k  |     0U, // VST1d32Qwb_register  | 
6165  | 701k  |     0U, // VST1d32T  | 
6166  | 701k  |     0U, // VST1d32TPseudo  | 
6167  | 701k  |     0U, // VST1d32Twb_fixed  | 
6168  | 701k  |     0U, // VST1d32Twb_register  | 
6169  | 701k  |     0U, // VST1d32wb_fixed  | 
6170  | 701k  |     0U, // VST1d32wb_register  | 
6171  | 701k  |     0U, // VST1d64  | 
6172  | 701k  |     0U, // VST1d64Q  | 
6173  | 701k  |     0U, // VST1d64QPseudo  | 
6174  | 701k  |     0U, // VST1d64QPseudoWB_fixed  | 
6175  | 701k  |     0U, // VST1d64QPseudoWB_register  | 
6176  | 701k  |     0U, // VST1d64Qwb_fixed  | 
6177  | 701k  |     0U, // VST1d64Qwb_register  | 
6178  | 701k  |     0U, // VST1d64T  | 
6179  | 701k  |     0U, // VST1d64TPseudo  | 
6180  | 701k  |     0U, // VST1d64TPseudoWB_fixed  | 
6181  | 701k  |     0U, // VST1d64TPseudoWB_register  | 
6182  | 701k  |     0U, // VST1d64Twb_fixed  | 
6183  | 701k  |     0U, // VST1d64Twb_register  | 
6184  | 701k  |     0U, // VST1d64wb_fixed  | 
6185  | 701k  |     0U, // VST1d64wb_register  | 
6186  | 701k  |     0U, // VST1d8  | 
6187  | 701k  |     0U, // VST1d8Q  | 
6188  | 701k  |     0U, // VST1d8QPseudo  | 
6189  | 701k  |     0U, // VST1d8Qwb_fixed  | 
6190  | 701k  |     0U, // VST1d8Qwb_register  | 
6191  | 701k  |     0U, // VST1d8T  | 
6192  | 701k  |     0U, // VST1d8TPseudo  | 
6193  | 701k  |     0U, // VST1d8Twb_fixed  | 
6194  | 701k  |     0U, // VST1d8Twb_register  | 
6195  | 701k  |     0U, // VST1d8wb_fixed  | 
6196  | 701k  |     0U, // VST1d8wb_register  | 
6197  | 701k  |     0U, // VST1q16  | 
6198  | 701k  |     0U, // VST1q16HighQPseudo  | 
6199  | 701k  |     0U, // VST1q16HighTPseudo  | 
6200  | 701k  |     0U, // VST1q16LowQPseudo_UPD  | 
6201  | 701k  |     0U, // VST1q16LowTPseudo_UPD  | 
6202  | 701k  |     0U, // VST1q16wb_fixed  | 
6203  | 701k  |     0U, // VST1q16wb_register  | 
6204  | 701k  |     0U, // VST1q32  | 
6205  | 701k  |     0U, // VST1q32HighQPseudo  | 
6206  | 701k  |     0U, // VST1q32HighTPseudo  | 
6207  | 701k  |     0U, // VST1q32LowQPseudo_UPD  | 
6208  | 701k  |     0U, // VST1q32LowTPseudo_UPD  | 
6209  | 701k  |     0U, // VST1q32wb_fixed  | 
6210  | 701k  |     0U, // VST1q32wb_register  | 
6211  | 701k  |     0U, // VST1q64  | 
6212  | 701k  |     0U, // VST1q64HighQPseudo  | 
6213  | 701k  |     0U, // VST1q64HighTPseudo  | 
6214  | 701k  |     0U, // VST1q64LowQPseudo_UPD  | 
6215  | 701k  |     0U, // VST1q64LowTPseudo_UPD  | 
6216  | 701k  |     0U, // VST1q64wb_fixed  | 
6217  | 701k  |     0U, // VST1q64wb_register  | 
6218  | 701k  |     0U, // VST1q8  | 
6219  | 701k  |     0U, // VST1q8HighQPseudo  | 
6220  | 701k  |     0U, // VST1q8HighTPseudo  | 
6221  | 701k  |     0U, // VST1q8LowQPseudo_UPD  | 
6222  | 701k  |     0U, // VST1q8LowTPseudo_UPD  | 
6223  | 701k  |     0U, // VST1q8wb_fixed  | 
6224  | 701k  |     0U, // VST1q8wb_register  | 
6225  | 701k  |     222900460U, // VST2LNd16  | 
6226  | 701k  |     0U, // VST2LNd16Pseudo  | 
6227  | 701k  |     0U, // VST2LNd16Pseudo_UPD  | 
6228  | 701k  |     995572U,  // VST2LNd16_UPD  | 
6229  | 701k  |     222900460U, // VST2LNd32  | 
6230  | 701k  |     0U, // VST2LNd32Pseudo  | 
6231  | 701k  |     0U, // VST2LNd32Pseudo_UPD  | 
6232  | 701k  |     995572U,  // VST2LNd32_UPD  | 
6233  | 701k  |     222900460U, // VST2LNd8  | 
6234  | 701k  |     0U, // VST2LNd8Pseudo  | 
6235  | 701k  |     0U, // VST2LNd8Pseudo_UPD  | 
6236  | 701k  |     995572U,  // VST2LNd8_UPD  | 
6237  | 701k  |     222900460U, // VST2LNq16  | 
6238  | 701k  |     0U, // VST2LNq16Pseudo  | 
6239  | 701k  |     0U, // VST2LNq16Pseudo_UPD  | 
6240  | 701k  |     995572U,  // VST2LNq16_UPD  | 
6241  | 701k  |     222900460U, // VST2LNq32  | 
6242  | 701k  |     0U, // VST2LNq32Pseudo  | 
6243  | 701k  |     0U, // VST2LNq32Pseudo_UPD  | 
6244  | 701k  |     995572U,  // VST2LNq32_UPD  | 
6245  | 701k  |     0U, // VST2b16  | 
6246  | 701k  |     0U, // VST2b16wb_fixed  | 
6247  | 701k  |     0U, // VST2b16wb_register  | 
6248  | 701k  |     0U, // VST2b32  | 
6249  | 701k  |     0U, // VST2b32wb_fixed  | 
6250  | 701k  |     0U, // VST2b32wb_register  | 
6251  | 701k  |     0U, // VST2b8  | 
6252  | 701k  |     0U, // VST2b8wb_fixed  | 
6253  | 701k  |     0U, // VST2b8wb_register  | 
6254  | 701k  |     0U, // VST2d16  | 
6255  | 701k  |     0U, // VST2d16wb_fixed  | 
6256  | 701k  |     0U, // VST2d16wb_register  | 
6257  | 701k  |     0U, // VST2d32  | 
6258  | 701k  |     0U, // VST2d32wb_fixed  | 
6259  | 701k  |     0U, // VST2d32wb_register  | 
6260  | 701k  |     0U, // VST2d8  | 
6261  | 701k  |     0U, // VST2d8wb_fixed  | 
6262  | 701k  |     0U, // VST2d8wb_register  | 
6263  | 701k  |     0U, // VST2q16  | 
6264  | 701k  |     0U, // VST2q16Pseudo  | 
6265  | 701k  |     0U, // VST2q16PseudoWB_fixed  | 
6266  | 701k  |     0U, // VST2q16PseudoWB_register  | 
6267  | 701k  |     0U, // VST2q16wb_fixed  | 
6268  | 701k  |     0U, // VST2q16wb_register  | 
6269  | 701k  |     0U, // VST2q32  | 
6270  | 701k  |     0U, // VST2q32Pseudo  | 
6271  | 701k  |     0U, // VST2q32PseudoWB_fixed  | 
6272  | 701k  |     0U, // VST2q32PseudoWB_register  | 
6273  | 701k  |     0U, // VST2q32wb_fixed  | 
6274  | 701k  |     0U, // VST2q32wb_register  | 
6275  | 701k  |     0U, // VST2q8  | 
6276  | 701k  |     0U, // VST2q8Pseudo  | 
6277  | 701k  |     0U, // VST2q8PseudoWB_fixed  | 
6278  | 701k  |     0U, // VST2q8PseudoWB_register  | 
6279  | 701k  |     0U, // VST2q8wb_fixed  | 
6280  | 701k  |     0U, // VST2q8wb_register  | 
6281  | 701k  |     256454972U, // VST3LNd16  | 
6282  | 701k  |     0U, // VST3LNd16Pseudo  | 
6283  | 701k  |     0U, // VST3LNd16Pseudo_UPD  | 
6284  | 701k  |     324U, // VST3LNd16_UPD  | 
6285  | 701k  |     256454972U, // VST3LNd32  | 
6286  | 701k  |     0U, // VST3LNd32Pseudo  | 
6287  | 701k  |     0U, // VST3LNd32Pseudo_UPD  | 
6288  | 701k  |     324U, // VST3LNd32_UPD  | 
6289  | 701k  |     256454972U, // VST3LNd8  | 
6290  | 701k  |     0U, // VST3LNd8Pseudo  | 
6291  | 701k  |     0U, // VST3LNd8Pseudo_UPD  | 
6292  | 701k  |     324U, // VST3LNd8_UPD  | 
6293  | 701k  |     256454972U, // VST3LNq16  | 
6294  | 701k  |     0U, // VST3LNq16Pseudo  | 
6295  | 701k  |     0U, // VST3LNq16Pseudo_UPD  | 
6296  | 701k  |     324U, // VST3LNq16_UPD  | 
6297  | 701k  |     256454972U, // VST3LNq32  | 
6298  | 701k  |     0U, // VST3LNq32Pseudo  | 
6299  | 701k  |     0U, // VST3LNq32Pseudo_UPD  | 
6300  | 701k  |     324U, // VST3LNq32_UPD  | 
6301  | 701k  |     287342616U, // VST3d16  | 
6302  | 701k  |     0U, // VST3d16Pseudo  | 
6303  | 701k  |     0U, // VST3d16Pseudo_UPD  | 
6304  | 701k  |     18760U, // VST3d16_UPD  | 
6305  | 701k  |     287342616U, // VST3d32  | 
6306  | 701k  |     0U, // VST3d32Pseudo  | 
6307  | 701k  |     0U, // VST3d32Pseudo_UPD  | 
6308  | 701k  |     18760U, // VST3d32_UPD  | 
6309  | 701k  |     287342616U, // VST3d8  | 
6310  | 701k  |     0U, // VST3d8Pseudo  | 
6311  | 701k  |     0U, // VST3d8Pseudo_UPD  | 
6312  | 701k  |     18760U, // VST3d8_UPD  | 
6313  | 701k  |     287342616U, // VST3q16  | 
6314  | 701k  |     0U, // VST3q16Pseudo_UPD  | 
6315  | 701k  |     18760U, // VST3q16_UPD  | 
6316  | 701k  |     0U, // VST3q16oddPseudo  | 
6317  | 701k  |     0U, // VST3q16oddPseudo_UPD  | 
6318  | 701k  |     287342616U, // VST3q32  | 
6319  | 701k  |     0U, // VST3q32Pseudo_UPD  | 
6320  | 701k  |     18760U, // VST3q32_UPD  | 
6321  | 701k  |     0U, // VST3q32oddPseudo  | 
6322  | 701k  |     0U, // VST3q32oddPseudo_UPD  | 
6323  | 701k  |     287342616U, // VST3q8  | 
6324  | 701k  |     0U, // VST3q8Pseudo_UPD  | 
6325  | 701k  |     18760U, // VST3q8_UPD  | 
6326  | 701k  |     0U, // VST3q8oddPseudo  | 
6327  | 701k  |     0U, // VST3q8oddPseudo_UPD  | 
6328  | 701k  |     323563764U, // VST4LNd16  | 
6329  | 701k  |     0U, // VST4LNd16Pseudo  | 
6330  | 701k  |     0U, // VST4LNd16Pseudo_UPD  | 
6331  | 701k  |     19708U, // VST4LNd16_UPD  | 
6332  | 701k  |     323563764U, // VST4LNd32  | 
6333  | 701k  |     0U, // VST4LNd32Pseudo  | 
6334  | 701k  |     0U, // VST4LNd32Pseudo_UPD  | 
6335  | 701k  |     19708U, // VST4LNd32_UPD  | 
6336  | 701k  |     323563764U, // VST4LNd8  | 
6337  | 701k  |     0U, // VST4LNd8Pseudo  | 
6338  | 701k  |     0U, // VST4LNd8Pseudo_UPD  | 
6339  | 701k  |     19708U, // VST4LNd8_UPD  | 
6340  | 701k  |     323563764U, // VST4LNq16  | 
6341  | 701k  |     0U, // VST4LNq16Pseudo  | 
6342  | 701k  |     0U, // VST4LNq16Pseudo_UPD  | 
6343  | 701k  |     19708U, // VST4LNq16_UPD  | 
6344  | 701k  |     323563764U, // VST4LNq32  | 
6345  | 701k  |     0U, // VST4LNq32Pseudo  | 
6346  | 701k  |     0U, // VST4LNq32Pseudo_UPD  | 
6347  | 701k  |     19708U, // VST4LNq32_UPD  | 
6348  | 701k  |     337674264U, // VST4d16  | 
6349  | 701k  |     0U, // VST4d16Pseudo  | 
6350  | 701k  |     0U, // VST4d16Pseudo_UPD  | 
6351  | 701k  |     1016136U, // VST4d16_UPD  | 
6352  | 701k  |     337674264U, // VST4d32  | 
6353  | 701k  |     0U, // VST4d32Pseudo  | 
6354  | 701k  |     0U, // VST4d32Pseudo_UPD  | 
6355  | 701k  |     1016136U, // VST4d32_UPD  | 
6356  | 701k  |     337674264U, // VST4d8  | 
6357  | 701k  |     0U, // VST4d8Pseudo  | 
6358  | 701k  |     0U, // VST4d8Pseudo_UPD  | 
6359  | 701k  |     1016136U, // VST4d8_UPD  | 
6360  | 701k  |     337674264U, // VST4q16  | 
6361  | 701k  |     0U, // VST4q16Pseudo_UPD  | 
6362  | 701k  |     1016136U, // VST4q16_UPD  | 
6363  | 701k  |     0U, // VST4q16oddPseudo  | 
6364  | 701k  |     0U, // VST4q16oddPseudo_UPD  | 
6365  | 701k  |     337674264U, // VST4q32  | 
6366  | 701k  |     0U, // VST4q32Pseudo_UPD  | 
6367  | 701k  |     1016136U, // VST4q32_UPD  | 
6368  | 701k  |     0U, // VST4q32oddPseudo  | 
6369  | 701k  |     0U, // VST4q32oddPseudo_UPD  | 
6370  | 701k  |     337674264U, // VST4q8  | 
6371  | 701k  |     0U, // VST4q8Pseudo_UPD  | 
6372  | 701k  |     1016136U, // VST4q8_UPD  | 
6373  | 701k  |     0U, // VST4q8oddPseudo  | 
6374  | 701k  |     0U, // VST4q8oddPseudo_UPD  | 
6375  | 701k  |     33U,  // VSTMDDB_UPD  | 
6376  | 701k  |     1136U,  // VSTMDIA  | 
6377  | 701k  |     33U,  // VSTMDIA_UPD  | 
6378  | 701k  |     0U, // VSTMQIA  | 
6379  | 701k  |     33U,  // VSTMSDB_UPD  | 
6380  | 701k  |     1136U,  // VSTMSIA  | 
6381  | 701k  |     33U,  // VSTMSIA_UPD  | 
6382  | 701k  |     288U, // VSTRD  | 
6383  | 701k  |     296U, // VSTRH  | 
6384  | 701k  |     288U, // VSTRS  | 
6385  | 701k  |     70705U, // VSUBD  | 
6386  | 701k  |     70705U, // VSUBH  | 
6387  | 701k  |     1112U,  // VSUBHNv2i32  | 
6388  | 701k  |     1112U,  // VSUBHNv4i16  | 
6389  | 701k  |     1112U,  // VSUBHNv8i8  | 
6390  | 701k  |     1112U,  // VSUBLsv2i64  | 
6391  | 701k  |     1112U,  // VSUBLsv4i32  | 
6392  | 701k  |     1112U,  // VSUBLsv8i16  | 
6393  | 701k  |     1112U,  // VSUBLuv2i64  | 
6394  | 701k  |     1112U,  // VSUBLuv4i32  | 
6395  | 701k  |     1112U,  // VSUBLuv8i16  | 
6396  | 701k  |     70705U, // VSUBS  | 
6397  | 701k  |     1112U,  // VSUBWsv2i64  | 
6398  | 701k  |     1112U,  // VSUBWsv4i32  | 
6399  | 701k  |     1112U,  // VSUBWsv8i16  | 
6400  | 701k  |     1112U,  // VSUBWuv2i64  | 
6401  | 701k  |     1112U,  // VSUBWuv4i32  | 
6402  | 701k  |     1112U,  // VSUBWuv8i16  | 
6403  | 701k  |     70705U, // VSUBfd  | 
6404  | 701k  |     70705U, // VSUBfq  | 
6405  | 701k  |     70705U, // VSUBhd  | 
6406  | 701k  |     70705U, // VSUBhq  | 
6407  | 701k  |     1112U,  // VSUBv16i8  | 
6408  | 701k  |     1112U,  // VSUBv1i64  | 
6409  | 701k  |     1112U,  // VSUBv2i32  | 
6410  | 701k  |     1112U,  // VSUBv2i64  | 
6411  | 701k  |     1112U,  // VSUBv4i16  | 
6412  | 701k  |     1112U,  // VSUBv4i32  | 
6413  | 701k  |     1112U,  // VSUBv8i16  | 
6414  | 701k  |     1112U,  // VSUBv8i8  | 
6415  | 701k  |     1024U,  // VSWPd  | 
6416  | 701k  |     1024U,  // VSWPq  | 
6417  | 701k  |     336U, // VTBL1  | 
6418  | 701k  |     344U, // VTBL2  | 
6419  | 701k  |     352U, // VTBL3  | 
6420  | 701k  |     0U, // VTBL3Pseudo  | 
6421  | 701k  |     360U, // VTBL4  | 
6422  | 701k  |     0U, // VTBL4Pseudo  | 
6423  | 701k  |     368U, // VTBX1  | 
6424  | 701k  |     376U, // VTBX2  | 
6425  | 701k  |     384U, // VTBX3  | 
6426  | 701k  |     0U, // VTBX3Pseudo  | 
6427  | 701k  |     392U, // VTBX4  | 
6428  | 701k  |     0U, // VTBX4Pseudo  | 
6429  | 701k  |     0U, // VTOSHD  | 
6430  | 701k  |     7U, // VTOSHH  | 
6431  | 701k  |     0U, // VTOSHS  | 
6432  | 701k  |     0U, // VTOSIRD  | 
6433  | 701k  |     0U, // VTOSIRH  | 
6434  | 701k  |     0U, // VTOSIRS  | 
6435  | 701k  |     0U, // VTOSIZD  | 
6436  | 701k  |     0U, // VTOSIZH  | 
6437  | 701k  |     0U, // VTOSIZS  | 
6438  | 701k  |     7U, // VTOSLD  | 
6439  | 701k  |     7U, // VTOSLH  | 
6440  | 701k  |     7U, // VTOSLS  | 
6441  | 701k  |     0U, // VTOUHD  | 
6442  | 701k  |     7U, // VTOUHH  | 
6443  | 701k  |     0U, // VTOUHS  | 
6444  | 701k  |     0U, // VTOUIRD  | 
6445  | 701k  |     0U, // VTOUIRH  | 
6446  | 701k  |     0U, // VTOUIRS  | 
6447  | 701k  |     0U, // VTOUIZD  | 
6448  | 701k  |     0U, // VTOUIZH  | 
6449  | 701k  |     0U, // VTOUIZS  | 
6450  | 701k  |     7U, // VTOULD  | 
6451  | 701k  |     7U, // VTOULH  | 
6452  | 701k  |     7U, // VTOULS  | 
6453  | 701k  |     1024U,  // VTRNd16  | 
6454  | 701k  |     1024U,  // VTRNd32  | 
6455  | 701k  |     1024U,  // VTRNd8  | 
6456  | 701k  |     1024U,  // VTRNq16  | 
6457  | 701k  |     1024U,  // VTRNq32  | 
6458  | 701k  |     1024U,  // VTRNq8  | 
6459  | 701k  |     0U, // VTSTv16i8  | 
6460  | 701k  |     0U, // VTSTv2i32  | 
6461  | 701k  |     0U, // VTSTv4i16  | 
6462  | 701k  |     0U, // VTSTv4i32  | 
6463  | 701k  |     0U, // VTSTv8i16  | 
6464  | 701k  |     0U, // VTSTv8i8  | 
6465  | 701k  |     0U, // VUDOTD  | 
6466  | 701k  |     0U, // VUDOTDI  | 
6467  | 701k  |     0U, // VUDOTQ  | 
6468  | 701k  |     0U, // VUDOTQI  | 
6469  | 701k  |     0U, // VUHTOD  | 
6470  | 701k  |     7U, // VUHTOH  | 
6471  | 701k  |     0U, // VUHTOS  | 
6472  | 701k  |     0U, // VUITOD  | 
6473  | 701k  |     0U, // VUITOH  | 
6474  | 701k  |     0U, // VUITOS  | 
6475  | 701k  |     7U, // VULTOD  | 
6476  | 701k  |     7U, // VULTOH  | 
6477  | 701k  |     7U, // VULTOS  | 
6478  | 701k  |     1024U,  // VUZPd16  | 
6479  | 701k  |     1024U,  // VUZPd8  | 
6480  | 701k  |     1024U,  // VUZPq16  | 
6481  | 701k  |     1024U,  // VUZPq32  | 
6482  | 701k  |     1024U,  // VUZPq8  | 
6483  | 701k  |     1024U,  // VZIPd16  | 
6484  | 701k  |     1024U,  // VZIPd8  | 
6485  | 701k  |     1024U,  // VZIPq16  | 
6486  | 701k  |     1024U,  // VZIPq32  | 
6487  | 701k  |     1024U,  // VZIPq8  | 
6488  | 701k  |     20592U, // sysLDMDA  | 
6489  | 701k  |     401U, // sysLDMDA_UPD  | 
6490  | 701k  |     20592U, // sysLDMDB  | 
6491  | 701k  |     401U, // sysLDMDB_UPD  | 
6492  | 701k  |     20592U, // sysLDMIA  | 
6493  | 701k  |     401U, // sysLDMIA_UPD  | 
6494  | 701k  |     20592U, // sysLDMIB  | 
6495  | 701k  |     401U, // sysLDMIB_UPD  | 
6496  | 701k  |     20592U, // sysSTMDA  | 
6497  | 701k  |     401U, // sysSTMDA_UPD  | 
6498  | 701k  |     20592U, // sysSTMDB  | 
6499  | 701k  |     401U, // sysSTMDB_UPD  | 
6500  | 701k  |     20592U, // sysSTMIA  | 
6501  | 701k  |     401U, // sysSTMIA_UPD  | 
6502  | 701k  |     20592U, // sysSTMIB  | 
6503  | 701k  |     401U, // sysSTMIB_UPD  | 
6504  | 701k  |     0U, // t2ADCri  | 
6505  | 701k  |     0U, // t2ADCrr  | 
6506  | 701k  |     1048576U, // t2ADCrs  | 
6507  | 701k  |     0U, // t2ADDri  | 
6508  | 701k  |     0U, // t2ADDri12  | 
6509  | 701k  |     0U, // t2ADDrr  | 
6510  | 701k  |     1048576U, // t2ADDrs  | 
6511  | 701k  |     72U,  // t2ADR  | 
6512  | 701k  |     0U, // t2ANDri  | 
6513  | 701k  |     0U, // t2ANDrr  | 
6514  | 701k  |     1048576U, // t2ANDrs  | 
6515  | 701k  |     1081344U, // t2ASRri  | 
6516  | 701k  |     0U, // t2ASRrr  | 
6517  | 701k  |     0U, // t2B  | 
6518  | 701k  |     80U,  // t2BFC  | 
6519  | 701k  |     163928U,  // t2BFI  | 
6520  | 701k  |     0U, // t2BICri  | 
6521  | 701k  |     0U, // t2BICrr  | 
6522  | 701k  |     1048576U, // t2BICrs  | 
6523  | 701k  |     0U, // t2BXJ  | 
6524  | 701k  |     0U, // t2Bcc  | 
6525  | 701k  |     4145U,  // t2CDP  | 
6526  | 701k  |     4145U,  // t2CDP2  | 
6527  | 701k  |     0U, // t2CLREX  | 
6528  | 701k  |     1024U,  // t2CLZ  | 
6529  | 701k  |     1024U,  // t2CMNri  | 
6530  | 701k  |     1024U,  // t2CMNzrr  | 
6531  | 701k  |     56U,  // t2CMNzrs  | 
6532  | 701k  |     1024U,  // t2CMPri  | 
6533  | 701k  |     1024U,  // t2CMPrr  | 
6534  | 701k  |     56U,  // t2CMPrs  | 
6535  | 701k  |     0U, // t2CPS1p  | 
6536  | 701k  |     0U, // t2CPS2p  | 
6537  | 701k  |     1112U,  // t2CPS3p  | 
6538  | 701k  |     1112U,  // t2CRC32B  | 
6539  | 701k  |     1112U,  // t2CRC32CB  | 
6540  | 701k  |     1112U,  // t2CRC32CH  | 
6541  | 701k  |     1112U,  // t2CRC32CW  | 
6542  | 701k  |     1112U,  // t2CRC32H  | 
6543  | 701k  |     1112U,  // t2CRC32W  | 
6544  | 701k  |     0U, // t2DBG  | 
6545  | 701k  |     0U, // t2DCPS1  | 
6546  | 701k  |     0U, // t2DCPS2  | 
6547  | 701k  |     0U, // t2DCPS3  | 
6548  | 701k  |     0U, // t2DMB  | 
6549  | 701k  |     0U, // t2DSB  | 
6550  | 701k  |     0U, // t2EORri  | 
6551  | 701k  |     0U, // t2EORrr  | 
6552  | 701k  |     1048576U, // t2EORrs  | 
6553  | 701k  |     0U, // t2HINT  | 
6554  | 701k  |     0U, // t2HVC  | 
6555  | 701k  |     0U, // t2ISB  | 
6556  | 701k  |     0U, // t2IT  | 
6557  | 701k  |     0U, // t2Int_eh_sjlj_setjmp  | 
6558  | 701k  |     0U, // t2Int_eh_sjlj_setjmp_nofp  | 
6559  | 701k  |     8U, // t2LDA  | 
6560  | 701k  |     8U, // t2LDAB  | 
6561  | 701k  |     8U, // t2LDAEX  | 
6562  | 701k  |     8U, // t2LDAEXB  | 
6563  | 701k  |     557056U,  // t2LDAEXD  | 
6564  | 701k  |     8U, // t2LDAEXH  | 
6565  | 701k  |     8U, // t2LDAH  | 
6566  | 701k  |     122U, // t2LDC2L_OFFSET  | 
6567  | 701k  |     196738U,  // t2LDC2L_OPTION  | 
6568  | 701k  |     229506U,  // t2LDC2L_POST  | 
6569  | 701k  |     138U, // t2LDC2L_PRE  | 
6570  | 701k  |     122U, // t2LDC2_OFFSET  | 
6571  | 701k  |     196738U,  // t2LDC2_OPTION  | 
6572  | 701k  |     229506U,  // t2LDC2_POST  | 
6573  | 701k  |     138U, // t2LDC2_PRE  | 
6574  | 701k  |     122U, // t2LDCL_OFFSET  | 
6575  | 701k  |     196738U,  // t2LDCL_OPTION  | 
6576  | 701k  |     229506U,  // t2LDCL_POST  | 
6577  | 701k  |     138U, // t2LDCL_PRE  | 
6578  | 701k  |     122U, // t2LDC_OFFSET  | 
6579  | 701k  |     196738U,  // t2LDC_OPTION  | 
6580  | 701k  |     229506U,  // t2LDC_POST  | 
6581  | 701k  |     138U, // t2LDC_PRE  | 
6582  | 701k  |     1136U,  // t2LDMDB  | 
6583  | 701k  |     33U,  // t2LDMDB_UPD  | 
6584  | 701k  |     1136U,  // t2LDMIA  | 
6585  | 701k  |     33U,  // t2LDMIA_UPD  | 
6586  | 701k  |     408U, // t2LDRBT  | 
6587  | 701k  |     21632U, // t2LDRB_POST  | 
6588  | 701k  |     416U, // t2LDRB_PRE  | 
6589  | 701k  |     160U, // t2LDRBi12  | 
6590  | 701k  |     408U, // t2LDRBi8  | 
6591  | 701k  |     424U, // t2LDRBpci  | 
6592  | 701k  |     432U, // t2LDRBs  | 
6593  | 701k  |     25493504U,  // t2LDRD_POST  | 
6594  | 701k  |     1114112U, // t2LDRD_PRE  | 
6595  | 701k  |     1146880U, // t2LDRDi8  | 
6596  | 701k  |     440U, // t2LDREX  | 
6597  | 701k  |     8U, // t2LDREXB  | 
6598  | 701k  |     557056U,  // t2LDREXD  | 
6599  | 701k  |     8U, // t2LDREXH  | 
6600  | 701k  |     408U, // t2LDRHT  | 
6601  | 701k  |     21632U, // t2LDRH_POST  | 
6602  | 701k  |     416U, // t2LDRH_PRE  | 
6603  | 701k  |     160U, // t2LDRHi12  | 
6604  | 701k  |     408U, // t2LDRHi8  | 
6605  | 701k  |     424U, // t2LDRHpci  | 
6606  | 701k  |     432U, // t2LDRHs  | 
6607  | 701k  |     408U, // t2LDRSBT  | 
6608  | 701k  |     21632U, // t2LDRSB_POST  | 
6609  | 701k  |     416U, // t2LDRSB_PRE  | 
6610  | 701k  |     160U, // t2LDRSBi12  | 
6611  | 701k  |     408U, // t2LDRSBi8  | 
6612  | 701k  |     424U, // t2LDRSBpci  | 
6613  | 701k  |     432U, // t2LDRSBs  | 
6614  | 701k  |     408U, // t2LDRSHT  | 
6615  | 701k  |     21632U, // t2LDRSH_POST  | 
6616  | 701k  |     416U, // t2LDRSH_PRE  | 
6617  | 701k  |     160U, // t2LDRSHi12  | 
6618  | 701k  |     408U, // t2LDRSHi8  | 
6619  | 701k  |     424U, // t2LDRSHpci  | 
6620  | 701k  |     432U, // t2LDRSHs  | 
6621  | 701k  |     408U, // t2LDRT  | 
6622  | 701k  |     21632U, // t2LDR_POST  | 
6623  | 701k  |     416U, // t2LDR_PRE  | 
6624  | 701k  |     160U, // t2LDRi12  | 
6625  | 701k  |     408U, // t2LDRi8  | 
6626  | 701k  |     424U, // t2LDRpci  | 
6627  | 701k  |     432U, // t2LDRs  | 
6628  | 701k  |     0U, // t2LSLri  | 
6629  | 701k  |     0U, // t2LSLrr  | 
6630  | 701k  |     1081344U, // t2LSRri  | 
6631  | 701k  |     0U, // t2LSRrr  | 
6632  | 701k  |     4690993U, // t2MCR  | 
6633  | 701k  |     4690993U, // t2MCR2  | 
6634  | 701k  |     6788145U, // t2MCRR  | 
6635  | 701k  |     6788145U, // t2MCRR2  | 
6636  | 701k  |     35651584U,  // t2MLA  | 
6637  | 701k  |     35651584U,  // t2MLS  | 
6638  | 701k  |     1112U,  // t2MOVTi16  | 
6639  | 701k  |     1024U,  // t2MOVi  | 
6640  | 701k  |     1024U,  // t2MOVi16  | 
6641  | 701k  |     1024U,  // t2MOVr  | 
6642  | 701k  |     22528U, // t2MOVsra_flag  | 
6643  | 701k  |     22528U, // t2MOVsrl_flag  | 
6644  | 701k  |     0U, // t2MRC  | 
6645  | 701k  |     0U, // t2MRC2  | 
6646  | 701k  |     0U, // t2MRRC  | 
6647  | 701k  |     0U, // t2MRRC2  | 
6648  | 701k  |     2U, // t2MRS_AR  | 
6649  | 701k  |     448U, // t2MRS_M  | 
6650  | 701k  |     200U, // t2MRSbanked  | 
6651  | 701k  |     2U, // t2MRSsys_AR  | 
6652  | 701k  |     33U,  // t2MSR_AR  | 
6653  | 701k  |     33U,  // t2MSR_M  | 
6654  | 701k  |     0U, // t2MSRbanked  | 
6655  | 701k  |     0U, // t2MUL  | 
6656  | 701k  |     1024U,  // t2MVNi  | 
6657  | 701k  |     1024U,  // t2MVNr  | 
6658  | 701k  |     56U,  // t2MVNs  | 
6659  | 701k  |     0U, // t2ORNri  | 
6660  | 701k  |     0U, // t2ORNrr  | 
6661  | 701k  |     1048576U, // t2ORNrs  | 
6662  | 701k  |     0U, // t2ORRri  | 
6663  | 701k  |     0U, // t2ORRrr  | 
6664  | 701k  |     1048576U, // t2ORRrs  | 
6665  | 701k  |     8388608U, // t2PKHBT  | 
6666  | 701k  |     10485760U,  // t2PKHTB  | 
6667  | 701k  |     0U, // t2PLDWi12  | 
6668  | 701k  |     0U, // t2PLDWi8  | 
6669  | 701k  |     0U, // t2PLDWs  | 
6670  | 701k  |     0U, // t2PLDi12  | 
6671  | 701k  |     0U, // t2PLDi8  | 
6672  | 701k  |     0U, // t2PLDpci  | 
6673  | 701k  |     0U, // t2PLDs  | 
6674  | 701k  |     0U, // t2PLIi12  | 
6675  | 701k  |     0U, // t2PLIi8  | 
6676  | 701k  |     0U, // t2PLIpci  | 
6677  | 701k  |     0U, // t2PLIs  | 
6678  | 701k  |     0U, // t2QADD  | 
6679  | 701k  |     0U, // t2QADD16  | 
6680  | 701k  |     0U, // t2QADD8  | 
6681  | 701k  |     0U, // t2QASX  | 
6682  | 701k  |     0U, // t2QDADD  | 
6683  | 701k  |     0U, // t2QDSUB  | 
6684  | 701k  |     0U, // t2QSAX  | 
6685  | 701k  |     0U, // t2QSUB  | 
6686  | 701k  |     0U, // t2QSUB16  | 
6687  | 701k  |     0U, // t2QSUB8  | 
6688  | 701k  |     1024U,  // t2RBIT  | 
6689  | 701k  |     1024U,  // t2REV  | 
6690  | 701k  |     1024U,  // t2REV16  | 
6691  | 701k  |     1024U,  // t2REVSH  | 
6692  | 701k  |     0U, // t2RFEDB  | 
6693  | 701k  |     0U, // t2RFEDBW  | 
6694  | 701k  |     0U, // t2RFEIA  | 
6695  | 701k  |     0U, // t2RFEIAW  | 
6696  | 701k  |     0U, // t2RORri  | 
6697  | 701k  |     0U, // t2RORrr  | 
6698  | 701k  |     1024U,  // t2RRX  | 
6699  | 701k  |     0U, // t2RSBri  | 
6700  | 701k  |     0U, // t2RSBrr  | 
6701  | 701k  |     1048576U, // t2RSBrs  | 
6702  | 701k  |     0U, // t2SADD16  | 
6703  | 701k  |     0U, // t2SADD8  | 
6704  | 701k  |     0U, // t2SASX  | 
6705  | 701k  |     0U, // t2SBCri  | 
6706  | 701k  |     0U, // t2SBCrr  | 
6707  | 701k  |     1048576U, // t2SBCrs  | 
6708  | 701k  |     69206016U,  // t2SBFX  | 
6709  | 701k  |     0U, // t2SDIV  | 
6710  | 701k  |     0U, // t2SEL  | 
6711  | 701k  |     0U, // t2SETPAN  | 
6712  | 701k  |     0U, // t2SG  | 
6713  | 701k  |     0U, // t2SHADD16  | 
6714  | 701k  |     0U, // t2SHADD8  | 
6715  | 701k  |     0U, // t2SHASX  | 
6716  | 701k  |     0U, // t2SHSAX  | 
6717  | 701k  |     0U, // t2SHSUB16  | 
6718  | 701k  |     0U, // t2SHSUB8  | 
6719  | 701k  |     0U, // t2SMC  | 
6720  | 701k  |     35651584U,  // t2SMLABB  | 
6721  | 701k  |     35651584U,  // t2SMLABT  | 
6722  | 701k  |     35651584U,  // t2SMLAD  | 
6723  | 701k  |     35651584U,  // t2SMLADX  | 
6724  | 701k  |     35651584U,  // t2SMLAL  | 
6725  | 701k  |     35651584U,  // t2SMLALBB  | 
6726  | 701k  |     35651584U,  // t2SMLALBT  | 
6727  | 701k  |     35651584U,  // t2SMLALD  | 
6728  | 701k  |     35651584U,  // t2SMLALDX  | 
6729  | 701k  |     35651584U,  // t2SMLALTB  | 
6730  | 701k  |     35651584U,  // t2SMLALTT  | 
6731  | 701k  |     35651584U,  // t2SMLATB  | 
6732  | 701k  |     35651584U,  // t2SMLATT  | 
6733  | 701k  |     35651584U,  // t2SMLAWB  | 
6734  | 701k  |     35651584U,  // t2SMLAWT  | 
6735  | 701k  |     35651584U,  // t2SMLSD  | 
6736  | 701k  |     35651584U,  // t2SMLSDX  | 
6737  | 701k  |     35651584U,  // t2SMLSLD  | 
6738  | 701k  |     35651584U,  // t2SMLSLDX  | 
6739  | 701k  |     35651584U,  // t2SMMLA  | 
6740  | 701k  |     35651584U,  // t2SMMLAR  | 
6741  | 701k  |     35651584U,  // t2SMMLS  | 
6742  | 701k  |     35651584U,  // t2SMMLSR  | 
6743  | 701k  |     0U, // t2SMMUL  | 
6744  | 701k  |     0U, // t2SMMULR  | 
6745  | 701k  |     0U, // t2SMUAD  | 
6746  | 701k  |     0U, // t2SMUADX  | 
6747  | 701k  |     0U, // t2SMULBB  | 
6748  | 701k  |     0U, // t2SMULBT  | 
6749  | 701k  |     35651584U,  // t2SMULL  | 
6750  | 701k  |     0U, // t2SMULTB  | 
6751  | 701k  |     0U, // t2SMULTT  | 
6752  | 701k  |     0U, // t2SMULWB  | 
6753  | 701k  |     0U, // t2SMULWT  | 
6754  | 701k  |     0U, // t2SMUSD  | 
6755  | 701k  |     0U, // t2SMUSDX  | 
6756  | 701k  |     0U, // t2SRSDB  | 
6757  | 701k  |     0U, // t2SRSDB_UPD  | 
6758  | 701k  |     0U, // t2SRSIA  | 
6759  | 701k  |     0U, // t2SRSIA_UPD  | 
6760  | 701k  |     6352U,  // t2SSAT  | 
6761  | 701k  |     1232U,  // t2SSAT16  | 
6762  | 701k  |     0U, // t2SSAX  | 
6763  | 701k  |     0U, // t2SSUB16  | 
6764  | 701k  |     0U, // t2SSUB8  | 
6765  | 701k  |     122U, // t2STC2L_OFFSET  | 
6766  | 701k  |     196738U,  // t2STC2L_OPTION  | 
6767  | 701k  |     229506U,  // t2STC2L_POST  | 
6768  | 701k  |     138U, // t2STC2L_PRE  | 
6769  | 701k  |     122U, // t2STC2_OFFSET  | 
6770  | 701k  |     196738U,  // t2STC2_OPTION  | 
6771  | 701k  |     229506U,  // t2STC2_POST  | 
6772  | 701k  |     138U, // t2STC2_PRE  | 
6773  | 701k  |     122U, // t2STCL_OFFSET  | 
6774  | 701k  |     196738U,  // t2STCL_OPTION  | 
6775  | 701k  |     229506U,  // t2STCL_POST  | 
6776  | 701k  |     138U, // t2STCL_PRE  | 
6777  | 701k  |     122U, // t2STC_OFFSET  | 
6778  | 701k  |     196738U,  // t2STC_OPTION  | 
6779  | 701k  |     229506U,  // t2STC_POST  | 
6780  | 701k  |     138U, // t2STC_PRE  | 
6781  | 701k  |     8U, // t2STL  | 
6782  | 701k  |     8U, // t2STLB  | 
6783  | 701k  |     557056U,  // t2STLEX  | 
6784  | 701k  |     557056U,  // t2STLEXB  | 
6785  | 701k  |     371195904U, // t2STLEXD  | 
6786  | 701k  |     557056U,  // t2STLEXH  | 
6787  | 701k  |     8U, // t2STLH  | 
6788  | 701k  |     1136U,  // t2STMDB  | 
6789  | 701k  |     33U,  // t2STMDB_UPD  | 
6790  | 701k  |     1136U,  // t2STMIA  | 
6791  | 701k  |     33U,  // t2STMIA_UPD  | 
6792  | 701k  |     408U, // t2STRBT  | 
6793  | 701k  |     21632U, // t2STRB_POST  | 
6794  | 701k  |     416U, // t2STRB_PRE  | 
6795  | 701k  |     160U, // t2STRBi12  | 
6796  | 701k  |     408U, // t2STRBi8  | 
6797  | 701k  |     432U, // t2STRBs  | 
6798  | 701k  |     25493592U,  // t2STRD_POST  | 
6799  | 701k  |     1114200U, // t2STRD_PRE  | 
6800  | 701k  |     1146880U, // t2STRDi8  | 
6801  | 701k  |     1179648U, // t2STREX  | 
6802  | 701k  |     557056U,  // t2STREXB  | 
6803  | 701k  |     371195904U, // t2STREXD  | 
6804  | 701k  |     557056U,  // t2STREXH  | 
6805  | 701k  |     408U, // t2STRHT  | 
6806  | 701k  |     21632U, // t2STRH_POST  | 
6807  | 701k  |     416U, // t2STRH_PRE  | 
6808  | 701k  |     160U, // t2STRHi12  | 
6809  | 701k  |     408U, // t2STRHi8  | 
6810  | 701k  |     432U, // t2STRHs  | 
6811  | 701k  |     408U, // t2STRT  | 
6812  | 701k  |     21632U, // t2STR_POST  | 
6813  | 701k  |     416U, // t2STR_PRE  | 
6814  | 701k  |     160U, // t2STRi12  | 
6815  | 701k  |     408U, // t2STRi8  | 
6816  | 701k  |     432U, // t2STRs  | 
6817  | 701k  |     0U, // t2SUBS_PC_LR  | 
6818  | 701k  |     0U, // t2SUBri  | 
6819  | 701k  |     0U, // t2SUBri12  | 
6820  | 701k  |     0U, // t2SUBrr  | 
6821  | 701k  |     1048576U, // t2SUBrs  | 
6822  | 701k  |     12582912U,  // t2SXTAB  | 
6823  | 701k  |     12582912U,  // t2SXTAB16  | 
6824  | 701k  |     12582912U,  // t2SXTAH  | 
6825  | 701k  |     7168U,  // t2SXTB  | 
6826  | 701k  |     7168U,  // t2SXTB16  | 
6827  | 701k  |     7168U,  // t2SXTH  | 
6828  | 701k  |     0U, // t2TBB  | 
6829  | 701k  |     0U, // t2TBH  | 
6830  | 701k  |     1024U,  // t2TEQri  | 
6831  | 701k  |     1024U,  // t2TEQrr  | 
6832  | 701k  |     56U,  // t2TEQrs  | 
6833  | 701k  |     0U, // t2TSB  | 
6834  | 701k  |     1024U,  // t2TSTri  | 
6835  | 701k  |     1024U,  // t2TSTrr  | 
6836  | 701k  |     56U,  // t2TSTrs  | 
6837  | 701k  |     1024U,  // t2TT  | 
6838  | 701k  |     1024U,  // t2TTA  | 
6839  | 701k  |     1024U,  // t2TTAT  | 
6840  | 701k  |     1024U,  // t2TTT  | 
6841  | 701k  |     0U, // t2UADD16  | 
6842  | 701k  |     0U, // t2UADD8  | 
6843  | 701k  |     0U, // t2UASX  | 
6844  | 701k  |     69206016U,  // t2UBFX  | 
6845  | 701k  |     0U, // t2UDF  | 
6846  | 701k  |     0U, // t2UDIV  | 
6847  | 701k  |     0U, // t2UHADD16  | 
6848  | 701k  |     0U, // t2UHADD8  | 
6849  | 701k  |     0U, // t2UHASX  | 
6850  | 701k  |     0U, // t2UHSAX  | 
6851  | 701k  |     0U, // t2UHSUB16  | 
6852  | 701k  |     0U, // t2UHSUB8  | 
6853  | 701k  |     35651584U,  // t2UMAAL  | 
6854  | 701k  |     35651584U,  // t2UMLAL  | 
6855  | 701k  |     35651584U,  // t2UMULL  | 
6856  | 701k  |     0U, // t2UQADD16  | 
6857  | 701k  |     0U, // t2UQADD8  | 
6858  | 701k  |     0U, // t2UQASX  | 
6859  | 701k  |     0U, // t2UQSAX  | 
6860  | 701k  |     0U, // t2UQSUB16  | 
6861  | 701k  |     0U, // t2UQSUB8  | 
6862  | 701k  |     0U, // t2USAD8  | 
6863  | 701k  |     35651584U,  // t2USADA8  | 
6864  | 701k  |     14680064U,  // t2USAT  | 
6865  | 701k  |     0U, // t2USAT16  | 
6866  | 701k  |     0U, // t2USAX  | 
6867  | 701k  |     0U, // t2USUB16  | 
6868  | 701k  |     0U, // t2USUB8  | 
6869  | 701k  |     12582912U,  // t2UXTAB  | 
6870  | 701k  |     12582912U,  // t2UXTAB16  | 
6871  | 701k  |     12582912U,  // t2UXTAH  | 
6872  | 701k  |     7168U,  // t2UXTB  | 
6873  | 701k  |     7168U,  // t2UXTB16  | 
6874  | 701k  |     7168U,  // t2UXTH  | 
6875  | 701k  |     0U, // tADC  | 
6876  | 701k  |     1112U,  // tADDhirr  | 
6877  | 701k  |     1048U,  // tADDi3  | 
6878  | 701k  |     0U, // tADDi8  | 
6879  | 701k  |     0U, // tADDrSP  | 
6880  | 701k  |     1212416U, // tADDrSPi  | 
6881  | 701k  |     1048U,  // tADDrr  | 
6882  | 701k  |     456U, // tADDspi  | 
6883  | 701k  |     1112U,  // tADDspr  | 
6884  | 701k  |     464U, // tADR  | 
6885  | 701k  |     0U, // tAND  | 
6886  | 701k  |     472U, // tASRri  | 
6887  | 701k  |     0U, // tASRrr  | 
6888  | 701k  |     0U, // tB  | 
6889  | 701k  |     0U, // tBIC  | 
6890  | 701k  |     0U, // tBKPT  | 
6891  | 701k  |     0U, // tBL  | 
6892  | 701k  |     0U, // tBLXNSr  | 
6893  | 701k  |     0U, // tBLXi  | 
6894  | 701k  |     0U, // tBLXr  | 
6895  | 701k  |     0U, // tBX  | 
6896  | 701k  |     0U, // tBXNS  | 
6897  | 701k  |     0U, // tBcc  | 
6898  | 701k  |     0U, // tCBNZ  | 
6899  | 701k  |     0U, // tCBZ  | 
6900  | 701k  |     1024U,  // tCMNz  | 
6901  | 701k  |     1024U,  // tCMPhir  | 
6902  | 701k  |     1024U,  // tCMPi8  | 
6903  | 701k  |     1024U,  // tCMPr  | 
6904  | 701k  |     0U, // tCPS  | 
6905  | 701k  |     0U, // tEOR  | 
6906  | 701k  |     0U, // tHINT  | 
6907  | 701k  |     0U, // tHLT  | 
6908  | 701k  |     0U, // tInt_WIN_eh_sjlj_longjmp  | 
6909  | 701k  |     0U, // tInt_eh_sjlj_longjmp  | 
6910  | 701k  |     0U, // tInt_eh_sjlj_setjmp  | 
6911  | 701k  |     1136U,  // tLDMIA  | 
6912  | 701k  |     480U, // tLDRBi  | 
6913  | 701k  |     488U, // tLDRBr  | 
6914  | 701k  |     496U, // tLDRHi  | 
6915  | 701k  |     488U, // tLDRHr  | 
6916  | 701k  |     488U, // tLDRSB  | 
6917  | 701k  |     488U, // tLDRSH  | 
6918  | 701k  |     504U, // tLDRi  | 
6919  | 701k  |     424U, // tLDRpci  | 
6920  | 701k  |     488U, // tLDRr  | 
6921  | 701k  |     512U, // tLDRspi  | 
6922  | 701k  |     1048U,  // tLSLri  | 
6923  | 701k  |     0U, // tLSLrr  | 
6924  | 701k  |     472U, // tLSRri  | 
6925  | 701k  |     0U, // tLSRrr  | 
6926  | 701k  |     0U, // tMOVSr  | 
6927  | 701k  |     0U, // tMOVi8  | 
6928  | 701k  |     1024U,  // tMOVr  | 
6929  | 701k  |     1048U,  // tMUL  | 
6930  | 701k  |     0U, // tMVN  | 
6931  | 701k  |     0U, // tORR  | 
6932  | 701k  |     0U, // tPICADD  | 
6933  | 701k  |     0U, // tPOP  | 
6934  | 701k  |     0U, // tPUSH  | 
6935  | 701k  |     1024U,  // tREV  | 
6936  | 701k  |     1024U,  // tREV16  | 
6937  | 701k  |     1024U,  // tREVSH  | 
6938  | 701k  |     0U, // tROR  | 
6939  | 701k  |     0U, // tRSB  | 
6940  | 701k  |     0U, // tSBC  | 
6941  | 701k  |     0U, // tSETEND  | 
6942  | 701k  |     33U,  // tSTMIA_UPD  | 
6943  | 701k  |     480U, // tSTRBi  | 
6944  | 701k  |     488U, // tSTRBr  | 
6945  | 701k  |     496U, // tSTRHi  | 
6946  | 701k  |     488U, // tSTRHr  | 
6947  | 701k  |     504U, // tSTRi  | 
6948  | 701k  |     488U, // tSTRr  | 
6949  | 701k  |     512U, // tSTRspi  | 
6950  | 701k  |     1048U,  // tSUBi3  | 
6951  | 701k  |     0U, // tSUBi8  | 
6952  | 701k  |     1048U,  // tSUBrr  | 
6953  | 701k  |     456U, // tSUBspi  | 
6954  | 701k  |     0U, // tSVC  | 
6955  | 701k  |     1024U,  // tSXTB  | 
6956  | 701k  |     1024U,  // tSXTH  | 
6957  | 701k  |     0U, // tTRAP  | 
6958  | 701k  |     1024U,  // tTST  | 
6959  | 701k  |     0U, // tUDF  | 
6960  | 701k  |     1024U,  // tUXTB  | 
6961  | 701k  |     1024U,  // tUXTH  | 
6962  | 701k  |     0U, // t__brkdiv0  | 
6963  | 701k  |   };  | 
6964  |  |  | 
6965  | 701k  |   unsigned int opcode = MCInst_getOpcode(MI);  | 
6966  |  |   // printf("opcode = %u\n", opcode); | 
6967  |  |  | 
6968  |  |   // Emit the opcode for the instruction.  | 
6969  | 701k  |   uint64_t Bits = 0;  | 
6970  | 701k  |   Bits |= (uint64_t)OpInfo0[opcode] << 0;  | 
6971  | 701k  |   Bits |= (uint64_t)OpInfo1[opcode] << 32;  | 
6972  | 701k  | #ifndef CAPSTONE_DIET  | 
6973  | 701k  |   SStream_concat0(O, AsmStrs+(Bits & 4095)-1);  | 
6974  | 701k  | #endif  | 
6975  |  |  | 
6976  |  |  | 
6977  |  |   // Fragment 0 encoded into 5 bits for 32 unique commands.  | 
6978  |  |   // printf("Fragment 0: %"PRIu64"\n", ((Bits >> 12) & 31)); | 
6979  | 701k  |   switch ((Bits >> 12) & 31) { | 
6980  | 0  |   default: // unreachable  | 
6981  | 196  |   case 0:  | 
6982  |  |     // DBG_VALUE, DBG_LABEL, BUNDLE, LIFETIME_START, LIFETIME_END, FENTRY_CAL...  | 
6983  | 196  |     return;  | 
6984  | 0  |     break;  | 
6985  | 19.9k  |   case 1:  | 
6986  |  |     // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCri, ADCrr, ADDri, A...  | 
6987  | 19.9k  |     printSBitModifierOperand(MI, 5, O);  | 
6988  | 19.9k  |     printPredicateOperand(MI, 3, O);  | 
6989  | 19.9k  |     break;  | 
6990  | 9.10k  |   case 2:  | 
6991  |  |     // ITasm, t2IT  | 
6992  | 9.10k  |     printThumbITMask(MI, 1, O);  | 
6993  | 9.10k  |     break;  | 
6994  | 81.3k  |   case 3:  | 
6995  |  |     // LDRBT_POST, LDRConstPool, LDRT_POST, STRBT_POST, STRT_POST, t2LDRBpcre...  | 
6996  | 81.3k  |     printPredicateOperand(MI, 2, O);  | 
6997  | 81.3k  |     break;  | 
6998  | 3.63k  |   case 4:  | 
6999  |  |     // RRXi, MOVi, MOVr, MOVr_TC, MVNi, MVNr, t2MOVi, t2MOVr, t2MVNi, t2MVNr,...  | 
7000  | 3.63k  |     printSBitModifierOperand(MI, 4, O);  | 
7001  | 3.63k  |     printPredicateOperand(MI, 2, O);  | 
7002  | 3.63k  |     break;  | 
7003  | 75.2k  |   case 5:  | 
7004  |  |     // VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...  | 
7005  | 75.2k  |     printPredicateOperand(MI, 4, O);  | 
7006  | 75.2k  |     break;  | 
7007  | 49.9k  |   case 6:  | 
7008  |  |     // VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...  | 
7009  | 49.9k  |     printPredicateOperand(MI, 5, O);  | 
7010  | 49.9k  |     break;  | 
7011  | 165k  |   case 7:  | 
7012  |  |     // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...  | 
7013  | 165k  |     printPredicateOperand(MI, 3, O);  | 
7014  | 165k  |     break;  | 
7015  | 13.3k  |   case 8:  | 
7016  |  |     // ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, MLA, MOVsr, MVNsr, ORRrsi, RSB...  | 
7017  | 13.3k  |     printSBitModifierOperand(MI, 6, O);  | 
7018  | 13.3k  |     printPredicateOperand(MI, 4, O);  | 
7019  | 13.3k  |     break;  | 
7020  | 4.96k  |   case 9:  | 
7021  |  |     // ADCrsr, ADDrsr, ANDrsr, BICrsr, EORrsr, ORRrsr, RSBrsr, RSCrsr, SBCrsr...  | 
7022  | 4.96k  |     printSBitModifierOperand(MI, 7, O);  | 
7023  | 4.96k  |     printPredicateOperand(MI, 5, O);  | 
7024  | 4.96k  |     SStream_concat0(O, "\t");  | 
7025  | 4.96k  |     printOperand(MI, 0, O);  | 
7026  | 4.96k  |     SStream_concat0(O, ", ");  | 
7027  | 4.96k  |     printOperand(MI, 1, O);  | 
7028  | 4.96k  |     SStream_concat0(O, ", ");  | 
7029  | 4.96k  |     printSORegRegOperand(MI, 2, O);  | 
7030  | 4.96k  |     return;  | 
7031  | 0  |     break;  | 
7032  | 52.7k  |   case 10:  | 
7033  |  |     // AESD, AESE, AESIMC, AESMC, BKPT, BL, BLX, BLXi, BX, CPS1p, CRC32B, CRC...  | 
7034  | 52.7k  |     printOperand(MI, 0, O);  | 
7035  | 52.7k  |     break;  | 
7036  | 53.4k  |   case 11:  | 
7037  |  |     // BLX_pred, BL_pred, BXJ, BX_pred, Bcc, DBG, FLDMXIA, FSTMXIA, HINT, LDM...  | 
7038  | 53.4k  |     printPredicateOperand(MI, 1, O);  | 
7039  | 53.4k  |     break;  | 
7040  | 6.61k  |   case 12:  | 
7041  |  |     // BX_RET, ERET, FMSTAT, MOVPCLR, t2CLREX, t2DCPS1, t2DCPS2, t2DCPS3, t2S...  | 
7042  | 6.61k  |     printPredicateOperand(MI, 0, O);  | 
7043  | 6.61k  |     break;  | 
7044  | 17.0k  |   case 13:  | 
7045  |  |     // CDP, LDRD_POST, LDRD_PRE, MCR, MRC, SMLALBB, SMLALBT, SMLALD, SMLALDX,...  | 
7046  | 17.0k  |     printPredicateOperand(MI, 6, O);  | 
7047  | 17.0k  |     break;  | 
7048  | 6.01k  |   case 14:  | 
7049  |  |     // CDP2, LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, ...  | 
7050  | 6.01k  |     printPImmediate(MI, 0, O);  | 
7051  | 6.01k  |     SStream_concat0(O, ", ");  | 
7052  | 6.01k  |     break;  | 
7053  | 2.43k  |   case 15:  | 
7054  |  |     // CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS  | 
7055  | 2.43k  |     printCPSIMod(MI, 0, O);  | 
7056  | 2.43k  |     break;  | 
7057  | 976  |   case 16:  | 
7058  |  |     // DMB, DSB  | 
7059  | 976  |     printMemBOption(MI, 0, O);  | 
7060  | 976  |     return;  | 
7061  | 0  |     break;  | 
7062  | 1.15k  |   case 17:  | 
7063  |  |     // ISB  | 
7064  | 1.15k  |     printInstSyncBOption(MI, 0, O);  | 
7065  | 1.15k  |     return;  | 
7066  | 0  |     break;  | 
7067  | 897  |   case 18:  | 
7068  |  |     // MRC2  | 
7069  | 897  |     printPImmediate(MI, 1, O);  | 
7070  | 897  |     SStream_concat0(O, ", ");  | 
7071  | 897  |     printOperand(MI, 2, O);  | 
7072  | 897  |     SStream_concat0(O, ", ");  | 
7073  | 897  |     printOperand(MI, 0, O);  | 
7074  | 897  |     SStream_concat0(O, ", ");  | 
7075  | 897  |     printCImmediate(MI, 3, O);  | 
7076  | 897  |     SStream_concat0(O, ", ");  | 
7077  | 897  |     printCImmediate(MI, 4, O);  | 
7078  | 897  |     SStream_concat0(O, ", ");  | 
7079  | 897  |     printOperand(MI, 5, O);  | 
7080  | 897  |     return;  | 
7081  | 0  |     break;  | 
7082  | 543  |   case 19:  | 
7083  |  |     // MRRC2  | 
7084  | 543  |     printPImmediate(MI, 2, O);  | 
7085  | 543  |     SStream_concat0(O, ", ");  | 
7086  | 543  |     printOperand(MI, 3, O);  | 
7087  | 543  |     SStream_concat0(O, ", ");  | 
7088  | 543  |     printOperand(MI, 0, O);  | 
7089  | 543  |     SStream_concat0(O, ", ");  | 
7090  | 543  |     printOperand(MI, 1, O);  | 
7091  | 543  |     SStream_concat0(O, ", ");  | 
7092  | 543  |     printCImmediate(MI, 4, O);  | 
7093  | 543  |     return;  | 
7094  | 0  |     break;  | 
7095  | 273  |   case 20:  | 
7096  |  |     // PLDWi12, PLDi12, PLIi12  | 
7097  | 273  |     printAddrModeImm12Operand(MI, 0, O, false);  | 
7098  | 273  |     return;  | 
7099  | 0  |     break;  | 
7100  | 66  |   case 21:  | 
7101  |  |     // PLDWrs, PLDrs, PLIrs  | 
7102  | 66  |     printAddrMode2Operand(MI, 0, O);  | 
7103  | 66  |     return;  | 
7104  | 0  |     break;  | 
7105  | 458  |   case 22:  | 
7106  |  |     // SETEND, tSETEND  | 
7107  | 458  |     printSetendOperand(MI, 0, O);  | 
7108  | 458  |     return;  | 
7109  | 0  |     break;  | 
7110  | 782  |   case 23:  | 
7111  |  |     // SMLAL, UMLAL  | 
7112  | 782  |     printSBitModifierOperand(MI, 8, O);  | 
7113  | 782  |     printPredicateOperand(MI, 6, O);  | 
7114  | 782  |     SStream_concat0(O, "\t");  | 
7115  | 782  |     printOperand(MI, 0, O);  | 
7116  | 782  |     SStream_concat0(O, ", ");  | 
7117  | 782  |     printOperand(MI, 1, O);  | 
7118  | 782  |     SStream_concat0(O, ", ");  | 
7119  | 782  |     printOperand(MI, 2, O);  | 
7120  | 782  |     SStream_concat0(O, ", ");  | 
7121  | 782  |     printOperand(MI, 3, O);  | 
7122  | 782  |     return;  | 
7123  | 0  |     break;  | 
7124  | 0  |   case 24:  | 
7125  |  |     // TSB  | 
7126  | 0  |     printTraceSyncBOption(MI, 0, O);  | 
7127  | 0  |     return;  | 
7128  | 0  |     break;  | 
7129  | 7.70k  |   case 25:  | 
7130  |  |     // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...  | 
7131  | 7.70k  |     printPredicateOperand(MI, 7, O);  | 
7132  | 7.70k  |     break;  | 
7133  | 3.65k  |   case 26:  | 
7134  |  |     // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...  | 
7135  | 3.65k  |     printPredicateOperand(MI, 9, O);  | 
7136  | 3.65k  |     break;  | 
7137  | 1.36k  |   case 27:  | 
7138  |  |     // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...  | 
7139  | 1.36k  |     printPredicateOperand(MI, 11, O);  | 
7140  | 1.36k  |     break;  | 
7141  | 4.54k  |   case 28:  | 
7142  |  |     // VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...  | 
7143  | 4.54k  |     printPredicateOperand(MI, 8, O);  | 
7144  | 4.54k  |     break;  | 
7145  | 1.35k  |   case 29:  | 
7146  |  |     // VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...  | 
7147  | 1.35k  |     printPredicateOperand(MI, 13, O);  | 
7148  | 1.35k  |     break;  | 
7149  | 295  |   case 30:  | 
7150  |  |     // VSDOTD, VSDOTDI, VSDOTQ, VSDOTQI, VUDOTD, VUDOTDI, VUDOTQ, VUDOTQI  | 
7151  | 295  |     printOperand(MI, 1, O);  | 
7152  | 295  |     SStream_concat0(O, ", ");  | 
7153  | 295  |     printOperand(MI, 2, O);  | 
7154  | 295  |     SStream_concat0(O, ", ");  | 
7155  | 295  |     printOperand(MI, 3, O);  | 
7156  | 295  |     break;  | 
7157  | 115k  |   case 31:  | 
7158  |  |     // tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...  | 
7159  | 115k  |     printSBitModifierOperand(MI, 1, O);  | 
7160  | 115k  |     break;  | 
7161  | 701k  |   }  | 
7162  |  |  | 
7163  |  |  | 
7164  |  |   // Fragment 1 encoded into 7 bits for 75 unique commands.  | 
7165  |  |   // printf("Fragment 1: %"PRIu64"\n", ((Bits >> 17) & 127)); | 
7166  | 691k  |   switch ((Bits >> 17) & 127) { | 
7167  | 0  |   default: // unreachable  | 
7168  | 305  |   case 0:  | 
7169  |  |     // ASRi, ASRr, ITasm, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LS...  | 
7170  | 305  |     SStream_concat0(O, " ");  | 
7171  | 305  |     break;  | 
7172  | 12.3k  |   case 1:  | 
7173  |  |     // VLD1LNdAsm_16, VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_register_Asm_16, VLD2...  | 
7174  | 12.3k  |     SStream_concat0(O, ".16\t");  | 
7175  | 12.3k  |     ARM_addVectorDataSize(MI, 16);  | 
7176  | 12.3k  |     break;  | 
7177  | 10.3k  |   case 2:  | 
7178  |  |     // VLD1LNdAsm_32, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_register_Asm_32, VLD2...  | 
7179  | 10.3k  |     SStream_concat0(O, ".32\t");  | 
7180  | 10.3k  |     ARM_addVectorDataSize(MI, 32);  | 
7181  | 10.3k  |     break;  | 
7182  | 12.0k  |   case 3:  | 
7183  |  |     // VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_8, VLD1LNdWB_register_Asm_8, VLD2LNd...  | 
7184  | 12.0k  |     SStream_concat0(O, ".8\t");  | 
7185  | 12.0k  |     ARM_addVectorDataSize(MI, 8);  | 
7186  | 12.0k  |     break;  | 
7187  | 391k  |   case 4:  | 
7188  |  |     // ADCri, ADCrr, ADCrsi, ADDri, ADDrr, ADDrsi, ADR, ANDri, ANDrr, ANDrsi,...  | 
7189  | 391k  |     SStream_concat0(O, "\t");  | 
7190  | 391k  |     break;  | 
7191  | 45.7k  |   case 5:  | 
7192  |  |     // AESD, AESE, AESIMC, AESMC, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, ...  | 
7193  | 45.7k  |     SStream_concat0(O, ", ");  | 
7194  | 45.7k  |     break;  | 
7195  | 6.46k  |   case 6:  | 
7196  |  |     // BKPT, BL, BLX, BLXi, BX, CPS1p, ERET, HLT, HVC, RFEDA, RFEDB, RFEIA, R...  | 
7197  | 6.46k  |     return;  | 
7198  | 0  |     break;  | 
7199  | 67  |   case 7:  | 
7200  |  |     // BX_RET  | 
7201  | 67  |     SStream_concat0(O, "\tlr");  | 
7202  | 67  |     ARM_addReg(MI, ARM_REG_LR);  | 
7203  | 67  |     return;  | 
7204  | 0  |     break;  | 
7205  | 1.99k  |   case 8:  | 
7206  |  |     // CDP2, MCR2, MCRR2  | 
7207  | 1.99k  |     printOperand(MI, 1, O);  | 
7208  | 1.99k  |     SStream_concat0(O, ", ");  | 
7209  | 1.99k  |     break;  | 
7210  | 1.59k  |   case 9:  | 
7211  |  |     // FCONSTD, VABSD, VADDD, VCMPD, VCMPED, VCMPEZD, VCMPZD, VDIVD, VFMAD, V...  | 
7212  | 1.59k  |     SStream_concat0(O, ".f64\t");  | 
7213  | 1.59k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64);  | 
7214  | 1.59k  |     printOperand(MI, 0, O);  | 
7215  | 1.59k  |     break;  | 
7216  | 2.15k  |   case 10:  | 
7217  |  |     // FCONSTH, VABDhd, VABDhq, VABSH, VABShd, VABShq, VACGEhd, VACGEhq, VACG...  | 
7218  | 2.15k  |     SStream_concat0(O, ".f16\t");  | 
7219  | 2.15k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F16);  | 
7220  | 2.15k  |     printOperand(MI, 0, O);  | 
7221  | 2.15k  |     break;  | 
7222  | 1.64k  |   case 11:  | 
7223  |  |     // FCONSTS, VABDfd, VABDfq, VABSS, VABSfd, VABSfq, VACGEfd, VACGEfq, VACG...  | 
7224  | 1.64k  |     SStream_concat0(O, ".f32\t");  | 
7225  | 1.64k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32);  | 
7226  | 1.64k  |     printOperand(MI, 0, O);  | 
7227  | 1.64k  |     break;  | 
7228  | 67  |   case 12:  | 
7229  |  |     // FMSTAT  | 
7230  | 67  |     SStream_concat0(O, "\tapsr_nzcv, fpscr");  | 
7231  | 67  |     ARM_addReg(MI, ARM_REG_APSR_NZCV);  | 
7232  | 67  |     ARM_addReg(MI, ARM_REG_FPSCR);  | 
7233  | 67  |     return;  | 
7234  | 0  |     break;  | 
7235  | 4.01k  |   case 13:  | 
7236  |  |     // LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, LDC2_O...  | 
7237  | 4.01k  |     printCImmediate(MI, 1, O);  | 
7238  | 4.01k  |     SStream_concat0(O, ", ");  | 
7239  | 4.01k  |     break;  | 
7240  | 66  |   case 14:  | 
7241  |  |     // MOVPCLR  | 
7242  | 66  |     SStream_concat0(O, "\tpc, lr");  | 
7243  | 66  |     ARM_addReg(MI, ARM_REG_PC);  | 
7244  | 66  |     ARM_addReg(MI, ARM_REG_LR);  | 
7245  | 66  |     return;  | 
7246  | 0  |     break;  | 
7247  | 776  |   case 15:  | 
7248  |  |     // RFEDA_UPD, RFEDB_UPD, RFEIA_UPD, RFEIB_UPD  | 
7249  | 776  |     SStream_concat0(O, "!");  | 
7250  | 776  |     return;  | 
7251  | 0  |     break;  | 
7252  | 1.74k  |   case 16:  | 
7253  |  |     // VABALsv2i64, VABAsv2i32, VABAsv4i32, VABDLsv2i64, VABDsv2i32, VABDsv4i...  | 
7254  | 1.74k  |     SStream_concat0(O, ".s32\t");  | 
7255  | 1.74k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S32);  | 
7256  | 1.74k  |     printOperand(MI, 0, O);  | 
7257  | 1.74k  |     SStream_concat0(O, ", ");  | 
7258  | 1.74k  |     break;  | 
7259  | 1.48k  |   case 17:  | 
7260  |  |     // VABALsv4i32, VABAsv4i16, VABAsv8i16, VABDLsv4i32, VABDsv4i16, VABDsv8i...  | 
7261  | 1.48k  |     SStream_concat0(O, ".s16\t");  | 
7262  | 1.48k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S16);  | 
7263  | 1.48k  |     printOperand(MI, 0, O);  | 
7264  | 1.48k  |     SStream_concat0(O, ", ");  | 
7265  | 1.48k  |     break;  | 
7266  | 1.07k  |   case 18:  | 
7267  |  |     // VABALsv8i16, VABAsv16i8, VABAsv8i8, VABDLsv8i16, VABDsv16i8, VABDsv8i8...  | 
7268  | 1.07k  |     SStream_concat0(O, ".s8\t");  | 
7269  | 1.07k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S8);  | 
7270  | 1.07k  |     printOperand(MI, 0, O);  | 
7271  | 1.07k  |     SStream_concat0(O, ", ");  | 
7272  | 1.07k  |     break;  | 
7273  | 1.51k  |   case 19:  | 
7274  |  |     // VABALuv2i64, VABAuv2i32, VABAuv4i32, VABDLuv2i64, VABDuv2i32, VABDuv4i...  | 
7275  | 1.51k  |     SStream_concat0(O, ".u32\t");  | 
7276  | 1.51k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U32);  | 
7277  | 1.51k  |     printOperand(MI, 0, O);  | 
7278  | 1.51k  |     SStream_concat0(O, ", ");  | 
7279  | 1.51k  |     break;  | 
7280  | 1.65k  |   case 20:  | 
7281  |  |     // VABALuv4i32, VABAuv4i16, VABAuv8i16, VABDLuv4i32, VABDuv4i16, VABDuv8i...  | 
7282  | 1.65k  |     SStream_concat0(O, ".u16\t");  | 
7283  | 1.65k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U16);  | 
7284  | 1.65k  |     printOperand(MI, 0, O);  | 
7285  | 1.65k  |     SStream_concat0(O, ", ");  | 
7286  | 1.65k  |     break;  | 
7287  | 2.04k  |   case 21:  | 
7288  |  |     // VABALuv8i16, VABAuv16i8, VABAuv8i8, VABDLuv8i16, VABDuv16i8, VABDuv8i8...  | 
7289  | 2.04k  |     SStream_concat0(O, ".u8\t");  | 
7290  | 2.04k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U8);  | 
7291  | 2.04k  |     printOperand(MI, 0, O);  | 
7292  | 2.04k  |     SStream_concat0(O, ", ");  | 
7293  | 2.04k  |     break;  | 
7294  | 929  |   case 22:  | 
7295  |  |     // VADDHNv2i32, VADDv1i64, VADDv2i64, VMOVNv2i32, VMOVv1i64, VMOVv2i64, V...  | 
7296  | 929  |     SStream_concat0(O, ".i64\t");  | 
7297  | 929  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_I64);  | 
7298  | 929  |     printOperand(MI, 0, O);  | 
7299  | 929  |     SStream_concat0(O, ", ");  | 
7300  | 929  |     break;  | 
7301  | 3.84k  |   case 23:  | 
7302  |  |     // VADDHNv4i16, VADDv2i32, VADDv4i32, VBICiv2i32, VBICiv4i32, VCEQv2i32, ...  | 
7303  | 3.84k  |     SStream_concat0(O, ".i32\t");  | 
7304  | 3.84k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_I32);  | 
7305  | 3.84k  |     printOperand(MI, 0, O);  | 
7306  | 3.84k  |     SStream_concat0(O, ", ");  | 
7307  | 3.84k  |     break;  | 
7308  | 1.38k  |   case 24:  | 
7309  |  |     // VADDHNv8i8, VADDv4i16, VADDv8i16, VBICiv4i16, VBICiv8i16, VCEQv4i16, V...  | 
7310  | 1.38k  |     SStream_concat0(O, ".i16\t");  | 
7311  | 1.38k  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_I16);  | 
7312  | 1.38k  |     printOperand(MI, 0, O);  | 
7313  | 1.38k  |     SStream_concat0(O, ", ");  | 
7314  | 1.38k  |     break;  | 
7315  | 644  |   case 25:  | 
7316  |  |     // VADDv16i8, VADDv8i8, VCEQv16i8, VCEQv8i8, VCEQzv16i8, VCEQzv8i8, VCLZv...  | 
7317  | 644  |     SStream_concat0(O, ".i8\t");  | 
7318  | 644  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_I8);  | 
7319  | 644  |     printOperand(MI, 0, O);  | 
7320  | 644  |     SStream_concat0(O, ", ");  | 
7321  | 644  |     break;  | 
7322  | 66  |   case 26:  | 
7323  |  |     // VCVTBDH, VCVTTDH  | 
7324  | 66  |     SStream_concat0(O, ".f16.f64\t");  | 
7325  | 66  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F16F64);  | 
7326  | 66  |     printOperand(MI, 0, O);  | 
7327  | 66  |     SStream_concat0(O, ", ");  | 
7328  | 66  |     printOperand(MI, 1, O);  | 
7329  | 66  |     return;  | 
7330  | 0  |     break;  | 
7331  | 195  |   case 27:  | 
7332  |  |     // VCVTBHD, VCVTTHD  | 
7333  | 195  |     SStream_concat0(O, ".f64.f16\t");  | 
7334  | 195  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64F16);  | 
7335  | 195  |     printOperand(MI, 0, O);  | 
7336  | 195  |     SStream_concat0(O, ", ");  | 
7337  | 195  |     printOperand(MI, 1, O);  | 
7338  | 195  |     return;  | 
7339  | 0  |     break;  | 
7340  | 66  |   case 28:  | 
7341  |  |     // VCVTBHS, VCVTTHS, VCVTh2f  | 
7342  | 66  |     SStream_concat0(O, ".f32.f16\t");  | 
7343  | 66  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32F16);  | 
7344  | 66  |     printOperand(MI, 0, O);  | 
7345  | 66  |     SStream_concat0(O, ", ");  | 
7346  | 66  |     printOperand(MI, 1, O);  | 
7347  | 66  |     return;  | 
7348  | 0  |     break;  | 
7349  | 214  |   case 29:  | 
7350  |  |     // VCVTBSH, VCVTTSH, VCVTf2h  | 
7351  | 214  |     SStream_concat0(O, ".f16.f32\t");  | 
7352  | 214  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F16F32);  | 
7353  | 214  |     printOperand(MI, 0, O);  | 
7354  | 214  |     SStream_concat0(O, ", ");  | 
7355  | 214  |     printOperand(MI, 1, O);  | 
7356  | 214  |     return;  | 
7357  | 0  |     break;  | 
7358  | 215  |   case 30:  | 
7359  |  |     // VCVTDS  | 
7360  | 215  |     SStream_concat0(O, ".f64.f32\t");  | 
7361  | 215  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64F32);  | 
7362  | 215  |     printOperand(MI, 0, O);  | 
7363  | 215  |     SStream_concat0(O, ", ");  | 
7364  | 215  |     printOperand(MI, 1, O);  | 
7365  | 215  |     return;  | 
7366  | 0  |     break;  | 
7367  | 756  |   case 31:  | 
7368  |  |     // VCVTSD  | 
7369  | 756  |     SStream_concat0(O, ".f32.f64\t");  | 
7370  | 756  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32F64);  | 
7371  | 756  |     printOperand(MI, 0, O);  | 
7372  | 756  |     SStream_concat0(O, ", ");  | 
7373  | 756  |     printOperand(MI, 1, O);  | 
7374  | 756  |     return;  | 
7375  | 0  |     break;  | 
7376  | 101  |   case 32:  | 
7377  |  |     // VCVTf2sd, VCVTf2sq, VCVTf2xsd, VCVTf2xsq, VTOSIRS, VTOSIZS, VTOSLS  | 
7378  | 101  |     SStream_concat0(O, ".s32.f32\t");  | 
7379  | 101  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S32F32);  | 
7380  | 101  |     printOperand(MI, 0, O);  | 
7381  | 101  |     SStream_concat0(O, ", ");  | 
7382  | 101  |     printOperand(MI, 1, O);  | 
7383  | 101  |     break;  | 
7384  | 253  |   case 33:  | 
7385  |  |     // VCVTf2ud, VCVTf2uq, VCVTf2xud, VCVTf2xuq, VTOUIRS, VTOUIZS, VTOULS  | 
7386  | 253  |     SStream_concat0(O, ".u32.f32\t");  | 
7387  | 253  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F32);  | 
7388  | 253  |     printOperand(MI, 0, O);  | 
7389  | 253  |     SStream_concat0(O, ", ");  | 
7390  | 253  |     printOperand(MI, 1, O);  | 
7391  | 253  |     break;  | 
7392  | 328  |   case 34:  | 
7393  |  |     // VCVTh2sd, VCVTh2sq, VCVTh2xsd, VCVTh2xsq, VTOSHH  | 
7394  | 328  |     SStream_concat0(O, ".s16.f16\t");  | 
7395  | 328  |     printOperand(MI, 0, O);  | 
7396  | 328  |     SStream_concat0(O, ", ");  | 
7397  | 328  |     printOperand(MI, 1, O);  | 
7398  | 328  |     break;  | 
7399  | 105  |   case 35:  | 
7400  |  |     // VCVTh2ud, VCVTh2uq, VCVTh2xud, VCVTh2xuq, VTOUHH  | 
7401  | 105  |     SStream_concat0(O, ".u16.f16\t");  | 
7402  | 105  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F16);  | 
7403  | 105  |     printOperand(MI, 0, O);  | 
7404  | 105  |     SStream_concat0(O, ", ");  | 
7405  | 105  |     printOperand(MI, 1, O);  | 
7406  | 105  |     break;  | 
7407  | 80  |   case 36:  | 
7408  |  |     // VCVTs2fd, VCVTs2fq, VCVTxs2fd, VCVTxs2fq, VSITOS, VSLTOS  | 
7409  | 80  |     SStream_concat0(O, ".f32.s32\t");  | 
7410  | 80  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32S32);  | 
7411  | 80  |     printOperand(MI, 0, O);  | 
7412  | 80  |     SStream_concat0(O, ", ");  | 
7413  | 80  |     printOperand(MI, 1, O);  | 
7414  | 80  |     break;  | 
7415  | 255  |   case 37:  | 
7416  |  |     // VCVTs2hd, VCVTs2hq, VCVTxs2hd, VCVTxs2hq, VSHTOH  | 
7417  | 255  |     SStream_concat0(O, ".f16.s16\t");  | 
7418  | 255  |     printOperand(MI, 0, O);  | 
7419  | 255  |     SStream_concat0(O, ", ");  | 
7420  | 255  |     printOperand(MI, 1, O);  | 
7421  | 255  |     break;  | 
7422  | 212  |   case 38:  | 
7423  |  |     // VCVTu2fd, VCVTu2fq, VCVTxu2fd, VCVTxu2fq, VUITOS, VULTOS  | 
7424  | 212  |     SStream_concat0(O, ".f32.u32\t");  | 
7425  | 212  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32U32);  | 
7426  | 212  |     printOperand(MI, 0, O);  | 
7427  | 212  |     SStream_concat0(O, ", ");  | 
7428  | 212  |     printOperand(MI, 1, O);  | 
7429  | 212  |     break;  | 
7430  | 132  |   case 39:  | 
7431  |  |     // VCVTu2hd, VCVTu2hq, VCVTxu2hd, VCVTxu2hq, VUHTOH  | 
7432  | 132  |     SStream_concat0(O, ".f16.u16\t");  | 
7433  | 132  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F16U16);  | 
7434  | 132  |     printOperand(MI, 0, O);  | 
7435  | 132  |     SStream_concat0(O, ", ");  | 
7436  | 132  |     printOperand(MI, 1, O);  | 
7437  | 132  |     break;  | 
7438  | 3.10k  |   case 40:  | 
7439  |  |     // VEXTq64, VLD1d64, VLD1d64Q, VLD1d64Qwb_fixed, VLD1d64Qwb_register, VLD...  | 
7440  | 3.10k  |     SStream_concat0(O, ".64\t");  | 
7441  | 3.10k  |     ARM_addVectorDataSize(MI, 64);  | 
7442  | 3.10k  |     break;  | 
7443  | 468  |   case 41:  | 
7444  |  |     // VJCVT, VTOSIRD, VTOSIZD, VTOSLD  | 
7445  | 468  |     SStream_concat0(O, ".s32.f64\t");  | 
7446  | 468  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S32F64);  | 
7447  | 468  |     printOperand(MI, 0, O);  | 
7448  | 468  |     SStream_concat0(O, ", ");  | 
7449  | 468  |     printOperand(MI, 1, O);  | 
7450  | 468  |     break;  | 
7451  | 8.46k  |   case 42:  | 
7452  |  |     // VLD1LNd16, VLD1LNd16_UPD, VLD2LNd16, VLD2LNd16_UPD, VLD2LNq16, VLD2LNq...  | 
7453  | 8.46k  |     SStream_concat0(O, ".16\t{"); | 
7454  | 8.46k  |     ARM_addVectorDataSize(MI, 16);  | 
7455  | 8.46k  |     break;  | 
7456  | 9.56k  |   case 43:  | 
7457  |  |     // VLD1LNd32, VLD1LNd32_UPD, VLD2LNd32, VLD2LNd32_UPD, VLD2LNq32, VLD2LNq...  | 
7458  | 9.56k  |     SStream_concat0(O, ".32\t{"); | 
7459  | 9.56k  |     ARM_addVectorDataSize(MI, 32);  | 
7460  | 9.56k  |     break;  | 
7461  | 8.81k  |   case 44:  | 
7462  |  |     // VLD1LNd8, VLD1LNd8_UPD, VLD2LNd8, VLD2LNd8_UPD, VLD3DUPd8, VLD3DUPd8_U...  | 
7463  | 8.81k  |     SStream_concat0(O, ".8\t{"); | 
7464  | 8.81k  |     ARM_addVectorDataSize(MI, 8);  | 
7465  | 8.81k  |     break;  | 
7466  | 197  |   case 45:  | 
7467  |  |     // VMSR  | 
7468  | 197  |     SStream_concat0(O, "\tfpscr, ");  | 
7469  | 197  |     ARM_addReg(MI, ARM_REG_FPSCR);  | 
7470  | 197  |     printOperand(MI, 0, O);  | 
7471  | 197  |     return;  | 
7472  | 0  |     break;  | 
7473  | 158  |   case 46:  | 
7474  |  |     // VMSR_FPEXC  | 
7475  | 158  |     SStream_concat0(O, "\tfpexc, ");  | 
7476  | 158  |     ARM_addReg(MI, ARM_REG_FPEXC);  | 
7477  | 158  |     printOperand(MI, 0, O);  | 
7478  | 158  |     return;  | 
7479  | 0  |     break;  | 
7480  | 355  |   case 47:  | 
7481  |  |     // VMSR_FPINST  | 
7482  | 355  |     SStream_concat0(O, "\tfpinst, ");  | 
7483  | 355  |     ARM_addReg(MI, ARM_REG_FPINST);  | 
7484  | 355  |     printOperand(MI, 0, O);  | 
7485  | 355  |     return;  | 
7486  | 0  |     break;  | 
7487  | 73  |   case 48:  | 
7488  |  |     // VMSR_FPINST2  | 
7489  | 73  |     SStream_concat0(O, "\tfpinst2, ");  | 
7490  | 73  |     ARM_addReg(MI, ARM_REG_FPINST2);  | 
7491  | 73  |     printOperand(MI, 0, O);  | 
7492  | 73  |     return;  | 
7493  | 0  |     break;  | 
7494  | 656  |   case 49:  | 
7495  |  |     // VMSR_FPSID  | 
7496  | 656  |     SStream_concat0(O, "\tfpsid, ");  | 
7497  | 656  |     ARM_addReg(MI, ARM_REG_FPSID);  | 
7498  | 656  |     printOperand(MI, 0, O);  | 
7499  | 656  |     return;  | 
7500  | 0  |     break;  | 
7501  | 112  |   case 50:  | 
7502  |  |     // VMULLp8, VMULpd, VMULpq  | 
7503  | 112  |     SStream_concat0(O, ".p8\t");  | 
7504  | 112  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_P8);  | 
7505  | 112  |     printOperand(MI, 0, O);  | 
7506  | 112  |     SStream_concat0(O, ", ");  | 
7507  | 112  |     printOperand(MI, 1, O);  | 
7508  | 112  |     SStream_concat0(O, ", ");  | 
7509  | 112  |     printOperand(MI, 2, O);  | 
7510  | 112  |     return;  | 
7511  | 0  |     break;  | 
7512  | 537  |   case 51:  | 
7513  |  |     // VQADDsv1i64, VQADDsv2i64, VQMOVNsuv2i32, VQMOVNsv2i32, VQRSHLsv1i64, V...  | 
7514  | 537  |     SStream_concat0(O, ".s64\t");  | 
7515  | 537  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S64);  | 
7516  | 537  |     printOperand(MI, 0, O);  | 
7517  | 537  |     SStream_concat0(O, ", ");  | 
7518  | 537  |     break;  | 
7519  | 832  |   case 52:  | 
7520  |  |     // VQADDuv1i64, VQADDuv2i64, VQMOVNuv2i32, VQRSHLuv1i64, VQRSHLuv2i64, VQ...  | 
7521  | 832  |     SStream_concat0(O, ".u64\t");  | 
7522  | 832  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U64);  | 
7523  | 832  |     printOperand(MI, 0, O);  | 
7524  | 832  |     SStream_concat0(O, ", ");  | 
7525  | 832  |     break;  | 
7526  | 135  |   case 53:  | 
7527  |  |     // VSDOTDI, VSDOTQI, VUDOTDI, VUDOTQI  | 
7528  | 135  |     printVectorIndex(MI, 4, O);  | 
7529  | 135  |     return;  | 
7530  | 0  |     break;  | 
7531  | 109  |   case 54:  | 
7532  |  |     // VSHTOD  | 
7533  | 109  |     SStream_concat0(O, ".f64.s16\t");  | 
7534  | 109  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64S16);  | 
7535  | 109  |     printOperand(MI, 0, O);  | 
7536  | 109  |     SStream_concat0(O, ", ");  | 
7537  | 109  |     printOperand(MI, 1, O);  | 
7538  | 109  |     SStream_concat0(O, ", ");  | 
7539  | 109  |     printFBits16(MI, 2, O);  | 
7540  | 109  |     return;  | 
7541  | 0  |     break;  | 
7542  | 194  |   case 55:  | 
7543  |  |     // VSHTOS  | 
7544  | 194  |     SStream_concat0(O, ".f32.s16\t");  | 
7545  | 194  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32S16);  | 
7546  | 194  |     printOperand(MI, 0, O);  | 
7547  | 194  |     SStream_concat0(O, ", ");  | 
7548  | 194  |     printOperand(MI, 1, O);  | 
7549  | 194  |     SStream_concat0(O, ", ");  | 
7550  | 194  |     printFBits16(MI, 2, O);  | 
7551  | 194  |     return;  | 
7552  | 0  |     break;  | 
7553  | 573  |   case 56:  | 
7554  |  |     // VSITOD, VSLTOD  | 
7555  | 573  |     SStream_concat0(O, ".f64.s32\t");  | 
7556  | 573  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64S32);  | 
7557  | 573  |     printOperand(MI, 0, O);  | 
7558  | 573  |     SStream_concat0(O, ", ");  | 
7559  | 573  |     printOperand(MI, 1, O);  | 
7560  | 573  |     break;  | 
7561  | 353  |   case 57:  | 
7562  |  |     // VSITOH, VSLTOH  | 
7563  | 353  |     SStream_concat0(O, ".f16.s32\t");  | 
7564  | 353  |     printOperand(MI, 0, O);  | 
7565  | 353  |     SStream_concat0(O, ", ");  | 
7566  | 353  |     printOperand(MI, 1, O);  | 
7567  | 353  |     break;  | 
7568  | 69  |   case 58:  | 
7569  |  |     // VTOSHD  | 
7570  | 69  |     SStream_concat0(O, ".s16.f64\t");  | 
7571  | 69  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S16F64);  | 
7572  | 69  |     printOperand(MI, 0, O);  | 
7573  | 69  |     SStream_concat0(O, ", ");  | 
7574  | 69  |     printOperand(MI, 1, O);  | 
7575  | 69  |     SStream_concat0(O, ", ");  | 
7576  | 69  |     printFBits16(MI, 2, O);  | 
7577  | 69  |     return;  | 
7578  | 0  |     break;  | 
7579  | 68  |   case 59:  | 
7580  |  |     // VTOSHS  | 
7581  | 68  |     SStream_concat0(O, ".s16.f32\t");  | 
7582  | 68  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_S16F32);  | 
7583  | 68  |     printOperand(MI, 0, O);  | 
7584  | 68  |     SStream_concat0(O, ", ");  | 
7585  | 68  |     printOperand(MI, 1, O);  | 
7586  | 68  |     SStream_concat0(O, ", ");  | 
7587  | 68  |     printFBits16(MI, 2, O);  | 
7588  | 68  |     return;  | 
7589  | 0  |     break;  | 
7590  | 232  |   case 60:  | 
7591  |  |     // VTOSIRH, VTOSIZH, VTOSLH  | 
7592  | 232  |     SStream_concat0(O, ".s32.f16\t");  | 
7593  | 232  |     printOperand(MI, 0, O);  | 
7594  | 232  |     SStream_concat0(O, ", ");  | 
7595  | 232  |     printOperand(MI, 1, O);  | 
7596  | 232  |     break;  | 
7597  | 287  |   case 61:  | 
7598  |  |     // VTOUHD  | 
7599  | 287  |     SStream_concat0(O, ".u16.f64\t");  | 
7600  | 287  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F64);  | 
7601  | 287  |     printOperand(MI, 0, O);  | 
7602  | 287  |     SStream_concat0(O, ", ");  | 
7603  | 287  |     printOperand(MI, 1, O);  | 
7604  | 287  |     SStream_concat0(O, ", ");  | 
7605  | 287  |     printFBits16(MI, 2, O);  | 
7606  | 287  |     return;  | 
7607  | 0  |     break;  | 
7608  | 195  |   case 62:  | 
7609  |  |     // VTOUHS  | 
7610  | 195  |     SStream_concat0(O, ".u16.f32\t");  | 
7611  | 195  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F32);  | 
7612  | 195  |     printOperand(MI, 0, O);  | 
7613  | 195  |     SStream_concat0(O, ", ");  | 
7614  | 195  |     printOperand(MI, 1, O);  | 
7615  | 195  |     SStream_concat0(O, ", ");  | 
7616  | 195  |     printFBits16(MI, 2, O);  | 
7617  | 195  |     return;  | 
7618  | 0  |     break;  | 
7619  | 68  |   case 63:  | 
7620  |  |     // VTOUIRD, VTOUIZD, VTOULD  | 
7621  | 68  |     SStream_concat0(O, ".u32.f64\t");  | 
7622  | 68  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F64);  | 
7623  | 68  |     printOperand(MI, 0, O);  | 
7624  | 68  |     SStream_concat0(O, ", ");  | 
7625  | 68  |     printOperand(MI, 1, O);  | 
7626  | 68  |     break;  | 
7627  | 580  |   case 64:  | 
7628  |  |     // VTOUIRH, VTOUIZH, VTOULH  | 
7629  | 580  |     SStream_concat0(O, ".u32.f16\t");  | 
7630  | 580  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F16);  | 
7631  | 580  |     printOperand(MI, 0, O);  | 
7632  | 580  |     SStream_concat0(O, ", ");  | 
7633  | 580  |     printOperand(MI, 1, O);  | 
7634  | 580  |     break;  | 
7635  | 209  |   case 65:  | 
7636  |  |     // VUHTOD  | 
7637  | 209  |     SStream_concat0(O, ".f64.u16\t");  | 
7638  | 209  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64U16);  | 
7639  | 209  |     printOperand(MI, 0, O);  | 
7640  | 209  |     SStream_concat0(O, ", ");  | 
7641  | 209  |     printOperand(MI, 1, O);  | 
7642  | 209  |     SStream_concat0(O, ", ");  | 
7643  | 209  |     printFBits16(MI, 2, O);  | 
7644  | 209  |     return;  | 
7645  | 0  |     break;  | 
7646  | 66  |   case 66:  | 
7647  |  |     // VUHTOS  | 
7648  | 66  |     SStream_concat0(O, ".f32.u16\t");  | 
7649  | 66  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F32U16);  | 
7650  | 66  |     printOperand(MI, 0, O);  | 
7651  | 66  |     SStream_concat0(O, ", ");  | 
7652  | 66  |     printOperand(MI, 1, O);  | 
7653  | 66  |     SStream_concat0(O, ", ");  | 
7654  | 66  |     printFBits16(MI, 2, O);  | 
7655  | 66  |     return;  | 
7656  | 0  |     break;  | 
7657  | 210  |   case 67:  | 
7658  |  |     // VUITOD, VULTOD  | 
7659  | 210  |     SStream_concat0(O, ".f64.u32\t");  | 
7660  | 210  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F64U32);  | 
7661  | 210  |     printOperand(MI, 0, O);  | 
7662  | 210  |     SStream_concat0(O, ", ");  | 
7663  | 210  |     printOperand(MI, 1, O);  | 
7664  | 210  |     break;  | 
7665  | 66  |   case 68:  | 
7666  |  |     // VUITOH, VULTOH  | 
7667  | 66  |     SStream_concat0(O, ".f16.u32\t");  | 
7668  | 66  |     ARM_addVectorDataType(MI, ARM_VECTORDATA_F16U32);  | 
7669  | 66  |     printOperand(MI, 0, O);  | 
7670  | 66  |     SStream_concat0(O, ", ");  | 
7671  | 66  |     printOperand(MI, 1, O);  | 
7672  | 66  |     break;  | 
7673  | 28.2k  |   case 69:  | 
7674  |  |     // t2ADCrr, t2ADCrs, t2ADDri, t2ADDrr, t2ADDrs, t2ADR, t2ANDrr, t2ANDrs, ...  | 
7675  | 28.2k  |     SStream_concat0(O, ".w\t");  | 
7676  | 28.2k  |     break;  | 
7677  | 194  |   case 70:  | 
7678  |  |     // t2SRSDB, t2SRSIA  | 
7679  | 194  |     SStream_concat0(O, "\tsp, ");  | 
7680  | 194  |     ARM_addReg(MI, ARM_REG_SP);  | 
7681  | 194  |     printOperand(MI, 0, O);  | 
7682  | 194  |     return;  | 
7683  | 0  |     break;  | 
7684  | 66  |   case 71:  | 
7685  |  |     // t2SRSDB_UPD, t2SRSIA_UPD  | 
7686  | 66  |     SStream_concat0(O, "\tsp!, ");  | 
7687  | 66  |     ARM_addReg(MI, ARM_REG_SP);  | 
7688  | 66  |     printOperand(MI, 0, O);  | 
7689  | 66  |     return;  | 
7690  | 0  |     break;  | 
7691  | 67  |   case 72:  | 
7692  |  |     // t2SUBS_PC_LR  | 
7693  | 67  |     SStream_concat0(O, "\tpc, lr, ");  | 
7694  | 67  |     printOperand(MI, 0, O);  | 
7695  | 67  |     return;  | 
7696  | 0  |     break;  | 
7697  | 103k  |   case 73:  | 
7698  |  |     // tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...  | 
7699  | 103k  |     printPredicateOperand(MI, 4, O);  | 
7700  | 103k  |     SStream_concat0(O, "\t");  | 
7701  | 103k  |     printOperand(MI, 0, O);  | 
7702  | 103k  |     SStream_concat0(O, ", ");  | 
7703  | 103k  |     break;  | 
7704  | 12.1k  |   case 74:  | 
7705  |  |     // tMOVi8, tMVN, tRSB  | 
7706  | 12.1k  |     printPredicateOperand(MI, 3, O);  | 
7707  | 12.1k  |     SStream_concat0(O, "\t");  | 
7708  | 12.1k  |     printOperand(MI, 0, O);  | 
7709  | 12.1k  |     SStream_concat0(O, ", ");  | 
7710  | 12.1k  |     printOperand(MI, 2, O);  | 
7711  | 12.1k  |     break;  | 
7712  | 691k  |   }  | 
7713  |  |  | 
7714  |  |  | 
7715  |  |   // Fragment 2 encoded into 6 bits for 60 unique commands.  | 
7716  |  |   // printf("Fragment 2: %"PRIu64"\n", ((Bits >> 24) & 63)); | 
7717  | 679k  |   switch ((Bits >> 24) & 63) { | 
7718  | 0  |   default: // unreachable  | 
7719  | 346k  |   case 0:  | 
7720  |  |     // ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LSRi, LSR...  | 
7721  | 346k  |     printOperand(MI, 0, O);  | 
7722  | 346k  |     break;  | 
7723  | 9.10k  |   case 1:  | 
7724  |  |     // ITasm, t2IT  | 
7725  | 9.10k  |     printMandatoryPredicateOperand(MI, 0, O);  | 
7726  | 9.10k  |     return;  | 
7727  | 0  |     break;  | 
7728  | 0  |   case 2:  | 
7729  |  |     // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...  | 
7730  | 0  |     printVectorListThreeAllLanes(MI, 0, O);  | 
7731  | 0  |     SStream_concat0(O, ", ");  | 
7732  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7733  | 0  |     break;  | 
7734  | 0  |   case 3:  | 
7735  |  |     // VLD3DUPqAsm_16, VLD3DUPqAsm_32, VLD3DUPqAsm_8, VLD3DUPqWB_fixed_Asm_16...  | 
7736  | 0  |     printVectorListThreeSpacedAllLanes(MI, 0, O);  | 
7737  | 0  |     SStream_concat0(O, ", ");  | 
7738  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7739  | 0  |     break;  | 
7740  | 1.83k  |   case 4:  | 
7741  |  |     // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...  | 
7742  | 1.83k  |     printVectorListThree(MI, 0, O);  | 
7743  | 1.83k  |     SStream_concat0(O, ", ");  | 
7744  | 1.83k  |     break;  | 
7745  | 0  |   case 5:  | 
7746  |  |     // VLD3qAsm_16, VLD3qAsm_32, VLD3qAsm_8, VLD3qWB_fixed_Asm_16, VLD3qWB_fi...  | 
7747  | 0  |     printVectorListThreeSpaced(MI, 0, O);  | 
7748  | 0  |     SStream_concat0(O, ", ");  | 
7749  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7750  | 0  |     break;  | 
7751  | 0  |   case 6:  | 
7752  |  |     // VLD4DUPdAsm_16, VLD4DUPdAsm_32, VLD4DUPdAsm_8, VLD4DUPdWB_fixed_Asm_16...  | 
7753  | 0  |     printVectorListFourAllLanes(MI, 0, O);  | 
7754  | 0  |     SStream_concat0(O, ", ");  | 
7755  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7756  | 0  |     break;  | 
7757  | 0  |   case 7:  | 
7758  |  |     // VLD4DUPqAsm_16, VLD4DUPqAsm_32, VLD4DUPqAsm_8, VLD4DUPqWB_fixed_Asm_16...  | 
7759  | 0  |     printVectorListFourSpacedAllLanes(MI, 0, O);  | 
7760  | 0  |     SStream_concat0(O, ", ");  | 
7761  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7762  | 0  |     break;  | 
7763  | 3.11k  |   case 8:  | 
7764  |  |     // VLD4dAsm_16, VLD4dAsm_32, VLD4dAsm_8, VLD4dWB_fixed_Asm_16, VLD4dWB_fi...  | 
7765  | 3.11k  |     printVectorListFour(MI, 0, O);  | 
7766  | 3.11k  |     SStream_concat0(O, ", ");  | 
7767  | 3.11k  |     break;  | 
7768  | 0  |   case 9:  | 
7769  |  |     // VLD4qAsm_16, VLD4qAsm_32, VLD4qAsm_8, VLD4qWB_fixed_Asm_16, VLD4qWB_fi...  | 
7770  | 0  |     printVectorListFourSpaced(MI, 0, O);  | 
7771  | 0  |     SStream_concat0(O, ", ");  | 
7772  | 0  |     printAddrMode6Operand(MI, 1, O);  | 
7773  | 0  |     break;  | 
7774  | 89.5k  |   case 10:  | 
7775  |  |     // AESD, AESE, MCR2, MCRR2, SHA1C, SHA1M, SHA1P, SHA1SU0, SHA1SU1, SHA256...  | 
7776  | 89.5k  |     printOperand(MI, 2, O);  | 
7777  | 89.5k  |     break;  | 
7778  | 85.4k  |   case 11:  | 
7779  |  |     // AESIMC, AESMC, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, CRC32W, FLDM...  | 
7780  | 85.4k  |     printOperand(MI, 1, O);  | 
7781  | 85.4k  |     break;  | 
7782  | 26.1k  |   case 12:  | 
7783  |  |     // CDP, LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OP...  | 
7784  | 26.1k  |     printPImmediate(MI, 0, O);  | 
7785  | 26.1k  |     SStream_concat0(O, ", ");  | 
7786  | 26.1k  |     break;  | 
7787  | 1.02k  |   case 13:  | 
7788  |  |     // CDP2  | 
7789  | 1.02k  |     printCImmediate(MI, 2, O);  | 
7790  | 1.02k  |     SStream_concat0(O, ", ");  | 
7791  | 1.02k  |     printCImmediate(MI, 3, O);  | 
7792  | 1.02k  |     SStream_concat0(O, ", ");  | 
7793  | 1.02k  |     printCImmediate(MI, 4, O);  | 
7794  | 1.02k  |     SStream_concat0(O, ", ");  | 
7795  | 1.02k  |     printOperand(MI, 5, O);  | 
7796  | 1.02k  |     return;  | 
7797  | 0  |     break;  | 
7798  | 2.43k  |   case 14:  | 
7799  |  |     // CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS  | 
7800  | 2.43k  |     printCPSIFlag(MI, 1, O);  | 
7801  | 2.43k  |     break;  | 
7802  | 7.15k  |   case 15:  | 
7803  |  |     // FCONSTD, FCONSTH, FCONSTS, VABDfd, VABDfq, VABDhd, VABDhq, VABSD, VABS...  | 
7804  | 7.15k  |     SStream_concat0(O, ", ");  | 
7805  | 7.15k  |     break;  | 
7806  | 895  |   case 16:  | 
7807  |  |     // LDAEXD, LDREXD  | 
7808  | 895  |     printGPRPairOperand(MI, 0, O);  | 
7809  | 895  |     SStream_concat0(O, ", ");  | 
7810  | 895  |     printAddrMode7Operand(MI, 1, O);  | 
7811  | 895  |     return;  | 
7812  | 0  |     break;  | 
7813  | 1.36k  |   case 17:  | 
7814  |  |     // LDC2L_OFFSET, LDC2_OFFSET, STC2L_OFFSET, STC2_OFFSET  | 
7815  | 1.36k  |     printAddrMode5Operand(MI, 2, O, false);  | 
7816  | 1.36k  |     return;  | 
7817  | 0  |     break;  | 
7818  | 1.50k  |   case 18:  | 
7819  |  |     // LDC2L_OPTION, LDC2L_POST, LDC2_OPTION, LDC2_POST, STC2L_OPTION, STC2L_...  | 
7820  | 1.50k  |     printAddrMode7Operand(MI, 2, O);  | 
7821  | 1.50k  |     SStream_concat0(O, ", ");  | 
7822  | 1.50k  |     break;  | 
7823  | 1.15k  |   case 19:  | 
7824  |  |     // LDC2L_PRE, LDC2_PRE, STC2L_PRE, STC2_PRE  | 
7825  | 1.15k  |     printAddrMode5Operand(MI, 2, O, true);  | 
7826  | 1.15k  |     SStream_concat0(O, "!");  | 
7827  | 1.15k  |     return;  | 
7828  | 0  |     break;  | 
7829  | 2.12k  |   case 20:  | 
7830  |  |     // MRC, t2MRC, t2MRC2  | 
7831  | 2.12k  |     printPImmediate(MI, 1, O);  | 
7832  | 2.12k  |     SStream_concat0(O, ", ");  | 
7833  | 2.12k  |     printOperand(MI, 2, O);  | 
7834  | 2.12k  |     SStream_concat0(O, ", ");  | 
7835  | 2.12k  |     printOperand(MI, 0, O);  | 
7836  | 2.12k  |     SStream_concat0(O, ", ");  | 
7837  | 2.12k  |     printCImmediate(MI, 3, O);  | 
7838  | 2.12k  |     SStream_concat0(O, ", ");  | 
7839  | 2.12k  |     printCImmediate(MI, 4, O);  | 
7840  | 2.12k  |     SStream_concat0(O, ", ");  | 
7841  | 2.12k  |     printOperand(MI, 5, O);  | 
7842  | 2.12k  |     return;  | 
7843  | 0  |     break;  | 
7844  | 656  |   case 21:  | 
7845  |  |     // MRRC, t2MRRC, t2MRRC2  | 
7846  | 656  |     printPImmediate(MI, 2, O);  | 
7847  | 656  |     SStream_concat0(O, ", ");  | 
7848  | 656  |     printOperand(MI, 3, O);  | 
7849  | 656  |     SStream_concat0(O, ", ");  | 
7850  | 656  |     printOperand(MI, 0, O);  | 
7851  | 656  |     SStream_concat0(O, ", ");  | 
7852  | 656  |     printOperand(MI, 1, O);  | 
7853  | 656  |     SStream_concat0(O, ", ");  | 
7854  | 656  |     printCImmediate(MI, 4, O);  | 
7855  | 656  |     return;  | 
7856  | 0  |     break;  | 
7857  | 6.91k  |   case 22:  | 
7858  |  |     // MSR, MSRi, t2MSR_AR, t2MSR_M  | 
7859  | 6.91k  |     printMSRMaskOperand(MI, 0, O);  | 
7860  | 6.91k  |     SStream_concat0(O, ", ");  | 
7861  | 6.91k  |     break;  | 
7862  | 631  |   case 23:  | 
7863  |  |     // MSRbanked, t2MSRbanked  | 
7864  | 631  |     printBankedRegOperand(MI, 0, O);  | 
7865  | 631  |     SStream_concat0(O, ", ");  | 
7866  | 631  |     printOperand(MI, 1, O);  | 
7867  | 631  |     return;  | 
7868  | 0  |     break;  | 
7869  | 4.62k  |   case 24:  | 
7870  |  |     // VBICiv2i32, VBICiv4i16, VBICiv4i32, VBICiv8i16, VMOVv16i8, VMOVv1i64, ...  | 
7871  | 4.62k  |     printNEONModImmOperand(MI, 1, O);  | 
7872  | 4.62k  |     return;  | 
7873  | 0  |     break;  | 
7874  | 1.18k  |   case 25:  | 
7875  |  |     // VCMPEZD, VCMPEZH, VCMPEZS, VCMPZD, VCMPZH, VCMPZS, tRSB  | 
7876  | 1.18k  |     SStream_concat0(O, ", #0");  | 
7877  | 1.18k  |     op_addImm(MI, 0);  | 
7878  | 1.18k  |     return;  | 
7879  | 0  |     break;  | 
7880  | 13.2k  |   case 26:  | 
7881  |  |     // VCVTf2sd, VCVTf2sq, VCVTf2ud, VCVTf2uq, VCVTh2sd, VCVTh2sq, VCVTh2ud, ...  | 
7882  | 13.2k  |     return;  | 
7883  | 0  |     break;  | 
7884  | 267  |   case 27:  | 
7885  |  |     // VLD1DUPd16, VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32, VLD...  | 
7886  | 267  |     printVectorListOneAllLanes(MI, 0, O);  | 
7887  | 267  |     SStream_concat0(O, ", ");  | 
7888  | 267  |     break;  | 
7889  | 1.86k  |   case 28:  | 
7890  |  |     // VLD1DUPq16, VLD1DUPq16wb_fixed, VLD1DUPq16wb_register, VLD1DUPq32, VLD...  | 
7891  | 1.86k  |     printVectorListTwoAllLanes(MI, 0, O);  | 
7892  | 1.86k  |     SStream_concat0(O, ", ");  | 
7893  | 1.86k  |     break;  | 
7894  | 1.12k  |   case 29:  | 
7895  |  |     // VLD1d16, VLD1d16wb_fixed, VLD1d16wb_register, VLD1d32, VLD1d32wb_fixed...  | 
7896  | 1.12k  |     printVectorListOne(MI, 0, O);  | 
7897  | 1.12k  |     SStream_concat0(O, ", ");  | 
7898  | 1.12k  |     break;  | 
7899  | 4.41k  |   case 30:  | 
7900  |  |     // VLD1q16, VLD1q16wb_fixed, VLD1q16wb_register, VLD1q32, VLD1q32wb_fixed...  | 
7901  | 4.41k  |     printVectorListTwo(MI, 0, O);  | 
7902  | 4.41k  |     SStream_concat0(O, ", ");  | 
7903  | 4.41k  |     break;  | 
7904  | 1.63k  |   case 31:  | 
7905  |  |     // VLD2DUPd16x2, VLD2DUPd16x2wb_fixed, VLD2DUPd16x2wb_register, VLD2DUPd3...  | 
7906  | 1.63k  |     printVectorListTwoSpacedAllLanes(MI, 0, O);  | 
7907  | 1.63k  |     SStream_concat0(O, ", ");  | 
7908  | 1.63k  |     break;  | 
7909  | 1.97k  |   case 32:  | 
7910  |  |     // VLD2b16, VLD2b16wb_fixed, VLD2b16wb_register, VLD2b32, VLD2b32wb_fixed...  | 
7911  | 1.97k  |     printVectorListTwoSpaced(MI, 0, O);  | 
7912  | 1.97k  |     SStream_concat0(O, ", ");  | 
7913  | 1.97k  |     break;  | 
7914  | 9.74k  |   case 33:  | 
7915  |  |     // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST2LNd16_UPD, VST2LNd32_U...  | 
7916  | 9.74k  |     printOperand(MI, 4, O);  | 
7917  | 9.74k  |     break;  | 
7918  | 102  |   case 34:  | 
7919  |  |     // VST1d16, VST1d32, VST1d64, VST1d8  | 
7920  | 102  |     printVectorListOne(MI, 2, O);  | 
7921  | 102  |     SStream_concat0(O, ", ");  | 
7922  | 102  |     printAddrMode6Operand(MI, 0, O);  | 
7923  | 102  |     return;  | 
7924  | 0  |     break;  | 
7925  | 285  |   case 35:  | 
7926  |  |     // VST1d16Q, VST1d32Q, VST1d64Q, VST1d8Q, VST2q16, VST2q32, VST2q8  | 
7927  | 285  |     printVectorListFour(MI, 2, O);  | 
7928  | 285  |     SStream_concat0(O, ", ");  | 
7929  | 285  |     printAddrMode6Operand(MI, 0, O);  | 
7930  | 285  |     return;  | 
7931  | 0  |     break;  | 
7932  | 1.71k  |   case 36:  | 
7933  |  |     // VST1d16Qwb_fixed, VST1d32Qwb_fixed, VST1d64Qwb_fixed, VST1d8Qwb_fixed,...  | 
7934  | 1.71k  |     printVectorListFour(MI, 3, O);  | 
7935  | 1.71k  |     SStream_concat0(O, ", ");  | 
7936  | 1.71k  |     printAddrMode6Operand(MI, 1, O);  | 
7937  | 1.71k  |     SStream_concat0(O, "!");  | 
7938  | 1.71k  |     return;  | 
7939  | 0  |     break;  | 
7940  | 1.73k  |   case 37:  | 
7941  |  |     // VST1d16Qwb_register, VST1d32Qwb_register, VST1d64Qwb_register, VST1d8Q...  | 
7942  | 1.73k  |     printVectorListFour(MI, 4, O);  | 
7943  | 1.73k  |     SStream_concat0(O, ", ");  | 
7944  | 1.73k  |     printAddrMode6Operand(MI, 1, O);  | 
7945  | 1.73k  |     SStream_concat0(O, ", ");  | 
7946  | 1.73k  |     printOperand(MI, 3, O);  | 
7947  | 1.73k  |     return;  | 
7948  | 0  |     break;  | 
7949  | 201  |   case 38:  | 
7950  |  |     // VST1d16T, VST1d32T, VST1d64T, VST1d8T  | 
7951  | 201  |     printVectorListThree(MI, 2, O);  | 
7952  | 201  |     SStream_concat0(O, ", ");  | 
7953  | 201  |     printAddrMode6Operand(MI, 0, O);  | 
7954  | 201  |     return;  | 
7955  | 0  |     break;  | 
7956  | 1.08k  |   case 39:  | 
7957  |  |     // VST1d16Twb_fixed, VST1d32Twb_fixed, VST1d64Twb_fixed, VST1d8Twb_fixed  | 
7958  | 1.08k  |     printVectorListThree(MI, 3, O);  | 
7959  | 1.08k  |     SStream_concat0(O, ", ");  | 
7960  | 1.08k  |     printAddrMode6Operand(MI, 1, O);  | 
7961  | 1.08k  |     SStream_concat0(O, "!");  | 
7962  | 1.08k  |     return;  | 
7963  | 0  |     break;  | 
7964  | 567  |   case 40:  | 
7965  |  |     // VST1d16Twb_register, VST1d32Twb_register, VST1d64Twb_register, VST1d8T...  | 
7966  | 567  |     printVectorListThree(MI, 4, O);  | 
7967  | 567  |     SStream_concat0(O, ", ");  | 
7968  | 567  |     printAddrMode6Operand(MI, 1, O);  | 
7969  | 567  |     SStream_concat0(O, ", ");  | 
7970  | 567  |     printOperand(MI, 3, O);  | 
7971  | 567  |     return;  | 
7972  | 0  |     break;  | 
7973  | 743  |   case 41:  | 
7974  |  |     // VST1d16wb_fixed, VST1d32wb_fixed, VST1d64wb_fixed, VST1d8wb_fixed  | 
7975  | 743  |     printVectorListOne(MI, 3, O);  | 
7976  | 743  |     SStream_concat0(O, ", ");  | 
7977  | 743  |     printAddrMode6Operand(MI, 1, O);  | 
7978  | 743  |     SStream_concat0(O, "!");  | 
7979  | 743  |     return;  | 
7980  | 0  |     break;  | 
7981  | 789  |   case 42:  | 
7982  |  |     // VST1d16wb_register, VST1d32wb_register, VST1d64wb_register, VST1d8wb_r...  | 
7983  | 789  |     printVectorListOne(MI, 4, O);  | 
7984  | 789  |     SStream_concat0(O, ", ");  | 
7985  | 789  |     printAddrMode6Operand(MI, 1, O);  | 
7986  | 789  |     SStream_concat0(O, ", ");  | 
7987  | 789  |     printOperand(MI, 3, O);  | 
7988  | 789  |     return;  | 
7989  | 0  |     break;  | 
7990  | 1.42k  |   case 43:  | 
7991  |  |     // VST1q16, VST1q32, VST1q64, VST1q8, VST2d16, VST2d32, VST2d8  | 
7992  | 1.42k  |     printVectorListTwo(MI, 2, O);  | 
7993  | 1.42k  |     SStream_concat0(O, ", ");  | 
7994  | 1.42k  |     printAddrMode6Operand(MI, 0, O);  | 
7995  | 1.42k  |     return;  | 
7996  | 0  |     break;  | 
7997  | 1.33k  |   case 44:  | 
7998  |  |     // VST1q16wb_fixed, VST1q32wb_fixed, VST1q64wb_fixed, VST1q8wb_fixed, VST...  | 
7999  | 1.33k  |     printVectorListTwo(MI, 3, O);  | 
8000  | 1.33k  |     SStream_concat0(O, ", ");  | 
8001  | 1.33k  |     printAddrMode6Operand(MI, 1, O);  | 
8002  | 1.33k  |     SStream_concat0(O, "!");  | 
8003  | 1.33k  |     return;  | 
8004  | 0  |     break;  | 
8005  | 1.46k  |   case 45:  | 
8006  |  |     // VST1q16wb_register, VST1q32wb_register, VST1q64wb_register, VST1q8wb_r...  | 
8007  | 1.46k  |     printVectorListTwo(MI, 4, O);  | 
8008  | 1.46k  |     SStream_concat0(O, ", ");  | 
8009  | 1.46k  |     printAddrMode6Operand(MI, 1, O);  | 
8010  | 1.46k  |     SStream_concat0(O, ", ");  | 
8011  | 1.46k  |     printOperand(MI, 3, O);  | 
8012  | 1.46k  |     return;  | 
8013  | 0  |     break;  | 
8014  | 625  |   case 46:  | 
8015  |  |     // VST2b16, VST2b32, VST2b8  | 
8016  | 625  |     printVectorListTwoSpaced(MI, 2, O);  | 
8017  | 625  |     SStream_concat0(O, ", ");  | 
8018  | 625  |     printAddrMode6Operand(MI, 0, O);  | 
8019  | 625  |     return;  | 
8020  | 0  |     break;  | 
8021  | 448  |   case 47:  | 
8022  |  |     // VST2b16wb_fixed, VST2b32wb_fixed, VST2b8wb_fixed  | 
8023  | 448  |     printVectorListTwoSpaced(MI, 3, O);  | 
8024  | 448  |     SStream_concat0(O, ", ");  | 
8025  | 448  |     printAddrMode6Operand(MI, 1, O);  | 
8026  | 448  |     SStream_concat0(O, "!");  | 
8027  | 448  |     return;  | 
8028  | 0  |     break;  | 
8029  | 1.01k  |   case 48:  | 
8030  |  |     // VST2b16wb_register, VST2b32wb_register, VST2b8wb_register  | 
8031  | 1.01k  |     printVectorListTwoSpaced(MI, 4, O);  | 
8032  | 1.01k  |     SStream_concat0(O, ", ");  | 
8033  | 1.01k  |     printAddrMode6Operand(MI, 1, O);  | 
8034  | 1.01k  |     SStream_concat0(O, ", ");  | 
8035  | 1.01k  |     printOperand(MI, 3, O);  | 
8036  | 1.01k  |     return;  | 
8037  | 0  |     break;  | 
8038  | 1.88k  |   case 49:  | 
8039  |  |     // t2DMB, t2DSB  | 
8040  | 1.88k  |     printMemBOption(MI, 0, O);  | 
8041  | 1.88k  |     return;  | 
8042  | 0  |     break;  | 
8043  | 787  |   case 50:  | 
8044  |  |     // t2ISB  | 
8045  | 787  |     printInstSyncBOption(MI, 0, O);  | 
8046  | 787  |     return;  | 
8047  | 0  |     break;  | 
8048  | 666  |   case 51:  | 
8049  |  |     // t2PLDWi12, t2PLDi12, t2PLIi12  | 
8050  | 666  |     printAddrModeImm12Operand(MI, 0, O, false);  | 
8051  | 666  |     return;  | 
8052  | 0  |     break;  | 
8053  | 581  |   case 52:  | 
8054  |  |     // t2PLDWi8, t2PLDi8, t2PLIi8  | 
8055  | 581  |     printT2AddrModeImm8Operand(MI, 0, O, false);  | 
8056  | 581  |     return;  | 
8057  | 0  |     break;  | 
8058  | 591  |   case 53:  | 
8059  |  |     // t2PLDWs, t2PLDs, t2PLIs  | 
8060  | 591  |     printT2AddrModeSoRegOperand(MI, 0, O);  | 
8061  | 591  |     return;  | 
8062  | 0  |     break;  | 
8063  | 2.96k  |   case 54:  | 
8064  |  |     // t2PLDpci, t2PLIpci  | 
8065  | 2.96k  |     printThumbLdrLabelOperand(MI, 0, O);  | 
8066  | 2.96k  |     return;  | 
8067  | 0  |     break;  | 
8068  | 414  |   case 55:  | 
8069  |  |     // t2TBB  | 
8070  | 414  |     printAddrModeTBB(MI, 0, O);  | 
8071  | 414  |     return;  | 
8072  | 0  |     break;  | 
8073  | 554  |   case 56:  | 
8074  |  |     // t2TBH  | 
8075  | 554  |     printAddrModeTBH(MI, 0, O);  | 
8076  | 554  |     return;  | 
8077  | 0  |     break;  | 
8078  | 0  |   case 57:  | 
8079  |  |     // t2TSB  | 
8080  | 0  |     printTraceSyncBOption(MI, 0, O);  | 
8081  | 0  |     return;  | 
8082  | 0  |     break;  | 
8083  | 26.3k  |   case 58:  | 
8084  |  |     // tADC, tADDi8, tAND, tASRrr, tBIC, tEOR, tLSLrr, tLSRrr, tORR, tROR, tS...  | 
8085  | 26.3k  |     printOperand(MI, 3, O);  | 
8086  | 26.3k  |     return;  | 
8087  | 0  |     break;  | 
8088  | 3.16k  |   case 59:  | 
8089  |  |     // tPOP, tPUSH  | 
8090  | 3.16k  |     printRegisterList(MI, 2, O);  | 
8091  | 3.16k  |     return;  | 
8092  | 0  |     break;  | 
8093  | 679k  |   }  | 
8094  |  |  | 
8095  |  |  | 
8096  |  |   // Fragment 3 encoded into 5 bits for 30 unique commands.  | 
8097  |  |   // printf("Fragment 3: %"PRIu64"\n", ((Bits >> 30) & 31)); | 
8098  | 591k  |   switch ((Bits >> 30) & 31) { | 
8099  | 0  |   default: // unreachable  | 
8100  | 416k  |   case 0:  | 
8101  |  |     // ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LSRi, LSR...  | 
8102  | 416k  |     SStream_concat0(O, ", ");  | 
8103  | 416k  |     break;  | 
8104  | 82.9k  |   case 1:  | 
8105  |  |     // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPqAsm_16, VLD3DUP...  | 
8106  | 82.9k  |     return;  | 
8107  | 0  |     break;  | 
8108  | 328  |   case 2:  | 
8109  |  |     // VLD3DUPdWB_fixed_Asm_16, VLD3DUPdWB_fixed_Asm_32, VLD3DUPdWB_fixed_Asm...  | 
8110  | 328  |     SStream_concat0(O, "!");  | 
8111  | 328  |     return;  | 
8112  | 0  |     break;  | 
8113  | 3.34k  |   case 3:  | 
8114  |  |     // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...  | 
8115  | 3.34k  |     printAddrMode6Operand(MI, 1, O);  | 
8116  | 3.34k  |     break;  | 
8117  | 15.7k  |   case 4:  | 
8118  |  |     // CDP, MCR, MCRR, MSR, VABDfd, VABDfq, VABDhd, VABDhq, VABSD, VABSH, VAB...  | 
8119  | 15.7k  |     printOperand(MI, 1, O);  | 
8120  | 15.7k  |     break;  | 
8121  | 621  |   case 5:  | 
8122  |  |     // FCONSTD, FCONSTH, FCONSTS, VMOVv2f32, VMOVv4f32  | 
8123  | 621  |     printFPImmOperand(MI, 1, O);  | 
8124  | 621  |     return;  | 
8125  | 0  |     break;  | 
8126  | 12.8k  |   case 6:  | 
8127  |  |     // FLDMXDB_UPD, FLDMXIA_UPD, FSTMXDB_UPD, FSTMXIA_UPD, LDMDA_UPD, LDMDB_U...  | 
8128  | 12.8k  |     SStream_concat0(O, "!, ");  | 
8129  | 12.8k  |     printRegisterList(MI, 4, O);  | 
8130  | 12.8k  |     break;  | 
8131  | 429  |   case 7:  | 
8132  |  |     // LDC2L_OPTION, LDC2_OPTION, STC2L_OPTION, STC2_OPTION  | 
8133  | 429  |     printCoprocOptionImm(MI, 3, O);  | 
8134  | 429  |     return;  | 
8135  | 0  |     break;  | 
8136  | 1.07k  |   case 8:  | 
8137  |  |     // LDC2L_POST, LDC2_POST, STC2L_POST, STC2_POST  | 
8138  | 1.07k  |     printPostIdxImm8s4Operand(MI, 3, O);  | 
8139  | 1.07k  |     return;  | 
8140  | 0  |     break;  | 
8141  | 18.9k  |   case 9:  | 
8142  |  |     // LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OPTION,...  | 
8143  | 18.9k  |     printCImmediate(MI, 1, O);  | 
8144  | 18.9k  |     SStream_concat0(O, ", ");  | 
8145  | 18.9k  |     break;  | 
8146  | 468  |   case 10:  | 
8147  |  |     // MRS, t2MRS_AR  | 
8148  | 468  |     SStream_concat0(O, ", apsr");  | 
8149  | 468  |     ARM_addReg(MI, ARM_REG_APSR);  | 
8150  | 468  |     return;  | 
8151  | 0  |     break;  | 
8152  | 82  |   case 11:  | 
8153  |  |     // MRSsys, t2MRSsys_AR  | 
8154  | 82  |     SStream_concat0(O, ", spsr");  | 
8155  | 82  |     ARM_addReg(MI, ARM_REG_SPSR);  | 
8156  | 82  |     return;  | 
8157  | 0  |     break;  | 
8158  | 855  |   case 12:  | 
8159  |  |     // MSRi  | 
8160  | 855  |     printModImmOperand(MI, 1, O);  | 
8161  | 855  |     return;  | 
8162  | 0  |     break;  | 
8163  | 199  |   case 13:  | 
8164  |  |     // VCEQzv16i8, VCEQzv2i32, VCEQzv4i16, VCEQzv4i32, VCEQzv8i16, VCEQzv8i8,...  | 
8165  | 199  |     SStream_concat0(O, ", #0");  | 
8166  | 199  |     op_addImm(MI, 0);  | 
8167  | 199  |     return;  | 
8168  | 0  |     break;  | 
8169  | 3.15k  |   case 14:  | 
8170  |  |     // VCVTf2xsd, VCVTf2xsq, VCVTf2xud, VCVTf2xuq, VCVTh2xsd, VCVTh2xsq, VCVT...  | 
8171  | 3.15k  |     printOperand(MI, 2, O);  | 
8172  | 3.15k  |     break;  | 
8173  | 472  |   case 15:  | 
8174  |  |     // VGETLNs16, VGETLNs8, VGETLNu16, VGETLNu8  | 
8175  | 472  |     printVectorIndex(MI, 2, O);  | 
8176  | 472  |     return;  | 
8177  | 0  |     break;  | 
8178  | 12.8k  |   case 16:  | 
8179  |  |     // VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32wb_fixed, VLD1DUP...  | 
8180  | 12.8k  |     printAddrMode6Operand(MI, 2, O);  | 
8181  | 12.8k  |     break;  | 
8182  | 14.4k  |   case 17:  | 
8183  |  |     // VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...  | 
8184  | 14.4k  |     SStream_concat0(O, "[");  | 
8185  | 14.4k  |     set_mem_access(MI, true);  | 
8186  | 14.4k  |     break;  | 
8187  | 1.60k  |   case 18:  | 
8188  |  |     // VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...  | 
8189  | 1.60k  |     SStream_concat0(O, "[], ");  | 
8190  | 1.60k  |     printOperand(MI, 1, O);  | 
8191  | 1.60k  |     SStream_concat0(O, "[], ");  | 
8192  | 1.60k  |     printOperand(MI, 2, O);  | 
8193  | 1.60k  |     break;  | 
8194  | 393  |   case 19:  | 
8195  |  |     // VMRS  | 
8196  | 393  |     SStream_concat0(O, ", fpscr");  | 
8197  | 393  |     ARM_addReg(MI, ARM_REG_FPSCR);  | 
8198  | 393  |     return;  | 
8199  | 0  |     break;  | 
8200  | 326  |   case 20:  | 
8201  |  |     // VMRS_FPEXC  | 
8202  | 326  |     SStream_concat0(O, ", fpexc");  | 
8203  | 326  |     ARM_addReg(MI, ARM_REG_FPEXC);  | 
8204  | 326  |     return;  | 
8205  | 0  |     break;  | 
8206  | 480  |   case 21:  | 
8207  |  |     // VMRS_FPINST  | 
8208  | 480  |     SStream_concat0(O, ", fpinst");  | 
8209  | 480  |     ARM_addReg(MI, ARM_REG_FPINST);  | 
8210  | 480  |     return;  | 
8211  | 0  |     break;  | 
8212  | 103  |   case 22:  | 
8213  |  |     // VMRS_FPINST2  | 
8214  | 103  |     SStream_concat0(O, ", fpinst2");  | 
8215  | 103  |     ARM_addReg(MI, ARM_REG_FPINST2);  | 
8216  | 103  |     return;  | 
8217  | 0  |     break;  | 
8218  | 195  |   case 23:  | 
8219  |  |     // VMRS_FPSID  | 
8220  | 195  |     SStream_concat0(O, ", fpsid");  | 
8221  | 195  |     ARM_addReg(MI, ARM_REG_FPSID);  | 
8222  | 195  |     return;  | 
8223  | 0  |     break;  | 
8224  | 1.07k  |   case 24:  | 
8225  |  |     // VMRS_MVFR0  | 
8226  | 1.07k  |     SStream_concat0(O, ", mvfr0");  | 
8227  | 1.07k  |     ARM_addReg(MI, ARM_REG_MVFR0);  | 
8228  | 1.07k  |     return;  | 
8229  | 0  |     break;  | 
8230  | 511  |   case 25:  | 
8231  |  |     // VMRS_MVFR1  | 
8232  | 511  |     SStream_concat0(O, ", mvfr1");  | 
8233  | 511  |     ARM_addReg(MI, ARM_REG_MVFR1);  | 
8234  | 511  |     return;  | 
8235  | 0  |     break;  | 
8236  | 205  |   case 26:  | 
8237  |  |     // VMRS_MVFR2  | 
8238  | 205  |     SStream_concat0(O, ", mvfr2");  | 
8239  | 205  |     ARM_addReg(MI, ARM_REG_MVFR2);  | 
8240  | 205  |     return;  | 
8241  | 0  |     break;  | 
8242  | 851  |   case 27:  | 
8243  |  |     // VSETLNi16, VSETLNi32, VSETLNi8  | 
8244  | 851  |     printVectorIndex(MI, 3, O);  | 
8245  | 851  |     SStream_concat0(O, ", ");  | 
8246  | 851  |     printOperand(MI, 2, O);  | 
8247  | 851  |     return;  | 
8248  | 0  |     break;  | 
8249  | 232  |   case 28:  | 
8250  |  |     // VSHTOH, VTOSHH, VTOUHH, VUHTOH  | 
8251  | 232  |     printFBits16(MI, 2, O);  | 
8252  | 232  |     return;  | 
8253  | 0  |     break;  | 
8254  | 666  |   case 29:  | 
8255  |  |     // VSLTOD, VSLTOH, VSLTOS, VTOSLD, VTOSLH, VTOSLS, VTOULD, VTOULH, VTOULS...  | 
8256  | 666  |     printFBits32(MI, 2, O);  | 
8257  | 666  |     return;  | 
8258  | 0  |     break;  | 
8259  | 591k  |   }  | 
8260  |  |  | 
8261  |  |  | 
8262  |  |   // Fragment 4 encoded into 7 bits for 65 unique commands.  | 
8263  |  |   // printf("Fragment 4: %"PRIu64"\n", ((Bits >> 35) & 127)); | 
8264  | 499k  |   switch ((Bits >> 35) & 127) { | 
8265  | 0  |   default: // unreachable  | 
8266  | 109k  |   case 0:  | 
8267  |  |     // ASRi, ASRr, LDRConstPool, LSLi, LSLr, LSRi, LSRr, RORi, RORr, RRXi, t2...  | 
8268  | 109k  |     printOperand(MI, 1, O);  | 
8269  | 109k  |     break;  | 
8270  | 1.18k  |   case 1:  | 
8271  |  |     // LDRBT_POST, LDRT_POST, STRBT_POST, STRT_POST, LDA, LDAB, LDAEX, LDAEXB...  | 
8272  | 1.18k  |     printAddrMode7Operand(MI, 1, O);  | 
8273  | 1.18k  |     return;  | 
8274  | 0  |     break;  | 
8275  | 0  |   case 2:  | 
8276  |  |     // VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...  | 
8277  | 0  |     printAddrMode6Operand(MI, 2, O);  | 
8278  | 0  |     break;  | 
8279  | 58.2k  |   case 3:  | 
8280  |  |     // VLD3DUPdWB_register_Asm_16, VLD3DUPdWB_register_Asm_32, VLD3DUPdWB_reg...  | 
8281  | 58.2k  |     printOperand(MI, 3, O);  | 
8282  | 58.2k  |     break;  | 
8283  | 22.3k  |   case 4:  | 
8284  |  |     // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD4dAsm_16, VLD4dAsm_32, VLD4dA...  | 
8285  | 22.3k  |     return;  | 
8286  | 0  |     break;  | 
8287  | 5.67k  |   case 5:  | 
8288  |  |     // VLD3dWB_fixed_Asm_16, VLD3dWB_fixed_Asm_32, VLD3dWB_fixed_Asm_8, VLD4d...  | 
8289  | 5.67k  |     SStream_concat0(O, "!");  | 
8290  | 5.67k  |     return;  | 
8291  | 0  |     break;  | 
8292  | 17.7k  |   case 6:  | 
8293  |  |     // VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...  | 
8294  | 17.7k  |     SStream_concat0(O, ", ");  | 
8295  | 17.7k  |     break;  | 
8296  | 1.46k  |   case 7:  | 
8297  |  |     // t2MOVSsi, t2MOVsi, t2CMNzrs, t2CMPrs, t2MVNs, t2TEQrs, t2TSTrs  | 
8298  | 1.46k  |     printT2SOOperand(MI, 1, O);  | 
8299  | 1.46k  |     return;  | 
8300  | 0  |     break;  | 
8301  | 1.26k  |   case 8:  | 
8302  |  |     // t2MOVSsr, t2MOVsr, CMNzrsr, CMPrsr, MOVsr, MVNsr, TEQrsr, TSTrsr  | 
8303  | 1.26k  |     printSORegRegOperand(MI, 1, O);  | 
8304  | 1.26k  |     return;  | 
8305  | 0  |     break;  | 
8306  | 0  |   case 9:  | 
8307  |  |     // ADR, t2ADR  | 
8308  | 0  |     printAdrLabelOperand(MI, 1, O, 0);  | 
8309  | 0  |     return;  | 
8310  | 0  |     break;  | 
8311  | 1.49k  |   case 10:  | 
8312  |  |     // BFC, t2BFC  | 
8313  | 1.49k  |     printBitfieldInvMaskImmOperand(MI, 2, O);  | 
8314  | 1.49k  |     return;  | 
8315  | 0  |     break;  | 
8316  | 25.4k  |   case 11:  | 
8317  |  |     // BFI, CPS3p, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, CRC32W, MOVTi16...  | 
8318  | 25.4k  |     printOperand(MI, 2, O);  | 
8319  | 25.4k  |     break;  | 
8320  | 1.42k  |   case 12:  | 
8321  |  |     // CMNri, CMPri, MOVi, MVNi, TEQri, TSTri  | 
8322  | 1.42k  |     printModImmOperand(MI, 1, O);  | 
8323  | 1.42k  |     return;  | 
8324  | 0  |     break;  | 
8325  | 1.72k  |   case 13:  | 
8326  |  |     // CMNzrsi, CMPrsi, MOVsi, MVNsi, TEQrsi, TSTrsi  | 
8327  | 1.72k  |     printSORegImmOperand(MI, 1, O);  | 
8328  | 1.72k  |     return;  | 
8329  | 0  |     break;  | 
8330  | 5.20k  |   case 14:  | 
8331  |  |     // FLDMXIA, FSTMXIA, LDMDA, LDMDB, LDMIA, LDMIB, STMDA, STMDB, STMIA, STM...  | 
8332  | 5.20k  |     printRegisterList(MI, 3, O);  | 
8333  | 5.20k  |     break;  | 
8334  | 5.30k  |   case 15:  | 
8335  |  |     // LDCL_OFFSET, LDC_OFFSET, STCL_OFFSET, STC_OFFSET, t2LDC2L_OFFSET, t2LD...  | 
8336  | 5.30k  |     printAddrMode5Operand(MI, 2, O, false);  | 
8337  | 5.30k  |     return;  | 
8338  | 0  |     break;  | 
8339  | 23.9k  |   case 16:  | 
8340  |  |     // LDCL_OPTION, LDCL_POST, LDC_OPTION, LDC_POST, LDRBT_POST_IMM, LDRBT_PO...  | 
8341  | 23.9k  |     printAddrMode7Operand(MI, 2, O);  | 
8342  | 23.9k  |     break;  | 
8343  | 4.90k  |   case 17:  | 
8344  |  |     // LDCL_PRE, LDC_PRE, STCL_PRE, STC_PRE, t2LDC2L_PRE, t2LDC2_PRE, t2LDCL_...  | 
8345  | 4.90k  |     printAddrMode5Operand(MI, 2, O, true);  | 
8346  | 4.90k  |     SStream_concat0(O, "!");  | 
8347  | 4.90k  |     return;  | 
8348  | 0  |     break;  | 
8349  | 4.36k  |   case 18:  | 
8350  |  |     // LDRB_PRE_IMM, LDR_PRE_IMM, STRB_PRE_IMM, STR_PRE_IMM  | 
8351  | 4.36k  |     printAddrModeImm12Operand(MI, 2, O, true);  | 
8352  | 4.36k  |     SStream_concat0(O, "!");  | 
8353  | 4.36k  |     return;  | 
8354  | 0  |     break;  | 
8355  | 4.21k  |   case 19:  | 
8356  |  |     // LDRB_PRE_REG, LDR_PRE_REG, STRB_PRE_REG, STR_PRE_REG  | 
8357  | 4.21k  |     printAddrMode2Operand(MI, 2, O);  | 
8358  | 4.21k  |     SStream_concat0(O, "!");  | 
8359  | 4.21k  |     return;  | 
8360  | 0  |     break;  | 
8361  | 6.72k  |   case 20:  | 
8362  |  |     // LDRBi12, LDRcp, LDRi12, STRBi12, STRi12, t2LDRBi12, t2LDRHi12, t2LDRSB...  | 
8363  | 6.72k  |     printAddrModeImm12Operand(MI, 1, O, false);  | 
8364  | 6.72k  |     return;  | 
8365  | 0  |     break;  | 
8366  | 2.84k  |   case 21:  | 
8367  |  |     // LDRBrs, LDRrs, STRBrs, STRrs  | 
8368  | 2.84k  |     printAddrMode2Operand(MI, 1, O);  | 
8369  | 2.84k  |     return;  | 
8370  | 0  |     break;  | 
8371  | 1.73k  |   case 22:  | 
8372  |  |     // LDRH, LDRSB, LDRSH, STRH  | 
8373  | 1.73k  |     printAddrMode3Operand(MI, 1, O, false);  | 
8374  | 1.73k  |     return;  | 
8375  | 0  |     break;  | 
8376  | 1.36k  |   case 23:  | 
8377  |  |     // LDRH_PRE, LDRSB_PRE, LDRSH_PRE, STRH_PRE  | 
8378  | 1.36k  |     printAddrMode3Operand(MI, 2, O, true);  | 
8379  | 1.36k  |     SStream_concat0(O, "!");  | 
8380  | 1.36k  |     return;  | 
8381  | 0  |     break;  | 
8382  | 555  |   case 24:  | 
8383  |  |     // MCR2  | 
8384  | 555  |     printCImmediate(MI, 3, O);  | 
8385  | 555  |     SStream_concat0(O, ", ");  | 
8386  | 555  |     printCImmediate(MI, 4, O);  | 
8387  | 555  |     SStream_concat0(O, ", ");  | 
8388  | 555  |     printOperand(MI, 5, O);  | 
8389  | 555  |     return;  | 
8390  | 0  |     break;  | 
8391  | 348  |   case 25:  | 
8392  |  |     // MRSbanked, t2MRSbanked  | 
8393  | 348  |     printBankedRegOperand(MI, 1, O);  | 
8394  | 348  |     return;  | 
8395  | 0  |     break;  | 
8396  | 2.01k  |   case 26:  | 
8397  |  |     // SSAT, SSAT16, t2SSAT, t2SSAT16  | 
8398  | 2.01k  |     printImmPlusOneOperand(MI, 1, O);  | 
8399  | 2.01k  |     SStream_concat0(O, ", ");  | 
8400  | 2.01k  |     printOperand(MI, 2, O);  | 
8401  | 2.01k  |     break;  | 
8402  | 1.12k  |   case 27:  | 
8403  |  |     // STLEXD, STREXD  | 
8404  | 1.12k  |     printGPRPairOperand(MI, 1, O);  | 
8405  | 1.12k  |     SStream_concat0(O, ", ");  | 
8406  | 1.12k  |     printAddrMode7Operand(MI, 2, O);  | 
8407  | 1.12k  |     return;  | 
8408  | 0  |     break;  | 
8409  | 67  |   case 28:  | 
8410  |  |     // VCEQzv2f32, VCEQzv4f16, VCEQzv4f32, VCEQzv8f16, VCGEzv2f32, VCGEzv4f16...  | 
8411  | 67  |     SStream_concat0(O, ", #0");  | 
8412  | 67  |     op_addImm(MI, 0);  | 
8413  | 67  |     return;  | 
8414  | 0  |     break;  | 
8415  | 629  |   case 29:  | 
8416  |  |     // VLD1LNd16, VLD1LNd32, VLD1LNd8, VST2LNd16, VST2LNd32, VST2LNd8, VST2LN...  | 
8417  | 629  |     printNoHashImmediate(MI, 4, O);  | 
8418  | 629  |     break;  | 
8419  | 4.35k  |   case 30:  | 
8420  |  |     // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...  | 
8421  | 4.35k  |     printNoHashImmediate(MI, 6, O);  | 
8422  | 4.35k  |     break;  | 
8423  | 3.65k  |   case 31:  | 
8424  |  |     // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...  | 
8425  | 3.65k  |     printNoHashImmediate(MI, 8, O);  | 
8426  | 3.65k  |     SStream_concat0(O, "], ");  | 
8427  | 3.65k  |     set_mem_access(MI, false);  | 
8428  | 3.65k  |     break;  | 
8429  | 719  |   case 32:  | 
8430  |  |     // VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...  | 
8431  | 719  |     SStream_concat0(O, "[]}, ");  | 
8432  | 719  |     break;  | 
8433  | 1.36k  |   case 33:  | 
8434  |  |     // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...  | 
8435  | 1.36k  |     printNoHashImmediate(MI, 10, O);  | 
8436  | 1.36k  |     SStream_concat0(O, "], ");  | 
8437  | 1.36k  |     set_mem_access(MI, false);  | 
8438  | 1.36k  |     printOperand(MI, 1, O);  | 
8439  | 1.36k  |     SStream_concat0(O, "[");  | 
8440  | 1.36k  |     set_mem_access(MI, true);  | 
8441  | 1.36k  |     printNoHashImmediate(MI, 10, O);  | 
8442  | 1.36k  |     SStream_concat0(O, "], ");  | 
8443  | 1.36k  |     set_mem_access(MI, false);  | 
8444  | 1.36k  |     printOperand(MI, 2, O);  | 
8445  | 1.36k  |     SStream_concat0(O, "[");  | 
8446  | 1.36k  |     set_mem_access(MI, true);  | 
8447  | 1.36k  |     printNoHashImmediate(MI, 10, O);  | 
8448  | 1.36k  |     break;  | 
8449  | 890  |   case 34:  | 
8450  |  |     // VLD4DUPd16, VLD4DUPd16_UPD, VLD4DUPd32, VLD4DUPd32_UPD, VLD4DUPd8, VLD...  | 
8451  | 890  |     SStream_concat0(O, "[], ");  | 
8452  | 890  |     printOperand(MI, 3, O);  | 
8453  | 890  |     SStream_concat0(O, "[]}, ");  | 
8454  | 890  |     break;  | 
8455  | 1.35k  |   case 35:  | 
8456  |  |     // VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...  | 
8457  | 1.35k  |     printNoHashImmediate(MI, 12, O);  | 
8458  | 1.35k  |     SStream_concat0(O, "], ");  | 
8459  | 1.35k  |     set_mem_access(MI, false);  | 
8460  | 1.35k  |     printOperand(MI, 1, O);  | 
8461  | 1.35k  |     SStream_concat0(O, "[");  | 
8462  | 1.35k  |     set_mem_access(MI, true);  | 
8463  | 1.35k  |     printNoHashImmediate(MI, 12, O);  | 
8464  | 1.35k  |     SStream_concat0(O, "], ");  | 
8465  | 1.35k  |     set_mem_access(MI, false);  | 
8466  | 1.35k  |     printOperand(MI, 2, O);  | 
8467  | 1.35k  |     SStream_concat0(O, "[");  | 
8468  | 1.35k  |     set_mem_access(MI, true);  | 
8469  | 1.35k  |     printNoHashImmediate(MI, 12, O);  | 
8470  | 1.35k  |     SStream_concat0(O, "], ");  | 
8471  | 1.35k  |     set_mem_access(MI, false);  | 
8472  | 1.35k  |     printOperand(MI, 3, O);  | 
8473  | 1.35k  |     SStream_concat0(O, "[");  | 
8474  | 1.35k  |     set_mem_access(MI, true);  | 
8475  | 1.35k  |     printNoHashImmediate(MI, 12, O);  | 
8476  | 1.35k  |     SStream_concat0(O, "]}, ");  | 
8477  | 1.35k  |     set_mem_access(MI, false);  | 
8478  | 1.35k  |     printAddrMode6Operand(MI, 5, O);  | 
8479  | 1.35k  |     printAddrMode6OffsetOperand(MI, 7, O);  | 
8480  | 1.35k  |     return;  | 
8481  | 0  |     break;  | 
8482  | 716  |   case 36:  | 
8483  |  |     // VLDRD, VLDRS, VSTRD, VSTRS  | 
8484  | 716  |     printAddrMode5Operand(MI, 1, O, false);  | 
8485  | 716  |     return;  | 
8486  | 0  |     break;  | 
8487  | 776  |   case 37:  | 
8488  |  |     // VLDRH, VSTRH  | 
8489  | 776  |     printAddrMode5FP16Operand(MI, 1, O, false);  | 
8490  | 776  |     return;  | 
8491  | 0  |     break;  | 
8492  | 309  |   case 38:  | 
8493  |  |     // VST1LNd16, VST1LNd32, VST1LNd8  | 
8494  | 309  |     printNoHashImmediate(MI, 3, O);  | 
8495  | 309  |     SStream_concat0(O, "]}, ");  | 
8496  | 309  |     set_mem_access(MI, false);  | 
8497  | 309  |     printAddrMode6Operand(MI, 0, O);  | 
8498  | 309  |     return;  | 
8499  | 0  |     break;  | 
8500  | 1.93k  |   case 39:  | 
8501  |  |     // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST3LNd16, VST3LNd32, VST3...  | 
8502  | 1.93k  |     printNoHashImmediate(MI, 5, O);  | 
8503  | 1.93k  |     break;  | 
8504  | 862  |   case 40:  | 
8505  |  |     // VST3LNd16_UPD, VST3LNd32_UPD, VST3LNd8_UPD, VST3LNq16_UPD, VST3LNq32_U...  | 
8506  | 862  |     printNoHashImmediate(MI, 7, O);  | 
8507  | 862  |     SStream_concat0(O, "], ");  | 
8508  | 862  |     set_mem_access(MI, false);  | 
8509  | 862  |     printOperand(MI, 5, O);  | 
8510  | 862  |     SStream_concat0(O, "[");  | 
8511  | 862  |     set_mem_access(MI, true);  | 
8512  | 862  |     printNoHashImmediate(MI, 7, O);  | 
8513  | 862  |     SStream_concat0(O, "], ");  | 
8514  | 862  |     set_mem_access(MI, false);  | 
8515  | 862  |     printOperand(MI, 6, O);  | 
8516  | 862  |     SStream_concat0(O, "[");  | 
8517  | 862  |     set_mem_access(MI, true);  | 
8518  | 862  |     printNoHashImmediate(MI, 7, O);  | 
8519  | 862  |     SStream_concat0(O, "]}, ");  | 
8520  | 862  |     set_mem_access(MI, false);  | 
8521  | 862  |     printAddrMode6Operand(MI, 1, O);  | 
8522  | 862  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
8523  | 862  |     return;  | 
8524  | 0  |     break;  | 
8525  | 3.43k  |   case 41:  | 
8526  |  |     // VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...  | 
8527  | 3.43k  |     printOperand(MI, 5, O);  | 
8528  | 3.43k  |     SStream_concat0(O, ", ");  | 
8529  | 3.43k  |     printOperand(MI, 6, O);  | 
8530  | 3.43k  |     break;  | 
8531  | 212  |   case 42:  | 
8532  |  |     // VTBL1  | 
8533  | 212  |     printVectorListOne(MI, 1, O);  | 
8534  | 212  |     SStream_concat0(O, ", ");  | 
8535  | 212  |     printOperand(MI, 2, O);  | 
8536  | 212  |     return;  | 
8537  | 0  |     break;  | 
8538  | 74  |   case 43:  | 
8539  |  |     // VTBL2  | 
8540  | 74  |     printVectorListTwo(MI, 1, O);  | 
8541  | 74  |     SStream_concat0(O, ", ");  | 
8542  | 74  |     printOperand(MI, 2, O);  | 
8543  | 74  |     return;  | 
8544  | 0  |     break;  | 
8545  | 91  |   case 44:  | 
8546  |  |     // VTBL3  | 
8547  | 91  |     printVectorListThree(MI, 1, O);  | 
8548  | 91  |     SStream_concat0(O, ", ");  | 
8549  | 91  |     printOperand(MI, 2, O);  | 
8550  | 91  |     return;  | 
8551  | 0  |     break;  | 
8552  | 69  |   case 45:  | 
8553  |  |     // VTBL4  | 
8554  | 69  |     printVectorListFour(MI, 1, O);  | 
8555  | 69  |     SStream_concat0(O, ", ");  | 
8556  | 69  |     printOperand(MI, 2, O);  | 
8557  | 69  |     return;  | 
8558  | 0  |     break;  | 
8559  | 197  |   case 46:  | 
8560  |  |     // VTBX1  | 
8561  | 197  |     printVectorListOne(MI, 2, O);  | 
8562  | 197  |     SStream_concat0(O, ", ");  | 
8563  | 197  |     printOperand(MI, 3, O);  | 
8564  | 197  |     return;  | 
8565  | 0  |     break;  | 
8566  | 437  |   case 47:  | 
8567  |  |     // VTBX2  | 
8568  | 437  |     printVectorListTwo(MI, 2, O);  | 
8569  | 437  |     SStream_concat0(O, ", ");  | 
8570  | 437  |     printOperand(MI, 3, O);  | 
8571  | 437  |     return;  | 
8572  | 0  |     break;  | 
8573  | 200  |   case 48:  | 
8574  |  |     // VTBX3  | 
8575  | 200  |     printVectorListThree(MI, 2, O);  | 
8576  | 200  |     SStream_concat0(O, ", ");  | 
8577  | 200  |     printOperand(MI, 3, O);  | 
8578  | 200  |     return;  | 
8579  | 0  |     break;  | 
8580  | 372  |   case 49:  | 
8581  |  |     // VTBX4  | 
8582  | 372  |     printVectorListFour(MI, 2, O);  | 
8583  | 372  |     SStream_concat0(O, ", ");  | 
8584  | 372  |     printOperand(MI, 3, O);  | 
8585  | 372  |     return;  | 
8586  | 0  |     break;  | 
8587  | 2.14k  |   case 50:  | 
8588  |  |     // sysLDMDA_UPD, sysLDMDB_UPD, sysLDMIA_UPD, sysLDMIB_UPD, sysSTMDA_UPD, ...  | 
8589  | 2.14k  |     SStream_concat0(O, " ^");  | 
8590  | 2.14k  |     ARM_addUserMode(MI);  | 
8591  | 2.14k  |     return;  | 
8592  | 0  |     break;  | 
8593  | 3.74k  |   case 51:  | 
8594  |  |     // t2LDRBT, t2LDRBi8, t2LDRHT, t2LDRHi8, t2LDRSBT, t2LDRSBi8, t2LDRSHT, t...  | 
8595  | 3.74k  |     printT2AddrModeImm8Operand(MI, 1, O, false);  | 
8596  | 3.74k  |     return;  | 
8597  | 0  |     break;  | 
8598  | 765  |   case 52:  | 
8599  |  |     // t2LDRB_PRE, t2LDRH_PRE, t2LDRSB_PRE, t2LDRSH_PRE, t2LDR_PRE, t2STRB_PR...  | 
8600  | 765  |     printT2AddrModeImm8Operand(MI, 2, O, true);  | 
8601  | 765  |     SStream_concat0(O, "!");  | 
8602  | 765  |     return;  | 
8603  | 0  |     break;  | 
8604  | 17.3k  |   case 53:  | 
8605  |  |     // t2LDRBpci, t2LDRHpci, t2LDRSBpci, t2LDRSHpci, t2LDRpci, tLDRpci  | 
8606  | 17.3k  |     printThumbLdrLabelOperand(MI, 1, O);  | 
8607  | 17.3k  |     return;  | 
8608  | 0  |     break;  | 
8609  | 2.21k  |   case 54:  | 
8610  |  |     // t2LDRBs, t2LDRHs, t2LDRSBs, t2LDRSHs, t2LDRs, t2STRBs, t2STRHs, t2STRs  | 
8611  | 2.21k  |     printT2AddrModeSoRegOperand(MI, 1, O);  | 
8612  | 2.21k  |     return;  | 
8613  | 0  |     break;  | 
8614  | 635  |   case 55:  | 
8615  |  |     // t2LDREX  | 
8616  | 635  |     printT2AddrModeImm0_1020s4Operand(MI, 1, O);  | 
8617  | 635  |     return;  | 
8618  | 0  |     break;  | 
8619  | 2.09k  |   case 56:  | 
8620  |  |     // t2MRS_M  | 
8621  | 2.09k  |     printMSRMaskOperand(MI, 1, O);  | 
8622  | 2.09k  |     return;  | 
8623  | 0  |     break;  | 
8624  | 828  |   case 57:  | 
8625  |  |     // tADDspi, tSUBspi  | 
8626  | 828  |     printThumbS4ImmOperand(MI, 2, O);  | 
8627  | 828  |     return;  | 
8628  | 0  |     break;  | 
8629  | 7.91k  |   case 58:  | 
8630  |  |     // tADR  | 
8631  | 7.91k  |     printAdrLabelOperand(MI, 1, O, 2);  | 
8632  | 7.91k  |     return;  | 
8633  | 0  |     break;  | 
8634  | 26.2k  |   case 59:  | 
8635  |  |     // tASRri, tLSRri  | 
8636  | 26.2k  |     printThumbSRImm(MI, 3, O);  | 
8637  | 26.2k  |     return;  | 
8638  | 0  |     break;  | 
8639  | 22.9k  |   case 60:  | 
8640  |  |     // tLDRBi, tSTRBi  | 
8641  | 22.9k  |     printThumbAddrModeImm5S1Operand(MI, 1, O);  | 
8642  | 22.9k  |     return;  | 
8643  | 0  |     break;  | 
8644  | 10.9k  |   case 61:  | 
8645  |  |     // tLDRBr, tLDRHr, tLDRSB, tLDRSH, tLDRr, tSTRBr, tSTRHr, tSTRr  | 
8646  | 10.9k  |     printThumbAddrModeRROperand(MI, 1, O);  | 
8647  | 10.9k  |     return;  | 
8648  | 0  |     break;  | 
8649  | 27.0k  |   case 62:  | 
8650  |  |     // tLDRHi, tSTRHi  | 
8651  | 27.0k  |     printThumbAddrModeImm5S2Operand(MI, 1, O);  | 
8652  | 27.0k  |     return;  | 
8653  | 0  |     break;  | 
8654  | 27.6k  |   case 63:  | 
8655  |  |     // tLDRi, tSTRi  | 
8656  | 27.6k  |     printThumbAddrModeImm5S4Operand(MI, 1, O);  | 
8657  | 27.6k  |     return;  | 
8658  | 0  |     break;  | 
8659  | 11.8k  |   case 64:  | 
8660  |  |     // tLDRspi, tSTRspi  | 
8661  | 11.8k  |     printThumbAddrModeSPOperand(MI, 1, O);  | 
8662  | 11.8k  |     return;  | 
8663  | 0  |     break;  | 
8664  | 499k  |   }  | 
8665  |  |  | 
8666  |  |  | 
8667  |  |   // Fragment 5 encoded into 5 bits for 23 unique commands.  | 
8668  |  |   // printf("Fragment 5: %"PRIu64"\n", ((Bits >> 42) & 31)); | 
8669  | 259k  |   switch ((Bits >> 42) & 31) { | 
8670  | 0  |   default: // unreachable  | 
8671  | 120k  |   case 0:  | 
8672  |  |     // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...  | 
8673  | 120k  |     SStream_concat0(O, ", ");  | 
8674  | 120k  |     break;  | 
8675  | 94.8k  |   case 1:  | 
8676  |  |     // LDRConstPool, RRXi, VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD2LN...  | 
8677  | 94.8k  |     return;  | 
8678  | 0  |     break;  | 
8679  | 0  |   case 2:  | 
8680  |  |     // VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_fixed_Asm_8,...  | 
8681  | 0  |     SStream_concat0(O, "!");  | 
8682  | 0  |     return;  | 
8683  | 0  |     break;  | 
8684  | 1.93k  |   case 3:  | 
8685  |  |     // VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...  | 
8686  | 1.93k  |     printOperand(MI, 3, O);  | 
8687  | 1.93k  |     break;  | 
8688  | 3.92k  |   case 4:  | 
8689  |  |     // CDP, t2CDP, t2CDP2  | 
8690  | 3.92k  |     printCImmediate(MI, 2, O);  | 
8691  | 3.92k  |     SStream_concat0(O, ", ");  | 
8692  | 3.92k  |     printCImmediate(MI, 3, O);  | 
8693  | 3.92k  |     SStream_concat0(O, ", ");  | 
8694  | 3.92k  |     printCImmediate(MI, 4, O);  | 
8695  | 3.92k  |     SStream_concat0(O, ", ");  | 
8696  | 3.92k  |     printOperand(MI, 5, O);  | 
8697  | 3.92k  |     return;  | 
8698  | 0  |     break;  | 
8699  | 4.68k  |   case 5:  | 
8700  |  |     // MCR, MCRR, VABDfd, VABDfq, VABDhd, VABDhq, VACGEfd, VACGEfq, VACGEhd, ...  | 
8701  | 4.68k  |     printOperand(MI, 2, O);  | 
8702  | 4.68k  |     break;  | 
8703  | 1.37k  |   case 6:  | 
8704  |  |     // SSAT, t2SSAT  | 
8705  | 1.37k  |     printShiftImmOperand(MI, 3, O);  | 
8706  | 1.37k  |     return;  | 
8707  | 0  |     break;  | 
8708  | 1.95k  |   case 7:  | 
8709  |  |     // SXTB, SXTB16, SXTH, UXTB, UXTB16, UXTH, t2SXTB, t2SXTB16, t2SXTH, t2UX...  | 
8710  | 1.95k  |     printRotImmOperand(MI, 2, O);  | 
8711  | 1.95k  |     return;  | 
8712  | 0  |     break;  | 
8713  | 2.03k  |   case 8:  | 
8714  |  |     // VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed, VCMLAv8f16...  | 
8715  | 2.03k  |     printVectorIndex(MI, 4, O);  | 
8716  | 2.03k  |     break;  | 
8717  | 1.02k  |   case 9:  | 
8718  |  |     // VDUPLN16d, VDUPLN16q, VDUPLN32d, VDUPLN32q, VDUPLN8d, VDUPLN8q, VGETLN...  | 
8719  | 1.02k  |     printVectorIndex(MI, 2, O);  | 
8720  | 1.02k  |     return;  | 
8721  | 0  |     break;  | 
8722  | 7.20k  |   case 10:  | 
8723  |  |     // VLD1DUPd16wb_register, VLD1DUPd32wb_register, VLD1DUPd8wb_register, VL...  | 
8724  | 7.20k  |     printOperand(MI, 4, O);  | 
8725  | 7.20k  |     return;  | 
8726  | 0  |     break;  | 
8727  | 3.92k  |   case 11:  | 
8728  |  |     // VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...  | 
8729  | 3.92k  |     SStream_concat0(O, "]}, ");  | 
8730  | 3.92k  |     set_mem_access(MI, false);  | 
8731  | 3.92k  |     break;  | 
8732  | 4.35k  |   case 12:  | 
8733  |  |     // VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32, VLD4LNd16, VLD4L...  | 
8734  | 4.35k  |     SStream_concat0(O, "], ");  | 
8735  | 4.35k  |     set_mem_access(MI, false);  | 
8736  | 4.35k  |     break;  | 
8737  | 2.14k  |   case 13:  | 
8738  |  |     // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...  | 
8739  | 2.14k  |     printOperand(MI, 1, O);  | 
8740  | 2.14k  |     SStream_concat0(O, "[");  | 
8741  | 2.14k  |     set_mem_access(MI, true);  | 
8742  | 2.14k  |     printNoHashImmediate(MI, 8, O);  | 
8743  | 2.14k  |     break;  | 
8744  | 224  |   case 14:  | 
8745  |  |     // VLD3DUPd16, VLD3DUPd32, VLD3DUPd8, VLD3DUPq16, VLD3DUPq32, VLD3DUPq8  | 
8746  | 224  |     printAddrMode6Operand(MI, 3, O);  | 
8747  | 224  |     return;  | 
8748  | 0  |     break;  | 
8749  | 777  |   case 15:  | 
8750  |  |     // VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...  | 
8751  | 777  |     printAddrMode6Operand(MI, 4, O);  | 
8752  | 777  |     break;  | 
8753  | 608  |   case 16:  | 
8754  |  |     // VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...  | 
8755  | 608  |     printAddrMode6Operand(MI, 5, O);  | 
8756  | 608  |     printAddrMode6OffsetOperand(MI, 7, O);  | 
8757  | 608  |     return;  | 
8758  | 0  |     break;  | 
8759  | 1.28k  |   case 17:  | 
8760  |  |     // VMULLslsv2i32, VMULLslsv4i16, VMULLsluv2i32, VMULLsluv4i16, VMULslv2i3...  | 
8761  | 1.28k  |     printVectorIndex(MI, 3, O);  | 
8762  | 1.28k  |     return;  | 
8763  | 0  |     break;  | 
8764  | 1.80k  |   case 18:  | 
8765  |  |     // VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...  | 
8766  | 1.80k  |     SStream_concat0(O, "}, ");  | 
8767  | 1.80k  |     printAddrMode6Operand(MI, 1, O);  | 
8768  | 1.80k  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
8769  | 1.80k  |     return;  | 
8770  | 0  |     break;  | 
8771  | 1.50k  |   case 19:  | 
8772  |  |     // VST4LNd16_UPD, VST4LNd32_UPD, VST4LNd8_UPD, VST4LNq16_UPD, VST4LNq32_U...  | 
8773  | 1.50k  |     printOperand(MI, 5, O);  | 
8774  | 1.50k  |     SStream_concat0(O, "[");  | 
8775  | 1.50k  |     set_mem_access(MI, true);  | 
8776  | 1.50k  |     printNoHashImmediate(MI, 8, O);  | 
8777  | 1.50k  |     SStream_concat0(O, "], ");  | 
8778  | 1.50k  |     set_mem_access(MI, false);  | 
8779  | 1.50k  |     printOperand(MI, 6, O);  | 
8780  | 1.50k  |     SStream_concat0(O, "[");  | 
8781  | 1.50k  |     set_mem_access(MI, true);  | 
8782  | 1.50k  |     printNoHashImmediate(MI, 8, O);  | 
8783  | 1.50k  |     SStream_concat0(O, "], ");  | 
8784  | 1.50k  |     set_mem_access(MI, false);  | 
8785  | 1.50k  |     printOperand(MI, 7, O);  | 
8786  | 1.50k  |     SStream_concat0(O, "[");  | 
8787  | 1.50k  |     set_mem_access(MI, true);  | 
8788  | 1.50k  |     printNoHashImmediate(MI, 8, O);  | 
8789  | 1.50k  |     SStream_concat0(O, "]}, ");  | 
8790  | 1.50k  |     set_mem_access(MI, false);  | 
8791  | 1.50k  |     printAddrMode6Operand(MI, 1, O);  | 
8792  | 1.50k  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
8793  | 1.50k  |     return;  | 
8794  | 0  |     break;  | 
8795  | 1.26k  |   case 20:  | 
8796  |  |     // sysLDMDA, sysLDMDB, sysLDMIA, sysLDMIB, sysSTMDA, sysSTMDB, sysSTMIA, ...  | 
8797  | 1.26k  |     SStream_concat0(O, " ^");  | 
8798  | 1.26k  |     ARM_addUserMode(MI);  | 
8799  | 1.26k  |     return;  | 
8800  | 0  |     break;  | 
8801  | 1.51k  |   case 21:  | 
8802  |  |     // t2LDRB_POST, t2LDRH_POST, t2LDRSB_POST, t2LDRSH_POST, t2LDR_POST, t2ST...  | 
8803  | 1.51k  |     printT2AddrModeImm8OffsetOperand(MI, 3, O);  | 
8804  | 1.51k  |     return;  | 
8805  | 0  |     break;  | 
8806  | 0  |   case 22:  | 
8807  |  |     // t2MOVsra_flag, t2MOVsrl_flag  | 
8808  | 0  |     SStream_concat0(O, ", #1");  | 
8809  | 0  |     op_addImm(MI, 1);  | 
8810  | 0  |     return;  | 
8811  | 0  |     break;  | 
8812  | 259k  |   }  | 
8813  |  |  | 
8814  |  |  | 
8815  |  |   // Fragment 6 encoded into 6 bits for 38 unique commands.  | 
8816  |  |   // printf("Fragment 6: %"PRIu64"\n", ((Bits >> 47) & 63)); | 
8817  | 140k  |   switch ((Bits >> 47) & 63) { | 
8818  | 0  |   default: // unreachable  | 
8819  | 45.0k  |   case 0:  | 
8820  |  |     // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCrr, ADDrr, ANDrr, B...  | 
8821  | 45.0k  |     printOperand(MI, 2, O);  | 
8822  | 45.0k  |     break;  | 
8823  | 2.08k  |   case 1:  | 
8824  |  |     // VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...  | 
8825  | 2.08k  |     printOperand(MI, 4, O);  | 
8826  | 2.08k  |     break;  | 
8827  | 3.82k  |   case 2:  | 
8828  |  |     // VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...  | 
8829  | 3.82k  |     return;  | 
8830  | 0  |     break;  | 
8831  | 4.81k  |   case 3:  | 
8832  |  |     // ADCri, ADDri, ANDri, BICri, EORri, ORRri, RSBri, RSCri, SBCri, SUBri  | 
8833  | 4.81k  |     printModImmOperand(MI, 2, O);  | 
8834  | 4.81k  |     return;  | 
8835  | 0  |     break;  | 
8836  | 8.33k  |   case 4:  | 
8837  |  |     // ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, ORRrsi, RSBrsi, RSCrsi, SBCrsi...  | 
8838  | 8.33k  |     printSORegImmOperand(MI, 2, O);  | 
8839  | 8.33k  |     return;  | 
8840  | 0  |     break;  | 
8841  | 1.44k  |   case 5:  | 
8842  |  |     // BFI, t2BFI  | 
8843  | 1.44k  |     printBitfieldInvMaskImmOperand(MI, 3, O);  | 
8844  | 1.44k  |     return;  | 
8845  | 0  |     break;  | 
8846  | 2.84k  |   case 6:  | 
8847  |  |     // LDCL_OPTION, LDC_OPTION, STCL_OPTION, STC_OPTION, t2LDC2L_OPTION, t2LD...  | 
8848  | 2.84k  |     printCoprocOptionImm(MI, 3, O);  | 
8849  | 2.84k  |     return;  | 
8850  | 0  |     break;  | 
8851  | 5.88k  |   case 7:  | 
8852  |  |     // LDCL_POST, LDC_POST, STCL_POST, STC_POST, t2LDC2L_POST, t2LDC2_POST, t...  | 
8853  | 5.88k  |     printPostIdxImm8s4Operand(MI, 3, O);  | 
8854  | 5.88k  |     return;  | 
8855  | 0  |     break;  | 
8856  | 8.22k  |   case 8:  | 
8857  |  |     // LDRBT_POST_IMM, LDRBT_POST_REG, LDRB_POST_IMM, LDRB_POST_REG, LDRT_POS...  | 
8858  | 8.22k  |     printAddrMode2OffsetOperand(MI, 3, O);  | 
8859  | 8.22k  |     return;  | 
8860  | 0  |     break;  | 
8861  | 2.06k  |   case 9:  | 
8862  |  |     // LDRD, STRD  | 
8863  | 2.06k  |     printAddrMode3Operand(MI, 2, O, false);  | 
8864  | 2.06k  |     return;  | 
8865  | 0  |     break;  | 
8866  | 4.53k  |   case 10:  | 
8867  |  |     // LDRD_POST, STRD_POST, t2LDRD_POST, t2STRD_POST  | 
8868  | 4.53k  |     printAddrMode7Operand(MI, 3, O);  | 
8869  | 4.53k  |     break;  | 
8870  | 664  |   case 11:  | 
8871  |  |     // LDRD_PRE, STRD_PRE  | 
8872  | 664  |     printAddrMode3Operand(MI, 3, O, true);  | 
8873  | 664  |     SStream_concat0(O, "!");  | 
8874  | 664  |     return;  | 
8875  | 0  |     break;  | 
8876  | 716  |   case 12:  | 
8877  |  |     // LDRHTi, LDRSBTi, LDRSHTi, STRHTi  | 
8878  | 716  |     printPostIdxImm8Operand(MI, 3, O);  | 
8879  | 716  |     return;  | 
8880  | 0  |     break;  | 
8881  | 1.27k  |   case 13:  | 
8882  |  |     // LDRHTr, LDRSBTr, LDRSHTr, STRHTr  | 
8883  | 1.27k  |     printPostIdxRegOperand(MI, 3, O);  | 
8884  | 1.27k  |     return;  | 
8885  | 0  |     break;  | 
8886  | 3.51k  |   case 14:  | 
8887  |  |     // LDRH_POST, LDRSB_POST, LDRSH_POST, STRH_POST  | 
8888  | 3.51k  |     printAddrMode3OffsetOperand(MI, 3, O);  | 
8889  | 3.51k  |     return;  | 
8890  | 0  |     break;  | 
8891  | 4.18k  |   case 15:  | 
8892  |  |     // MCR, MCRR, VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed,...  | 
8893  | 4.18k  |     SStream_concat0(O, ", ");  | 
8894  | 4.18k  |     break;  | 
8895  | 412  |   case 16:  | 
8896  |  |     // MCRR2  | 
8897  | 412  |     printCImmediate(MI, 4, O);  | 
8898  | 412  |     return;  | 
8899  | 0  |     break;  | 
8900  | 4.33k  |   case 17:  | 
8901  |  |     // STLEX, STLEXB, STLEXH, STREX, STREXB, STREXH, SWP, SWPB, t2LDAEXD, t2L...  | 
8902  | 4.33k  |     printAddrMode7Operand(MI, 2, O);  | 
8903  | 4.33k  |     return;  | 
8904  | 0  |     break;  | 
8905  | 2.99k  |   case 18:  | 
8906  |  |     // VBIFd, VBIFq, VBITd, VBITq, VBSLd, VBSLq, VLD4LNd16, VLD4LNd32, VLD4LN...  | 
8907  | 2.99k  |     printOperand(MI, 3, O);  | 
8908  | 2.99k  |     break;  | 
8909  | 142  |   case 19:  | 
8910  |  |     // VCADDv2f32, VCADDv4f16, VCADDv4f32, VCADDv8f16  | 
8911  | 142  |     printComplexRotationOp(MI, 3, O, 180, 90);  | 
8912  | 142  |     return;  | 
8913  | 0  |     break;  | 
8914  | 417  |   case 20:  | 
8915  |  |     // VCMLAv2f32, VCMLAv4f16, VCMLAv4f32, VCMLAv8f16  | 
8916  | 417  |     printComplexRotationOp(MI, 4, O, 90, 0);  | 
8917  | 417  |     return;  | 
8918  | 0  |     break;  | 
8919  | 1.92k  |   case 21:  | 
8920  |  |     // VLD1LNd16, VLD1LNd32, VLD1LNd8, VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8...  | 
8921  | 1.92k  |     printAddrMode6Operand(MI, 1, O);  | 
8922  | 1.92k  |     break;  | 
8923  | 997  |   case 22:  | 
8924  |  |     // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD  | 
8925  | 997  |     printAddrMode6Operand(MI, 2, O);  | 
8926  | 997  |     printAddrMode6OffsetOperand(MI, 4, O);  | 
8927  | 997  |     return;  | 
8928  | 0  |     break;  | 
8929  | 757  |   case 23:  | 
8930  |  |     // VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32  | 
8931  | 757  |     printOperand(MI, 1, O);  | 
8932  | 757  |     SStream_concat0(O, "[");  | 
8933  | 757  |     set_mem_access(MI, true);  | 
8934  | 757  |     printNoHashImmediate(MI, 6, O);  | 
8935  | 757  |     SStream_concat0(O, "]}, ");  | 
8936  | 757  |     set_mem_access(MI, false);  | 
8937  | 757  |     printAddrMode6Operand(MI, 2, O);  | 
8938  | 757  |     return;  | 
8939  | 0  |     break;  | 
8940  | 1.69k  |   case 24:  | 
8941  |  |     // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...  | 
8942  | 1.69k  |     SStream_concat0(O, "]}, ");  | 
8943  | 1.69k  |     set_mem_access(MI, false);  | 
8944  | 1.69k  |     printAddrMode6Operand(MI, 3, O);  | 
8945  | 1.69k  |     printAddrMode6OffsetOperand(MI, 5, O);  | 
8946  | 1.69k  |     return;  | 
8947  | 0  |     break;  | 
8948  | 495  |   case 25:  | 
8949  |  |     // VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...  | 
8950  | 495  |     printAddrMode6OffsetOperand(MI, 6, O);  | 
8951  | 495  |     return;  | 
8952  | 0  |     break;  | 
8953  | 450  |   case 26:  | 
8954  |  |     // VLD3LNd16, VLD3LNd32, VLD3LNd8, VLD3LNq16, VLD3LNq32  | 
8955  | 450  |     SStream_concat0(O, "], ");  | 
8956  | 450  |     set_mem_access(MI, false);  | 
8957  | 450  |     printOperand(MI, 2, O);  | 
8958  | 450  |     SStream_concat0(O, "[");  | 
8959  | 450  |     set_mem_access(MI, true);  | 
8960  | 450  |     printNoHashImmediate(MI, 8, O);  | 
8961  | 450  |     SStream_concat0(O, "]}, ");  | 
8962  | 450  |     set_mem_access(MI, false);  | 
8963  | 450  |     printAddrMode6Operand(MI, 3, O);  | 
8964  | 450  |     return;  | 
8965  | 0  |     break;  | 
8966  | 1.00k  |   case 27:  | 
8967  |  |     // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...  | 
8968  | 1.00k  |     printAddrMode6Operand(MI, 4, O);  | 
8969  | 1.00k  |     printAddrMode6OffsetOperand(MI, 6, O);  | 
8970  | 1.00k  |     return;  | 
8971  | 0  |     break;  | 
8972  | 480  |   case 28:  | 
8973  |  |     // VMLAslfd, VMLAslfq, VMLAslhd, VMLAslhq, VMLSslfd, VMLSslfq, VMLSslhd, ...  | 
8974  | 480  |     printVectorIndex(MI, 4, O);  | 
8975  | 480  |     return;  | 
8976  | 0  |     break;  | 
8977  | 456  |   case 29:  | 
8978  |  |     // VMULslfd, VMULslfq, VMULslhd, VMULslhq  | 
8979  | 456  |     printVectorIndex(MI, 3, O);  | 
8980  | 456  |     return;  | 
8981  | 0  |     break;  | 
8982  | 2.34k  |   case 30:  | 
8983  |  |     // VST2LNd16_UPD, VST2LNd32_UPD, VST2LNd8_UPD, VST2LNq16_UPD, VST2LNq32_U...  | 
8984  | 2.34k  |     printOperand(MI, 5, O);  | 
8985  | 2.34k  |     SStream_concat0(O, "[");  | 
8986  | 2.34k  |     set_mem_access(MI, true);  | 
8987  | 2.34k  |     printNoHashImmediate(MI, 6, O);  | 
8988  | 2.34k  |     SStream_concat0(O, "]}, ");  | 
8989  | 2.34k  |     set_mem_access(MI, false);  | 
8990  | 2.34k  |     printAddrMode6Operand(MI, 1, O);  | 
8991  | 2.34k  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
8992  | 2.34k  |     return;  | 
8993  | 0  |     break;  | 
8994  | 1.62k  |   case 31:  | 
8995  |  |     // VST4d16_UPD, VST4d32_UPD, VST4d8_UPD, VST4q16_UPD, VST4q32_UPD, VST4q8...  | 
8996  | 1.62k  |     printOperand(MI, 7, O);  | 
8997  | 1.62k  |     SStream_concat0(O, "}, ");  | 
8998  | 1.62k  |     printAddrMode6Operand(MI, 1, O);  | 
8999  | 1.62k  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
9000  | 1.62k  |     return;  | 
9001  | 0  |     break;  | 
9002  | 2.83k  |   case 32:  | 
9003  |  |     // t2ADCrs, t2ADDrs, t2ANDrs, t2BICrs, t2EORrs, t2ORNrs, t2ORRrs, t2RSBrs...  | 
9004  | 2.83k  |     printT2SOOperand(MI, 2, O);  | 
9005  | 2.83k  |     return;  | 
9006  | 0  |     break;  | 
9007  | 373  |   case 33:  | 
9008  |  |     // t2ASRri, t2LSRri  | 
9009  | 373  |     printThumbSRImm(MI, 2, O);  | 
9010  | 373  |     return;  | 
9011  | 0  |     break;  | 
9012  | 7.21k  |   case 34:  | 
9013  |  |     // t2LDRD_PRE, t2STRD_PRE  | 
9014  | 7.21k  |     printT2AddrModeImm8s4Operand(MI, 3, O, true);  | 
9015  | 7.21k  |     SStream_concat0(O, "!");  | 
9016  | 7.21k  |     return;  | 
9017  | 0  |     break;  | 
9018  | 1.09k  |   case 35:  | 
9019  |  |     // t2LDRDi8, t2STRDi8  | 
9020  | 1.09k  |     printT2AddrModeImm8s4Operand(MI, 2, O, false);  | 
9021  | 1.09k  |     return;  | 
9022  | 0  |     break;  | 
9023  | 1.47k  |   case 36:  | 
9024  |  |     // t2STREX  | 
9025  | 1.47k  |     printT2AddrModeImm0_1020s4Operand(MI, 2, O);  | 
9026  | 1.47k  |     return;  | 
9027  | 0  |     break;  | 
9028  | 7.83k  |   case 37:  | 
9029  |  |     // tADDrSPi  | 
9030  | 7.83k  |     printThumbS4ImmOperand(MI, 2, O);  | 
9031  | 7.83k  |     return;  | 
9032  | 0  |     break;  | 
9033  | 140k  |   }  | 
9034  |  |  | 
9035  |  |  | 
9036  |  |   // Fragment 7 encoded into 4 bits for 13 unique commands.  | 
9037  |  |   // printf("Fragment 7: %"PRIu64"\n", ((Bits >> 53) & 15)); | 
9038  | 60.8k  |   switch ((Bits >> 53) & 15) { | 
9039  | 0  |   default: // unreachable  | 
9040  | 22.7k  |   case 0:  | 
9041  |  |     // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...  | 
9042  | 22.7k  |     return;  | 
9043  | 0  |     break;  | 
9044  | 19.6k  |   case 1:  | 
9045  |  |     // LDRD_POST, MLA, MLS, SBFX, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SML...  | 
9046  | 19.6k  |     SStream_concat0(O, ", ");  | 
9047  | 19.6k  |     break;  | 
9048  | 1.84k  |   case 2:  | 
9049  |  |     // MCR, t2MCR, t2MCR2  | 
9050  | 1.84k  |     printCImmediate(MI, 3, O);  | 
9051  | 1.84k  |     SStream_concat0(O, ", ");  | 
9052  | 1.84k  |     printCImmediate(MI, 4, O);  | 
9053  | 1.84k  |     SStream_concat0(O, ", ");  | 
9054  | 1.84k  |     printOperand(MI, 5, O);  | 
9055  | 1.84k  |     return;  | 
9056  | 0  |     break;  | 
9057  | 1.46k  |   case 3:  | 
9058  |  |     // MCRR, t2MCRR, t2MCRR2  | 
9059  | 1.46k  |     printOperand(MI, 3, O);  | 
9060  | 1.46k  |     SStream_concat0(O, ", ");  | 
9061  | 1.46k  |     printCImmediate(MI, 4, O);  | 
9062  | 1.46k  |     return;  | 
9063  | 0  |     break;  | 
9064  | 1.63k  |   case 4:  | 
9065  |  |     // PKHBT, t2PKHBT  | 
9066  | 1.63k  |     printPKHLSLShiftImm(MI, 3, O);  | 
9067  | 1.63k  |     return;  | 
9068  | 0  |     break;  | 
9069  | 799  |   case 5:  | 
9070  |  |     // PKHTB, t2PKHTB  | 
9071  | 799  |     printPKHASRShiftImm(MI, 3, O);  | 
9072  | 799  |     return;  | 
9073  | 0  |     break;  | 
9074  | 2.13k  |   case 6:  | 
9075  |  |     // SXTAB, SXTAB16, SXTAH, UXTAB, UXTAB16, UXTAH, t2SXTAB, t2SXTAB16, t2SX...  | 
9076  | 2.13k  |     printRotImmOperand(MI, 3, O);  | 
9077  | 2.13k  |     return;  | 
9078  | 0  |     break;  | 
9079  | 1.07k  |   case 7:  | 
9080  |  |     // USAT, t2USAT  | 
9081  | 1.07k  |     printShiftImmOperand(MI, 3, O);  | 
9082  | 1.07k  |     return;  | 
9083  | 0  |     break;  | 
9084  | 878  |   case 8:  | 
9085  |  |     // VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed, VCMLAv8f16...  | 
9086  | 878  |     printComplexRotationOp(MI, 5, O, 90, 0);  | 
9087  | 878  |     return;  | 
9088  | 0  |     break;  | 
9089  | 3.61k  |   case 9:  | 
9090  |  |     // VLD3d16, VLD3d16_UPD, VLD3d32, VLD3d32_UPD, VLD3d8, VLD3d8_UPD, VLD3q1...  | 
9091  | 3.61k  |     SStream_concat0(O, "}, ");  | 
9092  | 3.61k  |     break;  | 
9093  | 1.25k  |   case 10:  | 
9094  |  |     // VLD4LNd16, VLD4LNd32, VLD4LNd8, VLD4LNq16, VLD4LNq32, VST2LNd16, VST2L...  | 
9095  | 1.25k  |     SStream_concat0(O, "[");  | 
9096  | 1.25k  |     set_mem_access(MI, true);  | 
9097  | 1.25k  |     break;  | 
9098  | 1.59k  |   case 11:  | 
9099  |  |     // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD  | 
9100  | 1.59k  |     printAddrMode6OffsetOperand(MI, 3, O);  | 
9101  | 1.59k  |     return;  | 
9102  | 0  |     break;  | 
9103  | 2.14k  |   case 12:  | 
9104  |  |     // t2LDRD_POST, t2STRD_POST  | 
9105  | 2.14k  |     printT2AddrModeImm8s4OffsetOperand(MI, 4, O);  | 
9106  | 2.14k  |     return;  | 
9107  | 0  |     break;  | 
9108  | 60.8k  |   }  | 
9109  |  |  | 
9110  |  |  | 
9111  |  |   // Fragment 8 encoded into 4 bits for 12 unique commands.  | 
9112  |  |   // printf("Fragment 8: %"PRIu64"\n", ((Bits >> 57) & 15)); | 
9113  | 24.4k  |   switch ((Bits >> 57) & 15) { | 
9114  | 0  |   default: // unreachable  | 
9115  | 2.38k  |   case 0:  | 
9116  |  |     // LDRD_POST, STRD_POST  | 
9117  | 2.38k  |     printAddrMode3OffsetOperand(MI, 4, O);  | 
9118  | 2.38k  |     return;  | 
9119  | 0  |     break;  | 
9120  | 13.3k  |   case 1:  | 
9121  |  |     // MLA, MLS, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SMLALBT, SMLALD, SML...  | 
9122  | 13.3k  |     printOperand(MI, 3, O);  | 
9123  | 13.3k  |     break;  | 
9124  | 1.34k  |   case 2:  | 
9125  |  |     // SBFX, UBFX, t2SBFX, t2UBFX  | 
9126  | 1.34k  |     printImmPlusOneOperand(MI, 3, O);  | 
9127  | 1.34k  |     return;  | 
9128  | 0  |     break;  | 
9129  | 1.66k  |   case 3:  | 
9130  |  |     // VLD3d16, VLD3d32, VLD3d8, VLD3q16, VLD3q32, VLD3q8  | 
9131  | 1.66k  |     printAddrMode6Operand(MI, 3, O);  | 
9132  | 1.66k  |     return;  | 
9133  | 0  |     break;  | 
9134  | 1.05k  |   case 4:  | 
9135  |  |     // VLD3d16_UPD, VLD3d32_UPD, VLD3d8_UPD, VLD3q16_UPD, VLD3q32_UPD, VLD3q8...  | 
9136  | 1.05k  |     printAddrMode6Operand(MI, 4, O);  | 
9137  | 1.05k  |     printAddrMode6OffsetOperand(MI, 6, O);  | 
9138  | 1.05k  |     return;  | 
9139  | 0  |     break;  | 
9140  | 361  |   case 5:  | 
9141  |  |     // VLD4LNd16, VLD4LNd32, VLD4LNd8, VLD4LNq16, VLD4LNq32  | 
9142  | 361  |     printNoHashImmediate(MI, 10, O);  | 
9143  | 361  |     SStream_concat0(O, "]}, ");  | 
9144  | 361  |     set_mem_access(MI, false);  | 
9145  | 361  |     printAddrMode6Operand(MI, 4, O);  | 
9146  | 361  |     return;  | 
9147  | 0  |     break;  | 
9148  | 301  |   case 6:  | 
9149  |  |     // VST2LNd16, VST2LNd32, VST2LNd8, VST2LNq16, VST2LNq32  | 
9150  | 301  |     printNoHashImmediate(MI, 4, O);  | 
9151  | 301  |     SStream_concat0(O, "]}, ");  | 
9152  | 301  |     set_mem_access(MI, false);  | 
9153  | 301  |     printAddrMode6Operand(MI, 0, O);  | 
9154  | 301  |     return;  | 
9155  | 0  |     break;  | 
9156  | 339  |   case 7:  | 
9157  |  |     // VST3LNd16, VST3LNd32, VST3LNd8, VST3LNq16, VST3LNq32  | 
9158  | 339  |     printNoHashImmediate(MI, 5, O);  | 
9159  | 339  |     SStream_concat0(O, "], ");  | 
9160  | 339  |     set_mem_access(MI, false);  | 
9161  | 339  |     printOperand(MI, 4, O);  | 
9162  | 339  |     SStream_concat0(O, "[");  | 
9163  | 339  |     set_mem_access(MI, true);  | 
9164  | 339  |     printNoHashImmediate(MI, 5, O);  | 
9165  | 339  |     SStream_concat0(O, "]}, ");  | 
9166  | 339  |     set_mem_access(MI, false);  | 
9167  | 339  |     printAddrMode6Operand(MI, 0, O);  | 
9168  | 339  |     return;  | 
9169  | 0  |     break;  | 
9170  | 899  |   case 8:  | 
9171  |  |     // VST3d16, VST3d32, VST3d8, VST3q16, VST3q32, VST3q8  | 
9172  | 899  |     printAddrMode6Operand(MI, 0, O);  | 
9173  | 899  |     return;  | 
9174  | 0  |     break;  | 
9175  | 251  |   case 9:  | 
9176  |  |     // VST4LNd16, VST4LNd32, VST4LNd8, VST4LNq16, VST4LNq32  | 
9177  | 251  |     printNoHashImmediate(MI, 6, O);  | 
9178  | 251  |     SStream_concat0(O, "], ");  | 
9179  | 251  |     set_mem_access(MI, false);  | 
9180  | 251  |     printOperand(MI, 4, O);  | 
9181  | 251  |     SStream_concat0(O, "[");  | 
9182  | 251  |     set_mem_access(MI, true);  | 
9183  | 251  |     printNoHashImmediate(MI, 6, O);  | 
9184  | 251  |     SStream_concat0(O, "], ");  | 
9185  | 251  |     set_mem_access(MI, false);  | 
9186  | 251  |     printOperand(MI, 5, O);  | 
9187  | 251  |     SStream_concat0(O, "[");  | 
9188  | 251  |     set_mem_access(MI, true);  | 
9189  | 251  |     printNoHashImmediate(MI, 6, O);  | 
9190  | 251  |     SStream_concat0(O, "]}, ");  | 
9191  | 251  |     set_mem_access(MI, false);  | 
9192  | 251  |     printAddrMode6Operand(MI, 0, O);  | 
9193  | 251  |     return;  | 
9194  | 0  |     break;  | 
9195  | 1.18k  |   case 10:  | 
9196  |  |     // VST4d16, VST4d32, VST4d8, VST4q16, VST4q32, VST4q8  | 
9197  | 1.18k  |     printOperand(MI, 5, O);  | 
9198  | 1.18k  |     SStream_concat0(O, "}, ");  | 
9199  | 1.18k  |     printAddrMode6Operand(MI, 0, O);  | 
9200  | 1.18k  |     return;  | 
9201  | 0  |     break;  | 
9202  | 1.33k  |   case 11:  | 
9203  |  |     // t2STLEXD, t2STREXD  | 
9204  | 1.33k  |     printAddrMode7Operand(MI, 3, O);  | 
9205  | 1.33k  |     return;  | 
9206  | 0  |     break;  | 
9207  | 24.4k  |   }  | 
9208  |  |  | 
9209  |  |  | 
9210  |  |   // Fragment 9 encoded into 1 bits for 2 unique commands.  | 
9211  |  |   // printf("Fragment 9: %"PRIu64"\n", ((Bits >> 61) & 1)); | 
9212  | 13.3k  |   if ((Bits >> 61) & 1) { | 
9213  |  |     // VLD4d16, VLD4d16_UPD, VLD4d32, VLD4d32_UPD, VLD4d8, VLD4d8_UPD, VLD4q1...  | 
9214  | 2.54k  |     SStream_concat0(O, "}, ");  | 
9215  | 10.8k  |   } else { | 
9216  |  |     // MLA, MLS, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SMLALBT, SMLALD, SML...  | 
9217  | 10.8k  |     return;  | 
9218  | 10.8k  |   }  | 
9219  |  |  | 
9220  |  |  | 
9221  |  |   // Fragment 10 encoded into 1 bits for 2 unique commands.  | 
9222  |  |   // printf("Fragment 10: %"PRIu64"\n", ((Bits >> 62) & 1)); | 
9223  | 2.54k  |   if ((Bits >> 62) & 1) { | 
9224  |  |     // VLD4d16_UPD, VLD4d32_UPD, VLD4d8_UPD, VLD4q16_UPD, VLD4q32_UPD, VLD4q8...  | 
9225  | 1.44k  |     printAddrMode6Operand(MI, 5, O);  | 
9226  | 1.44k  |     printAddrMode6OffsetOperand(MI, 7, O);  | 
9227  | 1.44k  |     return;  | 
9228  | 1.44k  |   } else { | 
9229  |  |     // VLD4d16, VLD4d32, VLD4d8, VLD4q16, VLD4q32, VLD4q8  | 
9230  | 1.10k  |     printAddrMode6Operand(MI, 4, O);  | 
9231  | 1.10k  |     return;  | 
9232  | 1.10k  |   }  | 
9233  |  |  | 
9234  | 2.54k  | }  | 
9235  |  |  | 
9236  |  |  | 
9237  |  |  | 
9238  |  | #ifdef PRINT_ALIAS_INSTR  | 
9239  |  | #undef PRINT_ALIAS_INSTR  | 
9240  |  |  | 
9241  |  | static bool printAliasInstr(MCInst *MI, SStream *OS)  | 
9242  | 708k  | { | 
9243  | 708k  |   unsigned int I = 0, OpIdx, PrintMethodIdx;  | 
9244  | 708k  |   char *tmpString;  | 
9245  | 708k  |   const char *AsmString;  | 
9246  | 708k  |   switch (MCInst_getOpcode(MI)) { | 
9247  | 698k  |   default: return false;  | 
9248  | 780  |   case ARM_DSB:  | 
9249  | 780  |     if (MCInst_getNumOperands(MI) == 1 &&  | 
9250  | 780  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9251  | 780  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 12 &&  | 
9252  | 67  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9253  | 67  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureDFB)) { | 
9254  |  |       // (DSB 12)  | 
9255  | 67  |       AsmString = "dfb";  | 
9256  | 67  |       break;  | 
9257  | 67  |     }  | 
9258  | 713  |     return false;  | 
9259  | 1.57k  |   case ARM_HINT:  | 
9260  | 1.57k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9261  | 1.57k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9262  | 1.57k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&  | 
9263  | 71  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9264  | 71  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9265  |  |       // (HINT 0, pred:$p)  | 
9266  | 71  |       AsmString = "nop$\xFF\x02\x01";  | 
9267  | 71  |       break;  | 
9268  | 71  |     }  | 
9269  | 1.50k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9270  | 1.50k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9271  | 1.50k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&  | 
9272  | 67  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9273  | 67  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9274  |  |       // (HINT 1, pred:$p)  | 
9275  | 67  |       AsmString = "yield$\xFF\x02\x01";  | 
9276  | 67  |       break;  | 
9277  | 67  |     }  | 
9278  | 1.43k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9279  | 1.43k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9280  | 1.43k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&  | 
9281  | 71  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9282  | 71  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9283  |  |       // (HINT 2, pred:$p)  | 
9284  | 71  |       AsmString = "wfe$\xFF\x02\x01";  | 
9285  | 71  |       break;  | 
9286  | 71  |     }  | 
9287  | 1.36k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9288  | 1.36k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9289  | 1.36k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&  | 
9290  | 205  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9291  | 205  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9292  |  |       // (HINT 3, pred:$p)  | 
9293  | 205  |       AsmString = "wfi$\xFF\x02\x01";  | 
9294  | 205  |       break;  | 
9295  | 205  |     }  | 
9296  | 1.15k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9297  | 1.15k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9298  | 1.15k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&  | 
9299  | 66  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9300  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9301  |  |       // (HINT 4, pred:$p)  | 
9302  | 66  |       AsmString = "sev$\xFF\x02\x01";  | 
9303  | 66  |       break;  | 
9304  | 66  |     }  | 
9305  | 1.09k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9306  | 1.09k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9307  | 1.09k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&  | 
9308  | 455  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9309  | 455  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) { | 
9310  |  |       // (HINT 5, pred:$p)  | 
9311  | 259  |       AsmString = "sevl$\xFF\x02\x01";  | 
9312  | 259  |       break;  | 
9313  | 259  |     }  | 
9314  | 833  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9315  | 833  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9316  | 833  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 16 &&  | 
9317  | 145  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9318  | 145  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureRAS)) { | 
9319  |  |       // (HINT 16, pred:$p)  | 
9320  | 145  |       AsmString = "esb$\xFF\x02\x01";  | 
9321  | 145  |       break;  | 
9322  | 145  |     }  | 
9323  | 688  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9324  | 688  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9325  | 688  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 20 &&  | 
9326  | 406  |         !ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9327  | 406  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) { | 
9328  |  |       // (HINT 20, pred:$p)  | 
9329  | 406  |       AsmString = "csdb$\xFF\x02\x01";  | 
9330  | 406  |       break;  | 
9331  | 406  |     }  | 
9332  | 282  |     return false;  | 
9333  | 1.04k  |   case ARM_t2DSB:  | 
9334  | 1.04k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9335  | 1.04k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9336  | 1.04k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 12 &&  | 
9337  | 67  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureDFB)) { | 
9338  |  |       // (t2DSB 12, pred:$p)  | 
9339  | 67  |       AsmString = "dfb$\xFF\x02\x01";  | 
9340  | 67  |       break;  | 
9341  | 67  |     }  | 
9342  | 981  |     return false;  | 
9343  | 2.72k  |   case ARM_t2HINT:  | 
9344  | 2.72k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9345  | 2.72k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9346  | 2.72k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&  | 
9347  | 194  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9348  | 194  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9349  |  |       // (t2HINT 0, pred:$p)  | 
9350  | 194  |       AsmString = "nop$\xFF\x02\x01.w";  | 
9351  | 194  |       break;  | 
9352  | 194  |     }  | 
9353  | 2.52k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9354  | 2.52k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9355  | 2.52k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&  | 
9356  | 718  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9357  | 718  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9358  |  |       // (t2HINT 1, pred:$p)  | 
9359  | 718  |       AsmString = "yield$\xFF\x02\x01.w";  | 
9360  | 718  |       break;  | 
9361  | 718  |     }  | 
9362  | 1.80k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9363  | 1.80k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9364  | 1.80k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&  | 
9365  | 376  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9366  | 376  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9367  |  |       // (t2HINT 2, pred:$p)  | 
9368  | 376  |       AsmString = "wfe$\xFF\x02\x01.w";  | 
9369  | 376  |       break;  | 
9370  | 376  |     }  | 
9371  | 1.43k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9372  | 1.43k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9373  | 1.43k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&  | 
9374  | 208  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9375  | 208  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9376  |  |       // (t2HINT 3, pred:$p)  | 
9377  | 208  |       AsmString = "wfi$\xFF\x02\x01.w";  | 
9378  | 208  |       break;  | 
9379  | 208  |     }  | 
9380  | 1.22k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9381  | 1.22k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9382  | 1.22k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&  | 
9383  | 387  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9384  | 387  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9385  |  |       // (t2HINT 4, pred:$p)  | 
9386  | 387  |       AsmString = "sev$\xFF\x02\x01.w";  | 
9387  | 387  |       break;  | 
9388  | 387  |     }  | 
9389  | 838  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9390  | 838  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9391  | 838  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&  | 
9392  | 416  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9393  | 416  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&  | 
9394  | 416  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) { | 
9395  |  |       // (t2HINT 5, pred:$p)  | 
9396  | 214  |       AsmString = "sevl$\xFF\x02\x01.w";  | 
9397  | 214  |       break;  | 
9398  | 214  |     }  | 
9399  | 624  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9400  | 624  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9401  | 624  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 16 &&  | 
9402  | 70  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9403  | 70  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&  | 
9404  | 70  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureRAS)) { | 
9405  |  |       // (t2HINT 16, pred:$p)  | 
9406  | 70  |       AsmString = "esb$\xFF\x02\x01.w";  | 
9407  | 70  |       break;  | 
9408  | 70  |     }  | 
9409  | 554  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9410  | 554  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9411  | 554  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 20 &&  | 
9412  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9413  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) { | 
9414  |  |       // (t2HINT 20, pred:$p)  | 
9415  | 66  |       AsmString = "csdb$\xFF\x02\x01";  | 
9416  | 66  |       break;  | 
9417  | 66  |     }  | 
9418  | 488  |     return false;  | 
9419  | 133  |   case ARM_t2SUBS_PC_LR:  | 
9420  | 133  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9421  | 133  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9422  | 133  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&  | 
9423  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9424  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&  | 
9425  | 66  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureVirtualization)) { | 
9426  |  |       // (t2SUBS_PC_LR 0, pred:$p)  | 
9427  | 66  |       AsmString = "eret$\xFF\x02\x01";  | 
9428  | 66  |       break;  | 
9429  | 66  |     }  | 
9430  | 67  |     return false;  | 
9431  | 3.47k  |   case ARM_tHINT:  | 
9432  | 3.47k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9433  | 3.47k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9434  | 3.47k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&  | 
9435  | 455  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9436  | 455  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) { | 
9437  |  |       // (tHINT 0, pred:$p)  | 
9438  | 455  |       AsmString = "nop$\xFF\x02\x01";  | 
9439  | 455  |       break;  | 
9440  | 455  |     }  | 
9441  | 3.01k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9442  | 3.01k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9443  | 3.01k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&  | 
9444  | 269  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9445  | 269  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) { | 
9446  |  |       // (tHINT 1, pred:$p)  | 
9447  | 269  |       AsmString = "yield$\xFF\x02\x01";  | 
9448  | 269  |       break;  | 
9449  | 269  |     }  | 
9450  | 2.74k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9451  | 2.74k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9452  | 2.74k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&  | 
9453  | 198  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9454  | 198  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) { | 
9455  |  |       // (tHINT 2, pred:$p)  | 
9456  | 198  |       AsmString = "wfe$\xFF\x02\x01";  | 
9457  | 198  |       break;  | 
9458  | 198  |     }  | 
9459  | 2.54k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9460  | 2.54k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9461  | 2.54k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&  | 
9462  | 404  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9463  | 404  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) { | 
9464  |  |       // (tHINT 3, pred:$p)  | 
9465  | 404  |       AsmString = "wfi$\xFF\x02\x01";  | 
9466  | 404  |       break;  | 
9467  | 404  |     }  | 
9468  | 2.14k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9469  | 2.14k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9470  | 2.14k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&  | 
9471  | 206  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9472  | 206  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) { | 
9473  |  |       // (tHINT 4, pred:$p)  | 
9474  | 206  |       AsmString = "sev$\xFF\x02\x01";  | 
9475  | 206  |       break;  | 
9476  | 206  |     }  | 
9477  | 1.93k  |     if (MCInst_getNumOperands(MI) == 3 &&  | 
9478  | 1.93k  |         MCOperand_isImm(MCInst_getOperand(MI, 0)) &&  | 
9479  | 1.93k  |         MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&  | 
9480  | 1.67k  |         ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&  | 
9481  | 1.67k  |         ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&  | 
9482  | 1.67k  |         ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) { | 
9483  |  |       // (tHINT 5, pred:$p)  | 
9484  | 938  |       AsmString = "sevl$\xFF\x02\x01";  | 
9485  | 938  |       break;  | 
9486  | 938  |     }  | 
9487  | 1.00k  |     return false;  | 
9488  | 708k  |   }  | 
9489  |  |  | 
9490  |  |  | 
9491  | 6.19k  |   tmpString = cs_strdup(AsmString);  | 
9492  |  |  | 
9493  | 28.8k  |   while (AsmString[I] != ' ' && AsmString[I] != '\t' &&  | 
9494  | 28.8k  |          AsmString[I] != '$' && AsmString[I] != '\0')  | 
9495  | 22.6k  |     ++I;  | 
9496  |  |  | 
9497  | 6.19k  |   tmpString[I] = 0;  | 
9498  | 6.19k  |   SStream_concat0(OS, tmpString);  | 
9499  | 6.19k  |   cs_mem_free(tmpString);  | 
9500  |  |  | 
9501  | 6.19k  |   if (AsmString[I] != '\0') { | 
9502  | 6.12k  |     if (AsmString[I] == ' ' || AsmString[I] == '\t') { | 
9503  | 0  |       SStream_concat0(OS, " ");  | 
9504  | 0  |       ++I;  | 
9505  | 0  |     }  | 
9506  |  |  | 
9507  | 10.4k  |     do { | 
9508  | 10.4k  |       if (AsmString[I] == '$') { | 
9509  | 6.12k  |         ++I;  | 
9510  | 6.12k  |         if (AsmString[I] == (char)0xff) { | 
9511  | 6.12k  |           ++I;  | 
9512  | 6.12k  |           OpIdx = AsmString[I++] - 1;  | 
9513  | 6.12k  |           PrintMethodIdx = AsmString[I++] - 1;  | 
9514  | 6.12k  |           printCustomAliasOperand(MI, OpIdx, PrintMethodIdx, OS);  | 
9515  | 6.12k  |         } else  | 
9516  | 0  |             printOperand(MI, (unsigned)(AsmString[I++]) - 1, OS);  | 
9517  | 6.12k  |       } else { | 
9518  | 4.33k  |         if (AsmString[I] == '[') { | 
9519  | 0  |           set_mem_access(MI, true);  | 
9520  | 4.33k  |         } else if (AsmString[I] == ']') { | 
9521  | 0  |           set_mem_access(MI, false);  | 
9522  | 0  |         }  | 
9523  | 4.33k  |         SStream_concat1(OS, AsmString[I++]);  | 
9524  | 4.33k  |       }  | 
9525  | 10.4k  |     } while (AsmString[I] != '\0');  | 
9526  | 6.12k  |   }  | 
9527  |  |  | 
9528  | 6.19k  |   return true;  | 
9529  | 708k  | }  | 
9530  |  |           | 
9531  |  | static void printCustomAliasOperand(  | 
9532  |  |          MCInst *MI, unsigned OpIdx,  | 
9533  |  |          unsigned PrintMethodIdx,  | 
9534  |  |          SStream *OS)  | 
9535  | 6.12k  | { | 
9536  | 6.12k  |   switch (PrintMethodIdx) { | 
9537  | 0  |   default:  | 
9538  | 0  |     break;  | 
9539  | 6.12k  |   case 0:  | 
9540  | 6.12k  |     printPredicateOperand(MI, OpIdx, OS);  | 
9541  | 6.12k  |     break;  | 
9542  | 6.12k  |   }  | 
9543  | 6.12k  | }  | 
9544  |  |  | 
9545  |  | #endif // PRINT_ALIAS_INSTR  |