Coverage Report

Created: 2026-03-11 06:06

next uncovered line (L), next uncovered region (R), next uncovered branch (B)
/src/capstonenext/arch/ARM/ARMGenAsmWriter.inc
Line
Count
Source
1
/* Capstone Disassembly Engine, https://www.capstone-engine.org */
2
/* By Nguyen Anh Quynh <aquynh@gmail.com>, 2013-2022, */
3
/*    Rot127 <unisono@quyllur.org> 2022-2024 */
4
/* Automatically generated file by Capstone's LLVM TableGen Disassembler Backend. */
5
6
/* LLVM-commit: <commit> */
7
/* LLVM-tag: <tag> */
8
9
/* Do not edit. */
10
11
/* Capstone's LLVM TableGen Backends: */
12
/* https://github.com/capstone-engine/llvm-capstone */
13
14
#include <capstone/platform.h>
15
#include "../../cs_priv.h"
16
17
/// getMnemonic - This method is automatically generated by tablegen
18
/// from the instruction set description.
19
782k
static MnemonicBitsInfo getMnemonic(MCInst *MI, SStream *O) {
20
782k
#ifndef CAPSTONE_DIET
21
782k
  static const char AsmStrs[] = {
22
782k
  /* 0 */ "vcx1\t\0"
23
782k
  /* 6 */ "vld20.32\t\0"
24
782k
  /* 16 */ "vst20.32\t\0"
25
782k
  /* 26 */ "vld40.32\t\0"
26
782k
  /* 36 */ "vst40.32\t\0"
27
782k
  /* 46 */ "sha1su0.32\t\0"
28
782k
  /* 58 */ "sha256su0.32\t\0"
29
782k
  /* 72 */ "vld21.32\t\0"
30
782k
  /* 82 */ "vst21.32\t\0"
31
782k
  /* 92 */ "vld41.32\t\0"
32
782k
  /* 102 */ "vst41.32\t\0"
33
782k
  /* 112 */ "sha1su1.32\t\0"
34
782k
  /* 124 */ "sha256su1.32\t\0"
35
782k
  /* 138 */ "vld42.32\t\0"
36
782k
  /* 148 */ "vst42.32\t\0"
37
782k
  /* 158 */ "sha256h2.32\t\0"
38
782k
  /* 171 */ "vld43.32\t\0"
39
782k
  /* 181 */ "vst43.32\t\0"
40
782k
  /* 191 */ "sha1c.32\t\0"
41
782k
  /* 201 */ "sha1h.32\t\0"
42
782k
  /* 211 */ "sha256h.32\t\0"
43
782k
  /* 223 */ "sha1m.32\t\0"
44
782k
  /* 233 */ "sha1p.32\t\0"
45
782k
  /* 243 */ "dlstp.32\t\0"
46
782k
  /* 253 */ "wlstp.32\t\0"
47
782k
  /* 263 */ "vcvta.s32.f32\t\0"
48
782k
  /* 278 */ "vcvtm.s32.f32\t\0"
49
782k
  /* 293 */ "vcvtn.s32.f32\t\0"
50
782k
  /* 308 */ "vcvtp.s32.f32\t\0"
51
782k
  /* 323 */ "vcvta.u32.f32\t\0"
52
782k
  /* 338 */ "vcvtm.u32.f32\t\0"
53
782k
  /* 353 */ "vcvtn.u32.f32\t\0"
54
782k
  /* 368 */ "vcvtp.u32.f32\t\0"
55
782k
  /* 383 */ "vcmla.f32\t\0"
56
782k
  /* 394 */ "vrinta.f32\t\0"
57
782k
  /* 406 */ "vcadd.f32\t\0"
58
782k
  /* 417 */ "vselge.f32\t\0"
59
782k
  /* 429 */ "vminnm.f32\t\0"
60
782k
  /* 441 */ "vmaxnm.f32\t\0"
61
782k
  /* 453 */ "vrintm.f32\t\0"
62
782k
  /* 465 */ "vrintn.f32\t\0"
63
782k
  /* 477 */ "vrintp.f32\t\0"
64
782k
  /* 489 */ "vseleq.f32\t\0"
65
782k
  /* 501 */ "vselvs.f32\t\0"
66
782k
  /* 513 */ "vselgt.f32\t\0"
67
782k
  /* 525 */ "vrintx.f32\t\0"
68
782k
  /* 537 */ "vrintz.f32\t\0"
69
782k
  /* 549 */ "ldc2\t\0"
70
782k
  /* 555 */ "mrc2\t\0"
71
782k
  /* 561 */ "mrrc2\t\0"
72
782k
  /* 568 */ "stc2\t\0"
73
782k
  /* 574 */ "cdp2\t\0"
74
782k
  /* 580 */ "mcr2\t\0"
75
782k
  /* 586 */ "mcrr2\t\0"
76
782k
  /* 593 */ "vcx2\t\0"
77
782k
  /* 599 */ "vcx3\t\0"
78
782k
  /* 605 */ "dlstp.64\t\0"
79
782k
  /* 615 */ "wlstp.64\t\0"
80
782k
  /* 625 */ "vcvta.s32.f64\t\0"
81
782k
  /* 640 */ "vcvtm.s32.f64\t\0"
82
782k
  /* 655 */ "vcvtn.s32.f64\t\0"
83
782k
  /* 670 */ "vcvtp.s32.f64\t\0"
84
782k
  /* 685 */ "vcvta.u32.f64\t\0"
85
782k
  /* 700 */ "vcvtm.u32.f64\t\0"
86
782k
  /* 715 */ "vcvtn.u32.f64\t\0"
87
782k
  /* 730 */ "vcvtp.u32.f64\t\0"
88
782k
  /* 745 */ "vrinta.f64\t\0"
89
782k
  /* 757 */ "vselge.f64\t\0"
90
782k
  /* 769 */ "vminnm.f64\t\0"
91
782k
  /* 781 */ "vmaxnm.f64\t\0"
92
782k
  /* 793 */ "vrintm.f64\t\0"
93
782k
  /* 805 */ "vrintn.f64\t\0"
94
782k
  /* 817 */ "vrintp.f64\t\0"
95
782k
  /* 829 */ "vseleq.f64\t\0"
96
782k
  /* 841 */ "vselvs.f64\t\0"
97
782k
  /* 853 */ "vselgt.f64\t\0"
98
782k
  /* 865 */ "vmull.p64\t\0"
99
782k
  /* 876 */ "vld20.16\t\0"
100
782k
  /* 886 */ "vst20.16\t\0"
101
782k
  /* 896 */ "vld40.16\t\0"
102
782k
  /* 906 */ "vst40.16\t\0"
103
782k
  /* 916 */ "vld21.16\t\0"
104
782k
  /* 926 */ "vst21.16\t\0"
105
782k
  /* 936 */ "vld41.16\t\0"
106
782k
  /* 946 */ "vst41.16\t\0"
107
782k
  /* 956 */ "vld42.16\t\0"
108
782k
  /* 966 */ "vst42.16\t\0"
109
782k
  /* 976 */ "vld43.16\t\0"
110
782k
  /* 986 */ "vst43.16\t\0"
111
782k
  /* 996 */ "dlstp.16\t\0"
112
782k
  /* 1006 */ "wlstp.16\t\0"
113
782k
  /* 1016 */ "vcvta.s32.f16\t\0"
114
782k
  /* 1031 */ "vcvtm.s32.f16\t\0"
115
782k
  /* 1046 */ "vcvtn.s32.f16\t\0"
116
782k
  /* 1061 */ "vcvtp.s32.f16\t\0"
117
782k
  /* 1076 */ "vcvta.u32.f16\t\0"
118
782k
  /* 1091 */ "vcvtm.u32.f16\t\0"
119
782k
  /* 1106 */ "vcvtn.u32.f16\t\0"
120
782k
  /* 1121 */ "vcvtp.u32.f16\t\0"
121
782k
  /* 1136 */ "vcvta.s16.f16\t\0"
122
782k
  /* 1151 */ "vcvtm.s16.f16\t\0"
123
782k
  /* 1166 */ "vcvtn.s16.f16\t\0"
124
782k
  /* 1181 */ "vcvtp.s16.f16\t\0"
125
782k
  /* 1196 */ "vcvta.u16.f16\t\0"
126
782k
  /* 1211 */ "vcvtm.u16.f16\t\0"
127
782k
  /* 1226 */ "vcvtn.u16.f16\t\0"
128
782k
  /* 1241 */ "vcvtp.u16.f16\t\0"
129
782k
  /* 1256 */ "vcmla.f16\t\0"
130
782k
  /* 1267 */ "vrinta.f16\t\0"
131
782k
  /* 1279 */ "vcadd.f16\t\0"
132
782k
  /* 1290 */ "vselge.f16\t\0"
133
782k
  /* 1302 */ "vfmal.f16\t\0"
134
782k
  /* 1313 */ "vfmsl.f16\t\0"
135
782k
  /* 1324 */ "vminnm.f16\t\0"
136
782k
  /* 1336 */ "vmaxnm.f16\t\0"
137
782k
  /* 1348 */ "vrintm.f16\t\0"
138
782k
  /* 1360 */ "vrintn.f16\t\0"
139
782k
  /* 1372 */ "vrintp.f16\t\0"
140
782k
  /* 1384 */ "vseleq.f16\t\0"
141
782k
  /* 1396 */ "vins.f16\t\0"
142
782k
  /* 1406 */ "vselvs.f16\t\0"
143
782k
  /* 1418 */ "vselgt.f16\t\0"
144
782k
  /* 1430 */ "vrintx.f16\t\0"
145
782k
  /* 1442 */ "vmovx.f16\t\0"
146
782k
  /* 1453 */ "vrintz.f16\t\0"
147
782k
  /* 1465 */ "vmmla.bf16\t\0"
148
782k
  /* 1477 */ "vfmab.bf16\t\0"
149
782k
  /* 1489 */ "vfmat.bf16\t\0"
150
782k
  /* 1501 */ "vdot.bf16\t\0"
151
782k
  /* 1512 */ "vld20.8\t\0"
152
782k
  /* 1521 */ "vst20.8\t\0"
153
782k
  /* 1530 */ "vld40.8\t\0"
154
782k
  /* 1539 */ "vst40.8\t\0"
155
782k
  /* 1548 */ "vld21.8\t\0"
156
782k
  /* 1557 */ "vst21.8\t\0"
157
782k
  /* 1566 */ "vld41.8\t\0"
158
782k
  /* 1575 */ "vst41.8\t\0"
159
782k
  /* 1584 */ "vld42.8\t\0"
160
782k
  /* 1593 */ "vst42.8\t\0"
161
782k
  /* 1602 */ "vld43.8\t\0"
162
782k
  /* 1611 */ "vst43.8\t\0"
163
782k
  /* 1620 */ "aesimc.8\t\0"
164
782k
  /* 1630 */ "aesmc.8\t\0"
165
782k
  /* 1639 */ "aesd.8\t\0"
166
782k
  /* 1647 */ "aese.8\t\0"
167
782k
  /* 1655 */ "dlstp.8\t\0"
168
782k
  /* 1664 */ "wlstp.8\t\0"
169
782k
  /* 1673 */ "vusmmla.s8\t\0"
170
782k
  /* 1685 */ "vsmmla.s8\t\0"
171
782k
  /* 1696 */ "vusdot.s8\t\0"
172
782k
  /* 1707 */ "vsdot.s8\t\0"
173
782k
  /* 1717 */ "vummla.u8\t\0"
174
782k
  /* 1728 */ "vsudot.u8\t\0"
175
782k
  /* 1739 */ "vudot.u8\t\0"
176
782k
  /* 1749 */ "vcx1a\t\0"
177
782k
  /* 1756 */ "vcx2a\t\0"
178
782k
  /* 1763 */ "vcx3a\t\0"
179
782k
  /* 1770 */ "rfeda\t\0"
180
782k
  /* 1777 */ "rfeia\t\0"
181
782k
  /* 1784 */ "crc32b\t\0"
182
782k
  /* 1792 */ "crc32cb\t\0"
183
782k
  /* 1801 */ "rfedb\t\0"
184
782k
  /* 1808 */ "rfeib\t\0"
185
782k
  /* 1815 */ "dmb\t\0"
186
782k
  /* 1820 */ "dsb\t\0"
187
782k
  /* 1825 */ "isb\t\0"
188
782k
  /* 1830 */ "tsb\t\0"
189
782k
  /* 1835 */ "csinc\t\0"
190
782k
  /* 1842 */ "hvc\t\0"
191
782k
  /* 1847 */ "cx1d\t\0"
192
782k
  /* 1853 */ "cx2d\t\0"
193
782k
  /* 1859 */ "cx3d\t\0"
194
782k
  /* 1865 */ "pld\t\0"
195
782k
  /* 1870 */ "setend\t\0"
196
782k
  /* 1878 */ "le\t\0"
197
782k
  /* 1882 */ "udf\t\0"
198
782k
  /* 1887 */ "csneg\t\0"
199
782k
  /* 1894 */ "crc32h\t\0"
200
782k
  /* 1902 */ "crc32ch\t\0"
201
782k
  /* 1911 */ "pli\t\0"
202
782k
  /* 1916 */ "bti\t\0"
203
782k
  /* 1921 */ "ldc2l\t\0"
204
782k
  /* 1928 */ "stc2l\t\0"
205
782k
  /* 1935 */ "bl\t\0"
206
782k
  /* 1939 */ "bfcsel\t\0"
207
782k
  /* 1947 */ "setpan\t\0"
208
782k
  /* 1955 */ "letp\t\0"
209
782k
  /* 1961 */ "dls\t\0"
210
782k
  /* 1966 */ "wls\t\0"
211
782k
  /* 1971 */ "cps\t\0"
212
782k
  /* 1976 */ "movs\t\0"
213
782k
  /* 1982 */ "hlt\t\0"
214
782k
  /* 1987 */ "bkpt\t\0"
215
782k
  /* 1993 */ "csinv\t\0"
216
782k
  /* 2000 */ "hvc.w\t\0"
217
782k
  /* 2007 */ "udf.w\t\0"
218
782k
  /* 2014 */ "crc32w\t\0"
219
782k
  /* 2022 */ "crc32cw\t\0"
220
782k
  /* 2031 */ "pldw\t\0"
221
782k
  /* 2037 */ "bx\t\0"
222
782k
  /* 2041 */ "blx\t\0"
223
782k
  /* 2046 */ "cbz\t\0"
224
782k
  /* 2051 */ "cbnz\t\0"
225
782k
  /* 2057 */ "srsda\tsp!, \0"
226
782k
  /* 2069 */ "srsia\tsp!, \0"
227
782k
  /* 2081 */ "srsdb\tsp!, \0"
228
782k
  /* 2093 */ "srsib\tsp!, \0"
229
782k
  /* 2105 */ "srsda\tsp, \0"
230
782k
  /* 2116 */ "srsia\tsp, \0"
231
782k
  /* 2127 */ "srsdb\tsp, \0"
232
782k
  /* 2138 */ "srsib\tsp, \0"
233
782k
  /* 2149 */ "# XRay Function Patchable RET.\0"
234
782k
  /* 2180 */ "# XRay Typed Event Log.\0"
235
782k
  /* 2204 */ "# XRay Custom Event Log.\0"
236
782k
  /* 2229 */ "# XRay Function Enter.\0"
237
782k
  /* 2252 */ "# XRay Tail Call Exit.\0"
238
782k
  /* 2275 */ "# XRay Function Exit.\0"
239
782k
  /* 2297 */ "__brkdiv0\0"
240
782k
  /* 2307 */ "vld1\0"
241
782k
  /* 2312 */ "dcps1\0"
242
782k
  /* 2318 */ "vst1\0"
243
782k
  /* 2323 */ "vcx1\0"
244
782k
  /* 2328 */ "vrev32\0"
245
782k
  /* 2335 */ "ldc2\0"
246
782k
  /* 2340 */ "mrc2\0"
247
782k
  /* 2345 */ "mrrc2\0"
248
782k
  /* 2351 */ "stc2\0"
249
782k
  /* 2356 */ "vld2\0"
250
782k
  /* 2361 */ "cdp2\0"
251
782k
  /* 2366 */ "mcr2\0"
252
782k
  /* 2371 */ "mcrr2\0"
253
782k
  /* 2377 */ "dcps2\0"
254
782k
  /* 2383 */ "vst2\0"
255
782k
  /* 2388 */ "vcx2\0"
256
782k
  /* 2393 */ "vld3\0"
257
782k
  /* 2398 */ "dcps3\0"
258
782k
  /* 2404 */ "vst3\0"
259
782k
  /* 2409 */ "vcx3\0"
260
782k
  /* 2414 */ "vrev64\0"
261
782k
  /* 2421 */ "vld4\0"
262
782k
  /* 2426 */ "vst4\0"
263
782k
  /* 2431 */ "sxtab16\0"
264
782k
  /* 2439 */ "uxtab16\0"
265
782k
  /* 2447 */ "sxtb16\0"
266
782k
  /* 2454 */ "uxtb16\0"
267
782k
  /* 2461 */ "shsub16\0"
268
782k
  /* 2469 */ "uhsub16\0"
269
782k
  /* 2477 */ "uqsub16\0"
270
782k
  /* 2485 */ "ssub16\0"
271
782k
  /* 2492 */ "usub16\0"
272
782k
  /* 2499 */ "shadd16\0"
273
782k
  /* 2507 */ "uhadd16\0"
274
782k
  /* 2515 */ "uqadd16\0"
275
782k
  /* 2523 */ "sadd16\0"
276
782k
  /* 2530 */ "uadd16\0"
277
782k
  /* 2537 */ "ssat16\0"
278
782k
  /* 2544 */ "usat16\0"
279
782k
  /* 2551 */ "vrev16\0"
280
782k
  /* 2558 */ "usada8\0"
281
782k
  /* 2565 */ "shsub8\0"
282
782k
  /* 2572 */ "uhsub8\0"
283
782k
  /* 2579 */ "uqsub8\0"
284
782k
  /* 2586 */ "ssub8\0"
285
782k
  /* 2592 */ "usub8\0"
286
782k
  /* 2598 */ "usad8\0"
287
782k
  /* 2604 */ "shadd8\0"
288
782k
  /* 2611 */ "uhadd8\0"
289
782k
  /* 2618 */ "uqadd8\0"
290
782k
  /* 2625 */ "sadd8\0"
291
782k
  /* 2631 */ "uadd8\0"
292
782k
  /* 2637 */ "LIFETIME_END\0"
293
782k
  /* 2650 */ "PSEUDO_PROBE\0"
294
782k
  /* 2663 */ "BUNDLE\0"
295
782k
  /* 2670 */ "DBG_VALUE\0"
296
782k
  /* 2680 */ "DBG_INSTR_REF\0"
297
782k
  /* 2694 */ "DBG_PHI\0"
298
782k
  /* 2702 */ "DBG_LABEL\0"
299
782k
  /* 2712 */ "LIFETIME_START\0"
300
782k
  /* 2727 */ "DBG_VALUE_LIST\0"
301
782k
  /* 2742 */ "vcx1a\0"
302
782k
  /* 2748 */ "vcx2a\0"
303
782k
  /* 2754 */ "vcx3a\0"
304
782k
  /* 2760 */ "vaba\0"
305
782k
  /* 2765 */ "cx1da\0"
306
782k
  /* 2771 */ "cx2da\0"
307
782k
  /* 2777 */ "cx3da\0"
308
782k
  /* 2783 */ "lda\0"
309
782k
  /* 2787 */ "ldmda\0"
310
782k
  /* 2793 */ "stmda\0"
311
782k
  /* 2799 */ "vrmlaldavha\0"
312
782k
  /* 2811 */ "vrmlsldavha\0"
313
782k
  /* 2823 */ "rfeia\0"
314
782k
  /* 2829 */ "vldmia\0"
315
782k
  /* 2836 */ "vstmia\0"
316
782k
  /* 2843 */ "srsia\0"
317
782k
  /* 2849 */ "vcmla\0"
318
782k
  /* 2855 */ "smmla\0"
319
782k
  /* 2861 */ "vnmla\0"
320
782k
  /* 2867 */ "vmla\0"
321
782k
  /* 2872 */ "vfma\0"
322
782k
  /* 2877 */ "vfnma\0"
323
782k
  /* 2883 */ "vminnma\0"
324
782k
  /* 2891 */ "vmaxnma\0"
325
782k
  /* 2899 */ "vmina\0"
326
782k
  /* 2905 */ "vrsra\0"
327
782k
  /* 2911 */ "vsra\0"
328
782k
  /* 2916 */ "vrinta\0"
329
782k
  /* 2923 */ "tta\0"
330
782k
  /* 2927 */ "vcvta\0"
331
782k
  /* 2933 */ "vmladava\0"
332
782k
  /* 2942 */ "vmlaldava\0"
333
782k
  /* 2952 */ "vmlsldava\0"
334
782k
  /* 2962 */ "vmlsdava\0"
335
782k
  /* 2971 */ "vaddva\0"
336
782k
  /* 2978 */ "vaddlva\0"
337
782k
  /* 2986 */ "vmaxa\0"
338
782k
  /* 2992 */ "ldab\0"
339
782k
  /* 2997 */ "sxtab\0"
340
782k
  /* 3003 */ "uxtab\0"
341
782k
  /* 3009 */ "smlabb\0"
342
782k
  /* 3016 */ "smlalbb\0"
343
782k
  /* 3024 */ "smulbb\0"
344
782k
  /* 3031 */ "tbb\0"
345
782k
  /* 3035 */ "rfedb\0"
346
782k
  /* 3041 */ "vldmdb\0"
347
782k
  /* 3048 */ "vstmdb\0"
348
782k
  /* 3055 */ "srsdb\0"
349
782k
  /* 3061 */ "ldmib\0"
350
782k
  /* 3067 */ "stmib\0"
351
782k
  /* 3073 */ "vshllb\0"
352
782k
  /* 3080 */ "vqdmullb\0"
353
782k
  /* 3089 */ "vmullb\0"
354
782k
  /* 3096 */ "stlb\0"
355
782k
  /* 3101 */ "vmovlb\0"
356
782k
  /* 3108 */ "dmb\0"
357
782k
  /* 3112 */ "vqshrnb\0"
358
782k
  /* 3120 */ "vqrshrnb\0"
359
782k
  /* 3129 */ "vrshrnb\0"
360
782k
  /* 3137 */ "vshrnb\0"
361
782k
  /* 3144 */ "vqshrunb\0"
362
782k
  /* 3153 */ "vqrshrunb\0"
363
782k
  /* 3163 */ "vqmovunb\0"
364
782k
  /* 3172 */ "vqmovnb\0"
365
782k
  /* 3180 */ "vmovnb\0"
366
782k
  /* 3187 */ "swpb\0"
367
782k
  /* 3192 */ "vldrb\0"
368
782k
  /* 3198 */ "vstrb\0"
369
782k
  /* 3204 */ "dsb\0"
370
782k
  /* 3208 */ "isb\0"
371
782k
  /* 3212 */ "ldrsb\0"
372
782k
  /* 3218 */ "tsb\0"
373
782k
  /* 3222 */ "smlatb\0"
374
782k
  /* 3229 */ "pkhtb\0"
375
782k
  /* 3235 */ "smlaltb\0"
376
782k
  /* 3243 */ "smultb\0"
377
782k
  /* 3250 */ "vcvtb\0"
378
782k
  /* 3256 */ "sxtb\0"
379
782k
  /* 3261 */ "uxtb\0"
380
782k
  /* 3266 */ "qdsub\0"
381
782k
  /* 3272 */ "vhsub\0"
382
782k
  /* 3278 */ "vqsub\0"
383
782k
  /* 3284 */ "vsub\0"
384
782k
  /* 3289 */ "smlawb\0"
385
782k
  /* 3296 */ "smulwb\0"
386
782k
  /* 3303 */ "ldaexb\0"
387
782k
  /* 3310 */ "stlexb\0"
388
782k
  /* 3317 */ "ldrexb\0"
389
782k
  /* 3324 */ "strexb\0"
390
782k
  /* 3331 */ "vsbc\0"
391
782k
  /* 3336 */ "vadc\0"
392
782k
  /* 3341 */ "ldc\0"
393
782k
  /* 3345 */ "bfc\0"
394
782k
  /* 3349 */ "vbic\0"
395
782k
  /* 3354 */ "vshlc\0"
396
782k
  /* 3360 */ "smc\0"
397
782k
  /* 3364 */ "mrc\0"
398
782k
  /* 3368 */ "mrrc\0"
399
782k
  /* 3373 */ "rsc\0"
400
782k
  /* 3377 */ "stc\0"
401
782k
  /* 3381 */ "svc\0"
402
782k
  /* 3385 */ "smlad\0"
403
782k
  /* 3391 */ "smuad\0"
404
782k
  /* 3397 */ "vabd\0"
405
782k
  /* 3402 */ "vhcadd\0"
406
782k
  /* 3409 */ "vcadd\0"
407
782k
  /* 3415 */ "qdadd\0"
408
782k
  /* 3421 */ "vrhadd\0"
409
782k
  /* 3428 */ "vhadd\0"
410
782k
  /* 3434 */ "vpadd\0"
411
782k
  /* 3440 */ "vqadd\0"
412
782k
  /* 3446 */ "vadd\0"
413
782k
  /* 3451 */ "smlald\0"
414
782k
  /* 3458 */ "pld\0"
415
782k
  /* 3462 */ "smlsld\0"
416
782k
  /* 3469 */ "vand\0"
417
782k
  /* 3474 */ "vldrd\0"
418
782k
  /* 3480 */ "vstrd\0"
419
782k
  /* 3486 */ "smlsd\0"
420
782k
  /* 3492 */ "smusd\0"
421
782k
  /* 3498 */ "ldaexd\0"
422
782k
  /* 3505 */ "stlexd\0"
423
782k
  /* 3512 */ "ldrexd\0"
424
782k
  /* 3519 */ "strexd\0"
425
782k
  /* 3526 */ "vacge\0"
426
782k
  /* 3532 */ "vcge\0"
427
782k
  /* 3537 */ "vcle\0"
428
782k
  /* 3542 */ "vrecpe\0"
429
782k
  /* 3549 */ "vcmpe\0"
430
782k
  /* 3555 */ "vrsqrte\0"
431
782k
  /* 3563 */ "bf\0"
432
782k
  /* 3566 */ "vbif\0"
433
782k
  /* 3571 */ "dbg\0"
434
782k
  /* 3575 */ "pacg\0"
435
782k
  /* 3580 */ "vqneg\0"
436
782k
  /* 3586 */ "vneg\0"
437
782k
  /* 3591 */ "sg\0"
438
782k
  /* 3594 */ "autg\0"
439
782k
  /* 3599 */ "ldah\0"
440
782k
  /* 3604 */ "vqdmlah\0"
441
782k
  /* 3612 */ "vqrdmlah\0"
442
782k
  /* 3621 */ "sxtah\0"
443
782k
  /* 3627 */ "uxtah\0"
444
782k
  /* 3633 */ "tbh\0"
445
782k
  /* 3637 */ "vqdmladh\0"
446
782k
  /* 3646 */ "vqrdmladh\0"
447
782k
  /* 3656 */ "vqdmlsdh\0"
448
782k
  /* 3665 */ "vqrdmlsdh\0"
449
782k
  /* 3675 */ "stlh\0"
450
782k
  /* 3680 */ "vqdmulh\0"
451
782k
  /* 3688 */ "vqrdmulh\0"
452
782k
  /* 3697 */ "vrmulh\0"
453
782k
  /* 3704 */ "vmulh\0"
454
782k
  /* 3710 */ "vldrh\0"
455
782k
  /* 3716 */ "vstrh\0"
456
782k
  /* 3722 */ "vqdmlash\0"
457
782k
  /* 3731 */ "vqrdmlash\0"
458
782k
  /* 3741 */ "vqrdmlsh\0"
459
782k
  /* 3750 */ "ldrsh\0"
460
782k
  /* 3756 */ "push\0"
461
782k
  /* 3761 */ "revsh\0"
462
782k
  /* 3767 */ "sxth\0"
463
782k
  /* 3772 */ "uxth\0"
464
782k
  /* 3777 */ "vrmlaldavh\0"
465
782k
  /* 3788 */ "vrmlsldavh\0"
466
782k
  /* 3799 */ "ldaexh\0"
467
782k
  /* 3806 */ "stlexh\0"
468
782k
  /* 3813 */ "ldrexh\0"
469
782k
  /* 3820 */ "strexh\0"
470
782k
  /* 3827 */ "vsbci\0"
471
782k
  /* 3833 */ "vadci\0"
472
782k
  /* 3839 */ "bfi\0"
473
782k
  /* 3843 */ "pli\0"
474
782k
  /* 3847 */ "vsli\0"
475
782k
  /* 3852 */ "vsri\0"
476
782k
  /* 3857 */ "bxj\0"
477
782k
  /* 3861 */ "ldc2l\0"
478
782k
  /* 3867 */ "stc2l\0"
479
782k
  /* 3873 */ "umaal\0"
480
782k
  /* 3879 */ "vabal\0"
481
782k
  /* 3885 */ "vpadal\0"
482
782k
  /* 3892 */ "vqdmlal\0"
483
782k
  /* 3900 */ "smlal\0"
484
782k
  /* 3906 */ "umlal\0"
485
782k
  /* 3912 */ "vmlal\0"
486
782k
  /* 3918 */ "vtbl\0"
487
782k
  /* 3923 */ "vsubl\0"
488
782k
  /* 3929 */ "ldcl\0"
489
782k
  /* 3934 */ "stcl\0"
490
782k
  /* 3939 */ "vabdl\0"
491
782k
  /* 3945 */ "vpaddl\0"
492
782k
  /* 3952 */ "vaddl\0"
493
782k
  /* 3958 */ "vpsel\0"
494
782k
  /* 3964 */ "bfl\0"
495
782k
  /* 3968 */ "sqshl\0"
496
782k
  /* 3974 */ "uqshl\0"
497
782k
  /* 3980 */ "vqshl\0"
498
782k
  /* 3986 */ "uqrshl\0"
499
782k
  /* 3993 */ "vqrshl\0"
500
782k
  /* 4000 */ "vrshl\0"
501
782k
  /* 4006 */ "vshl\0"
502
782k
  /* 4011 */ "# FEntry call\0"
503
782k
  /* 4025 */ "sqshll\0"
504
782k
  /* 4032 */ "uqshll\0"
505
782k
  /* 4039 */ "uqrshll\0"
506
782k
  /* 4047 */ "vshll\0"
507
782k
  /* 4053 */ "lsll\0"
508
782k
  /* 4058 */ "vqdmull\0"
509
782k
  /* 4066 */ "smull\0"
510
782k
  /* 4072 */ "umull\0"
511
782k
  /* 4078 */ "vmull\0"
512
782k
  /* 4084 */ "sqrshrl\0"
513
782k
  /* 4092 */ "srshrl\0"
514
782k
  /* 4099 */ "urshrl\0"
515
782k
  /* 4106 */ "asrl\0"
516
782k
  /* 4111 */ "lsrl\0"
517
782k
  /* 4116 */ "vbsl\0"
518
782k
  /* 4121 */ "vqdmlsl\0"
519
782k
  /* 4129 */ "vmlsl\0"
520
782k
  /* 4135 */ "stl\0"
521
782k
  /* 4139 */ "vcmul\0"
522
782k
  /* 4145 */ "smmul\0"
523
782k
  /* 4151 */ "vnmul\0"
524
782k
  /* 4157 */ "vmul\0"
525
782k
  /* 4162 */ "vmovl\0"
526
782k
  /* 4168 */ "vlldm\0"
527
782k
  /* 4174 */ "vminnm\0"
528
782k
  /* 4181 */ "vmaxnm\0"
529
782k
  /* 4188 */ "vscclrm\0"
530
782k
  /* 4196 */ "vrintm\0"
531
782k
  /* 4203 */ "vlstm\0"
532
782k
  /* 4209 */ "vcvtm\0"
533
782k
  /* 4215 */ "vrsubhn\0"
534
782k
  /* 4223 */ "vsubhn\0"
535
782k
  /* 4230 */ "vraddhn\0"
536
782k
  /* 4238 */ "vaddhn\0"
537
782k
  /* 4245 */ "vpmin\0"
538
782k
  /* 4251 */ "vmin\0"
539
782k
  /* 4256 */ "cmn\0"
540
782k
  /* 4260 */ "vqshrn\0"
541
782k
  /* 4267 */ "vqrshrn\0"
542
782k
  /* 4275 */ "vrshrn\0"
543
782k
  /* 4282 */ "vshrn\0"
544
782k
  /* 4288 */ "vorn\0"
545
782k
  /* 4293 */ "vtrn\0"
546
782k
  /* 4298 */ "vrintn\0"
547
782k
  /* 4305 */ "vcvtn\0"
548
782k
  /* 4311 */ "vqshrun\0"
549
782k
  /* 4319 */ "vqrshrun\0"
550
782k
  /* 4328 */ "vqmovun\0"
551
782k
  /* 4336 */ "vmvn\0"
552
782k
  /* 4341 */ "vqmovn\0"
553
782k
  /* 4348 */ "vmovn\0"
554
782k
  /* 4354 */ "trap\0"
555
782k
  /* 4359 */ "cdp\0"
556
782k
  /* 4363 */ "vzip\0"
557
782k
  /* 4368 */ "vcmp\0"
558
782k
  /* 4373 */ "pop\0"
559
782k
  /* 4377 */ "pac\tr12, lr, sp\0"
560
782k
  /* 4393 */ "pacbti\tr12, lr, sp\0"
561
782k
  /* 4412 */ "aut\tr12, lr, sp\0"
562
782k
  /* 4428 */ "lctp\0"
563
782k
  /* 4433 */ "vctp\0"
564
782k
  /* 4438 */ "vrintp\0"
565
782k
  /* 4445 */ "vcvtp\0"
566
782k
  /* 4451 */ "vddup\0"
567
782k
  /* 4457 */ "vidup\0"
568
782k
  /* 4463 */ "vdup\0"
569
782k
  /* 4468 */ "vdwdup\0"
570
782k
  /* 4475 */ "viwdup\0"
571
782k
  /* 4482 */ "vswp\0"
572
782k
  /* 4487 */ "vuzp\0"
573
782k
  /* 4492 */ "vceq\0"
574
782k
  /* 4497 */ "teq\0"
575
782k
  /* 4501 */ "smmlar\0"
576
782k
  /* 4508 */ "mcr\0"
577
782k
  /* 4512 */ "adr\0"
578
782k
  /* 4516 */ "vldr\0"
579
782k
  /* 4521 */ "sqrshr\0"
580
782k
  /* 4528 */ "srshr\0"
581
782k
  /* 4534 */ "urshr\0"
582
782k
  /* 4540 */ "vrshr\0"
583
782k
  /* 4546 */ "vshr\0"
584
782k
  /* 4551 */ "smmulr\0"
585
782k
  /* 4558 */ "veor\0"
586
782k
  /* 4563 */ "ror\0"
587
782k
  /* 4567 */ "mcrr\0"
588
782k
  /* 4572 */ "vorr\0"
589
782k
  /* 4577 */ "asr\0"
590
782k
  /* 4581 */ "smmlsr\0"
591
782k
  /* 4588 */ "vmsr\0"
592
782k
  /* 4593 */ "vbrsr\0"
593
782k
  /* 4599 */ "vrintr\0"
594
782k
  /* 4606 */ "vstr\0"
595
782k
  /* 4611 */ "vcvtr\0"
596
782k
  /* 4617 */ "vmlas\0"
597
782k
  /* 4623 */ "vfmas\0"
598
782k
  /* 4629 */ "vqabs\0"
599
782k
  /* 4635 */ "vabs\0"
600
782k
  /* 4640 */ "subs\0"
601
782k
  /* 4645 */ "vcls\0"
602
782k
  /* 4650 */ "smmls\0"
603
782k
  /* 4656 */ "vnmls\0"
604
782k
  /* 4662 */ "vmls\0"
605
782k
  /* 4667 */ "vfms\0"
606
782k
  /* 4672 */ "vfnms\0"
607
782k
  /* 4678 */ "bxns\0"
608
782k
  /* 4683 */ "blxns\0"
609
782k
  /* 4689 */ "vrecps\0"
610
782k
  /* 4696 */ "vmrs\0"
611
782k
  /* 4701 */ "asrs\0"
612
782k
  /* 4706 */ "lsrs\0"
613
782k
  /* 4711 */ "vrsqrts\0"
614
782k
  /* 4719 */ "movs\0"
615
782k
  /* 4724 */ "ssat\0"
616
782k
  /* 4729 */ "usat\0"
617
782k
  /* 4734 */ "ttat\0"
618
782k
  /* 4739 */ "smlabt\0"
619
782k
  /* 4746 */ "pkhbt\0"
620
782k
  /* 4752 */ "smlalbt\0"
621
782k
  /* 4760 */ "smulbt\0"
622
782k
  /* 4767 */ "ldrbt\0"
623
782k
  /* 4773 */ "strbt\0"
624
782k
  /* 4779 */ "ldrsbt\0"
625
782k
  /* 4786 */ "eret\0"
626
782k
  /* 4791 */ "vacgt\0"
627
782k
  /* 4797 */ "vcgt\0"
628
782k
  /* 4802 */ "ldrht\0"
629
782k
  /* 4808 */ "strht\0"
630
782k
  /* 4814 */ "ldrsht\0"
631
782k
  /* 4821 */ "rbit\0"
632
782k
  /* 4826 */ "vbit\0"
633
782k
  /* 4831 */ "vclt\0"
634
782k
  /* 4836 */ "vshllt\0"
635
782k
  /* 4843 */ "vqdmullt\0"
636
782k
  /* 4852 */ "vmullt\0"
637
782k
  /* 4859 */ "vmovlt\0"
638
782k
  /* 4866 */ "vcnt\0"
639
782k
  /* 4871 */ "hint\0"
640
782k
  /* 4876 */ "vqshrnt\0"
641
782k
  /* 4884 */ "vqrshrnt\0"
642
782k
  /* 4893 */ "vrshrnt\0"
643
782k
  /* 4901 */ "vshrnt\0"
644
782k
  /* 4908 */ "vqshrunt\0"
645
782k
  /* 4917 */ "vqrshrunt\0"
646
782k
  /* 4927 */ "vqmovunt\0"
647
782k
  /* 4936 */ "vqmovnt\0"
648
782k
  /* 4944 */ "vmovnt\0"
649
782k
  /* 4951 */ "vpnot\0"
650
782k
  /* 4957 */ "vpt\0"
651
782k
  /* 4961 */ "ldrt\0"
652
782k
  /* 4966 */ "vsqrt\0"
653
782k
  /* 4972 */ "strt\0"
654
782k
  /* 4977 */ "vpst\0"
655
782k
  /* 4982 */ "vtst\0"
656
782k
  /* 4987 */ "smlatt\0"
657
782k
  /* 4994 */ "smlaltt\0"
658
782k
  /* 5002 */ "smultt\0"
659
782k
  /* 5009 */ "ttt\0"
660
782k
  /* 5013 */ "vcvtt\0"
661
782k
  /* 5019 */ "bxaut\0"
662
782k
  /* 5025 */ "vjcvt\0"
663
782k
  /* 5031 */ "vcvt\0"
664
782k
  /* 5036 */ "movt\0"
665
782k
  /* 5041 */ "smlawt\0"
666
782k
  /* 5048 */ "smulwt\0"
667
782k
  /* 5055 */ "vext\0"
668
782k
  /* 5060 */ "vqshlu\0"
669
782k
  /* 5067 */ "vabav\0"
670
782k
  /* 5073 */ "vmladav\0"
671
782k
  /* 5081 */ "vmlaldav\0"
672
782k
  /* 5090 */ "vmlsldav\0"
673
782k
  /* 5099 */ "vmlsdav\0"
674
782k
  /* 5107 */ "vminnmav\0"
675
782k
  /* 5116 */ "vmaxnmav\0"
676
782k
  /* 5125 */ "vminav\0"
677
782k
  /* 5132 */ "vmaxav\0"
678
782k
  /* 5139 */ "vaddv\0"
679
782k
  /* 5145 */ "rev\0"
680
782k
  /* 5149 */ "sdiv\0"
681
782k
  /* 5154 */ "udiv\0"
682
782k
  /* 5159 */ "vdiv\0"
683
782k
  /* 5164 */ "vaddlv\0"
684
782k
  /* 5171 */ "vminnmv\0"
685
782k
  /* 5179 */ "vmaxnmv\0"
686
782k
  /* 5187 */ "vminv\0"
687
782k
  /* 5193 */ "vmov\0"
688
782k
  /* 5198 */ "vmaxv\0"
689
782k
  /* 5204 */ "vsubw\0"
690
782k
  /* 5210 */ "vaddw\0"
691
782k
  /* 5216 */ "pldw\0"
692
782k
  /* 5221 */ "vldrw\0"
693
782k
  /* 5227 */ "vstrw\0"
694
782k
  /* 5233 */ "movw\0"
695
782k
  /* 5238 */ "vrmlaldavhax\0"
696
782k
  /* 5251 */ "vrmlsldavhax\0"
697
782k
  /* 5264 */ "fldmiax\0"
698
782k
  /* 5272 */ "fstmiax\0"
699
782k
  /* 5280 */ "vpmax\0"
700
782k
  /* 5286 */ "vmax\0"
701
782k
  /* 5291 */ "shsax\0"
702
782k
  /* 5297 */ "uhsax\0"
703
782k
  /* 5303 */ "uqsax\0"
704
782k
  /* 5309 */ "ssax\0"
705
782k
  /* 5314 */ "usax\0"
706
782k
  /* 5319 */ "vmladavax\0"
707
782k
  /* 5329 */ "vmlaldavax\0"
708
782k
  /* 5340 */ "vmlsldavax\0"
709
782k
  /* 5351 */ "vmlsdavax\0"
710
782k
  /* 5361 */ "fldmdbx\0"
711
782k
  /* 5369 */ "fstmdbx\0"
712
782k
  /* 5377 */ "vtbx\0"
713
782k
  /* 5382 */ "smladx\0"
714
782k
  /* 5389 */ "smuadx\0"
715
782k
  /* 5396 */ "smlaldx\0"
716
782k
  /* 5404 */ "smlsldx\0"
717
782k
  /* 5412 */ "smlsdx\0"
718
782k
  /* 5419 */ "smusdx\0"
719
782k
  /* 5426 */ "ldaex\0"
720
782k
  /* 5432 */ "stlex\0"
721
782k
  /* 5438 */ "ldrex\0"
722
782k
  /* 5444 */ "clrex\0"
723
782k
  /* 5450 */ "strex\0"
724
782k
  /* 5456 */ "sbfx\0"
725
782k
  /* 5461 */ "ubfx\0"
726
782k
  /* 5466 */ "vqdmladhx\0"
727
782k
  /* 5476 */ "vqrdmladhx\0"
728
782k
  /* 5487 */ "vqdmlsdhx\0"
729
782k
  /* 5497 */ "vqrdmlsdhx\0"
730
782k
  /* 5508 */ "vrmlaldavhx\0"
731
782k
  /* 5520 */ "vrmlsldavhx\0"
732
782k
  /* 5532 */ "blx\0"
733
782k
  /* 5536 */ "bflx\0"
734
782k
  /* 5541 */ "rrx\0"
735
782k
  /* 5545 */ "shasx\0"
736
782k
  /* 5551 */ "uhasx\0"
737
782k
  /* 5557 */ "uqasx\0"
738
782k
  /* 5563 */ "sasx\0"
739
782k
  /* 5568 */ "uasx\0"
740
782k
  /* 5573 */ "vrintx\0"
741
782k
  /* 5580 */ "vmladavx\0"
742
782k
  /* 5589 */ "vmlaldavx\0"
743
782k
  /* 5599 */ "vmlsldavx\0"
744
782k
  /* 5609 */ "vmlsdavx\0"
745
782k
  /* 5618 */ "vclz\0"
746
782k
  /* 5623 */ "vrintz\0"
747
782k
};
748
782k
#endif // CAPSTONE_DIET
749
750
782k
  static const uint32_t OpInfo0[] = {
751
782k
    0U, // PHI
752
782k
    0U, // INLINEASM
753
782k
    0U, // INLINEASM_BR
754
782k
    0U, // CFI_INSTRUCTION
755
782k
    0U, // EH_LABEL
756
782k
    0U, // GC_LABEL
757
782k
    0U, // ANNOTATION_LABEL
758
782k
    0U, // KILL
759
782k
    0U, // EXTRACT_SUBREG
760
782k
    0U, // INSERT_SUBREG
761
782k
    0U, // IMPLICIT_DEF
762
782k
    0U, // SUBREG_TO_REG
763
782k
    0U, // COPY_TO_REGCLASS
764
782k
    2671U,  // DBG_VALUE
765
782k
    2728U,  // DBG_VALUE_LIST
766
782k
    2681U,  // DBG_INSTR_REF
767
782k
    2695U,  // DBG_PHI
768
782k
    2703U,  // DBG_LABEL
769
782k
    0U, // REG_SEQUENCE
770
782k
    0U, // COPY
771
782k
    2664U,  // BUNDLE
772
782k
    2713U,  // LIFETIME_START
773
782k
    2638U,  // LIFETIME_END
774
782k
    2651U,  // PSEUDO_PROBE
775
782k
    0U, // ARITH_FENCE
776
782k
    0U, // STACKMAP
777
782k
    4012U,  // FENTRY_CALL
778
782k
    0U, // PATCHPOINT
779
782k
    0U, // LOAD_STACK_GUARD
780
782k
    0U, // PREALLOCATED_SETUP
781
782k
    0U, // PREALLOCATED_ARG
782
782k
    0U, // STATEPOINT
783
782k
    0U, // LOCAL_ESCAPE
784
782k
    0U, // FAULTING_OP
785
782k
    0U, // PATCHABLE_OP
786
782k
    2230U,  // PATCHABLE_FUNCTION_ENTER
787
782k
    2150U,  // PATCHABLE_RET
788
782k
    2276U,  // PATCHABLE_FUNCTION_EXIT
789
782k
    2253U,  // PATCHABLE_TAIL_CALL
790
782k
    2205U,  // PATCHABLE_EVENT_CALL
791
782k
    2181U,  // PATCHABLE_TYPED_EVENT_CALL
792
782k
    0U, // ICALL_BRANCH_FUNNEL
793
782k
    0U, // MEMBARRIER
794
782k
    0U, // JUMP_TABLE_DEBUG_INFO
795
782k
    0U, // G_ASSERT_SEXT
796
782k
    0U, // G_ASSERT_ZEXT
797
782k
    0U, // G_ASSERT_ALIGN
798
782k
    0U, // G_ADD
799
782k
    0U, // G_SUB
800
782k
    0U, // G_MUL
801
782k
    0U, // G_SDIV
802
782k
    0U, // G_UDIV
803
782k
    0U, // G_SREM
804
782k
    0U, // G_UREM
805
782k
    0U, // G_SDIVREM
806
782k
    0U, // G_UDIVREM
807
782k
    0U, // G_AND
808
782k
    0U, // G_OR
809
782k
    0U, // G_XOR
810
782k
    0U, // G_IMPLICIT_DEF
811
782k
    0U, // G_PHI
812
782k
    0U, // G_FRAME_INDEX
813
782k
    0U, // G_GLOBAL_VALUE
814
782k
    0U, // G_CONSTANT_POOL
815
782k
    0U, // G_EXTRACT
816
782k
    0U, // G_UNMERGE_VALUES
817
782k
    0U, // G_INSERT
818
782k
    0U, // G_MERGE_VALUES
819
782k
    0U, // G_BUILD_VECTOR
820
782k
    0U, // G_BUILD_VECTOR_TRUNC
821
782k
    0U, // G_CONCAT_VECTORS
822
782k
    0U, // G_PTRTOINT
823
782k
    0U, // G_INTTOPTR
824
782k
    0U, // G_BITCAST
825
782k
    0U, // G_FREEZE
826
782k
    0U, // G_CONSTANT_FOLD_BARRIER
827
782k
    0U, // G_INTRINSIC_FPTRUNC_ROUND
828
782k
    0U, // G_INTRINSIC_TRUNC
829
782k
    0U, // G_INTRINSIC_ROUND
830
782k
    0U, // G_INTRINSIC_LRINT
831
782k
    0U, // G_INTRINSIC_ROUNDEVEN
832
782k
    0U, // G_READCYCLECOUNTER
833
782k
    0U, // G_LOAD
834
782k
    0U, // G_SEXTLOAD
835
782k
    0U, // G_ZEXTLOAD
836
782k
    0U, // G_INDEXED_LOAD
837
782k
    0U, // G_INDEXED_SEXTLOAD
838
782k
    0U, // G_INDEXED_ZEXTLOAD
839
782k
    0U, // G_STORE
840
782k
    0U, // G_INDEXED_STORE
841
782k
    0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
842
782k
    0U, // G_ATOMIC_CMPXCHG
843
782k
    0U, // G_ATOMICRMW_XCHG
844
782k
    0U, // G_ATOMICRMW_ADD
845
782k
    0U, // G_ATOMICRMW_SUB
846
782k
    0U, // G_ATOMICRMW_AND
847
782k
    0U, // G_ATOMICRMW_NAND
848
782k
    0U, // G_ATOMICRMW_OR
849
782k
    0U, // G_ATOMICRMW_XOR
850
782k
    0U, // G_ATOMICRMW_MAX
851
782k
    0U, // G_ATOMICRMW_MIN
852
782k
    0U, // G_ATOMICRMW_UMAX
853
782k
    0U, // G_ATOMICRMW_UMIN
854
782k
    0U, // G_ATOMICRMW_FADD
855
782k
    0U, // G_ATOMICRMW_FSUB
856
782k
    0U, // G_ATOMICRMW_FMAX
857
782k
    0U, // G_ATOMICRMW_FMIN
858
782k
    0U, // G_ATOMICRMW_UINC_WRAP
859
782k
    0U, // G_ATOMICRMW_UDEC_WRAP
860
782k
    0U, // G_FENCE
861
782k
    0U, // G_PREFETCH
862
782k
    0U, // G_BRCOND
863
782k
    0U, // G_BRINDIRECT
864
782k
    0U, // G_INVOKE_REGION_START
865
782k
    0U, // G_INTRINSIC
866
782k
    0U, // G_INTRINSIC_W_SIDE_EFFECTS
867
782k
    0U, // G_INTRINSIC_CONVERGENT
868
782k
    0U, // G_INTRINSIC_CONVERGENT_W_SIDE_EFFECTS
869
782k
    0U, // G_ANYEXT
870
782k
    0U, // G_TRUNC
871
782k
    0U, // G_CONSTANT
872
782k
    0U, // G_FCONSTANT
873
782k
    0U, // G_VASTART
874
782k
    0U, // G_VAARG
875
782k
    0U, // G_SEXT
876
782k
    0U, // G_SEXT_INREG
877
782k
    0U, // G_ZEXT
878
782k
    0U, // G_SHL
879
782k
    0U, // G_LSHR
880
782k
    0U, // G_ASHR
881
782k
    0U, // G_FSHL
882
782k
    0U, // G_FSHR
883
782k
    0U, // G_ROTR
884
782k
    0U, // G_ROTL
885
782k
    0U, // G_ICMP
886
782k
    0U, // G_FCMP
887
782k
    0U, // G_SELECT
888
782k
    0U, // G_UADDO
889
782k
    0U, // G_UADDE
890
782k
    0U, // G_USUBO
891
782k
    0U, // G_USUBE
892
782k
    0U, // G_SADDO
893
782k
    0U, // G_SADDE
894
782k
    0U, // G_SSUBO
895
782k
    0U, // G_SSUBE
896
782k
    0U, // G_UMULO
897
782k
    0U, // G_SMULO
898
782k
    0U, // G_UMULH
899
782k
    0U, // G_SMULH
900
782k
    0U, // G_UADDSAT
901
782k
    0U, // G_SADDSAT
902
782k
    0U, // G_USUBSAT
903
782k
    0U, // G_SSUBSAT
904
782k
    0U, // G_USHLSAT
905
782k
    0U, // G_SSHLSAT
906
782k
    0U, // G_SMULFIX
907
782k
    0U, // G_UMULFIX
908
782k
    0U, // G_SMULFIXSAT
909
782k
    0U, // G_UMULFIXSAT
910
782k
    0U, // G_SDIVFIX
911
782k
    0U, // G_UDIVFIX
912
782k
    0U, // G_SDIVFIXSAT
913
782k
    0U, // G_UDIVFIXSAT
914
782k
    0U, // G_FADD
915
782k
    0U, // G_FSUB
916
782k
    0U, // G_FMUL
917
782k
    0U, // G_FMA
918
782k
    0U, // G_FMAD
919
782k
    0U, // G_FDIV
920
782k
    0U, // G_FREM
921
782k
    0U, // G_FPOW
922
782k
    0U, // G_FPOWI
923
782k
    0U, // G_FEXP
924
782k
    0U, // G_FEXP2
925
782k
    0U, // G_FEXP10
926
782k
    0U, // G_FLOG
927
782k
    0U, // G_FLOG2
928
782k
    0U, // G_FLOG10
929
782k
    0U, // G_FLDEXP
930
782k
    0U, // G_FFREXP
931
782k
    0U, // G_FNEG
932
782k
    0U, // G_FPEXT
933
782k
    0U, // G_FPTRUNC
934
782k
    0U, // G_FPTOSI
935
782k
    0U, // G_FPTOUI
936
782k
    0U, // G_SITOFP
937
782k
    0U, // G_UITOFP
938
782k
    0U, // G_FABS
939
782k
    0U, // G_FCOPYSIGN
940
782k
    0U, // G_IS_FPCLASS
941
782k
    0U, // G_FCANONICALIZE
942
782k
    0U, // G_FMINNUM
943
782k
    0U, // G_FMAXNUM
944
782k
    0U, // G_FMINNUM_IEEE
945
782k
    0U, // G_FMAXNUM_IEEE
946
782k
    0U, // G_FMINIMUM
947
782k
    0U, // G_FMAXIMUM
948
782k
    0U, // G_GET_FPENV
949
782k
    0U, // G_SET_FPENV
950
782k
    0U, // G_RESET_FPENV
951
782k
    0U, // G_GET_FPMODE
952
782k
    0U, // G_SET_FPMODE
953
782k
    0U, // G_RESET_FPMODE
954
782k
    0U, // G_PTR_ADD
955
782k
    0U, // G_PTRMASK
956
782k
    0U, // G_SMIN
957
782k
    0U, // G_SMAX
958
782k
    0U, // G_UMIN
959
782k
    0U, // G_UMAX
960
782k
    0U, // G_ABS
961
782k
    0U, // G_LROUND
962
782k
    0U, // G_LLROUND
963
782k
    0U, // G_BR
964
782k
    0U, // G_BRJT
965
782k
    0U, // G_INSERT_VECTOR_ELT
966
782k
    0U, // G_EXTRACT_VECTOR_ELT
967
782k
    0U, // G_SHUFFLE_VECTOR
968
782k
    0U, // G_CTTZ
969
782k
    0U, // G_CTTZ_ZERO_UNDEF
970
782k
    0U, // G_CTLZ
971
782k
    0U, // G_CTLZ_ZERO_UNDEF
972
782k
    0U, // G_CTPOP
973
782k
    0U, // G_BSWAP
974
782k
    0U, // G_BITREVERSE
975
782k
    0U, // G_FCEIL
976
782k
    0U, // G_FCOS
977
782k
    0U, // G_FSIN
978
782k
    0U, // G_FSQRT
979
782k
    0U, // G_FFLOOR
980
782k
    0U, // G_FRINT
981
782k
    0U, // G_FNEARBYINT
982
782k
    0U, // G_ADDRSPACE_CAST
983
782k
    0U, // G_BLOCK_ADDR
984
782k
    0U, // G_JUMP_TABLE
985
782k
    0U, // G_DYN_STACKALLOC
986
782k
    0U, // G_STACKSAVE
987
782k
    0U, // G_STACKRESTORE
988
782k
    0U, // G_STRICT_FADD
989
782k
    0U, // G_STRICT_FSUB
990
782k
    0U, // G_STRICT_FMUL
991
782k
    0U, // G_STRICT_FDIV
992
782k
    0U, // G_STRICT_FREM
993
782k
    0U, // G_STRICT_FMA
994
782k
    0U, // G_STRICT_FSQRT
995
782k
    0U, // G_STRICT_FLDEXP
996
782k
    0U, // G_READ_REGISTER
997
782k
    0U, // G_WRITE_REGISTER
998
782k
    0U, // G_MEMCPY
999
782k
    0U, // G_MEMCPY_INLINE
1000
782k
    0U, // G_MEMMOVE
1001
782k
    0U, // G_MEMSET
1002
782k
    0U, // G_BZERO
1003
782k
    0U, // G_VECREDUCE_SEQ_FADD
1004
782k
    0U, // G_VECREDUCE_SEQ_FMUL
1005
782k
    0U, // G_VECREDUCE_FADD
1006
782k
    0U, // G_VECREDUCE_FMUL
1007
782k
    0U, // G_VECREDUCE_FMAX
1008
782k
    0U, // G_VECREDUCE_FMIN
1009
782k
    0U, // G_VECREDUCE_FMAXIMUM
1010
782k
    0U, // G_VECREDUCE_FMINIMUM
1011
782k
    0U, // G_VECREDUCE_ADD
1012
782k
    0U, // G_VECREDUCE_MUL
1013
782k
    0U, // G_VECREDUCE_AND
1014
782k
    0U, // G_VECREDUCE_OR
1015
782k
    0U, // G_VECREDUCE_XOR
1016
782k
    0U, // G_VECREDUCE_SMAX
1017
782k
    0U, // G_VECREDUCE_SMIN
1018
782k
    0U, // G_VECREDUCE_UMAX
1019
782k
    0U, // G_VECREDUCE_UMIN
1020
782k
    0U, // G_SBFX
1021
782k
    0U, // G_UBFX
1022
782k
    0U, // ABS
1023
782k
    0U, // ADDSri
1024
782k
    0U, // ADDSrr
1025
782k
    0U, // ADDSrsi
1026
782k
    0U, // ADDSrsr
1027
782k
    0U, // ADJCALLSTACKDOWN
1028
782k
    0U, // ADJCALLSTACKUP
1029
782k
    12770U, // ASRi
1030
782k
    12770U, // ASRr
1031
782k
    0U, // B
1032
782k
    0U, // BCCZi64
1033
782k
    0U, // BCCi64
1034
782k
    0U, // BLX_noip
1035
782k
    0U, // BLX_pred_noip
1036
782k
    0U, // BL_PUSHLR
1037
782k
    0U, // BMOVPCB_CALL
1038
782k
    0U, // BMOVPCRX_CALL
1039
782k
    0U, // BR_JTadd
1040
782k
    0U, // BR_JTm_i12
1041
782k
    0U, // BR_JTm_rs
1042
782k
    0U, // BR_JTr
1043
782k
    0U, // BX_CALL
1044
782k
    0U, // CMP_SWAP_16
1045
782k
    0U, // CMP_SWAP_32
1046
782k
    0U, // CMP_SWAP_64
1047
782k
    0U, // CMP_SWAP_8
1048
782k
    0U, // CONSTPOOL_ENTRY
1049
782k
    0U, // COPY_STRUCT_BYVAL_I32
1050
782k
    67130072U,  // ITasm
1051
782k
    0U, // Int_eh_sjlj_dispatchsetup
1052
782k
    0U, // Int_eh_sjlj_longjmp
1053
782k
    0U, // Int_eh_sjlj_setjmp
1054
782k
    0U, // Int_eh_sjlj_setjmp_nofp
1055
782k
    0U, // Int_eh_sjlj_setup_dispatch
1056
782k
    0U, // JUMPTABLE_ADDRS
1057
782k
    0U, // JUMPTABLE_INSTS
1058
782k
    0U, // JUMPTABLE_TBB
1059
782k
    0U, // JUMPTABLE_TBH
1060
782k
    0U, // LDMIA_RET
1061
782k
    29344U, // LDRBT_POST
1062
782k
    29094U, // LDRConstPool
1063
782k
    29379U, // LDRHTii
1064
782k
    0U, // LDRLIT_ga_abs
1065
782k
    0U, // LDRLIT_ga_pcrel
1066
782k
    0U, // LDRLIT_ga_pcrel_ldr
1067
782k
    29356U, // LDRSBTii
1068
782k
    29391U, // LDRSHTii
1069
782k
    29538U, // LDRT_POST
1070
782k
    0U, // LEApcrel
1071
782k
    0U, // LEApcrelJT
1072
782k
    0U, // LOADDUAL
1073
782k
    12318U, // LSLi
1074
782k
    12318U, // LSLr
1075
782k
    12777U, // LSRi
1076
782k
    12777U, // LSRr
1077
782k
    0U, // MEMCPY
1078
782k
    0U, // MLAv5
1079
782k
    0U, // MOVCCi
1080
782k
    0U, // MOVCCi16
1081
782k
    0U, // MOVCCi32imm
1082
782k
    0U, // MOVCCr
1083
782k
    0U, // MOVCCsi
1084
782k
    0U, // MOVCCsr
1085
782k
    0U, // MOVPCRX
1086
782k
    0U, // MOVTi16_ga_pcrel
1087
782k
    0U, // MOV_ga_pcrel
1088
782k
    0U, // MOV_ga_pcrel_ldr
1089
782k
    0U, // MOVi16_ga_pcrel
1090
782k
    0U, // MOVi32imm
1091
782k
    0U, // MOVsra_glue
1092
782k
    0U, // MOVsrl_glue
1093
782k
    0U, // MQPRCopy
1094
782k
    0U, // MQQPRLoad
1095
782k
    0U, // MQQPRStore
1096
782k
    0U, // MQQQQPRLoad
1097
782k
    0U, // MQQQQPRStore
1098
782k
    0U, // MULv5
1099
782k
    0U, // MVE_MEMCPYLOOPINST
1100
782k
    0U, // MVE_MEMSETLOOPINST
1101
782k
    0U, // MVNCCi
1102
782k
    0U, // PICADD
1103
782k
    0U, // PICLDR
1104
782k
    0U, // PICLDRB
1105
782k
    0U, // PICLDRH
1106
782k
    0U, // PICLDRSB
1107
782k
    0U, // PICLDRSH
1108
782k
    0U, // PICSTR
1109
782k
    0U, // PICSTRB
1110
782k
    0U, // PICSTRH
1111
782k
    12756U, // RORi
1112
782k
    12756U, // RORr
1113
782k
    0U, // RRX
1114
782k
    38310U, // RRXi
1115
782k
    0U, // RSBSri
1116
782k
    0U, // RSBSrsi
1117
782k
    0U, // RSBSrsr
1118
782k
    0U, // SEH_EpilogEnd
1119
782k
    0U, // SEH_EpilogStart
1120
782k
    0U, // SEH_Nop
1121
782k
    0U, // SEH_Nop_Ret
1122
782k
    0U, // SEH_PrologEnd
1123
782k
    0U, // SEH_SaveFRegs
1124
782k
    0U, // SEH_SaveLR
1125
782k
    0U, // SEH_SaveRegs
1126
782k
    0U, // SEH_SaveRegs_Ret
1127
782k
    0U, // SEH_SaveSP
1128
782k
    0U, // SEH_StackAlloc
1129
782k
    0U, // SMLALv5
1130
782k
    0U, // SMULLv5
1131
782k
    0U, // SPACE
1132
782k
    0U, // STOREDUAL
1133
782k
    29350U, // STRBT_POST
1134
782k
    0U, // STRBi_preidx
1135
782k
    0U, // STRBr_preidx
1136
782k
    0U, // STRH_preidx
1137
782k
    29549U, // STRT_POST
1138
782k
    0U, // STRi_preidx
1139
782k
    0U, // STRr_preidx
1140
782k
    0U, // SUBS_PC_LR
1141
782k
    0U, // SUBSri
1142
782k
    0U, // SUBSrr
1143
782k
    0U, // SUBSrsi
1144
782k
    0U, // SUBSrsr
1145
782k
    0U, // SpeculationBarrierISBDSBEndBB
1146
782k
    0U, // SpeculationBarrierSBEndBB
1147
782k
    0U, // TAILJMPd
1148
782k
    0U, // TAILJMPr
1149
782k
    0U, // TAILJMPr4
1150
782k
    0U, // TCRETURNdi
1151
782k
    0U, // TCRETURNri
1152
782k
    0U, // TPsoft
1153
782k
    0U, // UMLALv5
1154
782k
    0U, // UMULLv5
1155
782k
    567556U,  // VLD1LNdAsm_16
1156
782k
    1091844U, // VLD1LNdAsm_32
1157
782k
    1616132U, // VLD1LNdAsm_8
1158
782k
    567556U,  // VLD1LNdWB_fixed_Asm_16
1159
782k
    1091844U, // VLD1LNdWB_fixed_Asm_32
1160
782k
    1616132U, // VLD1LNdWB_fixed_Asm_8
1161
782k
    575748U,  // VLD1LNdWB_register_Asm_16
1162
782k
    1100036U, // VLD1LNdWB_register_Asm_32
1163
782k
    1624324U, // VLD1LNdWB_register_Asm_8
1164
782k
    567605U,  // VLD2LNdAsm_16
1165
782k
    1091893U, // VLD2LNdAsm_32
1166
782k
    1616181U, // VLD2LNdAsm_8
1167
782k
    567605U,  // VLD2LNdWB_fixed_Asm_16
1168
782k
    1091893U, // VLD2LNdWB_fixed_Asm_32
1169
782k
    1616181U, // VLD2LNdWB_fixed_Asm_8
1170
782k
    575797U,  // VLD2LNdWB_register_Asm_16
1171
782k
    1100085U, // VLD2LNdWB_register_Asm_32
1172
782k
    1624373U, // VLD2LNdWB_register_Asm_8
1173
782k
    567605U,  // VLD2LNqAsm_16
1174
782k
    1091893U, // VLD2LNqAsm_32
1175
782k
    567605U,  // VLD2LNqWB_fixed_Asm_16
1176
782k
    1091893U, // VLD2LNqWB_fixed_Asm_32
1177
782k
    575797U,  // VLD2LNqWB_register_Asm_16
1178
782k
    1100085U, // VLD2LNqWB_register_Asm_32
1179
782k
    134801754U, // VLD3DUPdAsm_16
1180
782k
    135326042U, // VLD3DUPdAsm_32
1181
782k
    135850330U, // VLD3DUPdAsm_8
1182
782k
    134801754U, // VLD3DUPdWB_fixed_Asm_16
1183
782k
    135326042U, // VLD3DUPdWB_fixed_Asm_32
1184
782k
    135850330U, // VLD3DUPdWB_fixed_Asm_8
1185
782k
    134785370U, // VLD3DUPdWB_register_Asm_16
1186
782k
    135309658U, // VLD3DUPdWB_register_Asm_32
1187
782k
    135833946U, // VLD3DUPdWB_register_Asm_8
1188
782k
    201910618U, // VLD3DUPqAsm_16
1189
782k
    202434906U, // VLD3DUPqAsm_32
1190
782k
    202959194U, // VLD3DUPqAsm_8
1191
782k
    201910618U, // VLD3DUPqWB_fixed_Asm_16
1192
782k
    202434906U, // VLD3DUPqWB_fixed_Asm_32
1193
782k
    202959194U, // VLD3DUPqWB_fixed_Asm_8
1194
782k
    201894234U, // VLD3DUPqWB_register_Asm_16
1195
782k
    202418522U, // VLD3DUPqWB_register_Asm_32
1196
782k
    202942810U, // VLD3DUPqWB_register_Asm_8
1197
782k
    567642U,  // VLD3LNdAsm_16
1198
782k
    1091930U, // VLD3LNdAsm_32
1199
782k
    1616218U, // VLD3LNdAsm_8
1200
782k
    567642U,  // VLD3LNdWB_fixed_Asm_16
1201
782k
    1091930U, // VLD3LNdWB_fixed_Asm_32
1202
782k
    1616218U, // VLD3LNdWB_fixed_Asm_8
1203
782k
    575834U,  // VLD3LNdWB_register_Asm_16
1204
782k
    1100122U, // VLD3LNdWB_register_Asm_32
1205
782k
    1624410U, // VLD3LNdWB_register_Asm_8
1206
782k
    567642U,  // VLD3LNqAsm_16
1207
782k
    1091930U, // VLD3LNqAsm_32
1208
782k
    567642U,  // VLD3LNqWB_fixed_Asm_16
1209
782k
    1091930U, // VLD3LNqWB_fixed_Asm_32
1210
782k
    575834U,  // VLD3LNqWB_register_Asm_16
1211
782k
    1100122U, // VLD3LNqWB_register_Asm_32
1212
782k
    269019482U, // VLD3dAsm_16
1213
782k
    269543770U, // VLD3dAsm_32
1214
782k
    270068058U, // VLD3dAsm_8
1215
782k
    269019482U, // VLD3dWB_fixed_Asm_16
1216
782k
    269543770U, // VLD3dWB_fixed_Asm_32
1217
782k
    270068058U, // VLD3dWB_fixed_Asm_8
1218
782k
    269003098U, // VLD3dWB_register_Asm_16
1219
782k
    269527386U, // VLD3dWB_register_Asm_32
1220
782k
    270051674U, // VLD3dWB_register_Asm_8
1221
782k
    336128346U, // VLD3qAsm_16
1222
782k
    336652634U, // VLD3qAsm_32
1223
782k
    337176922U, // VLD3qAsm_8
1224
782k
    336128346U, // VLD3qWB_fixed_Asm_16
1225
782k
    336652634U, // VLD3qWB_fixed_Asm_32
1226
782k
    337176922U, // VLD3qWB_fixed_Asm_8
1227
782k
    336111962U, // VLD3qWB_register_Asm_16
1228
782k
    336636250U, // VLD3qWB_register_Asm_32
1229
782k
    337160538U, // VLD3qWB_register_Asm_8
1230
782k
    403237238U, // VLD4DUPdAsm_16
1231
782k
    403761526U, // VLD4DUPdAsm_32
1232
782k
    404285814U, // VLD4DUPdAsm_8
1233
782k
    403237238U, // VLD4DUPdWB_fixed_Asm_16
1234
782k
    403761526U, // VLD4DUPdWB_fixed_Asm_32
1235
782k
    404285814U, // VLD4DUPdWB_fixed_Asm_8
1236
782k
    403220854U, // VLD4DUPdWB_register_Asm_16
1237
782k
    403745142U, // VLD4DUPdWB_register_Asm_32
1238
782k
    404269430U, // VLD4DUPdWB_register_Asm_8
1239
782k
    470346102U, // VLD4DUPqAsm_16
1240
782k
    470870390U, // VLD4DUPqAsm_32
1241
782k
    471394678U, // VLD4DUPqAsm_8
1242
782k
    470346102U, // VLD4DUPqWB_fixed_Asm_16
1243
782k
    470870390U, // VLD4DUPqWB_fixed_Asm_32
1244
782k
    471394678U, // VLD4DUPqWB_fixed_Asm_8
1245
782k
    470329718U, // VLD4DUPqWB_register_Asm_16
1246
782k
    470854006U, // VLD4DUPqWB_register_Asm_32
1247
782k
    471378294U, // VLD4DUPqWB_register_Asm_8
1248
782k
    567670U,  // VLD4LNdAsm_16
1249
782k
    1091958U, // VLD4LNdAsm_32
1250
782k
    1616246U, // VLD4LNdAsm_8
1251
782k
    567670U,  // VLD4LNdWB_fixed_Asm_16
1252
782k
    1091958U, // VLD4LNdWB_fixed_Asm_32
1253
782k
    1616246U, // VLD4LNdWB_fixed_Asm_8
1254
782k
    575862U,  // VLD4LNdWB_register_Asm_16
1255
782k
    1100150U, // VLD4LNdWB_register_Asm_32
1256
782k
    1624438U, // VLD4LNdWB_register_Asm_8
1257
782k
    567670U,  // VLD4LNqAsm_16
1258
782k
    1091958U, // VLD4LNqAsm_32
1259
782k
    567670U,  // VLD4LNqWB_fixed_Asm_16
1260
782k
    1091958U, // VLD4LNqWB_fixed_Asm_32
1261
782k
    575862U,  // VLD4LNqWB_register_Asm_16
1262
782k
    1100150U, // VLD4LNqWB_register_Asm_32
1263
782k
    537454966U, // VLD4dAsm_16
1264
782k
    537979254U, // VLD4dAsm_32
1265
782k
    538503542U, // VLD4dAsm_8
1266
782k
    537454966U, // VLD4dWB_fixed_Asm_16
1267
782k
    537979254U, // VLD4dWB_fixed_Asm_32
1268
782k
    538503542U, // VLD4dWB_fixed_Asm_8
1269
782k
    537438582U, // VLD4dWB_register_Asm_16
1270
782k
    537962870U, // VLD4dWB_register_Asm_32
1271
782k
    538487158U, // VLD4dWB_register_Asm_8
1272
782k
    604563830U, // VLD4qAsm_16
1273
782k
    605088118U, // VLD4qAsm_32
1274
782k
    605612406U, // VLD4qAsm_8
1275
782k
    604563830U, // VLD4qWB_fixed_Asm_16
1276
782k
    605088118U, // VLD4qWB_fixed_Asm_32
1277
782k
    605612406U, // VLD4qWB_fixed_Asm_8
1278
782k
    604547446U, // VLD4qWB_register_Asm_16
1279
782k
    605071734U, // VLD4qWB_register_Asm_32
1280
782k
    605596022U, // VLD4qWB_register_Asm_8
1281
782k
    0U, // VMOVD0
1282
782k
    0U, // VMOVDcc
1283
782k
    0U, // VMOVHcc
1284
782k
    0U, // VMOVQ0
1285
782k
    0U, // VMOVScc
1286
782k
    567567U,  // VST1LNdAsm_16
1287
782k
    1091855U, // VST1LNdAsm_32
1288
782k
    1616143U, // VST1LNdAsm_8
1289
782k
    567567U,  // VST1LNdWB_fixed_Asm_16
1290
782k
    1091855U, // VST1LNdWB_fixed_Asm_32
1291
782k
    1616143U, // VST1LNdWB_fixed_Asm_8
1292
782k
    575759U,  // VST1LNdWB_register_Asm_16
1293
782k
    1100047U, // VST1LNdWB_register_Asm_32
1294
782k
    1624335U, // VST1LNdWB_register_Asm_8
1295
782k
    567632U,  // VST2LNdAsm_16
1296
782k
    1091920U, // VST2LNdAsm_32
1297
782k
    1616208U, // VST2LNdAsm_8
1298
782k
    567632U,  // VST2LNdWB_fixed_Asm_16
1299
782k
    1091920U, // VST2LNdWB_fixed_Asm_32
1300
782k
    1616208U, // VST2LNdWB_fixed_Asm_8
1301
782k
    575824U,  // VST2LNdWB_register_Asm_16
1302
782k
    1100112U, // VST2LNdWB_register_Asm_32
1303
782k
    1624400U, // VST2LNdWB_register_Asm_8
1304
782k
    567632U,  // VST2LNqAsm_16
1305
782k
    1091920U, // VST2LNqAsm_32
1306
782k
    567632U,  // VST2LNqWB_fixed_Asm_16
1307
782k
    1091920U, // VST2LNqWB_fixed_Asm_32
1308
782k
    575824U,  // VST2LNqWB_register_Asm_16
1309
782k
    1100112U, // VST2LNqWB_register_Asm_32
1310
782k
    567653U,  // VST3LNdAsm_16
1311
782k
    1091941U, // VST3LNdAsm_32
1312
782k
    1616229U, // VST3LNdAsm_8
1313
782k
    567653U,  // VST3LNdWB_fixed_Asm_16
1314
782k
    1091941U, // VST3LNdWB_fixed_Asm_32
1315
782k
    1616229U, // VST3LNdWB_fixed_Asm_8
1316
782k
    575845U,  // VST3LNdWB_register_Asm_16
1317
782k
    1100133U, // VST3LNdWB_register_Asm_32
1318
782k
    1624421U, // VST3LNdWB_register_Asm_8
1319
782k
    567653U,  // VST3LNqAsm_16
1320
782k
    1091941U, // VST3LNqAsm_32
1321
782k
    567653U,  // VST3LNqWB_fixed_Asm_16
1322
782k
    1091941U, // VST3LNqWB_fixed_Asm_32
1323
782k
    575845U,  // VST3LNqWB_register_Asm_16
1324
782k
    1100133U, // VST3LNqWB_register_Asm_32
1325
782k
    269019493U, // VST3dAsm_16
1326
782k
    269543781U, // VST3dAsm_32
1327
782k
    270068069U, // VST3dAsm_8
1328
782k
    269019493U, // VST3dWB_fixed_Asm_16
1329
782k
    269543781U, // VST3dWB_fixed_Asm_32
1330
782k
    270068069U, // VST3dWB_fixed_Asm_8
1331
782k
    269003109U, // VST3dWB_register_Asm_16
1332
782k
    269527397U, // VST3dWB_register_Asm_32
1333
782k
    270051685U, // VST3dWB_register_Asm_8
1334
782k
    336128357U, // VST3qAsm_16
1335
782k
    336652645U, // VST3qAsm_32
1336
782k
    337176933U, // VST3qAsm_8
1337
782k
    336128357U, // VST3qWB_fixed_Asm_16
1338
782k
    336652645U, // VST3qWB_fixed_Asm_32
1339
782k
    337176933U, // VST3qWB_fixed_Asm_8
1340
782k
    336111973U, // VST3qWB_register_Asm_16
1341
782k
    336636261U, // VST3qWB_register_Asm_32
1342
782k
    337160549U, // VST3qWB_register_Asm_8
1343
782k
    567675U,  // VST4LNdAsm_16
1344
782k
    1091963U, // VST4LNdAsm_32
1345
782k
    1616251U, // VST4LNdAsm_8
1346
782k
    567675U,  // VST4LNdWB_fixed_Asm_16
1347
782k
    1091963U, // VST4LNdWB_fixed_Asm_32
1348
782k
    1616251U, // VST4LNdWB_fixed_Asm_8
1349
782k
    575867U,  // VST4LNdWB_register_Asm_16
1350
782k
    1100155U, // VST4LNdWB_register_Asm_32
1351
782k
    1624443U, // VST4LNdWB_register_Asm_8
1352
782k
    567675U,  // VST4LNqAsm_16
1353
782k
    1091963U, // VST4LNqAsm_32
1354
782k
    567675U,  // VST4LNqWB_fixed_Asm_16
1355
782k
    1091963U, // VST4LNqWB_fixed_Asm_32
1356
782k
    575867U,  // VST4LNqWB_register_Asm_16
1357
782k
    1100155U, // VST4LNqWB_register_Asm_32
1358
782k
    537454971U, // VST4dAsm_16
1359
782k
    537979259U, // VST4dAsm_32
1360
782k
    538503547U, // VST4dAsm_8
1361
782k
    537454971U, // VST4dWB_fixed_Asm_16
1362
782k
    537979259U, // VST4dWB_fixed_Asm_32
1363
782k
    538503547U, // VST4dWB_fixed_Asm_8
1364
782k
    537438587U, // VST4dWB_register_Asm_16
1365
782k
    537962875U, // VST4dWB_register_Asm_32
1366
782k
    538487163U, // VST4dWB_register_Asm_8
1367
782k
    604563835U, // VST4qAsm_16
1368
782k
    605088123U, // VST4qAsm_32
1369
782k
    605612411U, // VST4qAsm_8
1370
782k
    604563835U, // VST4qWB_fixed_Asm_16
1371
782k
    605088123U, // VST4qWB_fixed_Asm_32
1372
782k
    605612411U, // VST4qWB_fixed_Asm_8
1373
782k
    604547451U, // VST4qWB_register_Asm_16
1374
782k
    605071739U, // VST4qWB_register_Asm_32
1375
782k
    605596027U, // VST4qWB_register_Asm_8
1376
782k
    0U, // WIN__CHKSTK
1377
782k
    0U, // WIN__DBZCHK
1378
782k
    0U, // t2ABS
1379
782k
    0U, // t2ADDSri
1380
782k
    0U, // t2ADDSrr
1381
782k
    0U, // t2ADDSrs
1382
782k
    0U, // t2BF_LabelPseudo
1383
782k
    0U, // t2BR_JT
1384
782k
    0U, // t2CALL_BTI
1385
782k
    0U, // t2DoLoopStart
1386
782k
    0U, // t2DoLoopStartTP
1387
782k
    0U, // t2LDMIA_RET
1388
782k
    673246330U, // t2LDRB_OFFSET_imm
1389
782k
    740355194U, // t2LDRB_POST_imm
1390
782k
    807464058U, // t2LDRB_PRE_imm
1391
782k
    27770U, // t2LDRBpcrel
1392
782k
    29094U, // t2LDRConstPool
1393
782k
    673246848U, // t2LDRH_OFFSET_imm
1394
782k
    740355712U, // t2LDRH_POST_imm
1395
782k
    807464576U, // t2LDRH_PRE_imm
1396
782k
    28288U, // t2LDRHpcrel
1397
782k
    0U, // t2LDRLIT_ga_pcrel
1398
782k
    673246349U, // t2LDRSB_OFFSET_imm
1399
782k
    740355213U, // t2LDRSB_POST_imm
1400
782k
    807464077U, // t2LDRSB_PRE_imm
1401
782k
    27789U, // t2LDRSBpcrel
1402
782k
    673246887U, // t2LDRSH_OFFSET_imm
1403
782k
    740355751U, // t2LDRSH_POST_imm
1404
782k
    807464615U, // t2LDRSH_PRE_imm
1405
782k
    28327U, // t2LDRSHpcrel
1406
782k
    740356518U, // t2LDR_POST_imm
1407
782k
    807465382U, // t2LDR_PRE_imm
1408
782k
    0U, // t2LDRpci_pic
1409
782k
    29094U, // t2LDRpcrel
1410
782k
    0U, // t2LEApcrel
1411
782k
    0U, // t2LEApcrelJT
1412
782k
    0U, // t2LoopDec
1413
782k
    0U, // t2LoopEnd
1414
782k
    0U, // t2LoopEndDec
1415
782k
    0U, // t2MOVCCasr
1416
782k
    0U, // t2MOVCCi
1417
782k
    0U, // t2MOVCCi16
1418
782k
    0U, // t2MOVCCi32imm
1419
782k
    0U, // t2MOVCClsl
1420
782k
    0U, // t2MOVCClsr
1421
782k
    0U, // t2MOVCCr
1422
782k
    0U, // t2MOVCCror
1423
782k
    62064U, // t2MOVSsi
1424
782k
    45680U, // t2MOVSsr
1425
782k
    0U, // t2MOVTi16_ga_pcrel
1426
782k
    0U, // t2MOV_ga_pcrel
1427
782k
    0U, // t2MOVi16_ga_pcrel
1428
782k
    0U, // t2MOVi32imm
1429
782k
    62539U, // t2MOVsi
1430
782k
    46155U, // t2MOVsr
1431
782k
    0U, // t2MVNCCi
1432
782k
    0U, // t2RSBSri
1433
782k
    0U, // t2RSBSrs
1434
782k
    673246336U, // t2STRB_OFFSET_imm
1435
782k
    740355200U, // t2STRB_POST_imm
1436
782k
    807464064U, // t2STRB_PRE_imm
1437
782k
    0U, // t2STRB_preidx
1438
782k
    673246854U, // t2STRH_OFFSET_imm
1439
782k
    740355718U, // t2STRH_POST_imm
1440
782k
    807464582U, // t2STRH_PRE_imm
1441
782k
    0U, // t2STRH_preidx
1442
782k
    740356608U, // t2STR_POST_imm
1443
782k
    807465472U, // t2STR_PRE_imm
1444
782k
    0U, // t2STR_preidx
1445
782k
    0U, // t2SUBSri
1446
782k
    0U, // t2SUBSrr
1447
782k
    0U, // t2SUBSrs
1448
782k
    0U, // t2SpeculationBarrierISBDSBEndBB
1449
782k
    0U, // t2SpeculationBarrierSBEndBB
1450
782k
    0U, // t2TBB_JT
1451
782k
    0U, // t2TBH_JT
1452
782k
    0U, // t2WhileLoopSetup
1453
782k
    0U, // t2WhileLoopStart
1454
782k
    0U, // t2WhileLoopStartLR
1455
782k
    0U, // t2WhileLoopStartTP
1456
782k
    0U, // tADCS
1457
782k
    0U, // tADDSi3
1458
782k
    0U, // tADDSi8
1459
782k
    0U, // tADDSrr
1460
782k
    0U, // tADDframe
1461
782k
    0U, // tADJCALLSTACKDOWN
1462
782k
    0U, // tADJCALLSTACKUP
1463
782k
    0U, // tBLXNS_CALL
1464
782k
    0U, // tBLXr_noip
1465
782k
    0U, // tBL_PUSHLR
1466
782k
    0U, // tBRIND
1467
782k
    0U, // tBR_JTr
1468
782k
    0U, // tBXNS_RET
1469
782k
    0U, // tBX_CALL
1470
782k
    0U, // tBX_RET
1471
782k
    0U, // tBX_RET_vararg
1472
782k
    0U, // tBfar
1473
782k
    0U, // tCMP_SWAP_16
1474
782k
    0U, // tCMP_SWAP_32
1475
782k
    0U, // tCMP_SWAP_8
1476
782k
    0U, // tLDMIA_UPD
1477
782k
    29094U, // tLDRConstPool
1478
782k
    0U, // tLDRLIT_ga_abs
1479
782k
    0U, // tLDRLIT_ga_pcrel
1480
782k
    0U, // tLDR_postidx
1481
782k
    0U, // tLDRpci_pic
1482
782k
    0U, // tLEApcrel
1483
782k
    0U, // tLEApcrelJT
1484
782k
    0U, // tLSLSri
1485
782k
    0U, // tMOVCCr_pseudo
1486
782k
    0U, // tMOVi32imm
1487
782k
    0U, // tPOP_RET
1488
782k
    0U, // tRSBS
1489
782k
    0U, // tSBCS
1490
782k
    0U, // tSUBSi3
1491
782k
    0U, // tSUBSi8
1492
782k
    0U, // tSUBSrr
1493
782k
    0U, // tTAILJMPd
1494
782k
    0U, // tTAILJMPdND
1495
782k
    0U, // tTAILJMPr
1496
782k
    0U, // tTBB_JT
1497
782k
    0U, // tTBH_JT
1498
782k
    0U, // tTPsoft
1499
782k
    2632970U, // ADCri
1500
782k
    2632970U, // ADCrr
1501
782k
    2690314U, // ADCrsi
1502
782k
    77066U, // ADCrsr
1503
782k
    2633038U, // ADDri
1504
782k
    2633038U, // ADDrr
1505
782k
    2690382U, // ADDrsi
1506
782k
    77134U, // ADDrsr
1507
782k
    2650529U, // ADR
1508
782k
    875644520U, // AESD
1509
782k
    875644528U, // AESE
1510
782k
    942753365U, // AESIMC
1511
782k
    942753375U, // AESMC
1512
782k
    2633103U, // ANDri
1513
782k
    2633103U, // ANDrr
1514
782k
    2690447U, // ANDrsi
1515
782k
    77199U, // ANDrsr
1516
782k
    1010394590U,  // BF16VDOTI_VDOTD
1517
782k
    1010394590U,  // BF16VDOTI_VDOTQ
1518
782k
    1010394590U,  // BF16VDOTS_VDOTD
1519
782k
    1010394590U,  // BF16VDOTS_VDOTQ
1520
782k
    943748008U, // BF16_VCVT
1521
782k
    876670131U, // BF16_VCVTB
1522
782k
    876671894U, // BF16_VCVTT
1523
782k
    2682130U, // BFC
1524
782k
    2666240U, // BFI
1525
782k
    2632983U, // BICri
1526
782k
    2632983U, // BICrr
1527
782k
    2690327U, // BICrsi
1528
782k
    77079U, // BICrsr
1529
782k
    4802500U, // BKPT
1530
782k
    4818832U, // BL
1531
782k
    4802554U, // BLX
1532
782k
    2733469U, // BLX_pred
1533
782k
    4818938U, // BLXi
1534
782k
    1076473681U,  // BL_pred
1535
782k
    4802550U, // BX
1536
782k
    2731794U, // BXJ
1537
782k
    5362935U, // BX_RET
1538
782k
    2733303U, // BX_pred
1539
782k
    1076472756U,  // Bcc
1540
782k
    878305282U, // CDE_CX1
1541
782k
    1143515832U,  // CDE_CX1A
1542
782k
    1214375736U,  // CDE_CX1D
1543
782k
    1143515854U,  // CDE_CX1DA
1544
782k
    878305875U, // CDE_CX2
1545
782k
    1143524030U,  // CDE_CX2A
1546
782k
    1281484606U,  // CDE_CX2D
1547
782k
    1143524052U,  // CDE_CX2DA
1548
782k
    878305881U, // CDE_CX3
1549
782k
    1143605956U,  // CDE_CX3A
1550
782k
    1281484612U,  // CDE_CX3D
1551
782k
    1143605978U,  // CDE_CX3DA
1552
782k
    1012524758U,  // CDE_VCX1A_fpdp
1553
782k
    1012524758U,  // CDE_VCX1A_fpsp
1554
782k
    1143614135U,  // CDE_VCX1A_vec
1555
782k
    878305281U, // CDE_VCX1_fpdp
1556
782k
    878305281U, // CDE_VCX1_fpsp
1557
782k
    1143621908U,  // CDE_VCX1_vec
1558
782k
    1012524765U,  // CDE_VCX2A_fpdp
1559
782k
    1012524765U,  // CDE_VCX2A_fpsp
1560
782k
    1143630525U,  // CDE_VCX2A_vec
1561
782k
    878305874U, // CDE_VCX2_fpdp
1562
782k
    878305874U, // CDE_VCX2_fpsp
1563
782k
    1143613781U,  // CDE_VCX2_vec
1564
782k
    1012524772U,  // CDE_VCX3A_fpdp
1565
782k
    1012524772U,  // CDE_VCX3A_fpsp
1566
782k
    1143638723U,  // CDE_VCX3A_vec
1567
782k
    878305880U, // CDE_VCX3_fpdp
1568
782k
    878305880U, // CDE_VCX3_fpsp
1569
782k
    1143630186U,  // CDE_VCX3_vec
1570
782k
    1344934152U,  // CDP
1571
782k
    1416274495U,  // CDP2
1572
782k
    5445U,  // CLREX
1573
782k
    2651636U, // CLZ
1574
782k
    2650273U, // CMNri
1575
782k
    2650273U, // CMNzrr
1576
782k
    2683041U, // CMNzrsi
1577
782k
    2666657U, // CMNzrsr
1578
782k
    2650386U, // CMPri
1579
782k
    2650386U, // CMPrr
1580
782k
    2683154U, // CMPrsi
1581
782k
    2666770U, // CMPrsr
1582
782k
    4802484U, // CPS1p
1583
782k
    1479201365U,  // CPS2p
1584
782k
    1479201365U,  // CPS3p
1585
782k
    942753529U, // CRC32B
1586
782k
    942753537U, // CRC32CB
1587
782k
    942753647U, // CRC32CH
1588
782k
    942753767U, // CRC32CW
1589
782k
    942753639U, // CRC32H
1590
782k
    942753759U, // CRC32W
1591
782k
    2731508U, // DBG
1592
782k
    190232U,  // DMB
1593
782k
    190237U,  // DSB
1594
782k
    2634192U, // EORri
1595
782k
    2634192U, // EORrr
1596
782k
    2691536U, // EORrsi
1597
782k
    78288U, // EORrsr
1598
782k
    4838067U, // ERET
1599
782k
    1282438218U,  // FCONSTD
1600
782k
    7894090U, // FCONSTH
1601
782k
    8418378U, // FCONSTS
1602
782k
    942175474U, // FLDMXDB_UPD
1603
782k
    2733201U, // FLDMXIA
1604
782k
    942175377U, // FLDMXIA_UPD
1605
782k
    9032281U, // FMSTAT
1606
782k
    942175482U, // FSTMXDB_UPD
1607
782k
    2733209U, // FSTMXIA
1608
782k
    942175385U, // FSTMXIA_UPD
1609
782k
    2732808U, // HINT
1610
782k
    4802495U, // HLT
1611
782k
    4802355U, // HVC
1612
782k
    198434U,  // ISB
1613
782k
    2648800U, // LDA
1614
782k
    2649009U, // LDAB
1615
782k
    2651443U, // LDAEX
1616
782k
    2649320U, // LDAEXB
1617
782k
    1546153387U,  // LDAEXD
1618
782k
    2649816U, // LDAEXH
1619
782k
    2649616U, // LDAH
1620
782k
    1620223874U,  // LDC2L_OFFSET
1621
782k
    1687332738U,  // LDC2L_OPTION
1622
782k
    1687332738U,  // LDC2L_POST
1623
782k
    1754441602U,  // LDC2L_PRE
1624
782k
    1620222502U,  // LDC2_OFFSET
1625
782k
    1687331366U,  // LDC2_OPTION
1626
782k
    1687331366U,  // LDC2_POST
1627
782k
    1754440230U,  // LDC2_PRE
1628
782k
    1344843610U,  // LDCL_OFFSET
1629
782k
    1344843610U,  // LDCL_OPTION
1630
782k
    1344843610U,  // LDCL_POST
1631
782k
    1344843610U,  // LDCL_PRE
1632
782k
    1344843022U,  // LDC_OFFSET
1633
782k
    1344843022U,  // LDC_OPTION
1634
782k
    1344843022U,  // LDC_POST
1635
782k
    1344843022U,  // LDC_PRE
1636
782k
    2730724U, // LDMDA
1637
782k
    942172900U, // LDMDA_UPD
1638
782k
    2730979U, // LDMDB
1639
782k
    942173155U, // LDMDB_UPD
1640
782k
    2732107U, // LDMIA
1641
782k
    942174283U, // LDMIA_UPD
1642
782k
    2730998U, // LDMIB
1643
782k
    942173174U, // LDMIB_UPD
1644
782k
    2675360U, // LDRBT_POST_IMM
1645
782k
    2675360U, // LDRBT_POST_REG
1646
782k
    2673786U, // LDRB_POST_IMM
1647
782k
    2673786U, // LDRB_POST_REG
1648
782k
    2665594U, // LDRB_PRE_IMM
1649
782k
    2673786U, // LDRB_PRE_REG
1650
782k
    2681978U, // LDRBi12
1651
782k
    2665594U, // LDRBrs
1652
782k
    2674068U, // LDRD
1653
782k
    2755988U, // LDRD_POST
1654
782k
    2755988U, // LDRD_PRE
1655
782k
    2651455U, // LDREX
1656
782k
    2649334U, // LDREXB
1657
782k
    1546153401U,  // LDREXD
1658
782k
    2649830U, // LDREXH
1659
782k
    2666112U, // LDRH
1660
782k
    2667203U, // LDRHTi
1661
782k
    2675395U, // LDRHTr
1662
782k
    2674304U, // LDRH_POST
1663
782k
    2674304U, // LDRH_PRE
1664
782k
    2665613U, // LDRSB
1665
782k
    2667180U, // LDRSBTi
1666
782k
    2675372U, // LDRSBTr
1667
782k
    2673805U, // LDRSB_POST
1668
782k
    2673805U, // LDRSB_PRE
1669
782k
    2666151U, // LDRSH
1670
782k
    2667215U, // LDRSHTi
1671
782k
    2675407U, // LDRSHTr
1672
782k
    2674343U, // LDRSH_POST
1673
782k
    2674343U, // LDRSH_PRE
1674
782k
    2675554U, // LDRT_POST_IMM
1675
782k
    2675554U, // LDRT_POST_REG
1676
782k
    2675110U, // LDR_POST_IMM
1677
782k
    2675110U, // LDR_POST_REG
1678
782k
    2666918U, // LDR_PRE_IMM
1679
782k
    2675110U, // LDR_PRE_REG
1680
782k
    2683302U, // LDRcp
1681
782k
    2683302U, // LDRi12
1682
782k
    2666918U, // LDRrs
1683
782k
    1344934301U,  // MCR
1684
782k
    879403589U, // MCR2
1685
782k
    1344852440U,  // MCRR
1686
782k
    879403595U, // MCRR2
1687
782k
    2689828U, // MLA
1688
782k
    2667053U, // MLS
1689
782k
    10081355U,  // MOVPCLR
1690
782k
    2683821U, // MOVTi16
1691
782k
    2659403U, // MOVi
1692
782k
    2651250U, // MOVi16
1693
782k
    2659403U, // MOVr
1694
782k
    2659403U, // MOVr_TC
1695
782k
    2634827U, // MOVsi
1696
782k
    2692171U, // MOVsr
1697
782k
    1143606565U,  // MRC
1698
782k
    3793452U, // MRC2
1699
782k
    1814613289U,  // MRRC
1700
782k
    205362U,  // MRRC2
1701
782k
    2732634U, // MRS
1702
782k
    2650714U, // MRSbanked
1703
782k
    2732634U, // MRSsys
1704
782k
    1881698798U,  // MSR
1705
782k
    1948807662U,  // MSRbanked
1706
782k
    1881698798U,  // MSRi
1707
782k
    2633774U, // MUL
1708
782k
    2674699U, // MVE_ASRLi
1709
782k
    2674699U, // MVE_ASRLr
1710
782k
    942752741U, // MVE_DLSTP_16
1711
782k
    942751988U, // MVE_DLSTP_32
1712
782k
    942752350U, // MVE_DLSTP_64
1713
782k
    942753400U, // MVE_DLSTP_8
1714
782k
    1210700109U,  // MVE_LCTP
1715
782k
    10577828U,  // MVE_LETP
1716
782k
    2674646U, // MVE_LSLLi
1717
782k
    2674646U, // MVE_LSLLr
1718
782k
    2674704U, // MVE_LSRL
1719
782k
    942207402U, // MVE_SQRSHR
1720
782k
    2756597U, // MVE_SQRSHRL
1721
782k
    942206849U, // MVE_SQSHL
1722
782k
    2674618U, // MVE_SQSHLL
1723
782k
    942207409U, // MVE_SRSHR
1724
782k
    2674685U, // MVE_SRSHRL
1725
782k
    942206867U, // MVE_UQRSHL
1726
782k
    2756552U, // MVE_UQRSHLL
1727
782k
    942206855U, // MVE_UQSHL
1728
782k
    2674625U, // MVE_UQSHLL
1729
782k
    942207415U, // MVE_URSHR
1730
782k
    2674692U, // MVE_URSHRL
1731
782k
    11154380U,  // MVE_VABAVs16
1732
782k
    11678668U,  // MVE_VABAVs32
1733
782k
    12202956U,  // MVE_VABAVs8
1734
782k
    12727244U,  // MVE_VABAVu16
1735
782k
    13251532U,  // MVE_VABAVu32
1736
782k
    13775820U,  // MVE_VABAVu8
1737
782k
    8015174U, // MVE_VABDf16
1738
782k
    8539462U, // MVE_VABDf32
1739
782k
    11160902U,  // MVE_VABDs16
1740
782k
    11685190U,  // MVE_VABDs32
1741
782k
    12209478U,  // MVE_VABDs8
1742
782k
    12733766U,  // MVE_VABDu16
1743
782k
    13258054U,  // MVE_VABDu32
1744
782k
    13782342U,  // MVE_VABDu8
1745
782k
    8081948U, // MVE_VABSf16
1746
782k
    8606236U, // MVE_VABSf32
1747
782k
    11227676U,  // MVE_VABSs16
1748
782k
    11751964U,  // MVE_VABSs32
1749
782k
    12276252U,  // MVE_VABSs8
1750
782k
    14314761U,  // MVE_VADC
1751
782k
    14298874U,  // MVE_VADCI
1752
782k
    11692963U,  // MVE_VADDLVs32acc
1753
782k
    11686957U,  // MVE_VADDLVs32no_acc
1754
782k
    13265827U,  // MVE_VADDLVu32acc
1755
782k
    13259821U,  // MVE_VADDLVu32no_acc
1756
782k
    11160476U,  // MVE_VADDVs16acc
1757
782k
    11228180U,  // MVE_VADDVs16no_acc
1758
782k
    11684764U,  // MVE_VADDVs32acc
1759
782k
    11752468U,  // MVE_VADDVs32no_acc
1760
782k
    12209052U,  // MVE_VADDVs8acc
1761
782k
    12276756U,  // MVE_VADDVs8no_acc
1762
782k
    12733340U,  // MVE_VADDVu16acc
1763
782k
    12801044U,  // MVE_VADDVu16no_acc
1764
782k
    13257628U,  // MVE_VADDVu32acc
1765
782k
    13325332U,  // MVE_VADDVu32no_acc
1766
782k
    13781916U,  // MVE_VADDVu8acc
1767
782k
    13849620U,  // MVE_VADDVu8no_acc
1768
782k
    8015223U, // MVE_VADD_qr_f16
1769
782k
    8539511U, // MVE_VADD_qr_f32
1770
782k
    14830967U,  // MVE_VADD_qr_i16
1771
782k
    14306679U,  // MVE_VADD_qr_i32
1772
782k
    15355255U,  // MVE_VADD_qr_i8
1773
782k
    8015223U, // MVE_VADDf16
1774
782k
    8539511U, // MVE_VADDf32
1775
782k
    14830967U,  // MVE_VADDi16
1776
782k
    14306679U,  // MVE_VADDi32
1777
782k
    15355255U,  // MVE_VADDi8
1778
782k
    2772366U, // MVE_VAND
1779
782k
    2772246U, // MVE_VBIC
1780
782k
    14830870U,  // MVE_VBICimmi16
1781
782k
    14306582U,  // MVE_VBICimmi32
1782
782k
    676338U,  // MVE_VBRSR16
1783
782k
    1200626U, // MVE_VBRSR32
1784
782k
    1724914U, // MVE_VBRSR8
1785
782k
    8006994U, // MVE_VCADDf16
1786
782k
    8531282U, // MVE_VCADDf32
1787
782k
    14822738U,  // MVE_VCADDi16
1788
782k
    14298450U,  // MVE_VCADDi32
1789
782k
    15347026U,  // MVE_VCADDi8
1790
782k
    11227686U,  // MVE_VCLSs16
1791
782k
    11751974U,  // MVE_VCLSs32
1792
782k
    12276262U,  // MVE_VCLSs8
1793
782k
    14898675U,  // MVE_VCLZs16
1794
782k
    14374387U,  // MVE_VCLZs32
1795
782k
    15422963U,  // MVE_VCLZs8
1796
782k
    8022818U, // MVE_VCMLAf16
1797
782k
    8547106U, // MVE_VCMLAf32
1798
782k
    2021273873U,  // MVE_VCMPf16
1799
782k
    2021273873U,  // MVE_VCMPf16r
1800
782k
    2021798161U,  // MVE_VCMPf32
1801
782k
    2021798161U,  // MVE_VCMPf32r
1802
782k
    2028089617U,  // MVE_VCMPi16
1803
782k
    2028089617U,  // MVE_VCMPi16r
1804
782k
    2027565329U,  // MVE_VCMPi32
1805
782k
    2027565329U,  // MVE_VCMPi32r
1806
782k
    2028613905U,  // MVE_VCMPi8
1807
782k
    2028613905U,  // MVE_VCMPi8r
1808
782k
    2024419601U,  // MVE_VCMPs16
1809
782k
    2024419601U,  // MVE_VCMPs16r
1810
782k
    2024943889U,  // MVE_VCMPs32
1811
782k
    2024943889U,  // MVE_VCMPs32r
1812
782k
    2025468177U,  // MVE_VCMPs8
1813
782k
    2025468177U,  // MVE_VCMPs8r
1814
782k
    2025992465U,  // MVE_VCMPu16
1815
782k
    2025992465U,  // MVE_VCMPu16r
1816
782k
    2026516753U,  // MVE_VCMPu32
1817
782k
    2026516753U,  // MVE_VCMPu32r
1818
782k
    2027041041U,  // MVE_VCMPu8
1819
782k
    2027041041U,  // MVE_VCMPu8r
1820
782k
    8007724U, // MVE_VCMULf16
1821
782k
    8532012U, // MVE_VCMULf32
1822
782k
    940265810U, // MVE_VCTP16
1823
782k
    940790098U, // MVE_VCTP32
1824
782k
    955470162U, // MVE_VCTP64
1825
782k
    941314386U, // MVE_VCTP8
1826
782k
    888818867U, // MVE_VCVTf16f32bh
1827
782k
    888820630U, // MVE_VCVTf16f32th
1828
782k
    1291998120U,  // MVE_VCVTf16s16_fix
1829
782k
    1224954792U,  // MVE_VCVTf16s16n
1830
782k
    1292522408U,  // MVE_VCVTf16u16_fix
1831
782k
    1225479080U,  // MVE_VCVTf16u16n
1832
782k
    18042035U,  // MVE_VCVTf32f16bh
1833
782k
    18043798U,  // MVE_VCVTf32f16th
1834
782k
    1293570984U,  // MVE_VCVTf32s32_fix
1835
782k
    1226527656U,  // MVE_VCVTf32s32n
1836
782k
    1294095272U,  // MVE_VCVTf32u32_fix
1837
782k
    1227051944U,  // MVE_VCVTf32u32n
1838
782k
    1294619560U,  // MVE_VCVTs16f16_fix
1839
782k
    1227574128U,  // MVE_VCVTs16f16a
1840
782k
    1227575410U,  // MVE_VCVTs16f16m
1841
782k
    1227575506U,  // MVE_VCVTs16f16n
1842
782k
    1227575646U,  // MVE_VCVTs16f16p
1843
782k
    1227576232U,  // MVE_VCVTs16f16z
1844
782k
    1295143848U,  // MVE_VCVTs32f32_fix
1845
782k
    1228098416U,  // MVE_VCVTs32f32a
1846
782k
    1228099698U,  // MVE_VCVTs32f32m
1847
782k
    1228099794U,  // MVE_VCVTs32f32n
1848
782k
    1228099934U,  // MVE_VCVTs32f32p
1849
782k
    1228100520U,  // MVE_VCVTs32f32z
1850
782k
    1295668136U,  // MVE_VCVTu16f16_fix
1851
782k
    1228622704U,  // MVE_VCVTu16f16a
1852
782k
    1228623986U,  // MVE_VCVTu16f16m
1853
782k
    1228624082U,  // MVE_VCVTu16f16n
1854
782k
    1228624222U,  // MVE_VCVTu16f16p
1855
782k
    1228624808U,  // MVE_VCVTu16f16z
1856
782k
    1296192424U,  // MVE_VCVTu32f32_fix
1857
782k
    1229146992U,  // MVE_VCVTu32f32a
1858
782k
    1229148274U,  // MVE_VCVTu32f32m
1859
782k
    1229148370U,  // MVE_VCVTu32f32n
1860
782k
    1229148510U,  // MVE_VCVTu32f32p
1861
782k
    1229149096U,  // MVE_VCVTu32f32z
1862
782k
    12726628U,  // MVE_VDDUPu16
1863
782k
    13250916U,  // MVE_VDDUPu32
1864
782k
    13775204U,  // MVE_VDDUPu8
1865
782k
    741744U,  // MVE_VDUP16
1866
782k
    1266032U, // MVE_VDUP32
1867
782k
    1790320U, // MVE_VDUP8
1868
782k
    12743029U,  // MVE_VDWDUPu16
1869
782k
    13267317U,  // MVE_VDWDUPu32
1870
782k
    13791605U,  // MVE_VDWDUPu8
1871
782k
    2773455U, // MVE_VEOR
1872
782k
    8008208U, // MVE_VFMA_qr_Sf16
1873
782k
    8532496U, // MVE_VFMA_qr_Sf32
1874
782k
    8006457U, // MVE_VFMA_qr_f16
1875
782k
    8530745U, // MVE_VFMA_qr_f32
1876
782k
    8006457U, // MVE_VFMAf16
1877
782k
    8530745U, // MVE_VFMAf32
1878
782k
    8008252U, // MVE_VFMSf16
1879
782k
    8532540U, // MVE_VFMSf32
1880
782k
    11160933U,  // MVE_VHADD_qr_s16
1881
782k
    11685221U,  // MVE_VHADD_qr_s32
1882
782k
    12209509U,  // MVE_VHADD_qr_s8
1883
782k
    12733797U,  // MVE_VHADD_qr_u16
1884
782k
    13258085U,  // MVE_VHADD_qr_u32
1885
782k
    13782373U,  // MVE_VHADD_qr_u8
1886
782k
    11160933U,  // MVE_VHADDs16
1887
782k
    11685221U,  // MVE_VHADDs32
1888
782k
    12209509U,  // MVE_VHADDs8
1889
782k
    12733797U,  // MVE_VHADDu16
1890
782k
    13258085U,  // MVE_VHADDu32
1891
782k
    13782373U,  // MVE_VHADDu8
1892
782k
    11152715U,  // MVE_VHCADDs16
1893
782k
    11677003U,  // MVE_VHCADDs32
1894
782k
    12201291U,  // MVE_VHCADDs8
1895
782k
    11160777U,  // MVE_VHSUB_qr_s16
1896
782k
    11685065U,  // MVE_VHSUB_qr_s32
1897
782k
    12209353U,  // MVE_VHSUB_qr_s8
1898
782k
    12733641U,  // MVE_VHSUB_qr_u16
1899
782k
    13257929U,  // MVE_VHSUB_qr_u32
1900
782k
    13782217U,  // MVE_VHSUB_qr_u8
1901
782k
    11160777U,  // MVE_VHSUBs16
1902
782k
    11685065U,  // MVE_VHSUBs32
1903
782k
    12209353U,  // MVE_VHSUBs8
1904
782k
    12733641U,  // MVE_VHSUBu16
1905
782k
    13257929U,  // MVE_VHSUBu32
1906
782k
    13782217U,  // MVE_VHSUBu8
1907
782k
    12726634U,  // MVE_VIDUPu16
1908
782k
    13250922U,  // MVE_VIDUPu32
1909
782k
    13775210U,  // MVE_VIDUPu8
1910
782k
    12743036U,  // MVE_VIWDUPu16
1911
782k
    13267324U,  // MVE_VIWDUPu32
1912
782k
    13791612U,  // MVE_VIWDUPu8
1913
782k
    21717869U,  // MVE_VLD20_16
1914
782k
    22242157U,  // MVE_VLD20_16_wb
1915
782k
    21716999U,  // MVE_VLD20_32
1916
782k
    22241287U,  // MVE_VLD20_32_wb
1917
782k
    21718505U,  // MVE_VLD20_8
1918
782k
    22242793U,  // MVE_VLD20_8_wb
1919
782k
    21717909U,  // MVE_VLD21_16
1920
782k
    22242197U,  // MVE_VLD21_16_wb
1921
782k
    21717065U,  // MVE_VLD21_32
1922
782k
    22241353U,  // MVE_VLD21_32_wb
1923
782k
    21718541U,  // MVE_VLD21_8
1924
782k
    22242829U,  // MVE_VLD21_8_wb
1925
782k
    21726081U,  // MVE_VLD40_16
1926
782k
    22250369U,  // MVE_VLD40_16_wb
1927
782k
    21725211U,  // MVE_VLD40_32
1928
782k
    22249499U,  // MVE_VLD40_32_wb
1929
782k
    21726715U,  // MVE_VLD40_8
1930
782k
    22251003U,  // MVE_VLD40_8_wb
1931
782k
    21726121U,  // MVE_VLD41_16
1932
782k
    22250409U,  // MVE_VLD41_16_wb
1933
782k
    21725277U,  // MVE_VLD41_32
1934
782k
    22249565U,  // MVE_VLD41_32_wb
1935
782k
    21726751U,  // MVE_VLD41_8
1936
782k
    22251039U,  // MVE_VLD41_8_wb
1937
782k
    21726141U,  // MVE_VLD42_16
1938
782k
    22250429U,  // MVE_VLD42_16_wb
1939
782k
    21725323U,  // MVE_VLD42_32
1940
782k
    22249611U,  // MVE_VLD42_32_wb
1941
782k
    21726769U,  // MVE_VLD42_8
1942
782k
    22251057U,  // MVE_VLD42_8_wb
1943
782k
    21726161U,  // MVE_VLD43_16
1944
782k
    22250449U,  // MVE_VLD43_16_wb
1945
782k
    21725356U,  // MVE_VLD43_32
1946
782k
    22249644U,  // MVE_VLD43_32_wb
1947
782k
    21726787U,  // MVE_VLD43_8
1948
782k
    22251075U,  // MVE_VLD43_8_wb
1949
782k
    11160697U,  // MVE_VLDRBS16
1950
782k
    950676601U, // MVE_VLDRBS16_post
1951
782k
    950676601U, // MVE_VLDRBS16_pre
1952
782k
    11160697U,  // MVE_VLDRBS16_rq
1953
782k
    11684985U,  // MVE_VLDRBS32
1954
782k
    951200889U, // MVE_VLDRBS32_post
1955
782k
    951200889U, // MVE_VLDRBS32_pre
1956
782k
    11684985U,  // MVE_VLDRBS32_rq
1957
782k
    12733561U,  // MVE_VLDRBU16
1958
782k
    952249465U, // MVE_VLDRBU16_post
1959
782k
    952249465U, // MVE_VLDRBU16_pre
1960
782k
    12733561U,  // MVE_VLDRBU16_rq
1961
782k
    13257849U,  // MVE_VLDRBU32
1962
782k
    952773753U, // MVE_VLDRBU32_post
1963
782k
    952773753U, // MVE_VLDRBU32_pre
1964
782k
    13257849U,  // MVE_VLDRBU32_rq
1965
782k
    13782137U,  // MVE_VLDRBU8
1966
782k
    953298041U, // MVE_VLDRBU8_post
1967
782k
    953298041U, // MVE_VLDRBU8_pre
1968
782k
    13782137U,  // MVE_VLDRBU8_rq
1969
782k
    22695315U,  // MVE_VLDRDU64_qi
1970
782k
    962211219U, // MVE_VLDRDU64_qi_pre
1971
782k
    22695315U,  // MVE_VLDRDU64_rq
1972
782k
    22695315U,  // MVE_VLDRDU64_rq_u
1973
782k
    11685503U,  // MVE_VLDRHS32
1974
782k
    951201407U, // MVE_VLDRHS32_post
1975
782k
    951201407U, // MVE_VLDRHS32_pre
1976
782k
    11685503U,  // MVE_VLDRHS32_rq
1977
782k
    11685503U,  // MVE_VLDRHS32_rq_u
1978
782k
    12734079U,  // MVE_VLDRHU16
1979
782k
    952249983U, // MVE_VLDRHU16_post
1980
782k
    952249983U, // MVE_VLDRHU16_pre
1981
782k
    12734079U,  // MVE_VLDRHU16_rq
1982
782k
    12734079U,  // MVE_VLDRHU16_rq_u
1983
782k
    13258367U,  // MVE_VLDRHU32
1984
782k
    952774271U, // MVE_VLDRHU32_post
1985
782k
    952774271U, // MVE_VLDRHU32_pre
1986
782k
    13258367U,  // MVE_VLDRHU32_rq
1987
782k
    13258367U,  // MVE_VLDRHU32_rq_u
1988
782k
    13259878U,  // MVE_VLDRWU32
1989
782k
    952775782U, // MVE_VLDRWU32_post
1990
782k
    952775782U, // MVE_VLDRWU32_pre
1991
782k
    13259878U,  // MVE_VLDRWU32_qi
1992
782k
    952775782U, // MVE_VLDRWU32_qi_pre
1993
782k
    13259878U,  // MVE_VLDRWU32_rq
1994
782k
    13259878U,  // MVE_VLDRWU32_rq_u
1995
782k
    950686733U, // MVE_VMAXAVs16
1996
782k
    951211021U, // MVE_VMAXAVs32
1997
782k
    951735309U, // MVE_VMAXAVs8
1998
782k
    11160491U,  // MVE_VMAXAs16
1999
782k
    11684779U,  // MVE_VMAXAs32
2000
782k
    12209067U,  // MVE_VMAXAs8
2001
782k
    947540989U, // MVE_VMAXNMAVf16
2002
782k
    948065277U, // MVE_VMAXNMAVf32
2003
782k
    8014668U, // MVE_VMAXNMAf16
2004
782k
    8538956U, // MVE_VMAXNMAf32
2005
782k
    947541052U, // MVE_VMAXNMVf16
2006
782k
    948065340U, // MVE_VMAXNMVf32
2007
782k
    8015958U, // MVE_VMAXNMf16
2008
782k
    8540246U, // MVE_VMAXNMf32
2009
782k
    950686799U, // MVE_VMAXVs16
2010
782k
    951211087U, // MVE_VMAXVs32
2011
782k
    951735375U, // MVE_VMAXVs8
2012
782k
    952259663U, // MVE_VMAXVu16
2013
782k
    952783951U, // MVE_VMAXVu32
2014
782k
    953308239U, // MVE_VMAXVu8
2015
782k
    11162791U,  // MVE_VMAXs16
2016
782k
    11687079U,  // MVE_VMAXs32
2017
782k
    12211367U,  // MVE_VMAXs8
2018
782k
    12735655U,  // MVE_VMAXu16
2019
782k
    13259943U,  // MVE_VMAXu32
2020
782k
    13784231U,  // MVE_VMAXu8
2021
782k
    950686726U, // MVE_VMINAVs16
2022
782k
    951211014U, // MVE_VMINAVs32
2023
782k
    951735302U, // MVE_VMINAVs8
2024
782k
    11160404U,  // MVE_VMINAs16
2025
782k
    11684692U,  // MVE_VMINAs32
2026
782k
    12208980U,  // MVE_VMINAs8
2027
782k
    947540980U, // MVE_VMINNMAVf16
2028
782k
    948065268U, // MVE_VMINNMAVf32
2029
782k
    8014660U, // MVE_VMINNMAf16
2030
782k
    8538948U, // MVE_VMINNMAf32
2031
782k
    947541044U, // MVE_VMINNMVf16
2032
782k
    948065332U, // MVE_VMINNMVf32
2033
782k
    8015951U, // MVE_VMINNMf16
2034
782k
    8540239U, // MVE_VMINNMf32
2035
782k
    950686788U, // MVE_VMINVs16
2036
782k
    951211076U, // MVE_VMINVs32
2037
782k
    951735364U, // MVE_VMINVs8
2038
782k
    952259652U, // MVE_VMINVu16
2039
782k
    952783940U, // MVE_VMINVu32
2040
782k
    953308228U, // MVE_VMINVu8
2041
782k
    11161756U,  // MVE_VMINs16
2042
782k
    11686044U,  // MVE_VMINs32
2043
782k
    12210332U,  // MVE_VMINs8
2044
782k
    12734620U,  // MVE_VMINu16
2045
782k
    13258908U,  // MVE_VMINu32
2046
782k
    13783196U,  // MVE_VMINu8
2047
782k
    11152246U,  // MVE_VMLADAVas16
2048
782k
    11676534U,  // MVE_VMLADAVas32
2049
782k
    12200822U,  // MVE_VMLADAVas8
2050
782k
    12725110U,  // MVE_VMLADAVau16
2051
782k
    13249398U,  // MVE_VMLADAVau32
2052
782k
    13773686U,  // MVE_VMLADAVau8
2053
782k
    11154632U,  // MVE_VMLADAVaxs16
2054
782k
    11678920U,  // MVE_VMLADAVaxs32
2055
782k
    12203208U,  // MVE_VMLADAVaxs8
2056
782k
    11162578U,  // MVE_VMLADAVs16
2057
782k
    11686866U,  // MVE_VMLADAVs32
2058
782k
    12211154U,  // MVE_VMLADAVs8
2059
782k
    12735442U,  // MVE_VMLADAVu16
2060
782k
    13259730U,  // MVE_VMLADAVu32
2061
782k
    13784018U,  // MVE_VMLADAVu8
2062
782k
    11163085U,  // MVE_VMLADAVxs16
2063
782k
    11687373U,  // MVE_VMLADAVxs32
2064
782k
    12211661U,  // MVE_VMLADAVxs8
2065
782k
    11176831U,  // MVE_VMLALDAVas16
2066
782k
    11701119U,  // MVE_VMLALDAVas32
2067
782k
    12749695U,  // MVE_VMLALDAVau16
2068
782k
    13273983U,  // MVE_VMLALDAVau32
2069
782k
    11179218U,  // MVE_VMLALDAVaxs16
2070
782k
    11703506U,  // MVE_VMLALDAVaxs32
2071
782k
    11154394U,  // MVE_VMLALDAVs16
2072
782k
    11678682U,  // MVE_VMLALDAVs32
2073
782k
    12727258U,  // MVE_VMLALDAVu16
2074
782k
    13251546U,  // MVE_VMLALDAVu32
2075
782k
    11154902U,  // MVE_VMLALDAVxs16
2076
782k
    11679190U,  // MVE_VMLALDAVxs32
2077
782k
    14823946U,  // MVE_VMLAS_qr_i16
2078
782k
    14299658U,  // MVE_VMLAS_qr_i32
2079
782k
    15348234U,  // MVE_VMLAS_qr_i8
2080
782k
    14822196U,  // MVE_VMLA_qr_i16
2081
782k
    14297908U,  // MVE_VMLA_qr_i32
2082
782k
    15346484U,  // MVE_VMLA_qr_i8
2083
782k
    11152275U,  // MVE_VMLSDAVas16
2084
782k
    11676563U,  // MVE_VMLSDAVas32
2085
782k
    12200851U,  // MVE_VMLSDAVas8
2086
782k
    11154664U,  // MVE_VMLSDAVaxs16
2087
782k
    11678952U,  // MVE_VMLSDAVaxs32
2088
782k
    12203240U,  // MVE_VMLSDAVaxs8
2089
782k
    11162604U,  // MVE_VMLSDAVs16
2090
782k
    11686892U,  // MVE_VMLSDAVs32
2091
782k
    12211180U,  // MVE_VMLSDAVs8
2092
782k
    11163114U,  // MVE_VMLSDAVxs16
2093
782k
    11687402U,  // MVE_VMLSDAVxs32
2094
782k
    12211690U,  // MVE_VMLSDAVxs8
2095
782k
    11176841U,  // MVE_VMLSLDAVas16
2096
782k
    11701129U,  // MVE_VMLSLDAVas32
2097
782k
    11179229U,  // MVE_VMLSLDAVaxs16
2098
782k
    11703517U,  // MVE_VMLSLDAVaxs32
2099
782k
    11154403U,  // MVE_VMLSLDAVs16
2100
782k
    11678691U,  // MVE_VMLSLDAVs32
2101
782k
    11154912U,  // MVE_VMLSLDAVxs16
2102
782k
    11679200U,  // MVE_VMLSLDAVxs32
2103
782k
    11226142U,  // MVE_VMOVLs16bh
2104
782k
    11227900U,  // MVE_VMOVLs16th
2105
782k
    12274718U,  // MVE_VMOVLs8bh
2106
782k
    12276476U,  // MVE_VMOVLs8th
2107
782k
    12799006U,  // MVE_VMOVLu16bh
2108
782k
    12800764U,  // MVE_VMOVLu16th
2109
782k
    13847582U,  // MVE_VMOVLu8bh
2110
782k
    13849340U,  // MVE_VMOVLu8th
2111
782k
    14830701U,  // MVE_VMOVNi16bh
2112
782k
    14832465U,  // MVE_VMOVNi16th
2113
782k
    14306413U,  // MVE_VMOVNi32bh
2114
782k
    14308177U,  // MVE_VMOVNi32th
2115
782k
    1111114U, // MVE_VMOV_from_lane_32
2116
782k
    11072586U,  // MVE_VMOV_from_lane_s16
2117
782k
    12121162U,  // MVE_VMOV_from_lane_s8
2118
782k
    12645450U,  // MVE_VMOV_from_lane_u16
2119
782k
    13694026U,  // MVE_VMOV_from_lane_u8
2120
782k
    2757706U, // MVE_VMOV_q_rr
2121
782k
    2675786U, // MVE_VMOV_rr_q
2122
782k
    570442U,  // MVE_VMOV_to_lane_16
2123
782k
    1094730U, // MVE_VMOV_to_lane_32
2124
782k
    1619018U, // MVE_VMOV_to_lane_8
2125
782k
    8606794U, // MVE_VMOVimmf32
2126
782k
    14898250U,  // MVE_VMOVimmi16
2127
782k
    14373962U,  // MVE_VMOVimmi32
2128
782k
    2103661642U,  // MVE_VMOVimmi64
2129
782k
    15422538U,  // MVE_VMOVimmi8
2130
782k
    11161209U,  // MVE_VMULHs16
2131
782k
    11685497U,  // MVE_VMULHs32
2132
782k
    12209785U,  // MVE_VMULHs8
2133
782k
    12734073U,  // MVE_VMULHu16
2134
782k
    13258361U,  // MVE_VMULHu32
2135
782k
    13782649U,  // MVE_VMULHu8
2136
782k
    23743506U,  // MVE_VMULLBp16
2137
782k
    24267794U,  // MVE_VMULLBp8
2138
782k
    11160594U,  // MVE_VMULLBs16
2139
782k
    11684882U,  // MVE_VMULLBs32
2140
782k
    12209170U,  // MVE_VMULLBs8
2141
782k
    12733458U,  // MVE_VMULLBu16
2142
782k
    13257746U,  // MVE_VMULLBu32
2143
782k
    13782034U,  // MVE_VMULLBu8
2144
782k
    23745269U,  // MVE_VMULLTp16
2145
782k
    24269557U,  // MVE_VMULLTp8
2146
782k
    11162357U,  // MVE_VMULLTs16
2147
782k
    11686645U,  // MVE_VMULLTs32
2148
782k
    12210933U,  // MVE_VMULLTs8
2149
782k
    12735221U,  // MVE_VMULLTu16
2150
782k
    13259509U,  // MVE_VMULLTu32
2151
782k
    13783797U,  // MVE_VMULLTu8
2152
782k
    8015934U, // MVE_VMUL_qr_f16
2153
782k
    8540222U, // MVE_VMUL_qr_f32
2154
782k
    14831678U,  // MVE_VMUL_qr_i16
2155
782k
    14307390U,  // MVE_VMUL_qr_i32
2156
782k
    15355966U,  // MVE_VMUL_qr_i8
2157
782k
    8015934U, // MVE_VMULf16
2158
782k
    8540222U, // MVE_VMULf32
2159
782k
    14831678U,  // MVE_VMULi16
2160
782k
    14307390U,  // MVE_VMULi32
2161
782k
    15355966U,  // MVE_VMULi8
2162
782k
    2838769U, // MVE_VMVN
2163
782k
    14897393U,  // MVE_VMVNimmi16
2164
782k
    14373105U,  // MVE_VMVNimmi32
2165
782k
    8080899U, // MVE_VNEGf16
2166
782k
    8605187U, // MVE_VNEGf32
2167
782k
    11226627U,  // MVE_VNEGs16
2168
782k
    11750915U,  // MVE_VNEGs32
2169
782k
    12275203U,  // MVE_VNEGs8
2170
782k
    2773185U, // MVE_VORN
2171
782k
    2773469U, // MVE_VORR
2172
782k
    14832093U,  // MVE_VORRimmi16
2173
782k
    14307805U,  // MVE_VORRimmi32
2174
782k
    1210798936U,  // MVE_VPNOT
2175
782k
    2772855U, // MVE_VPSEL
2176
782k
    1210823538U,  // MVE_VPST
2177
782k
    2028712798U,  // MVE_VPTv16i8
2178
782k
    2028712798U,  // MVE_VPTv16i8r
2179
782k
    2025567070U,  // MVE_VPTv16s8
2180
782k
    2025567070U,  // MVE_VPTv16s8r
2181
782k
    2027139934U,  // MVE_VPTv16u8
2182
782k
    2027139934U,  // MVE_VPTv16u8r
2183
782k
    2021897054U,  // MVE_VPTv4f32
2184
782k
    2021897054U,  // MVE_VPTv4f32r
2185
782k
    2027664222U,  // MVE_VPTv4i32
2186
782k
    2027664222U,  // MVE_VPTv4i32r
2187
782k
    2025042782U,  // MVE_VPTv4s32
2188
782k
    2025042782U,  // MVE_VPTv4s32r
2189
782k
    2026615646U,  // MVE_VPTv4u32
2190
782k
    2026615646U,  // MVE_VPTv4u32r
2191
782k
    2021372766U,  // MVE_VPTv8f16
2192
782k
    2021372766U,  // MVE_VPTv8f16r
2193
782k
    2028188510U,  // MVE_VPTv8i16
2194
782k
    2028188510U,  // MVE_VPTv8i16r
2195
782k
    2024518494U,  // MVE_VPTv8s16
2196
782k
    2024518494U,  // MVE_VPTv8s16r
2197
782k
    2026091358U,  // MVE_VPTv8u16
2198
782k
    2026091358U,  // MVE_VPTv8u16r
2199
782k
    11227670U,  // MVE_VQABSs16
2200
782k
    11751958U,  // MVE_VQABSs32
2201
782k
    12276246U,  // MVE_VQABSs8
2202
782k
    11160945U,  // MVE_VQADD_qr_s16
2203
782k
    11685233U,  // MVE_VQADD_qr_s32
2204
782k
    12209521U,  // MVE_VQADD_qr_s8
2205
782k
    12733809U,  // MVE_VQADD_qr_u16
2206
782k
    13258097U,  // MVE_VQADD_qr_u32
2207
782k
    13782385U,  // MVE_VQADD_qr_u8
2208
782k
    11160945U,  // MVE_VQADDs16
2209
782k
    11685233U,  // MVE_VQADDs32
2210
782k
    12209521U,  // MVE_VQADDs8
2211
782k
    12733809U,  // MVE_VQADDu16
2212
782k
    13258097U,  // MVE_VQADDu32
2213
782k
    13782385U,  // MVE_VQADDu8
2214
782k
    11154779U,  // MVE_VQDMLADHXs16
2215
782k
    11679067U,  // MVE_VQDMLADHXs32
2216
782k
    12203355U,  // MVE_VQDMLADHXs8
2217
782k
    11152950U,  // MVE_VQDMLADHs16
2218
782k
    11677238U,  // MVE_VQDMLADHs32
2219
782k
    12201526U,  // MVE_VQDMLADHs8
2220
782k
    11152917U,  // MVE_VQDMLAH_qrs16
2221
782k
    11677205U,  // MVE_VQDMLAH_qrs32
2222
782k
    12201493U,  // MVE_VQDMLAH_qrs8
2223
782k
    11153035U,  // MVE_VQDMLASH_qrs16
2224
782k
    11677323U,  // MVE_VQDMLASH_qrs32
2225
782k
    12201611U,  // MVE_VQDMLASH_qrs8
2226
782k
    11154800U,  // MVE_VQDMLSDHXs16
2227
782k
    11679088U,  // MVE_VQDMLSDHXs32
2228
782k
    12203376U,  // MVE_VQDMLSDHXs8
2229
782k
    11152969U,  // MVE_VQDMLSDHs16
2230
782k
    11677257U,  // MVE_VQDMLSDHs32
2231
782k
    12201545U,  // MVE_VQDMLSDHs8
2232
782k
    11161185U,  // MVE_VQDMULH_qr_s16
2233
782k
    11685473U,  // MVE_VQDMULH_qr_s32
2234
782k
    12209761U,  // MVE_VQDMULH_qr_s8
2235
782k
    11161185U,  // MVE_VQDMULHi16
2236
782k
    11685473U,  // MVE_VQDMULHi32
2237
782k
    12209761U,  // MVE_VQDMULHi8
2238
782k
    11160585U,  // MVE_VQDMULL_qr_s16bh
2239
782k
    11162348U,  // MVE_VQDMULL_qr_s16th
2240
782k
    11684873U,  // MVE_VQDMULL_qr_s32bh
2241
782k
    11686636U,  // MVE_VQDMULL_qr_s32th
2242
782k
    11160585U,  // MVE_VQDMULLs16bh
2243
782k
    11162348U,  // MVE_VQDMULLs16th
2244
782k
    11684873U,  // MVE_VQDMULLs32bh
2245
782k
    11686636U,  // MVE_VQDMULLs32th
2246
782k
    11160677U,  // MVE_VQMOVNs16bh
2247
782k
    11162441U,  // MVE_VQMOVNs16th
2248
782k
    11684965U,  // MVE_VQMOVNs32bh
2249
782k
    11686729U,  // MVE_VQMOVNs32th
2250
782k
    12733541U,  // MVE_VQMOVNu16bh
2251
782k
    12735305U,  // MVE_VQMOVNu16th
2252
782k
    13257829U,  // MVE_VQMOVNu32bh
2253
782k
    13259593U,  // MVE_VQMOVNu32th
2254
782k
    11160668U,  // MVE_VQMOVUNs16bh
2255
782k
    11162432U,  // MVE_VQMOVUNs16th
2256
782k
    11684956U,  // MVE_VQMOVUNs32bh
2257
782k
    11686720U,  // MVE_VQMOVUNs32th
2258
782k
    11226621U,  // MVE_VQNEGs16
2259
782k
    11750909U,  // MVE_VQNEGs32
2260
782k
    12275197U,  // MVE_VQNEGs8
2261
782k
    11154789U,  // MVE_VQRDMLADHXs16
2262
782k
    11679077U,  // MVE_VQRDMLADHXs32
2263
782k
    12203365U,  // MVE_VQRDMLADHXs8
2264
782k
    11152959U,  // MVE_VQRDMLADHs16
2265
782k
    11677247U,  // MVE_VQRDMLADHs32
2266
782k
    12201535U,  // MVE_VQRDMLADHs8
2267
782k
    11152925U,  // MVE_VQRDMLAH_qrs16
2268
782k
    11677213U,  // MVE_VQRDMLAH_qrs32
2269
782k
    12201501U,  // MVE_VQRDMLAH_qrs8
2270
782k
    11153044U,  // MVE_VQRDMLASH_qrs16
2271
782k
    11677332U,  // MVE_VQRDMLASH_qrs32
2272
782k
    12201620U,  // MVE_VQRDMLASH_qrs8
2273
782k
    11154810U,  // MVE_VQRDMLSDHXs16
2274
782k
    11679098U,  // MVE_VQRDMLSDHXs32
2275
782k
    12203386U,  // MVE_VQRDMLSDHXs8
2276
782k
    11152978U,  // MVE_VQRDMLSDHs16
2277
782k
    11677266U,  // MVE_VQRDMLSDHs32
2278
782k
    12201554U,  // MVE_VQRDMLSDHs8
2279
782k
    11161193U,  // MVE_VQRDMULH_qr_s16
2280
782k
    11685481U,  // MVE_VQRDMULH_qr_s32
2281
782k
    12209769U,  // MVE_VQRDMULH_qr_s8
2282
782k
    11161193U,  // MVE_VQRDMULHi16
2283
782k
    11685481U,  // MVE_VQRDMULHi32
2284
782k
    12209769U,  // MVE_VQRDMULHi8
2285
782k
    11161498U,  // MVE_VQRSHL_by_vecs16
2286
782k
    11685786U,  // MVE_VQRSHL_by_vecs32
2287
782k
    12210074U,  // MVE_VQRSHL_by_vecs8
2288
782k
    12734362U,  // MVE_VQRSHL_by_vecu16
2289
782k
    13258650U,  // MVE_VQRSHL_by_vecu32
2290
782k
    13782938U,  // MVE_VQRSHL_by_vecu8
2291
782k
    11161498U,  // MVE_VQRSHL_qrs16
2292
782k
    11685786U,  // MVE_VQRSHL_qrs32
2293
782k
    12210074U,  // MVE_VQRSHL_qrs8
2294
782k
    12734362U,  // MVE_VQRSHL_qru16
2295
782k
    13258650U,  // MVE_VQRSHL_qru32
2296
782k
    13782938U,  // MVE_VQRSHL_qru8
2297
782k
    11152433U,  // MVE_VQRSHRNbhs16
2298
782k
    11676721U,  // MVE_VQRSHRNbhs32
2299
782k
    12725297U,  // MVE_VQRSHRNbhu16
2300
782k
    13249585U,  // MVE_VQRSHRNbhu32
2301
782k
    11154197U,  // MVE_VQRSHRNths16
2302
782k
    11678485U,  // MVE_VQRSHRNths32
2303
782k
    12727061U,  // MVE_VQRSHRNthu16
2304
782k
    13251349U,  // MVE_VQRSHRNthu32
2305
782k
    11152466U,  // MVE_VQRSHRUNs16bh
2306
782k
    11154230U,  // MVE_VQRSHRUNs16th
2307
782k
    11676754U,  // MVE_VQRSHRUNs32bh
2308
782k
    11678518U,  // MVE_VQRSHRUNs32th
2309
782k
    11162565U,  // MVE_VQSHLU_imms16
2310
782k
    11686853U,  // MVE_VQSHLU_imms32
2311
782k
    12211141U,  // MVE_VQSHLU_imms8
2312
782k
    11161485U,  // MVE_VQSHL_by_vecs16
2313
782k
    11685773U,  // MVE_VQSHL_by_vecs32
2314
782k
    12210061U,  // MVE_VQSHL_by_vecs8
2315
782k
    12734349U,  // MVE_VQSHL_by_vecu16
2316
782k
    13258637U,  // MVE_VQSHL_by_vecu32
2317
782k
    13782925U,  // MVE_VQSHL_by_vecu8
2318
782k
    11161485U,  // MVE_VQSHL_qrs16
2319
782k
    11685773U,  // MVE_VQSHL_qrs32
2320
782k
    12210061U,  // MVE_VQSHL_qrs8
2321
782k
    12734349U,  // MVE_VQSHL_qru16
2322
782k
    13258637U,  // MVE_VQSHL_qru32
2323
782k
    13782925U,  // MVE_VQSHL_qru8
2324
782k
    11161485U,  // MVE_VQSHLimms16
2325
782k
    11685773U,  // MVE_VQSHLimms32
2326
782k
    12210061U,  // MVE_VQSHLimms8
2327
782k
    12734349U,  // MVE_VQSHLimmu16
2328
782k
    13258637U,  // MVE_VQSHLimmu32
2329
782k
    13782925U,  // MVE_VQSHLimmu8
2330
782k
    11152425U,  // MVE_VQSHRNbhs16
2331
782k
    11676713U,  // MVE_VQSHRNbhs32
2332
782k
    12725289U,  // MVE_VQSHRNbhu16
2333
782k
    13249577U,  // MVE_VQSHRNbhu32
2334
782k
    11154189U,  // MVE_VQSHRNths16
2335
782k
    11678477U,  // MVE_VQSHRNths32
2336
782k
    12727053U,  // MVE_VQSHRNthu16
2337
782k
    13251341U,  // MVE_VQSHRNthu32
2338
782k
    11152457U,  // MVE_VQSHRUNs16bh
2339
782k
    11154221U,  // MVE_VQSHRUNs16th
2340
782k
    11676745U,  // MVE_VQSHRUNs32bh
2341
782k
    11678509U,  // MVE_VQSHRUNs32th
2342
782k
    11160783U,  // MVE_VQSUB_qr_s16
2343
782k
    11685071U,  // MVE_VQSUB_qr_s32
2344
782k
    12209359U,  // MVE_VQSUB_qr_s8
2345
782k
    12733647U,  // MVE_VQSUB_qr_u16
2346
782k
    13257935U,  // MVE_VQSUB_qr_u32
2347
782k
    13782223U,  // MVE_VQSUB_qr_u8
2348
782k
    11160783U,  // MVE_VQSUBs16
2349
782k
    11685071U,  // MVE_VQSUBs32
2350
782k
    12209359U,  // MVE_VQSUBs8
2351
782k
    12733647U,  // MVE_VQSUBu16
2352
782k
    13257935U,  // MVE_VQSUBu32
2353
782k
    13782223U,  // MVE_VQSUBu8
2354
782k
    1788408U, // MVE_VREV16_8
2355
782k
    739609U,  // MVE_VREV32_16
2356
782k
    1788185U, // MVE_VREV32_8
2357
782k
    739695U,  // MVE_VREV64_16
2358
782k
    1263983U, // MVE_VREV64_32
2359
782k
    1788271U, // MVE_VREV64_8
2360
782k
    11160926U,  // MVE_VRHADDs16
2361
782k
    11685214U,  // MVE_VRHADDs32
2362
782k
    12209502U,  // MVE_VRHADDs8
2363
782k
    12733790U,  // MVE_VRHADDu16
2364
782k
    13258078U,  // MVE_VRHADDu32
2365
782k
    13782366U,  // MVE_VRHADDu8
2366
782k
    8080229U, // MVE_VRINTf16A
2367
782k
    8081509U, // MVE_VRINTf16M
2368
782k
    8081611U, // MVE_VRINTf16N
2369
782k
    8081751U, // MVE_VRINTf16P
2370
782k
    8082886U, // MVE_VRINTf16X
2371
782k
    8082936U, // MVE_VRINTf16Z
2372
782k
    8604517U, // MVE_VRINTf32A
2373
782k
    8605797U, // MVE_VRINTf32M
2374
782k
    8605899U, // MVE_VRINTf32N
2375
782k
    8606039U, // MVE_VRINTf32P
2376
782k
    8607174U, // MVE_VRINTf32X
2377
782k
    8607224U, // MVE_VRINTf32Z
2378
782k
    11700976U,  // MVE_VRMLALDAVHas32
2379
782k
    13273840U,  // MVE_VRMLALDAVHau32
2380
782k
    11703415U,  // MVE_VRMLALDAVHaxs32
2381
782k
    11677378U,  // MVE_VRMLALDAVHs32
2382
782k
    13250242U,  // MVE_VRMLALDAVHu32
2383
782k
    11679109U,  // MVE_VRMLALDAVHxs32
2384
782k
    11700988U,  // MVE_VRMLSLDAVHas32
2385
782k
    11703428U,  // MVE_VRMLSLDAVHaxs32
2386
782k
    11677389U,  // MVE_VRMLSLDAVHs32
2387
782k
    11679121U,  // MVE_VRMLSLDAVHxs32
2388
782k
    11161202U,  // MVE_VRMULHs16
2389
782k
    11685490U,  // MVE_VRMULHs32
2390
782k
    12209778U,  // MVE_VRMULHs8
2391
782k
    12734066U,  // MVE_VRMULHu16
2392
782k
    13258354U,  // MVE_VRMULHu32
2393
782k
    13782642U,  // MVE_VRMULHu8
2394
782k
    11161505U,  // MVE_VRSHL_by_vecs16
2395
782k
    11685793U,  // MVE_VRSHL_by_vecs32
2396
782k
    12210081U,  // MVE_VRSHL_by_vecs8
2397
782k
    12734369U,  // MVE_VRSHL_by_vecu16
2398
782k
    13258657U,  // MVE_VRSHL_by_vecu32
2399
782k
    13782945U,  // MVE_VRSHL_by_vecu8
2400
782k
    11161505U,  // MVE_VRSHL_qrs16
2401
782k
    11685793U,  // MVE_VRSHL_qrs32
2402
782k
    12210081U,  // MVE_VRSHL_qrs8
2403
782k
    12734369U,  // MVE_VRSHL_qru16
2404
782k
    13258657U,  // MVE_VRSHL_qru32
2405
782k
    13782945U,  // MVE_VRSHL_qru8
2406
782k
    14822458U,  // MVE_VRSHRNi16bh
2407
782k
    14824222U,  // MVE_VRSHRNi16th
2408
782k
    14298170U,  // MVE_VRSHRNi32bh
2409
782k
    14299934U,  // MVE_VRSHRNi32th
2410
782k
    11162045U,  // MVE_VRSHR_imms16
2411
782k
    11686333U,  // MVE_VRSHR_imms32
2412
782k
    12210621U,  // MVE_VRSHR_imms8
2413
782k
    12734909U,  // MVE_VRSHR_immu16
2414
782k
    13259197U,  // MVE_VRSHR_immu32
2415
782k
    13783485U,  // MVE_VRSHR_immu8
2416
782k
    14314756U,  // MVE_VSBC
2417
782k
    14298868U,  // MVE_VSBCI
2418
782k
    875195675U, // MVE_VSHLC
2419
782k
    11160578U,  // MVE_VSHLL_imms16bh
2420
782k
    11162341U,  // MVE_VSHLL_imms16th
2421
782k
    12209154U,  // MVE_VSHLL_imms8bh
2422
782k
    12210917U,  // MVE_VSHLL_imms8th
2423
782k
    12733442U,  // MVE_VSHLL_immu16bh
2424
782k
    12735205U,  // MVE_VSHLL_immu16th
2425
782k
    13782018U,  // MVE_VSHLL_immu8bh
2426
782k
    13783781U,  // MVE_VSHLL_immu8th
2427
782k
    11226114U,  // MVE_VSHLL_lws16bh
2428
782k
    11227877U,  // MVE_VSHLL_lws16th
2429
782k
    12274690U,  // MVE_VSHLL_lws8bh
2430
782k
    12276453U,  // MVE_VSHLL_lws8th
2431
782k
    12798978U,  // MVE_VSHLL_lwu16bh
2432
782k
    12800741U,  // MVE_VSHLL_lwu16th
2433
782k
    13847554U,  // MVE_VSHLL_lwu8bh
2434
782k
    13849317U,  // MVE_VSHLL_lwu8th
2435
782k
    11161511U,  // MVE_VSHL_by_vecs16
2436
782k
    11685799U,  // MVE_VSHL_by_vecs32
2437
782k
    12210087U,  // MVE_VSHL_by_vecs8
2438
782k
    12734375U,  // MVE_VSHL_by_vecu16
2439
782k
    13258663U,  // MVE_VSHL_by_vecu32
2440
782k
    13782951U,  // MVE_VSHL_by_vecu8
2441
782k
    14831527U,  // MVE_VSHL_immi16
2442
782k
    14307239U,  // MVE_VSHL_immi32
2443
782k
    15355815U,  // MVE_VSHL_immi8
2444
782k
    11161511U,  // MVE_VSHL_qrs16
2445
782k
    11685799U,  // MVE_VSHL_qrs32
2446
782k
    12210087U,  // MVE_VSHL_qrs8
2447
782k
    12734375U,  // MVE_VSHL_qru16
2448
782k
    13258663U,  // MVE_VSHL_qru32
2449
782k
    13782951U,  // MVE_VSHL_qru8
2450
782k
    14822466U,  // MVE_VSHRNi16bh
2451
782k
    14824230U,  // MVE_VSHRNi16th
2452
782k
    14298178U,  // MVE_VSHRNi32bh
2453
782k
    14299942U,  // MVE_VSHRNi32th
2454
782k
    11162051U,  // MVE_VSHR_imms16
2455
782k
    11686339U,  // MVE_VSHR_imms32
2456
782k
    12210627U,  // MVE_VSHR_imms8
2457
782k
    12734915U,  // MVE_VSHR_immu16
2458
782k
    13259203U,  // MVE_VSHR_immu32
2459
782k
    13783491U,  // MVE_VSHR_immu8
2460
782k
    667400U,  // MVE_VSLIimm16
2461
782k
    1191688U, // MVE_VSLIimm32
2462
782k
    1715976U, // MVE_VSLIimm8
2463
782k
    667405U,  // MVE_VSRIimm16
2464
782k
    1191693U, // MVE_VSRIimm32
2465
782k
    1715981U, // MVE_VSRIimm8
2466
782k
    24863607U,  // MVE_VST20_16
2467
782k
    246647U,  // MVE_VST20_16_wb
2468
782k
    24862737U,  // MVE_VST20_32
2469
782k
    245777U,  // MVE_VST20_32_wb
2470
782k
    24864242U,  // MVE_VST20_8
2471
782k
    247282U,  // MVE_VST20_8_wb
2472
782k
    24863647U,  // MVE_VST21_16
2473
782k
    246687U,  // MVE_VST21_16_wb
2474
782k
    24862803U,  // MVE_VST21_32
2475
782k
    245843U,  // MVE_VST21_32_wb
2476
782k
    24864278U,  // MVE_VST21_8
2477
782k
    247318U,  // MVE_VST21_8_wb
2478
782k
    24871819U,  // MVE_VST40_16
2479
782k
    254859U,  // MVE_VST40_16_wb
2480
782k
    24870949U,  // MVE_VST40_32
2481
782k
    253989U,  // MVE_VST40_32_wb
2482
782k
    24872452U,  // MVE_VST40_8
2483
782k
    255492U,  // MVE_VST40_8_wb
2484
782k
    24871859U,  // MVE_VST41_16
2485
782k
    254899U,  // MVE_VST41_16_wb
2486
782k
    24871015U,  // MVE_VST41_32
2487
782k
    254055U,  // MVE_VST41_32_wb
2488
782k
    24872488U,  // MVE_VST41_8
2489
782k
    255528U,  // MVE_VST41_8_wb
2490
782k
    24871879U,  // MVE_VST42_16
2491
782k
    254919U,  // MVE_VST42_16_wb
2492
782k
    24871061U,  // MVE_VST42_32
2493
782k
    254101U,  // MVE_VST42_32_wb
2494
782k
    24872506U,  // MVE_VST42_8
2495
782k
    255546U,  // MVE_VST42_8_wb
2496
782k
    24871899U,  // MVE_VST43_16
2497
782k
    254939U,  // MVE_VST43_16_wb
2498
782k
    24871094U,  // MVE_VST43_32
2499
782k
    254134U,  // MVE_VST43_32_wb
2500
782k
    24872524U,  // MVE_VST43_8
2501
782k
    255564U,  // MVE_VST43_8_wb
2502
782k
    674943U,  // MVE_VSTRB16
2503
782k
    940190847U, // MVE_VSTRB16_post
2504
782k
    940190847U, // MVE_VSTRB16_pre
2505
782k
    674943U,  // MVE_VSTRB16_rq
2506
782k
    1199231U, // MVE_VSTRB32
2507
782k
    940715135U, // MVE_VSTRB32_post
2508
782k
    940715135U, // MVE_VSTRB32_pre
2509
782k
    1199231U, // MVE_VSTRB32_rq
2510
782k
    1723519U, // MVE_VSTRB8_rq
2511
782k
    1723519U, // MVE_VSTRBU8
2512
782k
    941239423U, // MVE_VSTRBU8_post
2513
782k
    941239423U, // MVE_VSTRBU8_pre
2514
782k
    15879577U,  // MVE_VSTRD64_qi
2515
782k
    955395481U, // MVE_VSTRD64_qi_pre
2516
782k
    15879577U,  // MVE_VSTRD64_rq
2517
782k
    15879577U,  // MVE_VSTRD64_rq_u
2518
782k
    675461U,  // MVE_VSTRH16_rq
2519
782k
    675461U,  // MVE_VSTRH16_rq_u
2520
782k
    1199749U, // MVE_VSTRH32
2521
782k
    940715653U, // MVE_VSTRH32_post
2522
782k
    940715653U, // MVE_VSTRH32_pre
2523
782k
    1199749U, // MVE_VSTRH32_rq
2524
782k
    1199749U, // MVE_VSTRH32_rq_u
2525
782k
    675461U,  // MVE_VSTRHU16
2526
782k
    940191365U, // MVE_VSTRHU16_post
2527
782k
    940191365U, // MVE_VSTRHU16_pre
2528
782k
    1201260U, // MVE_VSTRW32_qi
2529
782k
    940717164U, // MVE_VSTRW32_qi_pre
2530
782k
    1201260U, // MVE_VSTRW32_rq
2531
782k
    1201260U, // MVE_VSTRW32_rq_u
2532
782k
    1201260U, // MVE_VSTRWU32
2533
782k
    940717164U, // MVE_VSTRWU32_post
2534
782k
    940717164U, // MVE_VSTRWU32_pre
2535
782k
    8015061U, // MVE_VSUB_qr_f16
2536
782k
    8539349U, // MVE_VSUB_qr_f32
2537
782k
    14830805U,  // MVE_VSUB_qr_i16
2538
782k
    14306517U,  // MVE_VSUB_qr_i32
2539
782k
    15355093U,  // MVE_VSUB_qr_i8
2540
782k
    8015061U, // MVE_VSUBf16
2541
782k
    8539349U, // MVE_VSUBf32
2542
782k
    14830805U,  // MVE_VSUBi16
2543
782k
    14306517U,  // MVE_VSUBi32
2544
782k
    15355093U,  // MVE_VSUBi8
2545
782k
    942752751U, // MVE_WLSTP_16
2546
782k
    942751998U, // MVE_WLSTP_32
2547
782k
    942752360U, // MVE_WLSTP_64
2548
782k
    942753409U, // MVE_WLSTP_8
2549
782k
    2658546U, // MVNi
2550
782k
    2658546U, // MVNr
2551
782k
    2633970U, // MVNsi
2552
782k
    2691314U, // MVNsr
2553
782k
    942752186U, // NEON_VMAXNMNDf
2554
782k
    942753081U, // NEON_VMAXNMNDh
2555
782k
    942752186U, // NEON_VMAXNMNQf
2556
782k
    942753081U, // NEON_VMAXNMNQh
2557
782k
    942752174U, // NEON_VMINNMNDf
2558
782k
    942753069U, // NEON_VMINNMNDh
2559
782k
    942752174U, // NEON_VMINNMNQf
2560
782k
    942753069U, // NEON_VMINNMNQh
2561
782k
    2634206U, // ORRri
2562
782k
    2634206U, // ORRrr
2563
782k
    2691550U, // ORRrsi
2564
782k
    78302U, // ORRrsr
2565
782k
    2667147U, // PKHBT
2566
782k
    2665630U, // PKHTB
2567
782k
    264176U,  // PLDWi12
2568
782k
    272368U,  // PLDWrs
2569
782k
    264010U,  // PLDi12
2570
782k
    272202U,  // PLDrs
2571
782k
    264056U,  // PLIi12
2572
782k
    272248U,  // PLIrs
2573
782k
    2682226U, // QADD
2574
782k
    2681301U, // QADD16
2575
782k
    2681404U, // QADD8
2576
782k
    2684343U, // QASX
2577
782k
    2682200U, // QDADD
2578
782k
    2682051U, // QDSUB
2579
782k
    2684089U, // QSAX
2580
782k
    2682064U, // QSUB
2581
782k
    2681263U, // QSUB16
2582
782k
    2681365U, // QSUB8
2583
782k
    2650838U, // RBIT
2584
782k
    2651162U, // REV
2585
782k
    2648569U, // REV16
2586
782k
    2649778U, // REVSH
2587
782k
    4802283U, // RFEDA
2588
782k
    25249515U,  // RFEDA_UPD
2589
782k
    4802314U, // RFEDB
2590
782k
    25249546U,  // RFEDB_UPD
2591
782k
    4802290U, // RFEIA
2592
782k
    25249522U,  // RFEIA_UPD
2593
782k
    4802321U, // RFEIB
2594
782k
    25249553U,  // RFEIB_UPD
2595
782k
    2632847U, // RSBri
2596
782k
    2632847U, // RSBrr
2597
782k
    2690191U, // RSBrsi
2598
782k
    76943U, // RSBrsr
2599
782k
    2633006U, // RSCri
2600
782k
    2633006U, // RSCrr
2601
782k
    2690350U, // RSCrsi
2602
782k
    77102U, // RSCrsr
2603
782k
    2681308U, // SADD16
2604
782k
    2681410U, // SADD8
2605
782k
    2684348U, // SASX
2606
782k
    3206U,  // SB
2607
782k
    2632965U, // SBCri
2608
782k
    2632965U, // SBCrr
2609
782k
    2690309U, // SBCrsi
2610
782k
    77061U, // SBCrsr
2611
782k
    2667857U, // SBFX
2612
782k
    2683934U, // SDIV
2613
782k
    2682745U, // SEL
2614
782k
    280399U,  // SETEND
2615
782k
    4802460U, // SETPAN
2616
782k
    875643072U, // SHA1C
2617
782k
    942751946U, // SHA1H
2618
782k
    875643104U, // SHA1M
2619
782k
    875643114U, // SHA1P
2620
782k
    875642927U, // SHA1SU0
2621
782k
    875642993U, // SHA1SU1
2622
782k
    875643092U, // SHA256H
2623
782k
    875643039U, // SHA256H2
2624
782k
    875642939U, // SHA256SU0
2625
782k
    875643005U, // SHA256SU1
2626
782k
    2681284U, // SHADD16
2627
782k
    2681389U, // SHADD8
2628
782k
    2684330U, // SHASX
2629
782k
    2684076U, // SHSAX
2630
782k
    2681246U, // SHSUB16
2631
782k
    2681350U, // SHSUB8
2632
782k
    2731297U, // SMC
2633
782k
    2665410U, // SMLABB
2634
782k
    2667140U, // SMLABT
2635
782k
    2665786U, // SMLAD
2636
782k
    2667783U, // SMLADX
2637
782k
    290621U,  // SMLAL
2638
782k
    2755529U, // SMLALBB
2639
782k
    2757265U, // SMLALBT
2640
782k
    2755964U, // SMLALD
2641
782k
    2757909U, // SMLALDX
2642
782k
    2755748U, // SMLALTB
2643
782k
    2757507U, // SMLALTT
2644
782k
    2665623U, // SMLATB
2645
782k
    2667388U, // SMLATT
2646
782k
    2665690U, // SMLAWB
2647
782k
    2667442U, // SMLAWT
2648
782k
    2665887U, // SMLSD
2649
782k
    2667813U, // SMLSDX
2650
782k
    2755975U, // SMLSLD
2651
782k
    2757917U, // SMLSLDX
2652
782k
    2665256U, // SMMLA
2653
782k
    2666902U, // SMMLAR
2654
782k
    2667051U, // SMMLS
2655
782k
    2666982U, // SMMLSR
2656
782k
    2682930U, // SMMUL
2657
782k
    2683336U, // SMMULR
2658
782k
    2682176U, // SMUAD
2659
782k
    2684174U, // SMUADX
2660
782k
    2681809U, // SMULBB
2661
782k
    2683545U, // SMULBT
2662
782k
    2691043U, // SMULL
2663
782k
    2682028U, // SMULTB
2664
782k
    2683787U, // SMULTT
2665
782k
    2682081U, // SMULWB
2666
782k
    2683833U, // SMULWT
2667
782k
    2682277U, // SMUSD
2668
782k
    2684204U, // SMUSDX
2669
782k
    4802618U, // SRSDA
2670
782k
    4802570U, // SRSDA_UPD
2671
782k
    4802640U, // SRSDB
2672
782k
    4802594U, // SRSDB_UPD
2673
782k
    4802629U, // SRSIA
2674
782k
    4802582U, // SRSIA_UPD
2675
782k
    4802651U, // SRSIB
2676
782k
    4802606U, // SRSIB_UPD
2677
782k
    2667125U, // SSAT
2678
782k
    2681322U, // SSAT16
2679
782k
    2684094U, // SSAX
2680
782k
    2681270U, // SSUB16
2681
782k
    2681371U, // SSUB8
2682
782k
    1620223881U,  // STC2L_OFFSET
2683
782k
    1687332745U,  // STC2L_OPTION
2684
782k
    1687332745U,  // STC2L_POST
2685
782k
    1754441609U,  // STC2L_PRE
2686
782k
    1620222521U,  // STC2_OFFSET
2687
782k
    1687331385U,  // STC2_OPTION
2688
782k
    1687331385U,  // STC2_POST
2689
782k
    1754440249U,  // STC2_PRE
2690
782k
    1344843615U,  // STCL_OFFSET
2691
782k
    1344843615U,  // STCL_OPTION
2692
782k
    1344843615U,  // STCL_POST
2693
782k
    1344843615U,  // STCL_PRE
2694
782k
    1344843058U,  // STC_OFFSET
2695
782k
    1344843058U,  // STC_OPTION
2696
782k
    1344843058U,  // STC_POST
2697
782k
    1344843058U,  // STC_PRE
2698
782k
    2650152U, // STL
2699
782k
    2649113U, // STLB
2700
782k
    2684217U, // STLEX
2701
782k
    2682095U, // STLEXB
2702
782k
    2682290U, // STLEXD
2703
782k
    2682591U, // STLEXH
2704
782k
    2649692U, // STLH
2705
782k
    2730730U, // STMDA
2706
782k
    942172906U, // STMDA_UPD
2707
782k
    2730986U, // STMDB
2708
782k
    942173162U, // STMDB_UPD
2709
782k
    2732142U, // STMIA
2710
782k
    942174318U, // STMIA_UPD
2711
782k
    2731004U, // STMIB
2712
782k
    942173180U, // STMIB_UPD
2713
782k
    942199462U, // STRBT_POST_IMM
2714
782k
    942199462U, // STRBT_POST_REG
2715
782k
    942197888U, // STRB_POST_IMM
2716
782k
    942197888U, // STRB_POST_REG
2717
782k
    942189696U, // STRB_PRE_IMM
2718
782k
    942197888U, // STRB_PRE_REG
2719
782k
    2681984U, // STRBi12
2720
782k
    2665600U, // STRBrs
2721
782k
    2674074U, // STRD
2722
782k
    942280090U, // STRD_POST
2723
782k
    942280090U, // STRD_PRE
2724
782k
    2684235U, // STREX
2725
782k
    2682109U, // STREXB
2726
782k
    2682304U, // STREXD
2727
782k
    2682605U, // STREXH
2728
782k
    2666118U, // STRH
2729
782k
    942191305U, // STRHTi
2730
782k
    942199497U, // STRHTr
2731
782k
    942198406U, // STRH_POST
2732
782k
    942198406U, // STRH_PRE
2733
782k
    942199661U, // STRT_POST_IMM
2734
782k
    942199661U, // STRT_POST_REG
2735
782k
    942199296U, // STR_POST_IMM
2736
782k
    942199296U, // STR_POST_REG
2737
782k
    942191104U, // STR_PRE_IMM
2738
782k
    942199296U, // STR_PRE_REG
2739
782k
    2683392U, // STRi12
2740
782k
    2667008U, // STRrs
2741
782k
    2632901U, // SUBri
2742
782k
    2632901U, // SUBrr
2743
782k
    2690245U, // SUBrsi
2744
782k
    76997U, // SUBrsr
2745
782k
    2731318U, // SVC
2746
782k
    2683268U, // SWP
2747
782k
    2681972U, // SWPB
2748
782k
    2665398U, // SXTAB
2749
782k
    2664832U, // SXTAB16
2750
782k
    2666022U, // SXTAH
2751
782k
    2682041U, // SXTB
2752
782k
    2681232U, // SXTB16
2753
782k
    2682552U, // SXTH
2754
782k
    2650514U, // TEQri
2755
782k
    2650514U, // TEQrr
2756
782k
    2683282U, // TEQrsi
2757
782k
    2666898U, // TEQrsr
2758
782k
    4355U,  // TRAP
2759
782k
    4355U,  // TRAPNaCl
2760
782k
    296743U,  // TSB
2761
782k
    2651000U, // TSTri
2762
782k
    2651000U, // TSTrr
2763
782k
    2683768U, // TSTrsi
2764
782k
    2667384U, // TSTrsr
2765
782k
    2681315U, // UADD16
2766
782k
    2681416U, // UADD8
2767
782k
    2684353U, // UASX
2768
782k
    2667862U, // UBFX
2769
782k
    4802395U, // UDF
2770
782k
    2683939U, // UDIV
2771
782k
    2681292U, // UHADD16
2772
782k
    2681396U, // UHADD8
2773
782k
    2684336U, // UHASX
2774
782k
    2684082U, // UHSAX
2775
782k
    2681254U, // UHSUB16
2776
782k
    2681357U, // UHSUB8
2777
782k
    2756386U, // UMAAL
2778
782k
    290627U,  // UMLAL
2779
782k
    2691049U, // UMULL
2780
782k
    2681300U, // UQADD16
2781
782k
    2681403U, // UQADD8
2782
782k
    2684342U, // UQASX
2783
782k
    2684088U, // UQSAX
2784
782k
    2681262U, // UQSUB16
2785
782k
    2681364U, // UQSUB8
2786
782k
    2681383U, // USAD8
2787
782k
    2664959U, // USADA8
2788
782k
    2667130U, // USAT
2789
782k
    2681329U, // USAT16
2790
782k
    2684099U, // USAX
2791
782k
    2681277U, // USUB16
2792
782k
    2681377U, // USUB8
2793
782k
    2665404U, // UXTAB
2794
782k
    2664840U, // UXTAB16
2795
782k
    2666028U, // UXTAH
2796
782k
    2682046U, // UXTB
2797
782k
    2681239U, // UXTB16
2798
782k
    2682557U, // UXTH
2799
782k
    11579176U,  // VABALsv2i64
2800
782k
    11054888U,  // VABALsv4i32
2801
782k
    12103464U,  // VABALsv8i16
2802
782k
    13152040U,  // VABALuv2i64
2803
782k
    12627752U,  // VABALuv4i32
2804
782k
    13676328U,  // VABALuv8i16
2805
782k
    12102345U,  // VABAsv16i8
2806
782k
    11578057U,  // VABAsv2i32
2807
782k
    11053769U,  // VABAsv4i16
2808
782k
    11578057U,  // VABAsv4i32
2809
782k
    11053769U,  // VABAsv8i16
2810
782k
    12102345U,  // VABAsv8i8
2811
782k
    13675209U,  // VABAuv16i8
2812
782k
    13150921U,  // VABAuv2i32
2813
782k
    12626633U,  // VABAuv4i16
2814
782k
    13150921U,  // VABAuv4i32
2815
782k
    12626633U,  // VABAuv8i16
2816
782k
    13675209U,  // VABAuv8i8
2817
782k
    11595620U,  // VABDLsv2i64
2818
782k
    11071332U,  // VABDLsv4i32
2819
782k
    12119908U,  // VABDLsv8i16
2820
782k
    13168484U,  // VABDLuv2i64
2821
782k
    12644196U,  // VABDLuv4i32
2822
782k
    13692772U,  // VABDLuv8i16
2823
782k
    8449350U, // VABDfd
2824
782k
    8449350U, // VABDfq
2825
782k
    7925062U, // VABDhd
2826
782k
    7925062U, // VABDhq
2827
782k
    12119366U,  // VABDsv16i8
2828
782k
    11595078U,  // VABDsv2i32
2829
782k
    11070790U,  // VABDsv4i16
2830
782k
    11595078U,  // VABDsv4i32
2831
782k
    11070790U,  // VABDsv8i16
2832
782k
    12119366U,  // VABDsv8i8
2833
782k
    13692230U,  // VABDuv16i8
2834
782k
    13167942U,  // VABDuv2i32
2835
782k
    12643654U,  // VABDuv4i16
2836
782k
    13167942U,  // VABDuv4i32
2837
782k
    12643654U,  // VABDuv8i16
2838
782k
    13692230U,  // VABDuv8i8
2839
782k
    1282437660U,  // VABSD
2840
782k
    7893532U, // VABSH
2841
782k
    8417820U, // VABSS
2842
782k
    8417820U, // VABSfd
2843
782k
    8417820U, // VABSfq
2844
782k
    7893532U, // VABShd
2845
782k
    7893532U, // VABShq
2846
782k
    12087836U,  // VABSv16i8
2847
782k
    11563548U,  // VABSv2i32
2848
782k
    11039260U,  // VABSv4i16
2849
782k
    11563548U,  // VABSv4i32
2850
782k
    11039260U,  // VABSv8i16
2851
782k
    12087836U,  // VABSv8i8
2852
782k
    8449479U, // VACGEfd
2853
782k
    8449479U, // VACGEfq
2854
782k
    7925191U, // VACGEhd
2855
782k
    7925191U, // VACGEhq
2856
782k
    8450744U, // VACGTfd
2857
782k
    8450744U, // VACGTfq
2858
782k
    7926456U, // VACGThd
2859
782k
    7926456U, // VACGThq
2860
782k
    1282469239U,  // VADDD
2861
782k
    7925111U, // VADDH
2862
782k
    962654351U, // VADDHNv2i32
2863
782k
    14217359U,  // VADDHNv4i16
2864
782k
    14741647U,  // VADDHNv8i8
2865
782k
    11595633U,  // VADDLsv2i64
2866
782k
    11071345U,  // VADDLsv4i32
2867
782k
    12119921U,  // VADDLsv8i16
2868
782k
    13168497U,  // VADDLuv2i64
2869
782k
    12644209U,  // VADDLuv4i32
2870
782k
    13692785U,  // VADDLuv8i16
2871
782k
    8449399U, // VADDS
2872
782k
    11596891U,  // VADDWsv2i64
2873
782k
    11072603U,  // VADDWsv4i32
2874
782k
    12121179U,  // VADDWsv8i16
2875
782k
    13169755U,  // VADDWuv2i64
2876
782k
    12645467U,  // VADDWuv4i32
2877
782k
    13694043U,  // VADDWuv8i16
2878
782k
    8449399U, // VADDfd
2879
782k
    8449399U, // VADDfq
2880
782k
    7925111U, // VADDhd
2881
782k
    7925111U, // VADDhq
2882
782k
    15265143U,  // VADDv16i8
2883
782k
    962653559U, // VADDv1i64
2884
782k
    14216567U,  // VADDv2i32
2885
782k
    962653559U, // VADDv2i64
2886
782k
    14740855U,  // VADDv4i16
2887
782k
    14216567U,  // VADDv4i32
2888
782k
    14740855U,  // VADDv8i16
2889
782k
    15265143U,  // VADDv8i8
2890
782k
    2682254U, // VANDd
2891
782k
    2682254U, // VANDq
2892
782k
    1010394566U,  // VBF16MALBQ
2893
782k
    1010394566U,  // VBF16MALBQI
2894
782k
    1010394578U,  // VBF16MALTQ
2895
782k
    1010394578U,  // VBF16MALTQI
2896
782k
    2682134U, // VBICd
2897
782k
    14216470U,  // VBICiv2i32
2898
782k
    14740758U,  // VBICiv4i16
2899
782k
    14216470U,  // VBICiv4i32
2900
782k
    14740758U,  // VBICiv8i16
2901
782k
    2682134U, // VBICq
2902
782k
    2665967U, // VBIFd
2903
782k
    2665967U, // VBIFq
2904
782k
    2667227U, // VBITd
2905
782k
    2667227U, // VBITq
2906
782k
    2666517U, // VBSLd
2907
782k
    2666517U, // VBSLq
2908
782k
    0U, // VBSPd
2909
782k
    0U, // VBSPq
2910
782k
    942752151U, // VCADDv2f32
2911
782k
    942753024U, // VCADDv4f16
2912
782k
    942752151U, // VCADDv4f32
2913
782k
    942753024U, // VCADDv8f16
2914
782k
    8450445U, // VCEQfd
2915
782k
    8450445U, // VCEQfq
2916
782k
    7926157U, // VCEQhd
2917
782k
    7926157U, // VCEQhq
2918
782k
    15266189U,  // VCEQv16i8
2919
782k
    14217613U,  // VCEQv2i32
2920
782k
    14741901U,  // VCEQv4i16
2921
782k
    14217613U,  // VCEQv4i32
2922
782k
    14741901U,  // VCEQv8i16
2923
782k
    15266189U,  // VCEQv8i8
2924
782k
    15233421U,  // VCEQzv16i8
2925
782k
    8417677U, // VCEQzv2f32
2926
782k
    14184845U,  // VCEQzv2i32
2927
782k
    7893389U, // VCEQzv4f16
2928
782k
    8417677U, // VCEQzv4f32
2929
782k
    14709133U,  // VCEQzv4i16
2930
782k
    14184845U,  // VCEQzv4i32
2931
782k
    7893389U, // VCEQzv8f16
2932
782k
    14709133U,  // VCEQzv8i16
2933
782k
    15233421U,  // VCEQzv8i8
2934
782k
    8449485U, // VCGEfd
2935
782k
    8449485U, // VCGEfq
2936
782k
    7925197U, // VCGEhd
2937
782k
    7925197U, // VCGEhq
2938
782k
    12119501U,  // VCGEsv16i8
2939
782k
    11595213U,  // VCGEsv2i32
2940
782k
    11070925U,  // VCGEsv4i16
2941
782k
    11595213U,  // VCGEsv4i32
2942
782k
    11070925U,  // VCGEsv8i16
2943
782k
    12119501U,  // VCGEsv8i8
2944
782k
    13692365U,  // VCGEuv16i8
2945
782k
    13168077U,  // VCGEuv2i32
2946
782k
    12643789U,  // VCGEuv4i16
2947
782k
    13168077U,  // VCGEuv4i32
2948
782k
    12643789U,  // VCGEuv8i16
2949
782k
    13692365U,  // VCGEuv8i8
2950
782k
    12086733U,  // VCGEzv16i8
2951
782k
    8416717U, // VCGEzv2f32
2952
782k
    11562445U,  // VCGEzv2i32
2953
782k
    7892429U, // VCGEzv4f16
2954
782k
    8416717U, // VCGEzv4f32
2955
782k
    11038157U,  // VCGEzv4i16
2956
782k
    11562445U,  // VCGEzv4i32
2957
782k
    7892429U, // VCGEzv8f16
2958
782k
    11038157U,  // VCGEzv8i16
2959
782k
    12086733U,  // VCGEzv8i8
2960
782k
    8450750U, // VCGTfd
2961
782k
    8450750U, // VCGTfq
2962
782k
    7926462U, // VCGThd
2963
782k
    7926462U, // VCGThq
2964
782k
    12120766U,  // VCGTsv16i8
2965
782k
    11596478U,  // VCGTsv2i32
2966
782k
    11072190U,  // VCGTsv4i16
2967
782k
    11596478U,  // VCGTsv4i32
2968
782k
    11072190U,  // VCGTsv8i16
2969
782k
    12120766U,  // VCGTsv8i8
2970
782k
    13693630U,  // VCGTuv16i8
2971
782k
    13169342U,  // VCGTuv2i32
2972
782k
    12645054U,  // VCGTuv4i16
2973
782k
    13169342U,  // VCGTuv4i32
2974
782k
    12645054U,  // VCGTuv8i16
2975
782k
    13693630U,  // VCGTuv8i8
2976
782k
    12087998U,  // VCGTzv16i8
2977
782k
    8417982U, // VCGTzv2f32
2978
782k
    11563710U,  // VCGTzv2i32
2979
782k
    7893694U, // VCGTzv4f16
2980
782k
    8417982U, // VCGTzv4f32
2981
782k
    11039422U,  // VCGTzv4i16
2982
782k
    11563710U,  // VCGTzv4i32
2983
782k
    7893694U, // VCGTzv8f16
2984
782k
    11039422U,  // VCGTzv8i16
2985
782k
    12087998U,  // VCGTzv8i8
2986
782k
    12086738U,  // VCLEzv16i8
2987
782k
    8416722U, // VCLEzv2f32
2988
782k
    11562450U,  // VCLEzv2i32
2989
782k
    7892434U, // VCLEzv4f16
2990
782k
    8416722U, // VCLEzv4f32
2991
782k
    11038162U,  // VCLEzv4i16
2992
782k
    11562450U,  // VCLEzv4i32
2993
782k
    7892434U, // VCLEzv8f16
2994
782k
    11038162U,  // VCLEzv8i16
2995
782k
    12086738U,  // VCLEzv8i8
2996
782k
    12087846U,  // VCLSv16i8
2997
782k
    11563558U,  // VCLSv2i32
2998
782k
    11039270U,  // VCLSv4i16
2999
782k
    11563558U,  // VCLSv4i32
3000
782k
    11039270U,  // VCLSv8i16
3001
782k
    12087846U,  // VCLSv8i8
3002
782k
    12088032U,  // VCLTzv16i8
3003
782k
    8418016U, // VCLTzv2f32
3004
782k
    11563744U,  // VCLTzv2i32
3005
782k
    7893728U, // VCLTzv4f16
3006
782k
    8418016U, // VCLTzv4f32
3007
782k
    11039456U,  // VCLTzv4i16
3008
782k
    11563744U,  // VCLTzv4i32
3009
782k
    7893728U, // VCLTzv8f16
3010
782k
    11039456U,  // VCLTzv8i16
3011
782k
    12088032U,  // VCLTzv8i8
3012
782k
    15234547U,  // VCLZv16i8
3013
782k
    14185971U,  // VCLZv2i32
3014
782k
    14710259U,  // VCLZv4i16
3015
782k
    14185971U,  // VCLZv4i32
3016
782k
    14710259U,  // VCLZv8i16
3017
782k
    15234547U,  // VCLZv8i8
3018
782k
    875643264U, // VCMLAv2f32
3019
782k
    875643264U, // VCMLAv2f32_indexed
3020
782k
    875644137U, // VCMLAv4f16
3021
782k
    875644137U, // VCMLAv4f16_indexed
3022
782k
    875643264U, // VCMLAv4f32
3023
782k
    875643264U, // VCMLAv4f32_indexed
3024
782k
    875644137U, // VCMLAv8f16
3025
782k
    875644137U, // VCMLAv8f16_indexed
3026
782k
    1282437393U,  // VCMPD
3027
782k
    1282436574U,  // VCMPED
3028
782k
    7892446U, // VCMPEH
3029
782k
    8416734U, // VCMPES
3030
782k
    2154933726U,  // VCMPEZD
3031
782k
    7974366U, // VCMPEZH
3032
782k
    8498654U, // VCMPEZS
3033
782k
    7893265U, // VCMPH
3034
782k
    8417553U, // VCMPS
3035
782k
    2154934545U,  // VCMPZD
3036
782k
    7975185U, // VCMPZH
3037
782k
    8499473U, // VCMPZS
3038
782k
    1602307U, // VCNTd
3039
782k
    1602307U, // VCNTq
3040
782k
    942752008U, // VCVTANSDf
3041
782k
    942752881U, // VCVTANSDh
3042
782k
    942752008U, // VCVTANSQf
3043
782k
    942752881U, // VCVTANSQh
3044
782k
    942752068U, // VCVTANUDf
3045
782k
    942752941U, // VCVTANUDh
3046
782k
    942752068U, // VCVTANUQf
3047
782k
    942752941U, // VCVTANUQh
3048
782k
    942752370U, // VCVTASD
3049
782k
    942752761U, // VCVTASH
3050
782k
    942752008U, // VCVTASS
3051
782k
    942752430U, // VCVTAUD
3052
782k
    942752821U, // VCVTAUH
3053
782k
    942752068U, // VCVTAUS
3054
782k
    25750707U,  // VCVTBDH
3055
782k
    26242227U,  // VCVTBHD
3056
782k
    17853619U,  // VCVTBHS
3057
782k
    888728755U, // VCVTBSH
3058
782k
    26768296U,  // VCVTDS
3059
782k
    942752023U, // VCVTMNSDf
3060
782k
    942752896U, // VCVTMNSDh
3061
782k
    942752023U, // VCVTMNSQf
3062
782k
    942752896U, // VCVTMNSQh
3063
782k
    942752083U, // VCVTMNUDf
3064
782k
    942752956U, // VCVTMNUDh
3065
782k
    942752083U, // VCVTMNUQf
3066
782k
    942752956U, // VCVTMNUQh
3067
782k
    942752385U, // VCVTMSD
3068
782k
    942752776U, // VCVTMSH
3069
782k
    942752023U, // VCVTMSS
3070
782k
    942752445U, // VCVTMUD
3071
782k
    942752836U, // VCVTMUH
3072
782k
    942752083U, // VCVTMUS
3073
782k
    942752038U, // VCVTNNSDf
3074
782k
    942752911U, // VCVTNNSDh
3075
782k
    942752038U, // VCVTNNSQf
3076
782k
    942752911U, // VCVTNNSQh
3077
782k
    942752098U, // VCVTNNUDf
3078
782k
    942752971U, // VCVTNNUDh
3079
782k
    942752098U, // VCVTNNUQf
3080
782k
    942752971U, // VCVTNNUQh
3081
782k
    942752400U, // VCVTNSD
3082
782k
    942752791U, // VCVTNSH
3083
782k
    942752038U, // VCVTNSS
3084
782k
    942752460U, // VCVTNUD
3085
782k
    942752851U, // VCVTNUH
3086
782k
    942752098U, // VCVTNUS
3087
782k
    942752053U, // VCVTPNSDf
3088
782k
    942752926U, // VCVTPNSDh
3089
782k
    942752053U, // VCVTPNSQf
3090
782k
    942752926U, // VCVTPNSQh
3091
782k
    942752113U, // VCVTPNUDf
3092
782k
    942752986U, // VCVTPNUDh
3093
782k
    942752113U, // VCVTPNUQf
3094
782k
    942752986U, // VCVTPNUQh
3095
782k
    942752415U, // VCVTPSD
3096
782k
    942752806U, // VCVTPSH
3097
782k
    942752053U, // VCVTPSS
3098
782k
    942752475U, // VCVTPUD
3099
782k
    942752866U, // VCVTPUH
3100
782k
    942752113U, // VCVTPUS
3101
782k
    27292584U,  // VCVTSD
3102
782k
    25752470U,  // VCVTTDH
3103
782k
    26243990U,  // VCVTTHD
3104
782k
    17855382U,  // VCVTTHS
3105
782k
    888730518U, // VCVTTSH
3106
782k
    955806632U, // VCVTf2h
3107
782k
    1227912104U,  // VCVTf2sd
3108
782k
    1227912104U,  // VCVTf2sq
3109
782k
    1228960680U,  // VCVTf2ud
3110
782k
    1228960680U,  // VCVTf2uq
3111
782k
    1295053736U,  // VCVTf2xsd
3112
782k
    1295053736U,  // VCVTf2xsq
3113
782k
    1296102312U,  // VCVTf2xud
3114
782k
    1296102312U,  // VCVTf2xuq
3115
782k
    17855400U,  // VCVTh2f
3116
782k
    1227387816U,  // VCVTh2sd
3117
782k
    1227387816U,  // VCVTh2sq
3118
782k
    1228436392U,  // VCVTh2ud
3119
782k
    1228436392U,  // VCVTh2uq
3120
782k
    1294529448U,  // VCVTh2xsd
3121
782k
    1294529448U,  // VCVTh2xsq
3122
782k
    1295578024U,  // VCVTh2xud
3123
782k
    1295578024U,  // VCVTh2xuq
3124
782k
    1226339240U,  // VCVTs2fd
3125
782k
    1226339240U,  // VCVTs2fq
3126
782k
    1224766376U,  // VCVTs2hd
3127
782k
    1224766376U,  // VCVTs2hq
3128
782k
    1226863528U,  // VCVTu2fd
3129
782k
    1226863528U,  // VCVTu2fq
3130
782k
    1225290664U,  // VCVTu2hd
3131
782k
    1225290664U,  // VCVTu2hq
3132
782k
    1293480872U,  // VCVTxs2fd
3133
782k
    1293480872U,  // VCVTxs2fq
3134
782k
    1291908008U,  // VCVTxs2hd
3135
782k
    1291908008U,  // VCVTxs2hq
3136
782k
    1294005160U,  // VCVTxu2fd
3137
782k
    1294005160U,  // VCVTxu2fq
3138
782k
    1292432296U,  // VCVTxu2hd
3139
782k
    1292432296U,  // VCVTxu2hq
3140
782k
    1282470952U,  // VDIVD
3141
782k
    7926824U, // VDIVH
3142
782k
    8451112U, // VDIVS
3143
782k
    553328U,  // VDUP16d
3144
782k
    553328U,  // VDUP16q
3145
782k
    1077616U, // VDUP32d
3146
782k
    1077616U, // VDUP32q
3147
782k
    1601904U, // VDUP8d
3148
782k
    1601904U, // VDUP8q
3149
782k
    586096U,  // VDUPLN16d
3150
782k
    586096U,  // VDUPLN16q
3151
782k
    1110384U, // VDUPLN32d
3152
782k
    1110384U, // VDUPLN32q
3153
782k
    1634672U, // VDUPLN8d
3154
782k
    1634672U, // VDUPLN8q
3155
782k
    2683343U, // VEORd
3156
782k
    2683343U, // VEORq
3157
782k
    570304U,  // VEXTd16
3158
782k
    1094592U, // VEXTd32
3159
782k
    1618880U, // VEXTd8
3160
782k
    570304U,  // VEXTq16
3161
782k
    1094592U, // VEXTq32
3162
782k
    15774656U,  // VEXTq64
3163
782k
    1618880U, // VEXTq8
3164
782k
    1282452281U,  // VFMAD
3165
782k
    7908153U, // VFMAH
3166
782k
    942753047U, // VFMALD
3167
782k
    942753047U, // VFMALDI
3168
782k
    942753047U, // VFMALQ
3169
782k
    942753047U, // VFMALQI
3170
782k
    8432441U, // VFMAS
3171
782k
    8432441U, // VFMAfd
3172
782k
    8432441U, // VFMAfq
3173
782k
    7908153U, // VFMAhd
3174
782k
    7908153U, // VFMAhq
3175
782k
    1282454076U,  // VFMSD
3176
782k
    7909948U, // VFMSH
3177
782k
    942753058U, // VFMSLD
3178
782k
    942753058U, // VFMSLDI
3179
782k
    942753058U, // VFMSLQ
3180
782k
    942753058U, // VFMSLQI
3181
782k
    8434236U, // VFMSS
3182
782k
    8434236U, // VFMSfd
3183
782k
    8434236U, // VFMSfq
3184
782k
    7909948U, // VFMShd
3185
782k
    7909948U, // VFMShq
3186
782k
    1282452286U,  // VFNMAD
3187
782k
    7908158U, // VFNMAH
3188
782k
    8432446U, // VFNMAS
3189
782k
    1282454081U,  // VFNMSD
3190
782k
    7909953U, // VFNMSH
3191
782k
    8434241U, // VFNMSS
3192
782k
    942752526U, // VFP_VMAXNMD
3193
782k
    942753081U, // VFP_VMAXNMH
3194
782k
    942752186U, // VFP_VMAXNMS
3195
782k
    942752514U, // VFP_VMINNMD
3196
782k
    942753069U, // VFP_VMINNMH
3197
782k
    942752174U, // VFP_VMINNMS
3198
782k
    1111114U, // VGETLNi32
3199
782k
    11072586U,  // VGETLNs16
3200
782k
    12121162U,  // VGETLNs8
3201
782k
    12645450U,  // VGETLNu16
3202
782k
    13694026U,  // VGETLNu8
3203
782k
    12119397U,  // VHADDsv16i8
3204
782k
    11595109U,  // VHADDsv2i32
3205
782k
    11070821U,  // VHADDsv4i16
3206
782k
    11595109U,  // VHADDsv4i32
3207
782k
    11070821U,  // VHADDsv8i16
3208
782k
    12119397U,  // VHADDsv8i8
3209
782k
    13692261U,  // VHADDuv16i8
3210
782k
    13167973U,  // VHADDuv2i32
3211
782k
    12643685U,  // VHADDuv4i16
3212
782k
    13167973U,  // VHADDuv4i32
3213
782k
    12643685U,  // VHADDuv8i16
3214
782k
    13692261U,  // VHADDuv8i8
3215
782k
    12119241U,  // VHSUBsv16i8
3216
782k
    11594953U,  // VHSUBsv2i32
3217
782k
    11070665U,  // VHSUBsv4i16
3218
782k
    11594953U,  // VHSUBsv4i32
3219
782k
    11070665U,  // VHSUBsv8i16
3220
782k
    12119241U,  // VHSUBsv8i8
3221
782k
    13692105U,  // VHSUBuv16i8
3222
782k
    13167817U,  // VHSUBuv2i32
3223
782k
    12643529U,  // VHSUBuv4i16
3224
782k
    13167817U,  // VHSUBuv4i32
3225
782k
    12643529U,  // VHSUBuv8i16
3226
782k
    13692105U,  // VHSUBuv8i8
3227
782k
    875644277U, // VINSH
3228
782k
    1235776418U,  // VJCVT
3229
782k
    2215176452U,  // VLD1DUPd16
3230
782k
    2215160068U,  // VLD1DUPd16wb_fixed
3231
782k
    2215168260U,  // VLD1DUPd16wb_register
3232
782k
    2215700740U,  // VLD1DUPd32
3233
782k
    2215684356U,  // VLD1DUPd32wb_fixed
3234
782k
    2215692548U,  // VLD1DUPd32wb_register
3235
782k
    2216225028U,  // VLD1DUPd8
3236
782k
    2216208644U,  // VLD1DUPd8wb_fixed
3237
782k
    2216216836U,  // VLD1DUPd8wb_register
3238
782k
    2282285316U,  // VLD1DUPq16
3239
782k
    2282268932U,  // VLD1DUPq16wb_fixed
3240
782k
    2282277124U,  // VLD1DUPq16wb_register
3241
782k
    2282809604U,  // VLD1DUPq32
3242
782k
    2282793220U,  // VLD1DUPq32wb_fixed
3243
782k
    2282801412U,  // VLD1DUPq32wb_register
3244
782k
    2283333892U,  // VLD1DUPq8
3245
782k
    2283317508U,  // VLD1DUPq8wb_fixed
3246
782k
    2283325700U,  // VLD1DUPq8wb_register
3247
782k
    28363012U,  // VLD1LNd16
3248
782k
    28616964U,  // VLD1LNd16_UPD
3249
782k
    28887300U,  // VLD1LNd32
3250
782k
    29141252U,  // VLD1LNd32_UPD
3251
782k
    29411588U,  // VLD1LNd8
3252
782k
    29665540U,  // VLD1LNd8_UPD
3253
782k
    0U, // VLD1LNq16Pseudo
3254
782k
    0U, // VLD1LNq16Pseudo_UPD
3255
782k
    0U, // VLD1LNq32Pseudo
3256
782k
    0U, // VLD1LNq32Pseudo_UPD
3257
782k
    0U, // VLD1LNq8Pseudo
3258
782k
    0U, // VLD1LNq8Pseudo_UPD
3259
782k
    2349394180U,  // VLD1d16
3260
782k
    537454852U, // VLD1d16Q
3261
782k
    0U, // VLD1d16QPseudo
3262
782k
    0U, // VLD1d16QPseudoWB_fixed
3263
782k
    0U, // VLD1d16QPseudoWB_register
3264
782k
    537438468U, // VLD1d16Qwb_fixed
3265
782k
    537446660U, // VLD1d16Qwb_register
3266
782k
    269019396U, // VLD1d16T
3267
782k
    0U, // VLD1d16TPseudo
3268
782k
    0U, // VLD1d16TPseudoWB_fixed
3269
782k
    0U, // VLD1d16TPseudoWB_register
3270
782k
    269003012U, // VLD1d16Twb_fixed
3271
782k
    269011204U, // VLD1d16Twb_register
3272
782k
    2349377796U,  // VLD1d16wb_fixed
3273
782k
    2349385988U,  // VLD1d16wb_register
3274
782k
    2349918468U,  // VLD1d32
3275
782k
    537979140U, // VLD1d32Q
3276
782k
    0U, // VLD1d32QPseudo
3277
782k
    0U, // VLD1d32QPseudoWB_fixed
3278
782k
    0U, // VLD1d32QPseudoWB_register
3279
782k
    537962756U, // VLD1d32Qwb_fixed
3280
782k
    537970948U, // VLD1d32Qwb_register
3281
782k
    269543684U, // VLD1d32T
3282
782k
    0U, // VLD1d32TPseudo
3283
782k
    0U, // VLD1d32TPseudoWB_fixed
3284
782k
    0U, // VLD1d32TPseudoWB_register
3285
782k
    269527300U, // VLD1d32Twb_fixed
3286
782k
    269535492U, // VLD1d32Twb_register
3287
782k
    2349902084U,  // VLD1d32wb_fixed
3288
782k
    2349910276U,  // VLD1d32wb_register
3289
782k
    2364598532U,  // VLD1d64
3290
782k
    552659204U, // VLD1d64Q
3291
782k
    0U, // VLD1d64QPseudo
3292
782k
    0U, // VLD1d64QPseudoWB_fixed
3293
782k
    0U, // VLD1d64QPseudoWB_register
3294
782k
    552642820U, // VLD1d64Qwb_fixed
3295
782k
    552651012U, // VLD1d64Qwb_register
3296
782k
    284223748U, // VLD1d64T
3297
782k
    0U, // VLD1d64TPseudo
3298
782k
    0U, // VLD1d64TPseudoWB_fixed
3299
782k
    0U, // VLD1d64TPseudoWB_register
3300
782k
    284207364U, // VLD1d64Twb_fixed
3301
782k
    284215556U, // VLD1d64Twb_register
3302
782k
    2364582148U,  // VLD1d64wb_fixed
3303
782k
    2364590340U,  // VLD1d64wb_register
3304
782k
    2350442756U,  // VLD1d8
3305
782k
    538503428U, // VLD1d8Q
3306
782k
    0U, // VLD1d8QPseudo
3307
782k
    0U, // VLD1d8QPseudoWB_fixed
3308
782k
    0U, // VLD1d8QPseudoWB_register
3309
782k
    538487044U, // VLD1d8Qwb_fixed
3310
782k
    538495236U, // VLD1d8Qwb_register
3311
782k
    270067972U, // VLD1d8T
3312
782k
    0U, // VLD1d8TPseudo
3313
782k
    0U, // VLD1d8TPseudoWB_fixed
3314
782k
    0U, // VLD1d8TPseudoWB_register
3315
782k
    270051588U, // VLD1d8Twb_fixed
3316
782k
    270059780U, // VLD1d8Twb_register
3317
782k
    2350426372U,  // VLD1d8wb_fixed
3318
782k
    2350434564U,  // VLD1d8wb_register
3319
782k
    2416503044U,  // VLD1q16
3320
782k
    0U, // VLD1q16HighQPseudo
3321
782k
    0U, // VLD1q16HighQPseudo_UPD
3322
782k
    0U, // VLD1q16HighTPseudo
3323
782k
    0U, // VLD1q16HighTPseudo_UPD
3324
782k
    0U, // VLD1q16LowQPseudo_UPD
3325
782k
    0U, // VLD1q16LowTPseudo_UPD
3326
782k
    2416486660U,  // VLD1q16wb_fixed
3327
782k
    2416494852U,  // VLD1q16wb_register
3328
782k
    2417027332U,  // VLD1q32
3329
782k
    0U, // VLD1q32HighQPseudo
3330
782k
    0U, // VLD1q32HighQPseudo_UPD
3331
782k
    0U, // VLD1q32HighTPseudo
3332
782k
    0U, // VLD1q32HighTPseudo_UPD
3333
782k
    0U, // VLD1q32LowQPseudo_UPD
3334
782k
    0U, // VLD1q32LowTPseudo_UPD
3335
782k
    2417010948U,  // VLD1q32wb_fixed
3336
782k
    2417019140U,  // VLD1q32wb_register
3337
782k
    2431707396U,  // VLD1q64
3338
782k
    0U, // VLD1q64HighQPseudo
3339
782k
    0U, // VLD1q64HighQPseudo_UPD
3340
782k
    0U, // VLD1q64HighTPseudo
3341
782k
    0U, // VLD1q64HighTPseudo_UPD
3342
782k
    0U, // VLD1q64LowQPseudo_UPD
3343
782k
    0U, // VLD1q64LowTPseudo_UPD
3344
782k
    2431691012U,  // VLD1q64wb_fixed
3345
782k
    2431699204U,  // VLD1q64wb_register
3346
782k
    2417551620U,  // VLD1q8
3347
782k
    0U, // VLD1q8HighQPseudo
3348
782k
    0U, // VLD1q8HighQPseudo_UPD
3349
782k
    0U, // VLD1q8HighTPseudo
3350
782k
    0U, // VLD1q8HighTPseudo_UPD
3351
782k
    0U, // VLD1q8LowQPseudo_UPD
3352
782k
    0U, // VLD1q8LowTPseudo_UPD
3353
782k
    2417535236U,  // VLD1q8wb_fixed
3354
782k
    2417543428U,  // VLD1q8wb_register
3355
782k
    2282285365U,  // VLD2DUPd16
3356
782k
    2282268981U,  // VLD2DUPd16wb_fixed
3357
782k
    2282277173U,  // VLD2DUPd16wb_register
3358
782k
    2483611957U,  // VLD2DUPd16x2
3359
782k
    2483595573U,  // VLD2DUPd16x2wb_fixed
3360
782k
    2483603765U,  // VLD2DUPd16x2wb_register
3361
782k
    2282809653U,  // VLD2DUPd32
3362
782k
    2282793269U,  // VLD2DUPd32wb_fixed
3363
782k
    2282801461U,  // VLD2DUPd32wb_register
3364
782k
    2484136245U,  // VLD2DUPd32x2
3365
782k
    2484119861U,  // VLD2DUPd32x2wb_fixed
3366
782k
    2484128053U,  // VLD2DUPd32x2wb_register
3367
782k
    2283333941U,  // VLD2DUPd8
3368
782k
    2283317557U,  // VLD2DUPd8wb_fixed
3369
782k
    2283325749U,  // VLD2DUPd8wb_register
3370
782k
    2484660533U,  // VLD2DUPd8x2
3371
782k
    2484644149U,  // VLD2DUPd8x2wb_fixed
3372
782k
    2484652341U,  // VLD2DUPd8x2wb_register
3373
782k
    0U, // VLD2DUPq16EvenPseudo
3374
782k
    0U, // VLD2DUPq16OddPseudo
3375
782k
    0U, // VLD2DUPq16OddPseudoWB_fixed
3376
782k
    0U, // VLD2DUPq16OddPseudoWB_register
3377
782k
    0U, // VLD2DUPq32EvenPseudo
3378
782k
    0U, // VLD2DUPq32OddPseudo
3379
782k
    0U, // VLD2DUPq32OddPseudoWB_fixed
3380
782k
    0U, // VLD2DUPq32OddPseudoWB_register
3381
782k
    0U, // VLD2DUPq8EvenPseudo
3382
782k
    0U, // VLD2DUPq8OddPseudo
3383
782k
    0U, // VLD2DUPq8OddPseudoWB_fixed
3384
782k
    0U, // VLD2DUPq8OddPseudoWB_register
3385
782k
    28617013U,  // VLD2LNd16
3386
782k
    0U, // VLD2LNd16Pseudo
3387
782k
    0U, // VLD2LNd16Pseudo_UPD
3388
782k
    28625205U,  // VLD2LNd16_UPD
3389
782k
    29141301U,  // VLD2LNd32
3390
782k
    0U, // VLD2LNd32Pseudo
3391
782k
    0U, // VLD2LNd32Pseudo_UPD
3392
782k
    29149493U,  // VLD2LNd32_UPD
3393
782k
    29665589U,  // VLD2LNd8
3394
782k
    0U, // VLD2LNd8Pseudo
3395
782k
    0U, // VLD2LNd8Pseudo_UPD
3396
782k
    29673781U,  // VLD2LNd8_UPD
3397
782k
    28617013U,  // VLD2LNq16
3398
782k
    0U, // VLD2LNq16Pseudo
3399
782k
    0U, // VLD2LNq16Pseudo_UPD
3400
782k
    28625205U,  // VLD2LNq16_UPD
3401
782k
    29141301U,  // VLD2LNq32
3402
782k
    0U, // VLD2LNq32Pseudo
3403
782k
    0U, // VLD2LNq32Pseudo_UPD
3404
782k
    29149493U,  // VLD2LNq32_UPD
3405
782k
    2550720821U,  // VLD2b16
3406
782k
    2550704437U,  // VLD2b16wb_fixed
3407
782k
    2550712629U,  // VLD2b16wb_register
3408
782k
    2551245109U,  // VLD2b32
3409
782k
    2551228725U,  // VLD2b32wb_fixed
3410
782k
    2551236917U,  // VLD2b32wb_register
3411
782k
    2551769397U,  // VLD2b8
3412
782k
    2551753013U,  // VLD2b8wb_fixed
3413
782k
    2551761205U,  // VLD2b8wb_register
3414
782k
    2416503093U,  // VLD2d16
3415
782k
    2416486709U,  // VLD2d16wb_fixed
3416
782k
    2416494901U,  // VLD2d16wb_register
3417
782k
    2417027381U,  // VLD2d32
3418
782k
    2417010997U,  // VLD2d32wb_fixed
3419
782k
    2417019189U,  // VLD2d32wb_register
3420
782k
    2417551669U,  // VLD2d8
3421
782k
    2417535285U,  // VLD2d8wb_fixed
3422
782k
    2417543477U,  // VLD2d8wb_register
3423
782k
    537454901U, // VLD2q16
3424
782k
    0U, // VLD2q16Pseudo
3425
782k
    0U, // VLD2q16PseudoWB_fixed
3426
782k
    0U, // VLD2q16PseudoWB_register
3427
782k
    537438517U, // VLD2q16wb_fixed
3428
782k
    537446709U, // VLD2q16wb_register
3429
782k
    537979189U, // VLD2q32
3430
782k
    0U, // VLD2q32Pseudo
3431
782k
    0U, // VLD2q32PseudoWB_fixed
3432
782k
    0U, // VLD2q32PseudoWB_register
3433
782k
    537962805U, // VLD2q32wb_fixed
3434
782k
    537970997U, // VLD2q32wb_register
3435
782k
    538503477U, // VLD2q8
3436
782k
    0U, // VLD2q8Pseudo
3437
782k
    0U, // VLD2q8PseudoWB_fixed
3438
782k
    0U, // VLD2q8PseudoWB_register
3439
782k
    538487093U, // VLD2q8wb_fixed
3440
782k
    538495285U, // VLD2q8wb_register
3441
782k
    28363098U,  // VLD3DUPd16
3442
782k
    0U, // VLD3DUPd16Pseudo
3443
782k
    0U, // VLD3DUPd16Pseudo_UPD
3444
782k
    28617050U,  // VLD3DUPd16_UPD
3445
782k
    28887386U,  // VLD3DUPd32
3446
782k
    0U, // VLD3DUPd32Pseudo
3447
782k
    0U, // VLD3DUPd32Pseudo_UPD
3448
782k
    29141338U,  // VLD3DUPd32_UPD
3449
782k
    29411674U,  // VLD3DUPd8
3450
782k
    0U, // VLD3DUPd8Pseudo
3451
782k
    0U, // VLD3DUPd8Pseudo_UPD
3452
782k
    29665626U,  // VLD3DUPd8_UPD
3453
782k
    28363098U,  // VLD3DUPq16
3454
782k
    0U, // VLD3DUPq16EvenPseudo
3455
782k
    0U, // VLD3DUPq16OddPseudo
3456
782k
    0U, // VLD3DUPq16OddPseudo_UPD
3457
782k
    28617050U,  // VLD3DUPq16_UPD
3458
782k
    28887386U,  // VLD3DUPq32
3459
782k
    0U, // VLD3DUPq32EvenPseudo
3460
782k
    0U, // VLD3DUPq32OddPseudo
3461
782k
    0U, // VLD3DUPq32OddPseudo_UPD
3462
782k
    29141338U,  // VLD3DUPq32_UPD
3463
782k
    29411674U,  // VLD3DUPq8
3464
782k
    0U, // VLD3DUPq8EvenPseudo
3465
782k
    0U, // VLD3DUPq8OddPseudo
3466
782k
    0U, // VLD3DUPq8OddPseudo_UPD
3467
782k
    29665626U,  // VLD3DUPq8_UPD
3468
782k
    28625242U,  // VLD3LNd16
3469
782k
    0U, // VLD3LNd16Pseudo
3470
782k
    0U, // VLD3LNd16Pseudo_UPD
3471
782k
    28633434U,  // VLD3LNd16_UPD
3472
782k
    29149530U,  // VLD3LNd32
3473
782k
    0U, // VLD3LNd32Pseudo
3474
782k
    0U, // VLD3LNd32Pseudo_UPD
3475
782k
    29157722U,  // VLD3LNd32_UPD
3476
782k
    29673818U,  // VLD3LNd8
3477
782k
    0U, // VLD3LNd8Pseudo
3478
782k
    0U, // VLD3LNd8Pseudo_UPD
3479
782k
    29682010U,  // VLD3LNd8_UPD
3480
782k
    28625242U,  // VLD3LNq16
3481
782k
    0U, // VLD3LNq16Pseudo
3482
782k
    0U, // VLD3LNq16Pseudo_UPD
3483
782k
    28633434U,  // VLD3LNq16_UPD
3484
782k
    29149530U,  // VLD3LNq32
3485
782k
    0U, // VLD3LNq32Pseudo
3486
782k
    0U, // VLD3LNq32Pseudo_UPD
3487
782k
    29157722U,  // VLD3LNq32_UPD
3488
782k
    28363098U,  // VLD3d16
3489
782k
    0U, // VLD3d16Pseudo
3490
782k
    0U, // VLD3d16Pseudo_UPD
3491
782k
    28617050U,  // VLD3d16_UPD
3492
782k
    28887386U,  // VLD3d32
3493
782k
    0U, // VLD3d32Pseudo
3494
782k
    0U, // VLD3d32Pseudo_UPD
3495
782k
    29141338U,  // VLD3d32_UPD
3496
782k
    29411674U,  // VLD3d8
3497
782k
    0U, // VLD3d8Pseudo
3498
782k
    0U, // VLD3d8Pseudo_UPD
3499
782k
    29665626U,  // VLD3d8_UPD
3500
782k
    28363098U,  // VLD3q16
3501
782k
    0U, // VLD3q16Pseudo_UPD
3502
782k
    28617050U,  // VLD3q16_UPD
3503
782k
    0U, // VLD3q16oddPseudo
3504
782k
    0U, // VLD3q16oddPseudo_UPD
3505
782k
    28887386U,  // VLD3q32
3506
782k
    0U, // VLD3q32Pseudo_UPD
3507
782k
    29141338U,  // VLD3q32_UPD
3508
782k
    0U, // VLD3q32oddPseudo
3509
782k
    0U, // VLD3q32oddPseudo_UPD
3510
782k
    29411674U,  // VLD3q8
3511
782k
    0U, // VLD3q8Pseudo_UPD
3512
782k
    29665626U,  // VLD3q8_UPD
3513
782k
    0U, // VLD3q8oddPseudo
3514
782k
    0U, // VLD3q8oddPseudo_UPD
3515
782k
    28445046U,  // VLD4DUPd16
3516
782k
    0U, // VLD4DUPd16Pseudo
3517
782k
    0U, // VLD4DUPd16Pseudo_UPD
3518
782k
    28641654U,  // VLD4DUPd16_UPD
3519
782k
    28969334U,  // VLD4DUPd32
3520
782k
    0U, // VLD4DUPd32Pseudo
3521
782k
    0U, // VLD4DUPd32Pseudo_UPD
3522
782k
    29165942U,  // VLD4DUPd32_UPD
3523
782k
    29493622U,  // VLD4DUPd8
3524
782k
    0U, // VLD4DUPd8Pseudo
3525
782k
    0U, // VLD4DUPd8Pseudo_UPD
3526
782k
    29690230U,  // VLD4DUPd8_UPD
3527
782k
    28445046U,  // VLD4DUPq16
3528
782k
    0U, // VLD4DUPq16EvenPseudo
3529
782k
    0U, // VLD4DUPq16OddPseudo
3530
782k
    0U, // VLD4DUPq16OddPseudo_UPD
3531
782k
    28641654U,  // VLD4DUPq16_UPD
3532
782k
    28969334U,  // VLD4DUPq32
3533
782k
    0U, // VLD4DUPq32EvenPseudo
3534
782k
    0U, // VLD4DUPq32OddPseudo
3535
782k
    0U, // VLD4DUPq32OddPseudo_UPD
3536
782k
    29165942U,  // VLD4DUPq32_UPD
3537
782k
    29493622U,  // VLD4DUPq8
3538
782k
    0U, // VLD4DUPq8EvenPseudo
3539
782k
    0U, // VLD4DUPq8OddPseudo
3540
782k
    0U, // VLD4DUPq8OddPseudo_UPD
3541
782k
    29690230U,  // VLD4DUPq8_UPD
3542
782k
    28633462U,  // VLD4LNd16
3543
782k
    0U, // VLD4LNd16Pseudo
3544
782k
    0U, // VLD4LNd16Pseudo_UPD
3545
782k
    28649846U,  // VLD4LNd16_UPD
3546
782k
    29157750U,  // VLD4LNd32
3547
782k
    0U, // VLD4LNd32Pseudo
3548
782k
    0U, // VLD4LNd32Pseudo_UPD
3549
782k
    29174134U,  // VLD4LNd32_UPD
3550
782k
    29682038U,  // VLD4LNd8
3551
782k
    0U, // VLD4LNd8Pseudo
3552
782k
    0U, // VLD4LNd8Pseudo_UPD
3553
782k
    29698422U,  // VLD4LNd8_UPD
3554
782k
    28633462U,  // VLD4LNq16
3555
782k
    0U, // VLD4LNq16Pseudo
3556
782k
    0U, // VLD4LNq16Pseudo_UPD
3557
782k
    28649846U,  // VLD4LNq16_UPD
3558
782k
    29157750U,  // VLD4LNq32
3559
782k
    0U, // VLD4LNq32Pseudo
3560
782k
    0U, // VLD4LNq32Pseudo_UPD
3561
782k
    29174134U,  // VLD4LNq32_UPD
3562
782k
    28445046U,  // VLD4d16
3563
782k
    0U, // VLD4d16Pseudo
3564
782k
    0U, // VLD4d16Pseudo_UPD
3565
782k
    28641654U,  // VLD4d16_UPD
3566
782k
    28969334U,  // VLD4d32
3567
782k
    0U, // VLD4d32Pseudo
3568
782k
    0U, // VLD4d32Pseudo_UPD
3569
782k
    29165942U,  // VLD4d32_UPD
3570
782k
    29493622U,  // VLD4d8
3571
782k
    0U, // VLD4d8Pseudo
3572
782k
    0U, // VLD4d8Pseudo_UPD
3573
782k
    29690230U,  // VLD4d8_UPD
3574
782k
    28445046U,  // VLD4q16
3575
782k
    0U, // VLD4q16Pseudo_UPD
3576
782k
    28641654U,  // VLD4q16_UPD
3577
782k
    0U, // VLD4q16oddPseudo
3578
782k
    0U, // VLD4q16oddPseudo_UPD
3579
782k
    28969334U,  // VLD4q32
3580
782k
    0U, // VLD4q32Pseudo_UPD
3581
782k
    29165942U,  // VLD4q32_UPD
3582
782k
    0U, // VLD4q32oddPseudo
3583
782k
    0U, // VLD4q32oddPseudo_UPD
3584
782k
    29493622U,  // VLD4q8
3585
782k
    0U, // VLD4q8Pseudo_UPD
3586
782k
    29690230U,  // VLD4q8_UPD
3587
782k
    0U, // VLD4q8oddPseudo
3588
782k
    0U, // VLD4q8oddPseudo_UPD
3589
782k
    942173154U, // VLDMDDB_UPD
3590
782k
    2730766U, // VLDMDIA
3591
782k
    942172942U, // VLDMDIA_UPD
3592
782k
    0U, // VLDMQIA
3593
782k
    942173154U, // VLDMSDB_UPD
3594
782k
    2730766U, // VLDMSIA
3595
782k
    942172942U, // VLDMSIA_UPD
3596
782k
    2683301U, // VLDRD
3597
782k
    586149U,  // VLDRH
3598
782k
    2683301U, // VLDRS
3599
782k
    2647159205U,  // VLDR_FPCXTNS_off
3600
782k
    768143781U, // VLDR_FPCXTNS_post
3601
782k
    2714300837U,  // VLDR_FPCXTNS_pre
3602
782k
    2647683493U,  // VLDR_FPCXTS_off
3603
782k
    768668069U, // VLDR_FPCXTS_post
3604
782k
    2714825125U,  // VLDR_FPCXTS_pre
3605
782k
    2648207781U,  // VLDR_FPSCR_NZCVQC_off
3606
782k
    769192357U, // VLDR_FPSCR_NZCVQC_post
3607
782k
    2715349413U,  // VLDR_FPSCR_NZCVQC_pre
3608
782k
    2648732069U,  // VLDR_FPSCR_off
3609
782k
    769716645U, // VLDR_FPSCR_post
3610
782k
    2715873701U,  // VLDR_FPSCR_pre
3611
782k
    2783506853U,  // VLDR_P0_off
3612
782k
    1709748645U,  // VLDR_P0_post
3613
782k
    2850599333U,  // VLDR_P0_pre
3614
782k
    2649780645U,  // VLDR_VPR_off
3615
782k
    770765221U, // VLDR_VPR_post
3616
782k
    2716922277U,  // VLDR_VPR_pre
3617
782k
    2732105U, // VLLDM
3618
782k
    2732140U, // VLSTM
3619
782k
    8451239U, // VMAXfd
3620
782k
    8451239U, // VMAXfq
3621
782k
    7926951U, // VMAXhd
3622
782k
    7926951U, // VMAXhq
3623
782k
    12121255U,  // VMAXsv16i8
3624
782k
    11596967U,  // VMAXsv2i32
3625
782k
    11072679U,  // VMAXsv4i16
3626
782k
    11596967U,  // VMAXsv4i32
3627
782k
    11072679U,  // VMAXsv8i16
3628
782k
    12121255U,  // VMAXsv8i8
3629
782k
    13694119U,  // VMAXuv16i8
3630
782k
    13169831U,  // VMAXuv2i32
3631
782k
    12645543U,  // VMAXuv4i16
3632
782k
    13169831U,  // VMAXuv4i32
3633
782k
    12645543U,  // VMAXuv8i16
3634
782k
    13694119U,  // VMAXuv8i8
3635
782k
    8450204U, // VMINfd
3636
782k
    8450204U, // VMINfq
3637
782k
    7925916U, // VMINhd
3638
782k
    7925916U, // VMINhq
3639
782k
    12120220U,  // VMINsv16i8
3640
782k
    11595932U,  // VMINsv2i32
3641
782k
    11071644U,  // VMINsv4i16
3642
782k
    11595932U,  // VMINsv4i32
3643
782k
    11071644U,  // VMINsv8i16
3644
782k
    12120220U,  // VMINsv8i8
3645
782k
    13693084U,  // VMINuv16i8
3646
782k
    13168796U,  // VMINuv2i32
3647
782k
    12644508U,  // VMINuv4i16
3648
782k
    13168796U,  // VMINuv4i32
3649
782k
    12644508U,  // VMINuv8i16
3650
782k
    13693084U,  // VMINuv8i8
3651
782k
    1282452276U,  // VMLAD
3652
782k
    7908148U, // VMLAH
3653
782k
    11587401U,  // VMLALslsv2i32
3654
782k
    11063113U,  // VMLALslsv4i16
3655
782k
    13160265U,  // VMLALsluv2i32
3656
782k
    12635977U,  // VMLALsluv4i16
3657
782k
    11579209U,  // VMLALsv2i64
3658
782k
    11054921U,  // VMLALsv4i32
3659
782k
    12103497U,  // VMLALsv8i16
3660
782k
    13152073U,  // VMLALuv2i64
3661
782k
    12627785U,  // VMLALuv4i32
3662
782k
    13676361U,  // VMLALuv8i16
3663
782k
    8432436U, // VMLAS
3664
782k
    8432436U, // VMLAfd
3665
782k
    8432436U, // VMLAfq
3666
782k
    7908148U, // VMLAhd
3667
782k
    7908148U, // VMLAhq
3668
782k
    8440628U, // VMLAslfd
3669
782k
    8440628U, // VMLAslfq
3670
782k
    7916340U, // VMLAslhd
3671
782k
    7916340U, // VMLAslhq
3672
782k
    14207796U,  // VMLAslv2i32
3673
782k
    14732084U,  // VMLAslv4i16
3674
782k
    14207796U,  // VMLAslv4i32
3675
782k
    14732084U,  // VMLAslv8i16
3676
782k
    15248180U,  // VMLAv16i8
3677
782k
    14199604U,  // VMLAv2i32
3678
782k
    14723892U,  // VMLAv4i16
3679
782k
    14199604U,  // VMLAv4i32
3680
782k
    14723892U,  // VMLAv8i16
3681
782k
    15248180U,  // VMLAv8i8
3682
782k
    1282454071U,  // VMLSD
3683
782k
    7909943U, // VMLSH
3684
782k
    11587618U,  // VMLSLslsv2i32
3685
782k
    11063330U,  // VMLSLslsv4i16
3686
782k
    13160482U,  // VMLSLsluv2i32
3687
782k
    12636194U,  // VMLSLsluv4i16
3688
782k
    11579426U,  // VMLSLsv2i64
3689
782k
    11055138U,  // VMLSLsv4i32
3690
782k
    12103714U,  // VMLSLsv8i16
3691
782k
    13152290U,  // VMLSLuv2i64
3692
782k
    12628002U,  // VMLSLuv4i32
3693
782k
    13676578U,  // VMLSLuv8i16
3694
782k
    8434231U, // VMLSS
3695
782k
    8434231U, // VMLSfd
3696
782k
    8434231U, // VMLSfq
3697
782k
    7909943U, // VMLShd
3698
782k
    7909943U, // VMLShq
3699
782k
    8442423U, // VMLSslfd
3700
782k
    8442423U, // VMLSslfq
3701
782k
    7918135U, // VMLSslhd
3702
782k
    7918135U, // VMLSslhq
3703
782k
    14209591U,  // VMLSslv2i32
3704
782k
    14733879U,  // VMLSslv4i16
3705
782k
    14209591U,  // VMLSslv4i32
3706
782k
    14733879U,  // VMLSslv8i16
3707
782k
    15249975U,  // VMLSv16i8
3708
782k
    14201399U,  // VMLSv2i32
3709
782k
    14725687U,  // VMLSv4i16
3710
782k
    14201399U,  // VMLSv4i32
3711
782k
    14725687U,  // VMLSv8i16
3712
782k
    15249975U,  // VMLSv8i8
3713
782k
    1010394554U,  // VMMLA
3714
782k
    1282438218U,  // VMOVD
3715
782k
    2683978U, // VMOVDRR
3716
782k
    942753187U, // VMOVH
3717
782k
    7894090U, // VMOVHR
3718
782k
    11563075U,  // VMOVLsv2i64
3719
782k
    11038787U,  // VMOVLsv4i32
3720
782k
    12087363U,  // VMOVLsv8i16
3721
782k
    13135939U,  // VMOVLuv2i64
3722
782k
    12611651U,  // VMOVLuv4i32
3723
782k
    13660227U,  // VMOVLuv8i16
3724
782k
    962621693U, // VMOVNv2i32
3725
782k
    14184701U,  // VMOVNv4i16
3726
782k
    14708989U,  // VMOVNv8i8
3727
782k
    7894090U, // VMOVRH
3728
782k
    2683978U, // VMOVRRD
3729
782k
    2667594U, // VMOVRRS
3730
782k
    2651210U, // VMOVRS
3731
782k
    8418378U, // VMOVS
3732
782k
    2651210U, // VMOVSR
3733
782k
    2667594U, // VMOVSRR
3734
782k
    15234122U,  // VMOVv16i8
3735
782k
    2103473226U,  // VMOVv1i64
3736
782k
    8418378U, // VMOVv2f32
3737
782k
    14185546U,  // VMOVv2i32
3738
782k
    2103473226U,  // VMOVv2i64
3739
782k
    8418378U, // VMOVv4f32
3740
782k
    14709834U,  // VMOVv4i16
3741
782k
    14185546U,  // VMOVv4i32
3742
782k
    14709834U,  // VMOVv8i16
3743
782k
    15234122U,  // VMOVv8i8
3744
782k
    2732633U, // VMRS
3745
782k
    2732633U, // VMRS_FPCXTNS
3746
782k
    2732633U, // VMRS_FPCXTS
3747
782k
    2732633U, // VMRS_FPEXC
3748
782k
    2732633U, // VMRS_FPINST
3749
782k
    2732633U, // VMRS_FPINST2
3750
782k
    2650713U, // VMRS_FPSCR_NZCVQC
3751
782k
    2732633U, // VMRS_FPSID
3752
782k
    2732633U, // VMRS_MVFR0
3753
782k
    2732633U, // VMRS_MVFR1
3754
782k
    2732633U, // VMRS_MVFR2
3755
782k
    2650713U, // VMRS_P0
3756
782k
    2732633U, // VMRS_VPR
3757
782k
    31568365U,  // VMSR
3758
782k
    29995501U,  // VMSR_FPCXTNS
3759
782k
    30519789U,  // VMSR_FPCXTS
3760
782k
    33141229U,  // VMSR_FPEXC
3761
782k
    33665517U,  // VMSR_FPINST
3762
782k
    34189805U,  // VMSR_FPINST2
3763
782k
    970486253U, // VMSR_FPSCR_NZCVQC
3764
782k
    34714093U,  // VMSR_FPSID
3765
782k
    971534829U, // VMSR_P0
3766
782k
    32616941U,  // VMSR_VPR
3767
782k
    1282469950U,  // VMULD
3768
782k
    7925822U, // VMULH
3769
782k
    942752610U, // VMULLp64
3770
782k
    24178671U,  // VMULLp8
3771
782k
    11579375U,  // VMULLslsv2i32
3772
782k
    11055087U,  // VMULLslsv4i16
3773
782k
    13152239U,  // VMULLsluv2i32
3774
782k
    12627951U,  // VMULLsluv4i16
3775
782k
    11595759U,  // VMULLsv2i64
3776
782k
    11071471U,  // VMULLsv4i32
3777
782k
    12120047U,  // VMULLsv8i16
3778
782k
    13168623U,  // VMULLuv2i64
3779
782k
    12644335U,  // VMULLuv4i32
3780
782k
    13692911U,  // VMULLuv8i16
3781
782k
    8450110U, // VMULS
3782
782k
    8450110U, // VMULfd
3783
782k
    8450110U, // VMULfq
3784
782k
    7925822U, // VMULhd
3785
782k
    7925822U, // VMULhq
3786
782k
    24178750U,  // VMULpd
3787
782k
    24178750U,  // VMULpq
3788
782k
    8433726U, // VMULslfd
3789
782k
    8433726U, // VMULslfq
3790
782k
    7909438U, // VMULslhd
3791
782k
    7909438U, // VMULslhq
3792
782k
    14200894U,  // VMULslv2i32
3793
782k
    14725182U,  // VMULslv4i16
3794
782k
    14200894U,  // VMULslv4i32
3795
782k
    14725182U,  // VMULslv8i16
3796
782k
    15265854U,  // VMULv16i8
3797
782k
    14217278U,  // VMULv2i32
3798
782k
    14741566U,  // VMULv4i16
3799
782k
    14217278U,  // VMULv4i32
3800
782k
    14741566U,  // VMULv8i16
3801
782k
    15265854U,  // VMULv8i8
3802
782k
    2650353U, // VMVNd
3803
782k
    2650353U, // VMVNq
3804
782k
    14184689U,  // VMVNv2i32
3805
782k
    14708977U,  // VMVNv4i16
3806
782k
    14184689U,  // VMVNv4i32
3807
782k
    14708977U,  // VMVNv8i16
3808
782k
    1282436611U,  // VNEGD
3809
782k
    7892483U, // VNEGH
3810
782k
    8416771U, // VNEGS
3811
782k
    8416771U, // VNEGf32q
3812
782k
    8416771U, // VNEGfd
3813
782k
    7892483U, // VNEGhd
3814
782k
    7892483U, // VNEGhq
3815
782k
    11038211U,  // VNEGs16d
3816
782k
    11038211U,  // VNEGs16q
3817
782k
    11562499U,  // VNEGs32d
3818
782k
    11562499U,  // VNEGs32q
3819
782k
    12086787U,  // VNEGs8d
3820
782k
    12086787U,  // VNEGs8q
3821
782k
    1282452270U,  // VNMLAD
3822
782k
    7908142U, // VNMLAH
3823
782k
    8432430U, // VNMLAS
3824
782k
    1282454065U,  // VNMLSD
3825
782k
    7909937U, // VNMLSH
3826
782k
    8434225U, // VNMLSS
3827
782k
    1282469944U,  // VNMULD
3828
782k
    7925816U, // VNMULH
3829
782k
    8450104U, // VNMULS
3830
782k
    2683073U, // VORNd
3831
782k
    2683073U, // VORNq
3832
782k
    2683357U, // VORRd
3833
782k
    14217693U,  // VORRiv2i32
3834
782k
    14741981U,  // VORRiv4i16
3835
782k
    14217693U,  // VORRiv4i32
3836
782k
    14741981U,  // VORRiv8i16
3837
782k
    2683357U, // VORRq
3838
782k
    12119854U,  // VPADALsv16i8
3839
782k
    11595566U,  // VPADALsv2i32
3840
782k
    11071278U,  // VPADALsv4i16
3841
782k
    11595566U,  // VPADALsv4i32
3842
782k
    11071278U,  // VPADALsv8i16
3843
782k
    12119854U,  // VPADALsv8i8
3844
782k
    13692718U,  // VPADALuv16i8
3845
782k
    13168430U,  // VPADALuv2i32
3846
782k
    12644142U,  // VPADALuv4i16
3847
782k
    13168430U,  // VPADALuv4i32
3848
782k
    12644142U,  // VPADALuv8i16
3849
782k
    13692718U,  // VPADALuv8i8
3850
782k
    12087146U,  // VPADDLsv16i8
3851
782k
    11562858U,  // VPADDLsv2i32
3852
782k
    11038570U,  // VPADDLsv4i16
3853
782k
    11562858U,  // VPADDLsv4i32
3854
782k
    11038570U,  // VPADDLsv8i16
3855
782k
    12087146U,  // VPADDLsv8i8
3856
782k
    13660010U,  // VPADDLuv16i8
3857
782k
    13135722U,  // VPADDLuv2i32
3858
782k
    12611434U,  // VPADDLuv4i16
3859
782k
    13135722U,  // VPADDLuv4i32
3860
782k
    12611434U,  // VPADDLuv8i16
3861
782k
    13660010U,  // VPADDLuv8i8
3862
782k
    8449387U, // VPADDf
3863
782k
    7925099U, // VPADDh
3864
782k
    14740843U,  // VPADDi16
3865
782k
    14216555U,  // VPADDi32
3866
782k
    15265131U,  // VPADDi8
3867
782k
    8451233U, // VPMAXf
3868
782k
    7926945U, // VPMAXh
3869
782k
    11072673U,  // VPMAXs16
3870
782k
    11596961U,  // VPMAXs32
3871
782k
    12121249U,  // VPMAXs8
3872
782k
    12645537U,  // VPMAXu16
3873
782k
    13169825U,  // VPMAXu32
3874
782k
    13694113U,  // VPMAXu8
3875
782k
    8450198U, // VPMINf
3876
782k
    7925910U, // VPMINh
3877
782k
    11071638U,  // VPMINs16
3878
782k
    11595926U,  // VPMINs32
3879
782k
    12120214U,  // VPMINs8
3880
782k
    12644502U,  // VPMINu16
3881
782k
    13168790U,  // VPMINu32
3882
782k
    13693078U,  // VPMINu8
3883
782k
    12087830U,  // VQABSv16i8
3884
782k
    11563542U,  // VQABSv2i32
3885
782k
    11039254U,  // VQABSv4i16
3886
782k
    11563542U,  // VQABSv4i32
3887
782k
    11039254U,  // VQABSv8i16
3888
782k
    12087830U,  // VQABSv8i8
3889
782k
    12119409U,  // VQADDsv16i8
3890
782k
    974712177U, // VQADDsv1i64
3891
782k
    11595121U,  // VQADDsv2i32
3892
782k
    974712177U, // VQADDsv2i64
3893
782k
    11070833U,  // VQADDsv4i16
3894
782k
    11595121U,  // VQADDsv4i32
3895
782k
    11070833U,  // VQADDsv8i16
3896
782k
    12119409U,  // VQADDsv8i8
3897
782k
    13692273U,  // VQADDuv16i8
3898
782k
    22605169U,  // VQADDuv1i64
3899
782k
    13167985U,  // VQADDuv2i32
3900
782k
    22605169U,  // VQADDuv2i64
3901
782k
    12643697U,  // VQADDuv4i16
3902
782k
    13167985U,  // VQADDuv4i32
3903
782k
    12643697U,  // VQADDuv8i16
3904
782k
    13692273U,  // VQADDuv8i8
3905
782k
    11587381U,  // VQDMLALslv2i32
3906
782k
    11063093U,  // VQDMLALslv4i16
3907
782k
    11579189U,  // VQDMLALv2i64
3908
782k
    11054901U,  // VQDMLALv4i32
3909
782k
    11587610U,  // VQDMLSLslv2i32
3910
782k
    11063322U,  // VQDMLSLslv4i16
3911
782k
    11579418U,  // VQDMLSLv2i64
3912
782k
    11055130U,  // VQDMLSLv4i32
3913
782k
    11578977U,  // VQDMULHslv2i32
3914
782k
    11054689U,  // VQDMULHslv4i16
3915
782k
    11578977U,  // VQDMULHslv4i32
3916
782k
    11054689U,  // VQDMULHslv8i16
3917
782k
    11595361U,  // VQDMULHv2i32
3918
782k
    11071073U,  // VQDMULHv4i16
3919
782k
    11595361U,  // VQDMULHv4i32
3920
782k
    11071073U,  // VQDMULHv8i16
3921
782k
    11579355U,  // VQDMULLslv2i32
3922
782k
    11055067U,  // VQDMULLslv4i16
3923
782k
    11595739U,  // VQDMULLv2i64
3924
782k
    11071451U,  // VQDMULLv4i32
3925
782k
    974680297U, // VQMOVNsuv2i32
3926
782k
    11563241U,  // VQMOVNsuv4i16
3927
782k
    11038953U,  // VQMOVNsuv8i8
3928
782k
    974680310U, // VQMOVNsv2i32
3929
782k
    11563254U,  // VQMOVNsv4i16
3930
782k
    11038966U,  // VQMOVNsv8i8
3931
782k
    22573302U,  // VQMOVNuv2i32
3932
782k
    13136118U,  // VQMOVNuv4i16
3933
782k
    12611830U,  // VQMOVNuv8i8
3934
782k
    12086781U,  // VQNEGv16i8
3935
782k
    11562493U,  // VQNEGv2i32
3936
782k
    11038205U,  // VQNEGv4i16
3937
782k
    11562493U,  // VQNEGv4i32
3938
782k
    11038205U,  // VQNEGv8i16
3939
782k
    12086781U,  // VQNEGv8i8
3940
782k
    11587101U,  // VQRDMLAHslv2i32
3941
782k
    11062813U,  // VQRDMLAHslv4i16
3942
782k
    11587101U,  // VQRDMLAHslv4i32
3943
782k
    11062813U,  // VQRDMLAHslv8i16
3944
782k
    11578909U,  // VQRDMLAHv2i32
3945
782k
    11054621U,  // VQRDMLAHv4i16
3946
782k
    11578909U,  // VQRDMLAHv4i32
3947
782k
    11054621U,  // VQRDMLAHv8i16
3948
782k
    11587230U,  // VQRDMLSHslv2i32
3949
782k
    11062942U,  // VQRDMLSHslv4i16
3950
782k
    11587230U,  // VQRDMLSHslv4i32
3951
782k
    11062942U,  // VQRDMLSHslv8i16
3952
782k
    11579038U,  // VQRDMLSHv2i32
3953
782k
    11054750U,  // VQRDMLSHv4i16
3954
782k
    11579038U,  // VQRDMLSHv4i32
3955
782k
    11054750U,  // VQRDMLSHv8i16
3956
782k
    11578985U,  // VQRDMULHslv2i32
3957
782k
    11054697U,  // VQRDMULHslv4i16
3958
782k
    11578985U,  // VQRDMULHslv4i32
3959
782k
    11054697U,  // VQRDMULHslv8i16
3960
782k
    11595369U,  // VQRDMULHv2i32
3961
782k
    11071081U,  // VQRDMULHv4i16
3962
782k
    11595369U,  // VQRDMULHv4i32
3963
782k
    11071081U,  // VQRDMULHv8i16
3964
782k
    12119962U,  // VQRSHLsv16i8
3965
782k
    974712730U, // VQRSHLsv1i64
3966
782k
    11595674U,  // VQRSHLsv2i32
3967
782k
    974712730U, // VQRSHLsv2i64
3968
782k
    11071386U,  // VQRSHLsv4i16
3969
782k
    11595674U,  // VQRSHLsv4i32
3970
782k
    11071386U,  // VQRSHLsv8i16
3971
782k
    12119962U,  // VQRSHLsv8i8
3972
782k
    13692826U,  // VQRSHLuv16i8
3973
782k
    22605722U,  // VQRSHLuv1i64
3974
782k
    13168538U,  // VQRSHLuv2i32
3975
782k
    22605722U,  // VQRSHLuv2i64
3976
782k
    12644250U,  // VQRSHLuv4i16
3977
782k
    13168538U,  // VQRSHLuv4i32
3978
782k
    12644250U,  // VQRSHLuv8i16
3979
782k
    13692826U,  // VQRSHLuv8i8
3980
782k
    974713004U, // VQRSHRNsv2i32
3981
782k
    11595948U,  // VQRSHRNsv4i16
3982
782k
    11071660U,  // VQRSHRNsv8i8
3983
782k
    22605996U,  // VQRSHRNuv2i32
3984
782k
    13168812U,  // VQRSHRNuv4i16
3985
782k
    12644524U,  // VQRSHRNuv8i8
3986
782k
    974713056U, // VQRSHRUNv2i32
3987
782k
    11596000U,  // VQRSHRUNv4i16
3988
782k
    11071712U,  // VQRSHRUNv8i8
3989
782k
    12119949U,  // VQSHLsiv16i8
3990
782k
    974712717U, // VQSHLsiv1i64
3991
782k
    11595661U,  // VQSHLsiv2i32
3992
782k
    974712717U, // VQSHLsiv2i64
3993
782k
    11071373U,  // VQSHLsiv4i16
3994
782k
    11595661U,  // VQSHLsiv4i32
3995
782k
    11071373U,  // VQSHLsiv8i16
3996
782k
    12119949U,  // VQSHLsiv8i8
3997
782k
    12121029U,  // VQSHLsuv16i8
3998
782k
    974713797U, // VQSHLsuv1i64
3999
782k
    11596741U,  // VQSHLsuv2i32
4000
782k
    974713797U, // VQSHLsuv2i64
4001
782k
    11072453U,  // VQSHLsuv4i16
4002
782k
    11596741U,  // VQSHLsuv4i32
4003
782k
    11072453U,  // VQSHLsuv8i16
4004
782k
    12121029U,  // VQSHLsuv8i8
4005
782k
    12119949U,  // VQSHLsv16i8
4006
782k
    974712717U, // VQSHLsv1i64
4007
782k
    11595661U,  // VQSHLsv2i32
4008
782k
    974712717U, // VQSHLsv2i64
4009
782k
    11071373U,  // VQSHLsv4i16
4010
782k
    11595661U,  // VQSHLsv4i32
4011
782k
    11071373U,  // VQSHLsv8i16
4012
782k
    12119949U,  // VQSHLsv8i8
4013
782k
    13692813U,  // VQSHLuiv16i8
4014
782k
    22605709U,  // VQSHLuiv1i64
4015
782k
    13168525U,  // VQSHLuiv2i32
4016
782k
    22605709U,  // VQSHLuiv2i64
4017
782k
    12644237U,  // VQSHLuiv4i16
4018
782k
    13168525U,  // VQSHLuiv4i32
4019
782k
    12644237U,  // VQSHLuiv8i16
4020
782k
    13692813U,  // VQSHLuiv8i8
4021
782k
    13692813U,  // VQSHLuv16i8
4022
782k
    22605709U,  // VQSHLuv1i64
4023
782k
    13168525U,  // VQSHLuv2i32
4024
782k
    22605709U,  // VQSHLuv2i64
4025
782k
    12644237U,  // VQSHLuv4i16
4026
782k
    13168525U,  // VQSHLuv4i32
4027
782k
    12644237U,  // VQSHLuv8i16
4028
782k
    13692813U,  // VQSHLuv8i8
4029
782k
    974712997U, // VQSHRNsv2i32
4030
782k
    11595941U,  // VQSHRNsv4i16
4031
782k
    11071653U,  // VQSHRNsv8i8
4032
782k
    22605989U,  // VQSHRNuv2i32
4033
782k
    13168805U,  // VQSHRNuv4i16
4034
782k
    12644517U,  // VQSHRNuv8i8
4035
782k
    974713048U, // VQSHRUNv2i32
4036
782k
    11595992U,  // VQSHRUNv4i16
4037
782k
    11071704U,  // VQSHRUNv8i8
4038
782k
    12119247U,  // VQSUBsv16i8
4039
782k
    974712015U, // VQSUBsv1i64
4040
782k
    11594959U,  // VQSUBsv2i32
4041
782k
    974712015U, // VQSUBsv2i64
4042
782k
    11070671U,  // VQSUBsv4i16
4043
782k
    11594959U,  // VQSUBsv4i32
4044
782k
    11070671U,  // VQSUBsv8i16
4045
782k
    12119247U,  // VQSUBsv8i8
4046
782k
    13692111U,  // VQSUBuv16i8
4047
782k
    22605007U,  // VQSUBuv1i64
4048
782k
    13167823U,  // VQSUBuv2i32
4049
782k
    22605007U,  // VQSUBuv2i64
4050
782k
    12643535U,  // VQSUBuv4i16
4051
782k
    13167823U,  // VQSUBuv4i32
4052
782k
    12643535U,  // VQSUBuv8i16
4053
782k
    13692111U,  // VQSUBuv8i8
4054
782k
    962654343U, // VRADDHNv2i32
4055
782k
    14217351U,  // VRADDHNv4i16
4056
782k
    14741639U,  // VRADDHNv8i8
4057
782k
    13135319U,  // VRECPEd
4058
782k
    8416727U, // VRECPEfd
4059
782k
    8416727U, // VRECPEfq
4060
782k
    7892439U, // VRECPEhd
4061
782k
    7892439U, // VRECPEhq
4062
782k
    13135319U,  // VRECPEq
4063
782k
    8450642U, // VRECPSfd
4064
782k
    8450642U, // VRECPSfq
4065
782k
    7926354U, // VRECPShd
4066
782k
    7926354U, // VRECPShq
4067
782k
    1599992U, // VREV16d8
4068
782k
    1599992U, // VREV16q8
4069
782k
    551193U,  // VREV32d16
4070
782k
    1599769U, // VREV32d8
4071
782k
    551193U,  // VREV32q16
4072
782k
    1599769U, // VREV32q8
4073
782k
    551279U,  // VREV64d16
4074
782k
    1075567U, // VREV64d32
4075
782k
    1599855U, // VREV64d8
4076
782k
    551279U,  // VREV64q16
4077
782k
    1075567U, // VREV64q32
4078
782k
    1599855U, // VREV64q8
4079
782k
    12119390U,  // VRHADDsv16i8
4080
782k
    11595102U,  // VRHADDsv2i32
4081
782k
    11070814U,  // VRHADDsv4i16
4082
782k
    11595102U,  // VRHADDsv4i32
4083
782k
    11070814U,  // VRHADDsv8i16
4084
782k
    12119390U,  // VRHADDsv8i8
4085
782k
    13692254U,  // VRHADDuv16i8
4086
782k
    13167966U,  // VRHADDuv2i32
4087
782k
    12643678U,  // VRHADDuv4i16
4088
782k
    13167966U,  // VRHADDuv4i32
4089
782k
    12643678U,  // VRHADDuv8i16
4090
782k
    13692254U,  // VRHADDuv8i8
4091
782k
    942752490U, // VRINTAD
4092
782k
    942753012U, // VRINTAH
4093
782k
    942752139U, // VRINTANDf
4094
782k
    942753012U, // VRINTANDh
4095
782k
    942752139U, // VRINTANQf
4096
782k
    942753012U, // VRINTANQh
4097
782k
    942752139U, // VRINTAS
4098
782k
    942752538U, // VRINTMD
4099
782k
    942753093U, // VRINTMH
4100
782k
    942752198U, // VRINTMNDf
4101
782k
    942753093U, // VRINTMNDh
4102
782k
    942752198U, // VRINTMNQf
4103
782k
    942753093U, // VRINTMNQh
4104
782k
    942752198U, // VRINTMS
4105
782k
    942752550U, // VRINTND
4106
782k
    942753105U, // VRINTNH
4107
782k
    942752210U, // VRINTNNDf
4108
782k
    942753105U, // VRINTNNDh
4109
782k
    942752210U, // VRINTNNQf
4110
782k
    942753105U, // VRINTNNQh
4111
782k
    942752210U, // VRINTNS
4112
782k
    942752562U, // VRINTPD
4113
782k
    942753117U, // VRINTPH
4114
782k
    942752222U, // VRINTPNDf
4115
782k
    942753117U, // VRINTPNDh
4116
782k
    942752222U, // VRINTPNQf
4117
782k
    942753117U, // VRINTPNQh
4118
782k
    942752222U, // VRINTPS
4119
782k
    1282437624U,  // VRINTRD
4120
782k
    7893496U, // VRINTRH
4121
782k
    8417784U, // VRINTRS
4122
782k
    1282438598U,  // VRINTXD
4123
782k
    7894470U, // VRINTXH
4124
782k
    942752270U, // VRINTXNDf
4125
782k
    942753175U, // VRINTXNDh
4126
782k
    942752270U, // VRINTXNQf
4127
782k
    942753175U, // VRINTXNQh
4128
782k
    8418758U, // VRINTXS
4129
782k
    1282438648U,  // VRINTZD
4130
782k
    7894520U, // VRINTZH
4131
782k
    942752282U, // VRINTZNDf
4132
782k
    942753198U, // VRINTZNDh
4133
782k
    942752282U, // VRINTZNQf
4134
782k
    942753198U, // VRINTZNQh
4135
782k
    8418808U, // VRINTZS
4136
782k
    12119969U,  // VRSHLsv16i8
4137
782k
    974712737U, // VRSHLsv1i64
4138
782k
    11595681U,  // VRSHLsv2i32
4139
782k
    974712737U, // VRSHLsv2i64
4140
782k
    11071393U,  // VRSHLsv4i16
4141
782k
    11595681U,  // VRSHLsv4i32
4142
782k
    11071393U,  // VRSHLsv8i16
4143
782k
    12119969U,  // VRSHLsv8i8
4144
782k
    13692833U,  // VRSHLuv16i8
4145
782k
    22605729U,  // VRSHLuv1i64
4146
782k
    13168545U,  // VRSHLuv2i32
4147
782k
    22605729U,  // VRSHLuv2i64
4148
782k
    12644257U,  // VRSHLuv4i16
4149
782k
    13168545U,  // VRSHLuv4i32
4150
782k
    12644257U,  // VRSHLuv8i16
4151
782k
    13692833U,  // VRSHLuv8i8
4152
782k
    962654388U, // VRSHRNv2i32
4153
782k
    14217396U,  // VRSHRNv4i16
4154
782k
    14741684U,  // VRSHRNv8i8
4155
782k
    12120509U,  // VRSHRsv16i8
4156
782k
    974713277U, // VRSHRsv1i64
4157
782k
    11596221U,  // VRSHRsv2i32
4158
782k
    974713277U, // VRSHRsv2i64
4159
782k
    11071933U,  // VRSHRsv4i16
4160
782k
    11596221U,  // VRSHRsv4i32
4161
782k
    11071933U,  // VRSHRsv8i16
4162
782k
    12120509U,  // VRSHRsv8i8
4163
782k
    13693373U,  // VRSHRuv16i8
4164
782k
    22606269U,  // VRSHRuv1i64
4165
782k
    13169085U,  // VRSHRuv2i32
4166
782k
    22606269U,  // VRSHRuv2i64
4167
782k
    12644797U,  // VRSHRuv4i16
4168
782k
    13169085U,  // VRSHRuv4i32
4169
782k
    12644797U,  // VRSHRuv8i16
4170
782k
    13693373U,  // VRSHRuv8i8
4171
782k
    13135332U,  // VRSQRTEd
4172
782k
    8416740U, // VRSQRTEfd
4173
782k
    8416740U, // VRSQRTEfq
4174
782k
    7892452U, // VRSQRTEhd
4175
782k
    7892452U, // VRSQRTEhq
4176
782k
    13135332U,  // VRSQRTEq
4177
782k
    8450664U, // VRSQRTSfd
4178
782k
    8450664U, // VRSQRTSfq
4179
782k
    7926376U, // VRSQRTShd
4180
782k
    7926376U, // VRSQRTShq
4181
782k
    12102490U,  // VRSRAsv16i8
4182
782k
    907586394U, // VRSRAsv1i64
4183
782k
    11578202U,  // VRSRAsv2i32
4184
782k
    907586394U, // VRSRAsv2i64
4185
782k
    11053914U,  // VRSRAsv4i16
4186
782k
    11578202U,  // VRSRAsv4i32
4187
782k
    11053914U,  // VRSRAsv8i16
4188
782k
    12102490U,  // VRSRAsv8i8
4189
782k
    13675354U,  // VRSRAuv16i8
4190
782k
    22588250U,  // VRSRAuv1i64
4191
782k
    13151066U,  // VRSRAuv2i32
4192
782k
    22588250U,  // VRSRAuv2i64
4193
782k
    12626778U,  // VRSRAuv4i16
4194
782k
    13151066U,  // VRSRAuv4i32
4195
782k
    12626778U,  // VRSRAuv8i16
4196
782k
    13675354U,  // VRSRAuv8i8
4197
782k
    962654328U, // VRSUBHNv2i32
4198
782k
    14217336U,  // VRSUBHNv4i16
4199
782k
    14741624U,  // VRSUBHNv8i8
4200
782k
    2888421469U,  // VSCCLRMD
4201
782k
    2888421469U,  // VSCCLRMS
4202
782k
    1010394796U,  // VSDOTD
4203
782k
    1010394796U,  // VSDOTDI
4204
782k
    1010394796U,  // VSDOTQ
4205
782k
    1010394796U,  // VSDOTQI
4206
782k
    942752574U, // VSELEQD
4207
782k
    942753129U, // VSELEQH
4208
782k
    942752234U, // VSELEQS
4209
782k
    942752502U, // VSELGED
4210
782k
    942753035U, // VSELGEH
4211
782k
    942752162U, // VSELGES
4212
782k
    942752598U, // VSELGTD
4213
782k
    942753163U, // VSELGTH
4214
782k
    942752258U, // VSELGTS
4215
782k
    942752586U, // VSELVSD
4216
782k
    942753151U, // VSELVSH
4217
782k
    942752246U, // VSELVSS
4218
782k
    570442U,  // VSETLNi16
4219
782k
    1094730U, // VSETLNi32
4220
782k
    1619018U, // VSETLNi8
4221
782k
    14741456U,  // VSHLLi16
4222
782k
    14217168U,  // VSHLLi32
4223
782k
    15265744U,  // VSHLLi8
4224
782k
    11595728U,  // VSHLLsv2i64
4225
782k
    11071440U,  // VSHLLsv4i32
4226
782k
    12120016U,  // VSHLLsv8i16
4227
782k
    13168592U,  // VSHLLuv2i64
4228
782k
    12644304U,  // VSHLLuv4i32
4229
782k
    13692880U,  // VSHLLuv8i16
4230
782k
    15265703U,  // VSHLiv16i8
4231
782k
    962654119U, // VSHLiv1i64
4232
782k
    14217127U,  // VSHLiv2i32
4233
782k
    962654119U, // VSHLiv2i64
4234
782k
    14741415U,  // VSHLiv4i16
4235
782k
    14217127U,  // VSHLiv4i32
4236
782k
    14741415U,  // VSHLiv8i16
4237
782k
    15265703U,  // VSHLiv8i8
4238
782k
    12119975U,  // VSHLsv16i8
4239
782k
    974712743U, // VSHLsv1i64
4240
782k
    11595687U,  // VSHLsv2i32
4241
782k
    974712743U, // VSHLsv2i64
4242
782k
    11071399U,  // VSHLsv4i16
4243
782k
    11595687U,  // VSHLsv4i32
4244
782k
    11071399U,  // VSHLsv8i16
4245
782k
    12119975U,  // VSHLsv8i8
4246
782k
    13692839U,  // VSHLuv16i8
4247
782k
    22605735U,  // VSHLuv1i64
4248
782k
    13168551U,  // VSHLuv2i32
4249
782k
    22605735U,  // VSHLuv2i64
4250
782k
    12644263U,  // VSHLuv4i16
4251
782k
    13168551U,  // VSHLuv4i32
4252
782k
    12644263U,  // VSHLuv8i16
4253
782k
    13692839U,  // VSHLuv8i8
4254
782k
    962654395U, // VSHRNv2i32
4255
782k
    14217403U,  // VSHRNv4i16
4256
782k
    14741691U,  // VSHRNv8i8
4257
782k
    12120515U,  // VSHRsv16i8
4258
782k
    974713283U, // VSHRsv1i64
4259
782k
    11596227U,  // VSHRsv2i32
4260
782k
    974713283U, // VSHRsv2i64
4261
782k
    11071939U,  // VSHRsv4i16
4262
782k
    11596227U,  // VSHRsv4i32
4263
782k
    11071939U,  // VSHRsv8i16
4264
782k
    12120515U,  // VSHRsv8i8
4265
782k
    13693379U,  // VSHRuv16i8
4266
782k
    22606275U,  // VSHRuv1i64
4267
782k
    13169091U,  // VSHRuv2i32
4268
782k
    22606275U,  // VSHRuv2i64
4269
782k
    12644803U,  // VSHRuv4i16
4270
782k
    13169091U,  // VSHRuv4i32
4271
782k
    12644803U,  // VSHRuv8i16
4272
782k
    13693379U,  // VSHRuv8i8
4273
782k
    35713960U,  // VSHTOD
4274
782k
    1291908008U,  // VSHTOH
4275
782k
    36238248U,  // VSHTOS
4276
782k
    1244689320U,  // VSITOD
4277
782k
    1245213608U,  // VSITOH
4278
782k
    1226339240U,  // VSITOS
4279
782k
    1617672U, // VSLIv16i8
4280
782k
    15773448U,  // VSLIv1i64
4281
782k
    1093384U, // VSLIv2i32
4282
782k
    15773448U,  // VSLIv2i64
4283
782k
    569096U,  // VSLIv4i16
4284
782k
    1093384U, // VSLIv4i32
4285
782k
    569096U,  // VSLIv8i16
4286
782k
    1617672U, // VSLIv8i8
4287
782k
    1311830952U,  // VSLTOD
4288
782k
    1312355240U,  // VSLTOH
4289
782k
    1293480872U,  // VSLTOS
4290
782k
    1010394774U,  // VSMMLA
4291
782k
    1282437991U,  // VSQRTD
4292
782k
    7893863U, // VSQRTH
4293
782k
    8418151U, // VSQRTS
4294
782k
    12102496U,  // VSRAsv16i8
4295
782k
    907586400U, // VSRAsv1i64
4296
782k
    11578208U,  // VSRAsv2i32
4297
782k
    907586400U, // VSRAsv2i64
4298
782k
    11053920U,  // VSRAsv4i16
4299
782k
    11578208U,  // VSRAsv4i32
4300
782k
    11053920U,  // VSRAsv8i16
4301
782k
    12102496U,  // VSRAsv8i8
4302
782k
    13675360U,  // VSRAuv16i8
4303
782k
    22588256U,  // VSRAuv1i64
4304
782k
    13151072U,  // VSRAuv2i32
4305
782k
    22588256U,  // VSRAuv2i64
4306
782k
    12626784U,  // VSRAuv4i16
4307
782k
    13151072U,  // VSRAuv4i32
4308
782k
    12626784U,  // VSRAuv8i16
4309
782k
    13675360U,  // VSRAuv8i8
4310
782k
    1617677U, // VSRIv16i8
4311
782k
    15773453U,  // VSRIv1i64
4312
782k
    1093389U, // VSRIv2i32
4313
782k
    15773453U,  // VSRIv2i64
4314
782k
    569101U,  // VSRIv4i16
4315
782k
    1093389U, // VSRIv4i32
4316
782k
    569101U,  // VSRIv8i16
4317
782k
    1617677U, // VSRIv8i8
4318
782k
    900770063U, // VST1LNd16
4319
782k
    2981234959U,  // VST1LNd16_UPD
4320
782k
    901294351U, // VST1LNd32
4321
782k
    2981759247U,  // VST1LNd32_UPD
4322
782k
    901818639U, // VST1LNd8
4323
782k
    2982283535U,  // VST1LNd8_UPD
4324
782k
    0U, // VST1LNq16Pseudo
4325
782k
    0U, // VST1LNq16Pseudo_UPD
4326
782k
    0U, // VST1LNq32Pseudo
4327
782k
    0U, // VST1LNq32Pseudo_UPD
4328
782k
    0U, // VST1LNq8Pseudo
4329
782k
    0U, // VST1LNq8Pseudo_UPD
4330
782k
    3020482831U,  // VST1d16
4331
782k
    3087591695U,  // VST1d16Q
4332
782k
    0U, // VST1d16QPseudo
4333
782k
    0U, // VST1d16QPseudoWB_fixed
4334
782k
    0U, // VST1d16QPseudoWB_register
4335
782k
    3154684175U,  // VST1d16Qwb_fixed
4336
782k
    3221801231U,  // VST1d16Qwb_register
4337
782k
    3288918287U,  // VST1d16T
4338
782k
    0U, // VST1d16TPseudo
4339
782k
    0U, // VST1d16TPseudoWB_fixed
4340
782k
    0U, // VST1d16TPseudoWB_register
4341
782k
    3356010767U,  // VST1d16Twb_fixed
4342
782k
    3423127823U,  // VST1d16Twb_register
4343
782k
    3490228495U,  // VST1d16wb_fixed
4344
782k
    3557345551U,  // VST1d16wb_register
4345
782k
    3021007119U,  // VST1d32
4346
782k
    3088115983U,  // VST1d32Q
4347
782k
    0U, // VST1d32QPseudo
4348
782k
    0U, // VST1d32QPseudoWB_fixed
4349
782k
    0U, // VST1d32QPseudoWB_register
4350
782k
    3155208463U,  // VST1d32Qwb_fixed
4351
782k
    3222325519U,  // VST1d32Qwb_register
4352
782k
    3289442575U,  // VST1d32T
4353
782k
    0U, // VST1d32TPseudo
4354
782k
    0U, // VST1d32TPseudoWB_fixed
4355
782k
    0U, // VST1d32TPseudoWB_register
4356
782k
    3356535055U,  // VST1d32Twb_fixed
4357
782k
    3423652111U,  // VST1d32Twb_register
4358
782k
    3490752783U,  // VST1d32wb_fixed
4359
782k
    3557869839U,  // VST1d32wb_register
4360
782k
    3035687183U,  // VST1d64
4361
782k
    3102796047U,  // VST1d64Q
4362
782k
    0U, // VST1d64QPseudo
4363
782k
    0U, // VST1d64QPseudoWB_fixed
4364
782k
    0U, // VST1d64QPseudoWB_register
4365
782k
    3169888527U,  // VST1d64Qwb_fixed
4366
782k
    3237005583U,  // VST1d64Qwb_register
4367
782k
    3304122639U,  // VST1d64T
4368
782k
    0U, // VST1d64TPseudo
4369
782k
    0U, // VST1d64TPseudoWB_fixed
4370
782k
    0U, // VST1d64TPseudoWB_register
4371
782k
    3371215119U,  // VST1d64Twb_fixed
4372
782k
    3438332175U,  // VST1d64Twb_register
4373
782k
    3505432847U,  // VST1d64wb_fixed
4374
782k
    3572549903U,  // VST1d64wb_register
4375
782k
    3021531407U,  // VST1d8
4376
782k
    3088640271U,  // VST1d8Q
4377
782k
    0U, // VST1d8QPseudo
4378
782k
    0U, // VST1d8QPseudoWB_fixed
4379
782k
    0U, // VST1d8QPseudoWB_register
4380
782k
    3155732751U,  // VST1d8Qwb_fixed
4381
782k
    3222849807U,  // VST1d8Qwb_register
4382
782k
    3289966863U,  // VST1d8T
4383
782k
    0U, // VST1d8TPseudo
4384
782k
    0U, // VST1d8TPseudoWB_fixed
4385
782k
    0U, // VST1d8TPseudoWB_register
4386
782k
    3357059343U,  // VST1d8Twb_fixed
4387
782k
    3424176399U,  // VST1d8Twb_register
4388
782k
    3491277071U,  // VST1d8wb_fixed
4389
782k
    3558394127U,  // VST1d8wb_register
4390
782k
    3624462607U,  // VST1q16
4391
782k
    0U, // VST1q16HighQPseudo
4392
782k
    0U, // VST1q16HighQPseudo_UPD
4393
782k
    0U, // VST1q16HighTPseudo
4394
782k
    0U, // VST1q16HighTPseudo_UPD
4395
782k
    0U, // VST1q16LowQPseudo_UPD
4396
782k
    0U, // VST1q16LowTPseudo_UPD
4397
782k
    3691555087U,  // VST1q16wb_fixed
4398
782k
    3758672143U,  // VST1q16wb_register
4399
782k
    3624986895U,  // VST1q32
4400
782k
    0U, // VST1q32HighQPseudo
4401
782k
    0U, // VST1q32HighQPseudo_UPD
4402
782k
    0U, // VST1q32HighTPseudo
4403
782k
    0U, // VST1q32HighTPseudo_UPD
4404
782k
    0U, // VST1q32LowQPseudo_UPD
4405
782k
    0U, // VST1q32LowTPseudo_UPD
4406
782k
    3692079375U,  // VST1q32wb_fixed
4407
782k
    3759196431U,  // VST1q32wb_register
4408
782k
    3639666959U,  // VST1q64
4409
782k
    0U, // VST1q64HighQPseudo
4410
782k
    0U, // VST1q64HighQPseudo_UPD
4411
782k
    0U, // VST1q64HighTPseudo
4412
782k
    0U, // VST1q64HighTPseudo_UPD
4413
782k
    0U, // VST1q64LowQPseudo_UPD
4414
782k
    0U, // VST1q64LowTPseudo_UPD
4415
782k
    3706759439U,  // VST1q64wb_fixed
4416
782k
    3773876495U,  // VST1q64wb_register
4417
782k
    3625511183U,  // VST1q8
4418
782k
    0U, // VST1q8HighQPseudo
4419
782k
    0U, // VST1q8HighQPseudo_UPD
4420
782k
    0U, // VST1q8HighTPseudo
4421
782k
    0U, // VST1q8HighTPseudo_UPD
4422
782k
    0U, // VST1q8LowQPseudo_UPD
4423
782k
    0U, // VST1q8LowTPseudo_UPD
4424
782k
    3692603663U,  // VST1q8wb_fixed
4425
782k
    3759720719U,  // VST1q8wb_register
4426
782k
    900778320U, // VST2LNd16
4427
782k
    0U, // VST2LNd16Pseudo
4428
782k
    0U, // VST2LNd16Pseudo_UPD
4429
782k
    2981407056U,  // VST2LNd16_UPD
4430
782k
    901302608U, // VST2LNd32
4431
782k
    0U, // VST2LNd32Pseudo
4432
782k
    0U, // VST2LNd32Pseudo_UPD
4433
782k
    2981931344U,  // VST2LNd32_UPD
4434
782k
    901826896U, // VST2LNd8
4435
782k
    0U, // VST2LNd8Pseudo
4436
782k
    0U, // VST2LNd8Pseudo_UPD
4437
782k
    2982455632U,  // VST2LNd8_UPD
4438
782k
    900778320U, // VST2LNq16
4439
782k
    0U, // VST2LNq16Pseudo
4440
782k
    0U, // VST2LNq16Pseudo_UPD
4441
782k
    2981407056U,  // VST2LNq16_UPD
4442
782k
    901302608U, // VST2LNq32
4443
782k
    0U, // VST2LNq32Pseudo
4444
782k
    0U, // VST2LNq32Pseudo_UPD
4445
782k
    2981931344U,  // VST2LNq32_UPD
4446
782k
    3825789264U,  // VST2b16
4447
782k
    3892881744U,  // VST2b16wb_fixed
4448
782k
    3959998800U,  // VST2b16wb_register
4449
782k
    3826313552U,  // VST2b32
4450
782k
    3893406032U,  // VST2b32wb_fixed
4451
782k
    3960523088U,  // VST2b32wb_register
4452
782k
    3826837840U,  // VST2b8
4453
782k
    3893930320U,  // VST2b8wb_fixed
4454
782k
    3961047376U,  // VST2b8wb_register
4455
782k
    3624462672U,  // VST2d16
4456
782k
    3691555152U,  // VST2d16wb_fixed
4457
782k
    3758672208U,  // VST2d16wb_register
4458
782k
    3624986960U,  // VST2d32
4459
782k
    3692079440U,  // VST2d32wb_fixed
4460
782k
    3759196496U,  // VST2d32wb_register
4461
782k
    3625511248U,  // VST2d8
4462
782k
    3692603728U,  // VST2d8wb_fixed
4463
782k
    3759720784U,  // VST2d8wb_register
4464
782k
    3087591760U,  // VST2q16
4465
782k
    0U, // VST2q16Pseudo
4466
782k
    0U, // VST2q16PseudoWB_fixed
4467
782k
    0U, // VST2q16PseudoWB_register
4468
782k
    3154684240U,  // VST2q16wb_fixed
4469
782k
    3221801296U,  // VST2q16wb_register
4470
782k
    3088116048U,  // VST2q32
4471
782k
    0U, // VST2q32Pseudo
4472
782k
    0U, // VST2q32PseudoWB_fixed
4473
782k
    0U, // VST2q32PseudoWB_register
4474
782k
    3155208528U,  // VST2q32wb_fixed
4475
782k
    3222325584U,  // VST2q32wb_register
4476
782k
    3088640336U,  // VST2q8
4477
782k
    0U, // VST2q8Pseudo
4478
782k
    0U, // VST2q8PseudoWB_fixed
4479
782k
    0U, // VST2q8PseudoWB_register
4480
782k
    3155732816U,  // VST2q8wb_fixed
4481
782k
    3222849872U,  // VST2q8wb_register
4482
782k
    900860261U, // VST3LNd16
4483
782k
    0U, // VST3LNd16Pseudo
4484
782k
    0U, // VST3LNd16Pseudo_UPD
4485
782k
    2981431653U,  // VST3LNd16_UPD
4486
782k
    901384549U, // VST3LNd32
4487
782k
    0U, // VST3LNd32Pseudo
4488
782k
    0U, // VST3LNd32Pseudo_UPD
4489
782k
    2981955941U,  // VST3LNd32_UPD
4490
782k
    901908837U, // VST3LNd8
4491
782k
    0U, // VST3LNd8Pseudo
4492
782k
    0U, // VST3LNd8Pseudo_UPD
4493
782k
    2982480229U,  // VST3LNd8_UPD
4494
782k
    900860261U, // VST3LNq16
4495
782k
    0U, // VST3LNq16Pseudo
4496
782k
    0U, // VST3LNq16Pseudo_UPD
4497
782k
    2981431653U,  // VST3LNq16_UPD
4498
782k
    901384549U, // VST3LNq32
4499
782k
    0U, // VST3LNq32Pseudo
4500
782k
    0U, // VST3LNq32Pseudo_UPD
4501
782k
    2981955941U,  // VST3LNq32_UPD
4502
782k
    900778341U, // VST3d16
4503
782k
    0U, // VST3d16Pseudo
4504
782k
    0U, // VST3d16Pseudo_UPD
4505
782k
    2981407077U,  // VST3d16_UPD
4506
782k
    901302629U, // VST3d32
4507
782k
    0U, // VST3d32Pseudo
4508
782k
    0U, // VST3d32Pseudo_UPD
4509
782k
    2981931365U,  // VST3d32_UPD
4510
782k
    901826917U, // VST3d8
4511
782k
    0U, // VST3d8Pseudo
4512
782k
    0U, // VST3d8Pseudo_UPD
4513
782k
    2982455653U,  // VST3d8_UPD
4514
782k
    900778341U, // VST3q16
4515
782k
    0U, // VST3q16Pseudo_UPD
4516
782k
    2981407077U,  // VST3q16_UPD
4517
782k
    0U, // VST3q16oddPseudo
4518
782k
    0U, // VST3q16oddPseudo_UPD
4519
782k
    901302629U, // VST3q32
4520
782k
    0U, // VST3q32Pseudo_UPD
4521
782k
    2981931365U,  // VST3q32_UPD
4522
782k
    0U, // VST3q32oddPseudo
4523
782k
    0U, // VST3q32oddPseudo_UPD
4524
782k
    901826917U, // VST3q8
4525
782k
    0U, // VST3q8Pseudo_UPD
4526
782k
    2982455653U,  // VST3q8_UPD
4527
782k
    0U, // VST3q8oddPseudo
4528
782k
    0U, // VST3q8oddPseudo_UPD
4529
782k
    901032315U, // VST4LNd16
4530
782k
    0U, // VST4LNd16Pseudo
4531
782k
    0U, // VST4LNd16Pseudo_UPD
4532
782k
    2981415291U,  // VST4LNd16_UPD
4533
782k
    901556603U, // VST4LNd32
4534
782k
    0U, // VST4LNd32Pseudo
4535
782k
    0U, // VST4LNd32Pseudo_UPD
4536
782k
    2981939579U,  // VST4LNd32_UPD
4537
782k
    902080891U, // VST4LNd8
4538
782k
    0U, // VST4LNd8Pseudo
4539
782k
    0U, // VST4LNd8Pseudo_UPD
4540
782k
    2982463867U,  // VST4LNd8_UPD
4541
782k
    901032315U, // VST4LNq16
4542
782k
    0U, // VST4LNq16Pseudo
4543
782k
    0U, // VST4LNq16Pseudo_UPD
4544
782k
    2981415291U,  // VST4LNq16_UPD
4545
782k
    901556603U, // VST4LNq32
4546
782k
    0U, // VST4LNq32Pseudo
4547
782k
    0U, // VST4LNq32Pseudo_UPD
4548
782k
    2981939579U,  // VST4LNq32_UPD
4549
782k
    900860283U, // VST4d16
4550
782k
    0U, // VST4d16Pseudo
4551
782k
    0U, // VST4d16Pseudo_UPD
4552
782k
    2981431675U,  // VST4d16_UPD
4553
782k
    901384571U, // VST4d32
4554
782k
    0U, // VST4d32Pseudo
4555
782k
    0U, // VST4d32Pseudo_UPD
4556
782k
    2981955963U,  // VST4d32_UPD
4557
782k
    901908859U, // VST4d8
4558
782k
    0U, // VST4d8Pseudo
4559
782k
    0U, // VST4d8Pseudo_UPD
4560
782k
    2982480251U,  // VST4d8_UPD
4561
782k
    900860283U, // VST4q16
4562
782k
    0U, // VST4q16Pseudo_UPD
4563
782k
    2981431675U,  // VST4q16_UPD
4564
782k
    0U, // VST4q16oddPseudo
4565
782k
    0U, // VST4q16oddPseudo_UPD
4566
782k
    901384571U, // VST4q32
4567
782k
    0U, // VST4q32Pseudo_UPD
4568
782k
    2981955963U,  // VST4q32_UPD
4569
782k
    0U, // VST4q32oddPseudo
4570
782k
    0U, // VST4q32oddPseudo_UPD
4571
782k
    901908859U, // VST4q8
4572
782k
    0U, // VST4q8Pseudo_UPD
4573
782k
    2982480251U,  // VST4q8_UPD
4574
782k
    0U, // VST4q8oddPseudo
4575
782k
    0U, // VST4q8oddPseudo_UPD
4576
782k
    942173161U, // VSTMDDB_UPD
4577
782k
    2730773U, // VSTMDIA
4578
782k
    942172949U, // VSTMDIA_UPD
4579
782k
    0U, // VSTMQIA
4580
782k
    942173161U, // VSTMSDB_UPD
4581
782k
    2730773U, // VSTMSIA
4582
782k
    942172949U, // VSTMSIA_UPD
4583
782k
    2683391U, // VSTRD
4584
782k
    586239U,  // VSTRH
4585
782k
    2683391U, // VSTRS
4586
782k
    2647159295U,  // VSTR_FPCXTNS_off
4587
782k
    768143871U, // VSTR_FPCXTNS_post
4588
782k
    2714300927U,  // VSTR_FPCXTNS_pre
4589
782k
    2647683583U,  // VSTR_FPCXTS_off
4590
782k
    768668159U, // VSTR_FPCXTS_post
4591
782k
    2714825215U,  // VSTR_FPCXTS_pre
4592
782k
    2648207871U,  // VSTR_FPSCR_NZCVQC_off
4593
782k
    769192447U, // VSTR_FPSCR_NZCVQC_post
4594
782k
    2715349503U,  // VSTR_FPSCR_NZCVQC_pre
4595
782k
    2648732159U,  // VSTR_FPSCR_off
4596
782k
    769716735U, // VSTR_FPSCR_post
4597
782k
    2715873791U,  // VSTR_FPSCR_pre
4598
782k
    2783506943U,  // VSTR_P0_off
4599
782k
    1709748735U,  // VSTR_P0_post
4600
782k
    2850599423U,  // VSTR_P0_pre
4601
782k
    2649780735U,  // VSTR_VPR_off
4602
782k
    770765311U, // VSTR_VPR_post
4603
782k
    2716922367U,  // VSTR_VPR_pre
4604
782k
    1282469077U,  // VSUBD
4605
782k
    7924949U, // VSUBH
4606
782k
    962654336U, // VSUBHNv2i32
4607
782k
    14217344U,  // VSUBHNv4i16
4608
782k
    14741632U,  // VSUBHNv8i8
4609
782k
    11595604U,  // VSUBLsv2i64
4610
782k
    11071316U,  // VSUBLsv4i32
4611
782k
    12119892U,  // VSUBLsv8i16
4612
782k
    13168468U,  // VSUBLuv2i64
4613
782k
    12644180U,  // VSUBLuv4i32
4614
782k
    13692756U,  // VSUBLuv8i16
4615
782k
    8449237U, // VSUBS
4616
782k
    11596885U,  // VSUBWsv2i64
4617
782k
    11072597U,  // VSUBWsv4i32
4618
782k
    12121173U,  // VSUBWsv8i16
4619
782k
    13169749U,  // VSUBWuv2i64
4620
782k
    12645461U,  // VSUBWuv4i32
4621
782k
    13694037U,  // VSUBWuv8i16
4622
782k
    8449237U, // VSUBfd
4623
782k
    8449237U, // VSUBfq
4624
782k
    7924949U, // VSUBhd
4625
782k
    7924949U, // VSUBhq
4626
782k
    15264981U,  // VSUBv16i8
4627
782k
    962653397U, // VSUBv1i64
4628
782k
    14216405U,  // VSUBv2i32
4629
782k
    962653397U, // VSUBv2i64
4630
782k
    14740693U,  // VSUBv4i16
4631
782k
    14216405U,  // VSUBv4i32
4632
782k
    14740693U,  // VSUBv8i16
4633
782k
    15264981U,  // VSUBv8i8
4634
782k
    1010394817U,  // VSUDOTDI
4635
782k
    1010394817U,  // VSUDOTQI
4636
782k
    2666883U, // VSWPd
4637
782k
    2666883U, // VSWPq
4638
782k
    1634127U, // VTBL1
4639
782k
    1634127U, // VTBL2
4640
782k
    1634127U, // VTBL3
4641
782k
    0U, // VTBL3Pseudo
4642
782k
    1634127U, // VTBL4
4643
782k
    0U, // VTBL4Pseudo
4644
782k
    1619202U, // VTBX1
4645
782k
    1619202U, // VTBX2
4646
782k
    1619202U, // VTBX3
4647
782k
    0U, // VTBX3Pseudo
4648
782k
    1619202U, // VTBX4
4649
782k
    0U, // VTBX4Pseudo
4650
782k
    37811112U,  // VTOSHD
4651
782k
    1294529448U,  // VTOSHH
4652
782k
    38335400U,  // VTOSHS
4653
782k
    1235776004U,  // VTOSIRD
4654
782k
    1246786052U,  // VTOSIRH
4655
782k
    1227911684U,  // VTOSIRS
4656
782k
    1235776424U,  // VTOSIZD
4657
782k
    1246786472U,  // VTOSIZH
4658
782k
    1227912104U,  // VTOSIZS
4659
782k
    1302918056U,  // VTOSLD
4660
782k
    1313928104U,  // VTOSLH
4661
782k
    1295053736U,  // VTOSLS
4662
782k
    39383976U,  // VTOUHD
4663
782k
    1295578024U,  // VTOUHH
4664
782k
    39908264U,  // VTOUHS
4665
782k
    1248358916U,  // VTOUIRD
4666
782k
    1248883204U,  // VTOUIRH
4667
782k
    1228960260U,  // VTOUIRS
4668
782k
    1248359336U,  // VTOUIZD
4669
782k
    1248883624U,  // VTOUIZH
4670
782k
    1228960680U,  // VTOUIZS
4671
782k
    1315500968U,  // VTOULD
4672
782k
    1316025256U,  // VTOULH
4673
782k
    1296102312U,  // VTOULS
4674
782k
    569542U,  // VTRNd16
4675
782k
    1093830U, // VTRNd32
4676
782k
    1618118U, // VTRNd8
4677
782k
    569542U,  // VTRNq16
4678
782k
    1093830U, // VTRNq32
4679
782k
    1618118U, // VTRNq8
4680
782k
    1635191U, // VTSTv16i8
4681
782k
    1110903U, // VTSTv2i32
4682
782k
    586615U,  // VTSTv4i16
4683
782k
    1110903U, // VTSTv4i32
4684
782k
    586615U,  // VTSTv8i16
4685
782k
    1635191U, // VTSTv8i8
4686
782k
    1010394828U,  // VUDOTD
4687
782k
    1010394828U,  // VUDOTDI
4688
782k
    1010394828U,  // VUDOTQ
4689
782k
    1010394828U,  // VUDOTQI
4690
782k
    41481128U,  // VUHTOD
4691
782k
    1292432296U,  // VUHTOH
4692
782k
    42005416U,  // VUHTOS
4693
782k
    1250456488U,  // VUITOD
4694
782k
    1250980776U,  // VUITOH
4695
782k
    1226863528U,  // VUITOS
4696
782k
    1317598120U,  // VULTOD
4697
782k
    1318122408U,  // VULTOH
4698
782k
    1294005160U,  // VULTOS
4699
782k
    1010394806U,  // VUMMLA
4700
782k
    1010394785U,  // VUSDOTD
4701
782k
    1010394785U,  // VUSDOTDI
4702
782k
    1010394785U,  // VUSDOTQ
4703
782k
    1010394785U,  // VUSDOTQI
4704
782k
    1010394762U,  // VUSMMLA
4705
782k
    569736U,  // VUZPd16
4706
782k
    1618312U, // VUZPd8
4707
782k
    569736U,  // VUZPq16
4708
782k
    1094024U, // VUZPq32
4709
782k
    1618312U, // VUZPq8
4710
782k
    569612U,  // VZIPd16
4711
782k
    1618188U, // VZIPd8
4712
782k
    569612U,  // VZIPq16
4713
782k
    1093900U, // VZIPq32
4714
782k
    1618188U, // VZIPq8
4715
782k
    2730724U, // sysLDMDA
4716
782k
    942172900U, // sysLDMDA_UPD
4717
782k
    2730979U, // sysLDMDB
4718
782k
    942173155U, // sysLDMDB_UPD
4719
782k
    2732107U, // sysLDMIA
4720
782k
    942174283U, // sysLDMIA_UPD
4721
782k
    2730998U, // sysLDMIB
4722
782k
    942173174U, // sysLDMIB_UPD
4723
782k
    2730730U, // sysSTMDA
4724
782k
    942172906U, // sysSTMDA_UPD
4725
782k
    2730986U, // sysSTMDB
4726
782k
    942173162U, // sysSTMDB_UPD
4727
782k
    2732142U, // sysSTMIA
4728
782k
    942174318U, // sysSTMIA_UPD
4729
782k
    2731004U, // sysSTMIB
4730
782k
    942173180U, // sysSTMIB_UPD
4731
782k
    2632970U, // t2ADCri
4732
782k
    43527434U,  // t2ADCrr
4733
782k
    43584778U,  // t2ADCrs
4734
782k
    43527502U,  // t2ADDri
4735
782k
    2683996U, // t2ADDri12
4736
782k
    43527502U,  // t2ADDrr
4737
782k
    43584846U,  // t2ADDrs
4738
782k
    43527502U,  // t2ADDspImm
4739
782k
    2683996U, // t2ADDspImm12
4740
782k
    43544993U,  // t2ADR
4741
782k
    2633103U, // t2ANDri
4742
782k
    43527567U,  // t2ANDrr
4743
782k
    43584911U,  // t2ANDrs
4744
782k
    43528674U,  // t2ASRri
4745
782k
    43528674U,  // t2ASRrr
4746
782k
    4413U,  // t2AUT
4747
782k
    875154955U, // t2AUTG
4748
782k
    1117367220U,  // t2B
4749
782k
    2682130U, // t2BFC
4750
782k
    2666240U, // t2BFI
4751
782k
    1076391805U,  // t2BFLi
4752
782k
    1076393377U,  // t2BFLr
4753
782k
    1076391404U,  // t2BFi
4754
782k
    4029777812U,  // t2BFic
4755
782k
    1076393298U,  // t2BFr
4756
782k
    2632983U, // t2BICri
4757
782k
    43527447U,  // t2BICrr
4758
782k
    43584791U,  // t2BICrs
4759
782k
    1917U,  // t2BTI
4760
782k
    875156380U, // t2BXAUT
4761
782k
    2731794U, // t2BXJ
4762
782k
    1117367220U,  // t2Bcc
4763
782k
    1344934152U,  // t2CDP
4764
782k
    1344932154U,  // t2CDP2
4765
782k
    4838725U, // t2CLREX
4766
782k
    2888421472U,  // t2CLRM
4767
782k
    2651636U, // t2CLZ
4768
782k
    43544737U,  // t2CMNri
4769
782k
    43544737U,  // t2CMNzrr
4770
782k
    43577505U,  // t2CMNzrs
4771
782k
    43544850U,  // t2CMPri
4772
782k
    43544850U,  // t2CMPrr
4773
782k
    43577618U,  // t2CMPrs
4774
782k
    4802484U, // t2CPS1p
4775
782k
    1520095829U,  // t2CPS2p
4776
782k
    1479201365U,  // t2CPS3p
4777
782k
    942753529U, // t2CRC32B
4778
782k
    942753537U, // t2CRC32CB
4779
782k
    942753647U, // t2CRC32CH
4780
782k
    942753767U, // t2CRC32CW
4781
782k
    942753639U, // t2CRC32H
4782
782k
    942753759U, // t2CRC32W
4783
782k
    942753686U, // t2CSEL
4784
782k
    942753580U, // t2CSINC
4785
782k
    942753738U, // t2CSINV
4786
782k
    942753632U, // t2CSNEG
4787
782k
    2731508U, // t2DBG
4788
782k
    4835593U, // t2DCPS1
4789
782k
    4835658U, // t2DCPS2
4790
782k
    4835679U, // t2DCPS3
4791
782k
    942753706U, // t2DLS
4792
782k
    4096371749U,  // t2DMB
4793
782k
    4096371845U,  // t2DSB
4794
782k
    2634192U, // t2EORri
4795
782k
    43528656U,  // t2EORrr
4796
782k
    43586000U,  // t2EORrs
4797
782k
    43627272U,  // t2HINT
4798
782k
    4802513U, // t2HVC
4799
782k
    4163480713U,  // t2ISB
4800
782k
    69751512U,  // t2IT
4801
782k
    0U, // t2Int_eh_sjlj_setjmp
4802
782k
    0U, // t2Int_eh_sjlj_setjmp_nofp
4803
782k
    2648800U, // t2LDA
4804
782k
    2649009U, // t2LDAB
4805
782k
    2651443U, // t2LDAEX
4806
782k
    2649320U, // t2LDAEXB
4807
782k
    2682283U, // t2LDAEXD
4808
782k
    2649816U, // t2LDAEXH
4809
782k
    2649616U, // t2LDAH
4810
782k
    1344843542U,  // t2LDC2L_OFFSET
4811
782k
    1344843542U,  // t2LDC2L_OPTION
4812
782k
    1344843542U,  // t2LDC2L_POST
4813
782k
    1344843542U,  // t2LDC2L_PRE
4814
782k
    1344842016U,  // t2LDC2_OFFSET
4815
782k
    1344842016U,  // t2LDC2_OPTION
4816
782k
    1344842016U,  // t2LDC2_POST
4817
782k
    1344842016U,  // t2LDC2_PRE
4818
782k
    1344843610U,  // t2LDCL_OFFSET
4819
782k
    1344843610U,  // t2LDCL_OPTION
4820
782k
    1344843610U,  // t2LDCL_POST
4821
782k
    1344843610U,  // t2LDCL_PRE
4822
782k
    1344843022U,  // t2LDC_OFFSET
4823
782k
    1344843022U,  // t2LDC_OPTION
4824
782k
    1344843022U,  // t2LDC_POST
4825
782k
    1344843022U,  // t2LDC_PRE
4826
782k
    2730979U, // t2LDMDB
4827
782k
    942173155U, // t2LDMDB_UPD
4828
782k
    43626571U,  // t2LDMIA
4829
782k
    983068747U, // t2LDMIA_UPD
4830
782k
    2683552U, // t2LDRBT
4831
782k
    2665594U, // t2LDRB_POST
4832
782k
    2665594U, // t2LDRB_PRE
4833
782k
    43576442U,  // t2LDRBi12
4834
782k
    2681978U, // t2LDRBi8
4835
782k
    43543674U,  // t2LDRBpci
4836
782k
    43560058U,  // t2LDRBs
4837
782k
    2674068U, // t2LDRD_POST
4838
782k
    2674068U, // t2LDRD_PRE
4839
782k
    2665876U, // t2LDRDi8
4840
782k
    2684223U, // t2LDREX
4841
782k
    2649334U, // t2LDREXB
4842
782k
    2682297U, // t2LDREXD
4843
782k
    2649830U, // t2LDREXH
4844
782k
    2683587U, // t2LDRHT
4845
782k
    2666112U, // t2LDRH_POST
4846
782k
    2666112U, // t2LDRH_PRE
4847
782k
    43576960U,  // t2LDRHi12
4848
782k
    2682496U, // t2LDRHi8
4849
782k
    43544192U,  // t2LDRHpci
4850
782k
    43560576U,  // t2LDRHs
4851
782k
    2683564U, // t2LDRSBT
4852
782k
    2665613U, // t2LDRSB_POST
4853
782k
    2665613U, // t2LDRSB_PRE
4854
782k
    43576461U,  // t2LDRSBi12
4855
782k
    2681997U, // t2LDRSBi8
4856
782k
    43543693U,  // t2LDRSBpci
4857
782k
    43560077U,  // t2LDRSBs
4858
782k
    2683599U, // t2LDRSHT
4859
782k
    2666151U, // t2LDRSH_POST
4860
782k
    2666151U, // t2LDRSH_PRE
4861
782k
    43576999U,  // t2LDRSHi12
4862
782k
    2682535U, // t2LDRSHi8
4863
782k
    43544231U,  // t2LDRSHpci
4864
782k
    43560615U,  // t2LDRSHs
4865
782k
    2683746U, // t2LDRT
4866
782k
    2666918U, // t2LDR_POST
4867
782k
    2666918U, // t2LDR_PRE
4868
782k
    43577766U,  // t2LDRi12
4869
782k
    2683302U, // t2LDRi8
4870
782k
    43544998U,  // t2LDRpci
4871
782k
    43561382U,  // t2LDRs
4872
782k
    4818775U, // t2LE
4873
782k
    10577751U,  // t2LEUpdate
4874
782k
    43528222U,  // t2LSLri
4875
782k
    43528222U,  // t2LSLrr
4876
782k
    43528681U,  // t2LSRri
4877
782k
    43528681U,  // t2LSRrr
4878
782k
    1344934301U,  // t2MCR
4879
782k
    1344932159U,  // t2MCR2
4880
782k
    1344852440U,  // t2MCRR
4881
782k
    1344850244U,  // t2MCRR2
4882
782k
    2665252U, // t2MLA
4883
782k
    2667053U, // t2MLS
4884
782k
    2683821U, // t2MOVTi16
4885
782k
    43553867U,  // t2MOVi
4886
782k
    2651250U, // t2MOVi16
4887
782k
    43553867U,  // t2MOVr
4888
782k
    43545182U,  // t2MOVsra_glue
4889
782k
    43545187U,  // t2MOVsrl_glue
4890
782k
    1143606565U,  // t2MRC
4891
782k
    1143605541U,  // t2MRC2
4892
782k
    1814613289U,  // t2MRRC
4893
782k
    1814612266U,  // t2MRRC2
4894
782k
    2732634U, // t2MRS_AR
4895
782k
    2650714U, // t2MRS_M
4896
782k
    2650714U, // t2MRSbanked
4897
782k
    2732634U, // t2MRSsys_AR
4898
782k
    1881698798U,  // t2MSR_AR
4899
782k
    1881698798U,  // t2MSR_M
4900
782k
    1948807662U,  // t2MSRbanked
4901
782k
    2682926U, // t2MUL
4902
782k
    2658546U, // t2MVNi
4903
782k
    43553010U,  // t2MVNr
4904
782k
    43528434U,  // t2MVNs
4905
782k
    2633922U, // t2ORNri
4906
782k
    2633922U, // t2ORNrr
4907
782k
    2691266U, // t2ORNrs
4908
782k
    2634206U, // t2ORRri
4909
782k
    43528670U,  // t2ORRrr
4910
782k
    43586014U,  // t2ORRrs
4911
782k
    4378U,  // t2PAC
4912
782k
    4394U,  // t2PACBTI
4913
782k
    2731512U, // t2PACG
4914
782k
    2667147U, // t2PKHBT
4915
782k
    2665630U, // t2PKHTB
4916
782k
    4230509665U,  // t2PLDWi12
4917
782k
    2651233U, // t2PLDWi8
4918
782k
    69792865U,  // t2PLDWs
4919
782k
    4230507907U,  // t2PLDi12
4920
782k
    2649475U, // t2PLDi8
4921
782k
    136949123U, // t2PLDpci
4922
782k
    69791107U,  // t2PLDs
4923
782k
    4230508292U,  // t2PLIi12
4924
782k
    2649860U, // t2PLIi8
4925
782k
    136949508U, // t2PLIpci
4926
782k
    69791492U,  // t2PLIs
4927
782k
    2682226U, // t2QADD
4928
782k
    2681301U, // t2QADD16
4929
782k
    2681404U, // t2QADD8
4930
782k
    2684343U, // t2QASX
4931
782k
    2682200U, // t2QDADD
4932
782k
    2682051U, // t2QDSUB
4933
782k
    2684089U, // t2QSAX
4934
782k
    2682064U, // t2QSUB
4935
782k
    2681263U, // t2QSUB16
4936
782k
    2681365U, // t2QSUB8
4937
782k
    2650838U, // t2RBIT
4938
782k
    43545626U,  // t2REV
4939
782k
    43543033U,  // t2REV16
4940
782k
    43544242U,  // t2REVSH
4941
782k
    2730972U, // t2RFEDB
4942
782k
    2730972U, // t2RFEDBW
4943
782k
    2730760U, // t2RFEIA
4944
782k
    2730760U, // t2RFEIAW
4945
782k
    43528660U,  // t2RORri
4946
782k
    43528660U,  // t2RORrr
4947
782k
    2659750U, // t2RRX
4948
782k
    43527311U,  // t2RSBri
4949
782k
    2632847U, // t2RSBrr
4950
782k
    2690191U, // t2RSBrs
4951
782k
    2681308U, // t2SADD16
4952
782k
    2681410U, // t2SADD8
4953
782k
    2684348U, // t2SASX
4954
782k
    3206U,  // t2SB
4955
782k
    2632965U, // t2SBCri
4956
782k
    43527429U,  // t2SBCrr
4957
782k
    43584773U,  // t2SBCrs
4958
782k
    2667857U, // t2SBFX
4959
782k
    2683934U, // t2SDIV
4960
782k
    2682745U, // t2SEL
4961
782k
    4802460U, // t2SETPAN
4962
782k
    4836872U, // t2SG
4963
782k
    2681284U, // t2SHADD16
4964
782k
    2681389U, // t2SHADD8
4965
782k
    2684330U, // t2SHASX
4966
782k
    2684076U, // t2SHSAX
4967
782k
    2681246U, // t2SHSUB16
4968
782k
    2681350U, // t2SHSUB8
4969
782k
    2731297U, // t2SMC
4970
782k
    2665410U, // t2SMLABB
4971
782k
    2667140U, // t2SMLABT
4972
782k
    2665786U, // t2SMLAD
4973
782k
    2667783U, // t2SMLADX
4974
782k
    2756413U, // t2SMLAL
4975
782k
    2755529U, // t2SMLALBB
4976
782k
    2757265U, // t2SMLALBT
4977
782k
    2755964U, // t2SMLALD
4978
782k
    2757909U, // t2SMLALDX
4979
782k
    2755748U, // t2SMLALTB
4980
782k
    2757507U, // t2SMLALTT
4981
782k
    2665623U, // t2SMLATB
4982
782k
    2667388U, // t2SMLATT
4983
782k
    2665690U, // t2SMLAWB
4984
782k
    2667442U, // t2SMLAWT
4985
782k
    2665887U, // t2SMLSD
4986
782k
    2667813U, // t2SMLSDX
4987
782k
    2755975U, // t2SMLSLD
4988
782k
    2757917U, // t2SMLSLDX
4989
782k
    2665256U, // t2SMMLA
4990
782k
    2666902U, // t2SMMLAR
4991
782k
    2667051U, // t2SMMLS
4992
782k
    2666982U, // t2SMMLSR
4993
782k
    2682930U, // t2SMMUL
4994
782k
    2683336U, // t2SMMULR
4995
782k
    2682176U, // t2SMUAD
4996
782k
    2684174U, // t2SMUADX
4997
782k
    2681809U, // t2SMULBB
4998
782k
    2683545U, // t2SMULBT
4999
782k
    2666467U, // t2SMULL
5000
782k
    2682028U, // t2SMULTB
5001
782k
    2683787U, // t2SMULTT
5002
782k
    2682081U, // t2SMULWB
5003
782k
    2683833U, // t2SMULWT
5004
782k
    2682277U, // t2SMUSD
5005
782k
    2684204U, // t2SMUSDX
5006
782k
    44149744U,  // t2SRSDB
5007
782k
    44674032U,  // t2SRSDB_UPD
5008
782k
    44149532U,  // t2SRSIA
5009
782k
    44673820U,  // t2SRSIA_UPD
5010
782k
    2667125U, // t2SSAT
5011
782k
    2681322U, // t2SSAT16
5012
782k
    2684094U, // t2SSAX
5013
782k
    2681270U, // t2SSUB16
5014
782k
    2681371U, // t2SSUB8
5015
782k
    1344843548U,  // t2STC2L_OFFSET
5016
782k
    1344843548U,  // t2STC2L_OPTION
5017
782k
    1344843548U,  // t2STC2L_POST
5018
782k
    1344843548U,  // t2STC2L_PRE
5019
782k
    1344842032U,  // t2STC2_OFFSET
5020
782k
    1344842032U,  // t2STC2_OPTION
5021
782k
    1344842032U,  // t2STC2_POST
5022
782k
    1344842032U,  // t2STC2_PRE
5023
782k
    1344843615U,  // t2STCL_OFFSET
5024
782k
    1344843615U,  // t2STCL_OPTION
5025
782k
    1344843615U,  // t2STCL_POST
5026
782k
    1344843615U,  // t2STCL_PRE
5027
782k
    1344843058U,  // t2STC_OFFSET
5028
782k
    1344843058U,  // t2STC_OPTION
5029
782k
    1344843058U,  // t2STC_POST
5030
782k
    1344843058U,  // t2STC_PRE
5031
782k
    2650152U, // t2STL
5032
782k
    2649113U, // t2STLB
5033
782k
    2684217U, // t2STLEX
5034
782k
    2682095U, // t2STLEXB
5035
782k
    2665906U, // t2STLEXD
5036
782k
    2682591U, // t2STLEXH
5037
782k
    2649692U, // t2STLH
5038
782k
    2730986U, // t2STMDB
5039
782k
    942173162U, // t2STMDB_UPD
5040
782k
    43626606U,  // t2STMIA
5041
782k
    983068782U, // t2STMIA_UPD
5042
782k
    2683558U, // t2STRBT
5043
782k
    942189696U, // t2STRB_POST
5044
782k
    942189696U, // t2STRB_PRE
5045
782k
    43576448U,  // t2STRBi12
5046
782k
    2681984U, // t2STRBi8
5047
782k
    43560064U,  // t2STRBs
5048
782k
    942198170U, // t2STRD_POST
5049
782k
    942198170U, // t2STRD_PRE
5050
782k
    2665882U, // t2STRDi8
5051
782k
    2667851U, // t2STREX
5052
782k
    2682109U, // t2STREXB
5053
782k
    2665920U, // t2STREXD
5054
782k
    2682605U, // t2STREXH
5055
782k
    2683593U, // t2STRHT
5056
782k
    942190214U, // t2STRH_POST
5057
782k
    942190214U, // t2STRH_PRE
5058
782k
    43576966U,  // t2STRHi12
5059
782k
    2682502U, // t2STRHi8
5060
782k
    43560582U,  // t2STRHs
5061
782k
    2683757U, // t2STRT
5062
782k
    942191104U, // t2STR_POST
5063
782k
    942191104U, // t2STR_PRE
5064
782k
    43577856U,  // t2STRi12
5065
782k
    2683392U, // t2STRi8
5066
782k
    43561472U,  // t2STRs
5067
782k
    45199905U,  // t2SUBS_PC_LR
5068
782k
    43527365U,  // t2SUBri
5069
782k
    2683990U, // t2SUBri12
5070
782k
    43527365U,  // t2SUBrr
5071
782k
    43584709U,  // t2SUBrs
5072
782k
    43527365U,  // t2SUBspImm
5073
782k
    2683990U, // t2SUBspImm12
5074
782k
    2665398U, // t2SXTAB
5075
782k
    2664832U, // t2SXTAB16
5076
782k
    2666022U, // t2SXTAH
5077
782k
    43576505U,  // t2SXTB
5078
782k
    2681232U, // t2SXTB16
5079
782k
    43577016U,  // t2SXTH
5080
782k
    203975640U, // t2TBB
5081
782k
    271085106U, // t2TBH
5082
782k
    43544978U,  // t2TEQri
5083
782k
    43544978U,  // t2TEQrr
5084
782k
    43577746U,  // t2TEQrs
5085
782k
    338275475U, // t2TSB
5086
782k
    43545464U,  // t2TSTri
5087
782k
    43545464U,  // t2TSTrr
5088
782k
    43578232U,  // t2TSTrs
5089
782k
    2651008U, // t2TT
5090
782k
    2648940U, // t2TTA
5091
782k
    2650751U, // t2TTAT
5092
782k
    2651026U, // t2TTT
5093
782k
    2681315U, // t2UADD16
5094
782k
    2681416U, // t2UADD8
5095
782k
    2684353U, // t2UASX
5096
782k
    2667862U, // t2UBFX
5097
782k
    4802520U, // t2UDF
5098
782k
    2683939U, // t2UDIV
5099
782k
    2681292U, // t2UHADD16
5100
782k
    2681396U, // t2UHADD8
5101
782k
    2684336U, // t2UHASX
5102
782k
    2684082U, // t2UHSAX
5103
782k
    2681254U, // t2UHSUB16
5104
782k
    2681357U, // t2UHSUB8
5105
782k
    2756386U, // t2UMAAL
5106
782k
    2756419U, // t2UMLAL
5107
782k
    2666473U, // t2UMULL
5108
782k
    2681300U, // t2UQADD16
5109
782k
    2681403U, // t2UQADD8
5110
782k
    2684342U, // t2UQASX
5111
782k
    2684088U, // t2UQSAX
5112
782k
    2681262U, // t2UQSUB16
5113
782k
    2681364U, // t2UQSUB8
5114
782k
    2681383U, // t2USAD8
5115
782k
    2664959U, // t2USADA8
5116
782k
    2667130U, // t2USAT
5117
782k
    2681329U, // t2USAT16
5118
782k
    2684099U, // t2USAX
5119
782k
    2681277U, // t2USUB16
5120
782k
    2681377U, // t2USUB8
5121
782k
    2665404U, // t2UXTAB
5122
782k
    2664840U, // t2UXTAB16
5123
782k
    2666028U, // t2UXTAH
5124
782k
    43576510U,  // t2UXTB
5125
782k
    2681239U, // t2UXTB16
5126
782k
    43577021U,  // t2UXTH
5127
782k
    942753711U, // t2WLS
5128
782k
    1052593418U,  // tADC
5129
782k
    2682190U, // tADDhirr
5130
782k
    918375758U, // tADDi3
5131
782k
    1052593486U,  // tADDi8
5132
782k
    2682190U, // tADDrSP
5133
782k
    2682190U, // tADDrSPi
5134
782k
    918375758U, // tADDrr
5135
782k
    2682190U, // tADDspi
5136
782k
    2682190U, // tADDspr
5137
782k
    2650529U, // tADR
5138
782k
    1052593551U,  // tAND
5139
782k
    918376930U, // tASRri
5140
782k
    1052594658U,  // tASRrr
5141
782k
    1076472756U,  // tB
5142
782k
    1052593431U,  // tBIC
5143
782k
    4802500U, // tBKPT
5144
782k
    405393233U, // tBL
5145
782k
    875156044U, // tBLXNSr
5146
782k
    405394845U, // tBLXi
5147
782k
    875156893U, // tBLXr
5148
782k
    2733303U, // tBX
5149
782k
    2732615U, // tBXNS
5150
782k
    1076472756U,  // tBcc
5151
782k
    4029761540U,  // tCBNZ
5152
782k
    4029761535U,  // tCBZ
5153
782k
    2650273U, // tCMNz
5154
782k
    2650386U, // tCMPhir
5155
782k
    2650386U, // tCMPi8
5156
782k
    2650386U, // tCMPr
5157
782k
    1476579925U,  // tCPS
5158
782k
    1052594640U,  // tEOR
5159
782k
    2732808U, // tHINT
5160
782k
    4802495U, // tHLT
5161
782k
    0U, // tInt_WIN_eh_sjlj_longjmp
5162
782k
    0U, // tInt_eh_sjlj_longjmp
5163
782k
    0U, // tInt_eh_sjlj_setjmp
5164
782k
    2732107U, // tLDMIA
5165
782k
    2681978U, // tLDRBi
5166
782k
    2681978U, // tLDRBr
5167
782k
    2682496U, // tLDRHi
5168
782k
    2682496U, // tLDRHr
5169
782k
    2681997U, // tLDRSB
5170
782k
    2682535U, // tLDRSH
5171
782k
    2683302U, // tLDRi
5172
782k
    2650534U, // tLDRpci
5173
782k
    2683302U, // tLDRr
5174
782k
    2683302U, // tLDRspi
5175
782k
    918376478U, // tLSLri
5176
782k
    1052594206U,  // tLSLrr
5177
782k
    918376937U, // tLSRri
5178
782k
    1052594665U,  // tLSRrr
5179
782k
    942753721U, // tMOVSr
5180
782k
    1254446155U,  // tMOVi8
5181
782k
    2651211U, // tMOVr
5182
782k
    918376494U, // tMUL
5183
782k
    1254445298U,  // tMVN
5184
782k
    1052594654U,  // tORR
5185
782k
    0U, // tPICADD
5186
782k
    2888421654U,  // tPOP
5187
782k
    2888421037U,  // tPUSH
5188
782k
    2651162U, // tREV
5189
782k
    2648569U, // tREV16
5190
782k
    2649778U, // tREVSH
5191
782k
    1052594644U,  // tROR
5192
782k
    2193968271U,  // tRSB
5193
782k
    1052593413U,  // tSBC
5194
782k
    280399U,  // tSETEND
5195
782k
    942174318U, // tSTMIA_UPD
5196
782k
    2681984U, // tSTRBi
5197
782k
    2681984U, // tSTRBr
5198
782k
    2682502U, // tSTRHi
5199
782k
    2682502U, // tSTRHr
5200
782k
    2683392U, // tSTRi
5201
782k
    2683392U, // tSTRr
5202
782k
    2683392U, // tSTRspi
5203
782k
    918375621U, // tSUBi3
5204
782k
    1052593349U,  // tSUBi8
5205
782k
    918375621U, // tSUBrr
5206
782k
    2682053U, // tSUBspi
5207
782k
    2731318U, // tSVC
5208
782k
    2649273U, // tSXTB
5209
782k
    2649784U, // tSXTH
5210
782k
    4355U,  // tTRAP
5211
782k
    2651000U, // tTST
5212
782k
    4802395U, // tUDF
5213
782k
    2649278U, // tUXTB
5214
782k
    2649789U, // tUXTH
5215
782k
    2298U,  // t__brkdiv0
5216
782k
  };
5217
5218
782k
  static const uint32_t OpInfo1[] = {
5219
782k
    0U, // PHI
5220
782k
    0U, // INLINEASM
5221
782k
    0U, // INLINEASM_BR
5222
782k
    0U, // CFI_INSTRUCTION
5223
782k
    0U, // EH_LABEL
5224
782k
    0U, // GC_LABEL
5225
782k
    0U, // ANNOTATION_LABEL
5226
782k
    0U, // KILL
5227
782k
    0U, // EXTRACT_SUBREG
5228
782k
    0U, // INSERT_SUBREG
5229
782k
    0U, // IMPLICIT_DEF
5230
782k
    0U, // SUBREG_TO_REG
5231
782k
    0U, // COPY_TO_REGCLASS
5232
782k
    0U, // DBG_VALUE
5233
782k
    0U, // DBG_VALUE_LIST
5234
782k
    0U, // DBG_INSTR_REF
5235
782k
    0U, // DBG_PHI
5236
782k
    0U, // DBG_LABEL
5237
782k
    0U, // REG_SEQUENCE
5238
782k
    0U, // COPY
5239
782k
    0U, // BUNDLE
5240
782k
    0U, // LIFETIME_START
5241
782k
    0U, // LIFETIME_END
5242
782k
    0U, // PSEUDO_PROBE
5243
782k
    0U, // ARITH_FENCE
5244
782k
    0U, // STACKMAP
5245
782k
    0U, // FENTRY_CALL
5246
782k
    0U, // PATCHPOINT
5247
782k
    0U, // LOAD_STACK_GUARD
5248
782k
    0U, // PREALLOCATED_SETUP
5249
782k
    0U, // PREALLOCATED_ARG
5250
782k
    0U, // STATEPOINT
5251
782k
    0U, // LOCAL_ESCAPE
5252
782k
    0U, // FAULTING_OP
5253
782k
    0U, // PATCHABLE_OP
5254
782k
    0U, // PATCHABLE_FUNCTION_ENTER
5255
782k
    0U, // PATCHABLE_RET
5256
782k
    0U, // PATCHABLE_FUNCTION_EXIT
5257
782k
    0U, // PATCHABLE_TAIL_CALL
5258
782k
    0U, // PATCHABLE_EVENT_CALL
5259
782k
    0U, // PATCHABLE_TYPED_EVENT_CALL
5260
782k
    0U, // ICALL_BRANCH_FUNNEL
5261
782k
    0U, // MEMBARRIER
5262
782k
    0U, // JUMP_TABLE_DEBUG_INFO
5263
782k
    0U, // G_ASSERT_SEXT
5264
782k
    0U, // G_ASSERT_ZEXT
5265
782k
    0U, // G_ASSERT_ALIGN
5266
782k
    0U, // G_ADD
5267
782k
    0U, // G_SUB
5268
782k
    0U, // G_MUL
5269
782k
    0U, // G_SDIV
5270
782k
    0U, // G_UDIV
5271
782k
    0U, // G_SREM
5272
782k
    0U, // G_UREM
5273
782k
    0U, // G_SDIVREM
5274
782k
    0U, // G_UDIVREM
5275
782k
    0U, // G_AND
5276
782k
    0U, // G_OR
5277
782k
    0U, // G_XOR
5278
782k
    0U, // G_IMPLICIT_DEF
5279
782k
    0U, // G_PHI
5280
782k
    0U, // G_FRAME_INDEX
5281
782k
    0U, // G_GLOBAL_VALUE
5282
782k
    0U, // G_CONSTANT_POOL
5283
782k
    0U, // G_EXTRACT
5284
782k
    0U, // G_UNMERGE_VALUES
5285
782k
    0U, // G_INSERT
5286
782k
    0U, // G_MERGE_VALUES
5287
782k
    0U, // G_BUILD_VECTOR
5288
782k
    0U, // G_BUILD_VECTOR_TRUNC
5289
782k
    0U, // G_CONCAT_VECTORS
5290
782k
    0U, // G_PTRTOINT
5291
782k
    0U, // G_INTTOPTR
5292
782k
    0U, // G_BITCAST
5293
782k
    0U, // G_FREEZE
5294
782k
    0U, // G_CONSTANT_FOLD_BARRIER
5295
782k
    0U, // G_INTRINSIC_FPTRUNC_ROUND
5296
782k
    0U, // G_INTRINSIC_TRUNC
5297
782k
    0U, // G_INTRINSIC_ROUND
5298
782k
    0U, // G_INTRINSIC_LRINT
5299
782k
    0U, // G_INTRINSIC_ROUNDEVEN
5300
782k
    0U, // G_READCYCLECOUNTER
5301
782k
    0U, // G_LOAD
5302
782k
    0U, // G_SEXTLOAD
5303
782k
    0U, // G_ZEXTLOAD
5304
782k
    0U, // G_INDEXED_LOAD
5305
782k
    0U, // G_INDEXED_SEXTLOAD
5306
782k
    0U, // G_INDEXED_ZEXTLOAD
5307
782k
    0U, // G_STORE
5308
782k
    0U, // G_INDEXED_STORE
5309
782k
    0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
5310
782k
    0U, // G_ATOMIC_CMPXCHG
5311
782k
    0U, // G_ATOMICRMW_XCHG
5312
782k
    0U, // G_ATOMICRMW_ADD
5313
782k
    0U, // G_ATOMICRMW_SUB
5314
782k
    0U, // G_ATOMICRMW_AND
5315
782k
    0U, // G_ATOMICRMW_NAND
5316
782k
    0U, // G_ATOMICRMW_OR
5317
782k
    0U, // G_ATOMICRMW_XOR
5318
782k
    0U, // G_ATOMICRMW_MAX
5319
782k
    0U, // G_ATOMICRMW_MIN
5320
782k
    0U, // G_ATOMICRMW_UMAX
5321
782k
    0U, // G_ATOMICRMW_UMIN
5322
782k
    0U, // G_ATOMICRMW_FADD
5323
782k
    0U, // G_ATOMICRMW_FSUB
5324
782k
    0U, // G_ATOMICRMW_FMAX
5325
782k
    0U, // G_ATOMICRMW_FMIN
5326
782k
    0U, // G_ATOMICRMW_UINC_WRAP
5327
782k
    0U, // G_ATOMICRMW_UDEC_WRAP
5328
782k
    0U, // G_FENCE
5329
782k
    0U, // G_PREFETCH
5330
782k
    0U, // G_BRCOND
5331
782k
    0U, // G_BRINDIRECT
5332
782k
    0U, // G_INVOKE_REGION_START
5333
782k
    0U, // G_INTRINSIC
5334
782k
    0U, // G_INTRINSIC_W_SIDE_EFFECTS
5335
782k
    0U, // G_INTRINSIC_CONVERGENT
5336
782k
    0U, // G_INTRINSIC_CONVERGENT_W_SIDE_EFFECTS
5337
782k
    0U, // G_ANYEXT
5338
782k
    0U, // G_TRUNC
5339
782k
    0U, // G_CONSTANT
5340
782k
    0U, // G_FCONSTANT
5341
782k
    0U, // G_VASTART
5342
782k
    0U, // G_VAARG
5343
782k
    0U, // G_SEXT
5344
782k
    0U, // G_SEXT_INREG
5345
782k
    0U, // G_ZEXT
5346
782k
    0U, // G_SHL
5347
782k
    0U, // G_LSHR
5348
782k
    0U, // G_ASHR
5349
782k
    0U, // G_FSHL
5350
782k
    0U, // G_FSHR
5351
782k
    0U, // G_ROTR
5352
782k
    0U, // G_ROTL
5353
782k
    0U, // G_ICMP
5354
782k
    0U, // G_FCMP
5355
782k
    0U, // G_SELECT
5356
782k
    0U, // G_UADDO
5357
782k
    0U, // G_UADDE
5358
782k
    0U, // G_USUBO
5359
782k
    0U, // G_USUBE
5360
782k
    0U, // G_SADDO
5361
782k
    0U, // G_SADDE
5362
782k
    0U, // G_SSUBO
5363
782k
    0U, // G_SSUBE
5364
782k
    0U, // G_UMULO
5365
782k
    0U, // G_SMULO
5366
782k
    0U, // G_UMULH
5367
782k
    0U, // G_SMULH
5368
782k
    0U, // G_UADDSAT
5369
782k
    0U, // G_SADDSAT
5370
782k
    0U, // G_USUBSAT
5371
782k
    0U, // G_SSUBSAT
5372
782k
    0U, // G_USHLSAT
5373
782k
    0U, // G_SSHLSAT
5374
782k
    0U, // G_SMULFIX
5375
782k
    0U, // G_UMULFIX
5376
782k
    0U, // G_SMULFIXSAT
5377
782k
    0U, // G_UMULFIXSAT
5378
782k
    0U, // G_SDIVFIX
5379
782k
    0U, // G_UDIVFIX
5380
782k
    0U, // G_SDIVFIXSAT
5381
782k
    0U, // G_UDIVFIXSAT
5382
782k
    0U, // G_FADD
5383
782k
    0U, // G_FSUB
5384
782k
    0U, // G_FMUL
5385
782k
    0U, // G_FMA
5386
782k
    0U, // G_FMAD
5387
782k
    0U, // G_FDIV
5388
782k
    0U, // G_FREM
5389
782k
    0U, // G_FPOW
5390
782k
    0U, // G_FPOWI
5391
782k
    0U, // G_FEXP
5392
782k
    0U, // G_FEXP2
5393
782k
    0U, // G_FEXP10
5394
782k
    0U, // G_FLOG
5395
782k
    0U, // G_FLOG2
5396
782k
    0U, // G_FLOG10
5397
782k
    0U, // G_FLDEXP
5398
782k
    0U, // G_FFREXP
5399
782k
    0U, // G_FNEG
5400
782k
    0U, // G_FPEXT
5401
782k
    0U, // G_FPTRUNC
5402
782k
    0U, // G_FPTOSI
5403
782k
    0U, // G_FPTOUI
5404
782k
    0U, // G_SITOFP
5405
782k
    0U, // G_UITOFP
5406
782k
    0U, // G_FABS
5407
782k
    0U, // G_FCOPYSIGN
5408
782k
    0U, // G_IS_FPCLASS
5409
782k
    0U, // G_FCANONICALIZE
5410
782k
    0U, // G_FMINNUM
5411
782k
    0U, // G_FMAXNUM
5412
782k
    0U, // G_FMINNUM_IEEE
5413
782k
    0U, // G_FMAXNUM_IEEE
5414
782k
    0U, // G_FMINIMUM
5415
782k
    0U, // G_FMAXIMUM
5416
782k
    0U, // G_GET_FPENV
5417
782k
    0U, // G_SET_FPENV
5418
782k
    0U, // G_RESET_FPENV
5419
782k
    0U, // G_GET_FPMODE
5420
782k
    0U, // G_SET_FPMODE
5421
782k
    0U, // G_RESET_FPMODE
5422
782k
    0U, // G_PTR_ADD
5423
782k
    0U, // G_PTRMASK
5424
782k
    0U, // G_SMIN
5425
782k
    0U, // G_SMAX
5426
782k
    0U, // G_UMIN
5427
782k
    0U, // G_UMAX
5428
782k
    0U, // G_ABS
5429
782k
    0U, // G_LROUND
5430
782k
    0U, // G_LLROUND
5431
782k
    0U, // G_BR
5432
782k
    0U, // G_BRJT
5433
782k
    0U, // G_INSERT_VECTOR_ELT
5434
782k
    0U, // G_EXTRACT_VECTOR_ELT
5435
782k
    0U, // G_SHUFFLE_VECTOR
5436
782k
    0U, // G_CTTZ
5437
782k
    0U, // G_CTTZ_ZERO_UNDEF
5438
782k
    0U, // G_CTLZ
5439
782k
    0U, // G_CTLZ_ZERO_UNDEF
5440
782k
    0U, // G_CTPOP
5441
782k
    0U, // G_BSWAP
5442
782k
    0U, // G_BITREVERSE
5443
782k
    0U, // G_FCEIL
5444
782k
    0U, // G_FCOS
5445
782k
    0U, // G_FSIN
5446
782k
    0U, // G_FSQRT
5447
782k
    0U, // G_FFLOOR
5448
782k
    0U, // G_FRINT
5449
782k
    0U, // G_FNEARBYINT
5450
782k
    0U, // G_ADDRSPACE_CAST
5451
782k
    0U, // G_BLOCK_ADDR
5452
782k
    0U, // G_JUMP_TABLE
5453
782k
    0U, // G_DYN_STACKALLOC
5454
782k
    0U, // G_STACKSAVE
5455
782k
    0U, // G_STACKRESTORE
5456
782k
    0U, // G_STRICT_FADD
5457
782k
    0U, // G_STRICT_FSUB
5458
782k
    0U, // G_STRICT_FMUL
5459
782k
    0U, // G_STRICT_FDIV
5460
782k
    0U, // G_STRICT_FREM
5461
782k
    0U, // G_STRICT_FMA
5462
782k
    0U, // G_STRICT_FSQRT
5463
782k
    0U, // G_STRICT_FLDEXP
5464
782k
    0U, // G_READ_REGISTER
5465
782k
    0U, // G_WRITE_REGISTER
5466
782k
    0U, // G_MEMCPY
5467
782k
    0U, // G_MEMCPY_INLINE
5468
782k
    0U, // G_MEMMOVE
5469
782k
    0U, // G_MEMSET
5470
782k
    0U, // G_BZERO
5471
782k
    0U, // G_VECREDUCE_SEQ_FADD
5472
782k
    0U, // G_VECREDUCE_SEQ_FMUL
5473
782k
    0U, // G_VECREDUCE_FADD
5474
782k
    0U, // G_VECREDUCE_FMUL
5475
782k
    0U, // G_VECREDUCE_FMAX
5476
782k
    0U, // G_VECREDUCE_FMIN
5477
782k
    0U, // G_VECREDUCE_FMAXIMUM
5478
782k
    0U, // G_VECREDUCE_FMINIMUM
5479
782k
    0U, // G_VECREDUCE_ADD
5480
782k
    0U, // G_VECREDUCE_MUL
5481
782k
    0U, // G_VECREDUCE_AND
5482
782k
    0U, // G_VECREDUCE_OR
5483
782k
    0U, // G_VECREDUCE_XOR
5484
782k
    0U, // G_VECREDUCE_SMAX
5485
782k
    0U, // G_VECREDUCE_SMIN
5486
782k
    0U, // G_VECREDUCE_UMAX
5487
782k
    0U, // G_VECREDUCE_UMIN
5488
782k
    0U, // G_SBFX
5489
782k
    0U, // G_UBFX
5490
782k
    0U, // ABS
5491
782k
    0U, // ADDSri
5492
782k
    0U, // ADDSrr
5493
782k
    0U, // ADDSrsi
5494
782k
    0U, // ADDSrsr
5495
782k
    0U, // ADJCALLSTACKDOWN
5496
782k
    0U, // ADJCALLSTACKUP
5497
782k
    0U, // ASRi
5498
782k
    0U, // ASRr
5499
782k
    0U, // B
5500
782k
    0U, // BCCZi64
5501
782k
    0U, // BCCi64
5502
782k
    0U, // BLX_noip
5503
782k
    0U, // BLX_pred_noip
5504
782k
    0U, // BL_PUSHLR
5505
782k
    0U, // BMOVPCB_CALL
5506
782k
    0U, // BMOVPCRX_CALL
5507
782k
    0U, // BR_JTadd
5508
782k
    0U, // BR_JTm_i12
5509
782k
    0U, // BR_JTm_rs
5510
782k
    0U, // BR_JTr
5511
782k
    0U, // BX_CALL
5512
782k
    0U, // CMP_SWAP_16
5513
782k
    0U, // CMP_SWAP_32
5514
782k
    0U, // CMP_SWAP_64
5515
782k
    0U, // CMP_SWAP_8
5516
782k
    0U, // CONSTPOOL_ENTRY
5517
782k
    0U, // COPY_STRUCT_BYVAL_I32
5518
782k
    0U, // ITasm
5519
782k
    0U, // Int_eh_sjlj_dispatchsetup
5520
782k
    0U, // Int_eh_sjlj_longjmp
5521
782k
    0U, // Int_eh_sjlj_setjmp
5522
782k
    0U, // Int_eh_sjlj_setjmp_nofp
5523
782k
    0U, // Int_eh_sjlj_setup_dispatch
5524
782k
    0U, // JUMPTABLE_ADDRS
5525
782k
    0U, // JUMPTABLE_INSTS
5526
782k
    0U, // JUMPTABLE_TBB
5527
782k
    0U, // JUMPTABLE_TBH
5528
782k
    0U, // LDMIA_RET
5529
782k
    128U, // LDRBT_POST
5530
782k
    16384U, // LDRConstPool
5531
782k
    128U, // LDRHTii
5532
782k
    0U, // LDRLIT_ga_abs
5533
782k
    0U, // LDRLIT_ga_pcrel
5534
782k
    0U, // LDRLIT_ga_pcrel_ldr
5535
782k
    128U, // LDRSBTii
5536
782k
    128U, // LDRSHTii
5537
782k
    128U, // LDRT_POST
5538
782k
    0U, // LEApcrel
5539
782k
    0U, // LEApcrelJT
5540
782k
    0U, // LOADDUAL
5541
782k
    0U, // LSLi
5542
782k
    0U, // LSLr
5543
782k
    0U, // LSRi
5544
782k
    0U, // LSRr
5545
782k
    0U, // MEMCPY
5546
782k
    0U, // MLAv5
5547
782k
    0U, // MOVCCi
5548
782k
    0U, // MOVCCi16
5549
782k
    0U, // MOVCCi32imm
5550
782k
    0U, // MOVCCr
5551
782k
    0U, // MOVCCsi
5552
782k
    0U, // MOVCCsr
5553
782k
    0U, // MOVPCRX
5554
782k
    0U, // MOVTi16_ga_pcrel
5555
782k
    0U, // MOV_ga_pcrel
5556
782k
    0U, // MOV_ga_pcrel_ldr
5557
782k
    0U, // MOVi16_ga_pcrel
5558
782k
    0U, // MOVi32imm
5559
782k
    0U, // MOVsra_glue
5560
782k
    0U, // MOVsrl_glue
5561
782k
    0U, // MQPRCopy
5562
782k
    0U, // MQQPRLoad
5563
782k
    0U, // MQQPRStore
5564
782k
    0U, // MQQQQPRLoad
5565
782k
    0U, // MQQQQPRStore
5566
782k
    0U, // MULv5
5567
782k
    0U, // MVE_MEMCPYLOOPINST
5568
782k
    0U, // MVE_MEMSETLOOPINST
5569
782k
    0U, // MVNCCi
5570
782k
    0U, // PICADD
5571
782k
    0U, // PICLDR
5572
782k
    0U, // PICLDRB
5573
782k
    0U, // PICLDRH
5574
782k
    0U, // PICLDRSB
5575
782k
    0U, // PICLDRSH
5576
782k
    0U, // PICSTR
5577
782k
    0U, // PICSTRB
5578
782k
    0U, // PICSTRH
5579
782k
    0U, // RORi
5580
782k
    0U, // RORr
5581
782k
    0U, // RRX
5582
782k
    16384U, // RRXi
5583
782k
    0U, // RSBSri
5584
782k
    0U, // RSBSrsi
5585
782k
    0U, // RSBSrsr
5586
782k
    0U, // SEH_EpilogEnd
5587
782k
    0U, // SEH_EpilogStart
5588
782k
    0U, // SEH_Nop
5589
782k
    0U, // SEH_Nop_Ret
5590
782k
    0U, // SEH_PrologEnd
5591
782k
    0U, // SEH_SaveFRegs
5592
782k
    0U, // SEH_SaveLR
5593
782k
    0U, // SEH_SaveRegs
5594
782k
    0U, // SEH_SaveRegs_Ret
5595
782k
    0U, // SEH_SaveSP
5596
782k
    0U, // SEH_StackAlloc
5597
782k
    0U, // SMLALv5
5598
782k
    0U, // SMULLv5
5599
782k
    0U, // SPACE
5600
782k
    0U, // STOREDUAL
5601
782k
    128U, // STRBT_POST
5602
782k
    0U, // STRBi_preidx
5603
782k
    0U, // STRBr_preidx
5604
782k
    0U, // STRH_preidx
5605
782k
    128U, // STRT_POST
5606
782k
    0U, // STRi_preidx
5607
782k
    0U, // STRr_preidx
5608
782k
    0U, // SUBS_PC_LR
5609
782k
    0U, // SUBSri
5610
782k
    0U, // SUBSrr
5611
782k
    0U, // SUBSrsi
5612
782k
    0U, // SUBSrsr
5613
782k
    0U, // SpeculationBarrierISBDSBEndBB
5614
782k
    0U, // SpeculationBarrierSBEndBB
5615
782k
    0U, // TAILJMPd
5616
782k
    0U, // TAILJMPr
5617
782k
    0U, // TAILJMPr4
5618
782k
    0U, // TCRETURNdi
5619
782k
    0U, // TCRETURNri
5620
782k
    0U, // TPsoft
5621
782k
    0U, // UMLALv5
5622
782k
    0U, // UMULLv5
5623
782k
    16640U, // VLD1LNdAsm_16
5624
782k
    16640U, // VLD1LNdAsm_32
5625
782k
    16640U, // VLD1LNdAsm_8
5626
782k
    33024U, // VLD1LNdWB_fixed_Asm_16
5627
782k
    33024U, // VLD1LNdWB_fixed_Asm_32
5628
782k
    33024U, // VLD1LNdWB_fixed_Asm_8
5629
782k
    524544U,  // VLD1LNdWB_register_Asm_16
5630
782k
    524544U,  // VLD1LNdWB_register_Asm_32
5631
782k
    524544U,  // VLD1LNdWB_register_Asm_8
5632
782k
    16640U, // VLD2LNdAsm_16
5633
782k
    16640U, // VLD2LNdAsm_32
5634
782k
    16640U, // VLD2LNdAsm_8
5635
782k
    33024U, // VLD2LNdWB_fixed_Asm_16
5636
782k
    33024U, // VLD2LNdWB_fixed_Asm_32
5637
782k
    33024U, // VLD2LNdWB_fixed_Asm_8
5638
782k
    524544U,  // VLD2LNdWB_register_Asm_16
5639
782k
    524544U,  // VLD2LNdWB_register_Asm_32
5640
782k
    524544U,  // VLD2LNdWB_register_Asm_8
5641
782k
    16640U, // VLD2LNqAsm_16
5642
782k
    16640U, // VLD2LNqAsm_32
5643
782k
    33024U, // VLD2LNqWB_fixed_Asm_16
5644
782k
    33024U, // VLD2LNqWB_fixed_Asm_32
5645
782k
    524544U,  // VLD2LNqWB_register_Asm_16
5646
782k
    524544U,  // VLD2LNqWB_register_Asm_32
5647
782k
    2U, // VLD3DUPdAsm_16
5648
782k
    2U, // VLD3DUPdAsm_32
5649
782k
    2U, // VLD3DUPdAsm_8
5650
782k
    4U, // VLD3DUPdWB_fixed_Asm_16
5651
782k
    4U, // VLD3DUPdWB_fixed_Asm_32
5652
782k
    4U, // VLD3DUPdWB_fixed_Asm_8
5653
782k
    16768U, // VLD3DUPdWB_register_Asm_16
5654
782k
    16768U, // VLD3DUPdWB_register_Asm_32
5655
782k
    16768U, // VLD3DUPdWB_register_Asm_8
5656
782k
    2U, // VLD3DUPqAsm_16
5657
782k
    2U, // VLD3DUPqAsm_32
5658
782k
    2U, // VLD3DUPqAsm_8
5659
782k
    4U, // VLD3DUPqWB_fixed_Asm_16
5660
782k
    4U, // VLD3DUPqWB_fixed_Asm_32
5661
782k
    4U, // VLD3DUPqWB_fixed_Asm_8
5662
782k
    16768U, // VLD3DUPqWB_register_Asm_16
5663
782k
    16768U, // VLD3DUPqWB_register_Asm_32
5664
782k
    16768U, // VLD3DUPqWB_register_Asm_8
5665
782k
    16640U, // VLD3LNdAsm_16
5666
782k
    16640U, // VLD3LNdAsm_32
5667
782k
    16640U, // VLD3LNdAsm_8
5668
782k
    33024U, // VLD3LNdWB_fixed_Asm_16
5669
782k
    33024U, // VLD3LNdWB_fixed_Asm_32
5670
782k
    33024U, // VLD3LNdWB_fixed_Asm_8
5671
782k
    524544U,  // VLD3LNdWB_register_Asm_16
5672
782k
    524544U,  // VLD3LNdWB_register_Asm_32
5673
782k
    524544U,  // VLD3LNdWB_register_Asm_8
5674
782k
    16640U, // VLD3LNqAsm_16
5675
782k
    16640U, // VLD3LNqAsm_32
5676
782k
    33024U, // VLD3LNqWB_fixed_Asm_16
5677
782k
    33024U, // VLD3LNqWB_fixed_Asm_32
5678
782k
    524544U,  // VLD3LNqWB_register_Asm_16
5679
782k
    524544U,  // VLD3LNqWB_register_Asm_32
5680
782k
    518U, // VLD3dAsm_16
5681
782k
    518U, // VLD3dAsm_32
5682
782k
    518U, // VLD3dAsm_8
5683
782k
    646U, // VLD3dWB_fixed_Asm_16
5684
782k
    646U, // VLD3dWB_fixed_Asm_32
5685
782k
    646U, // VLD3dWB_fixed_Asm_8
5686
782k
    49926U, // VLD3dWB_register_Asm_16
5687
782k
    49926U, // VLD3dWB_register_Asm_32
5688
782k
    49926U, // VLD3dWB_register_Asm_8
5689
782k
    2U, // VLD3qAsm_16
5690
782k
    2U, // VLD3qAsm_32
5691
782k
    2U, // VLD3qAsm_8
5692
782k
    4U, // VLD3qWB_fixed_Asm_16
5693
782k
    4U, // VLD3qWB_fixed_Asm_32
5694
782k
    4U, // VLD3qWB_fixed_Asm_8
5695
782k
    16768U, // VLD3qWB_register_Asm_16
5696
782k
    16768U, // VLD3qWB_register_Asm_32
5697
782k
    16768U, // VLD3qWB_register_Asm_8
5698
782k
    2U, // VLD4DUPdAsm_16
5699
782k
    2U, // VLD4DUPdAsm_32
5700
782k
    2U, // VLD4DUPdAsm_8
5701
782k
    4U, // VLD4DUPdWB_fixed_Asm_16
5702
782k
    4U, // VLD4DUPdWB_fixed_Asm_32
5703
782k
    4U, // VLD4DUPdWB_fixed_Asm_8
5704
782k
    16768U, // VLD4DUPdWB_register_Asm_16
5705
782k
    16768U, // VLD4DUPdWB_register_Asm_32
5706
782k
    16768U, // VLD4DUPdWB_register_Asm_8
5707
782k
    2U, // VLD4DUPqAsm_16
5708
782k
    2U, // VLD4DUPqAsm_32
5709
782k
    2U, // VLD4DUPqAsm_8
5710
782k
    4U, // VLD4DUPqWB_fixed_Asm_16
5711
782k
    4U, // VLD4DUPqWB_fixed_Asm_32
5712
782k
    4U, // VLD4DUPqWB_fixed_Asm_8
5713
782k
    16768U, // VLD4DUPqWB_register_Asm_16
5714
782k
    16768U, // VLD4DUPqWB_register_Asm_32
5715
782k
    16768U, // VLD4DUPqWB_register_Asm_8
5716
782k
    16640U, // VLD4LNdAsm_16
5717
782k
    16640U, // VLD4LNdAsm_32
5718
782k
    16640U, // VLD4LNdAsm_8
5719
782k
    33024U, // VLD4LNdWB_fixed_Asm_16
5720
782k
    33024U, // VLD4LNdWB_fixed_Asm_32
5721
782k
    33024U, // VLD4LNdWB_fixed_Asm_8
5722
782k
    524544U,  // VLD4LNdWB_register_Asm_16
5723
782k
    524544U,  // VLD4LNdWB_register_Asm_32
5724
782k
    524544U,  // VLD4LNdWB_register_Asm_8
5725
782k
    16640U, // VLD4LNqAsm_16
5726
782k
    16640U, // VLD4LNqAsm_32
5727
782k
    33024U, // VLD4LNqWB_fixed_Asm_16
5728
782k
    33024U, // VLD4LNqWB_fixed_Asm_32
5729
782k
    524544U,  // VLD4LNqWB_register_Asm_16
5730
782k
    524544U,  // VLD4LNqWB_register_Asm_32
5731
782k
    518U, // VLD4dAsm_16
5732
782k
    518U, // VLD4dAsm_32
5733
782k
    518U, // VLD4dAsm_8
5734
782k
    646U, // VLD4dWB_fixed_Asm_16
5735
782k
    646U, // VLD4dWB_fixed_Asm_32
5736
782k
    646U, // VLD4dWB_fixed_Asm_8
5737
782k
    49926U, // VLD4dWB_register_Asm_16
5738
782k
    49926U, // VLD4dWB_register_Asm_32
5739
782k
    49926U, // VLD4dWB_register_Asm_8
5740
782k
    2U, // VLD4qAsm_16
5741
782k
    2U, // VLD4qAsm_32
5742
782k
    2U, // VLD4qAsm_8
5743
782k
    4U, // VLD4qWB_fixed_Asm_16
5744
782k
    4U, // VLD4qWB_fixed_Asm_32
5745
782k
    4U, // VLD4qWB_fixed_Asm_8
5746
782k
    16768U, // VLD4qWB_register_Asm_16
5747
782k
    16768U, // VLD4qWB_register_Asm_32
5748
782k
    16768U, // VLD4qWB_register_Asm_8
5749
782k
    0U, // VMOVD0
5750
782k
    0U, // VMOVDcc
5751
782k
    0U, // VMOVHcc
5752
782k
    0U, // VMOVQ0
5753
782k
    0U, // VMOVScc
5754
782k
    16640U, // VST1LNdAsm_16
5755
782k
    16640U, // VST1LNdAsm_32
5756
782k
    16640U, // VST1LNdAsm_8
5757
782k
    33024U, // VST1LNdWB_fixed_Asm_16
5758
782k
    33024U, // VST1LNdWB_fixed_Asm_32
5759
782k
    33024U, // VST1LNdWB_fixed_Asm_8
5760
782k
    524544U,  // VST1LNdWB_register_Asm_16
5761
782k
    524544U,  // VST1LNdWB_register_Asm_32
5762
782k
    524544U,  // VST1LNdWB_register_Asm_8
5763
782k
    16640U, // VST2LNdAsm_16
5764
782k
    16640U, // VST2LNdAsm_32
5765
782k
    16640U, // VST2LNdAsm_8
5766
782k
    33024U, // VST2LNdWB_fixed_Asm_16
5767
782k
    33024U, // VST2LNdWB_fixed_Asm_32
5768
782k
    33024U, // VST2LNdWB_fixed_Asm_8
5769
782k
    524544U,  // VST2LNdWB_register_Asm_16
5770
782k
    524544U,  // VST2LNdWB_register_Asm_32
5771
782k
    524544U,  // VST2LNdWB_register_Asm_8
5772
782k
    16640U, // VST2LNqAsm_16
5773
782k
    16640U, // VST2LNqAsm_32
5774
782k
    33024U, // VST2LNqWB_fixed_Asm_16
5775
782k
    33024U, // VST2LNqWB_fixed_Asm_32
5776
782k
    524544U,  // VST2LNqWB_register_Asm_16
5777
782k
    524544U,  // VST2LNqWB_register_Asm_32
5778
782k
    16640U, // VST3LNdAsm_16
5779
782k
    16640U, // VST3LNdAsm_32
5780
782k
    16640U, // VST3LNdAsm_8
5781
782k
    33024U, // VST3LNdWB_fixed_Asm_16
5782
782k
    33024U, // VST3LNdWB_fixed_Asm_32
5783
782k
    33024U, // VST3LNdWB_fixed_Asm_8
5784
782k
    524544U,  // VST3LNdWB_register_Asm_16
5785
782k
    524544U,  // VST3LNdWB_register_Asm_32
5786
782k
    524544U,  // VST3LNdWB_register_Asm_8
5787
782k
    16640U, // VST3LNqAsm_16
5788
782k
    16640U, // VST3LNqAsm_32
5789
782k
    33024U, // VST3LNqWB_fixed_Asm_16
5790
782k
    33024U, // VST3LNqWB_fixed_Asm_32
5791
782k
    524544U,  // VST3LNqWB_register_Asm_16
5792
782k
    524544U,  // VST3LNqWB_register_Asm_32
5793
782k
    518U, // VST3dAsm_16
5794
782k
    518U, // VST3dAsm_32
5795
782k
    518U, // VST3dAsm_8
5796
782k
    646U, // VST3dWB_fixed_Asm_16
5797
782k
    646U, // VST3dWB_fixed_Asm_32
5798
782k
    646U, // VST3dWB_fixed_Asm_8
5799
782k
    49926U, // VST3dWB_register_Asm_16
5800
782k
    49926U, // VST3dWB_register_Asm_32
5801
782k
    49926U, // VST3dWB_register_Asm_8
5802
782k
    2U, // VST3qAsm_16
5803
782k
    2U, // VST3qAsm_32
5804
782k
    2U, // VST3qAsm_8
5805
782k
    4U, // VST3qWB_fixed_Asm_16
5806
782k
    4U, // VST3qWB_fixed_Asm_32
5807
782k
    4U, // VST3qWB_fixed_Asm_8
5808
782k
    16768U, // VST3qWB_register_Asm_16
5809
782k
    16768U, // VST3qWB_register_Asm_32
5810
782k
    16768U, // VST3qWB_register_Asm_8
5811
782k
    16640U, // VST4LNdAsm_16
5812
782k
    16640U, // VST4LNdAsm_32
5813
782k
    16640U, // VST4LNdAsm_8
5814
782k
    33024U, // VST4LNdWB_fixed_Asm_16
5815
782k
    33024U, // VST4LNdWB_fixed_Asm_32
5816
782k
    33024U, // VST4LNdWB_fixed_Asm_8
5817
782k
    524544U,  // VST4LNdWB_register_Asm_16
5818
782k
    524544U,  // VST4LNdWB_register_Asm_32
5819
782k
    524544U,  // VST4LNdWB_register_Asm_8
5820
782k
    16640U, // VST4LNqAsm_16
5821
782k
    16640U, // VST4LNqAsm_32
5822
782k
    33024U, // VST4LNqWB_fixed_Asm_16
5823
782k
    33024U, // VST4LNqWB_fixed_Asm_32
5824
782k
    524544U,  // VST4LNqWB_register_Asm_16
5825
782k
    524544U,  // VST4LNqWB_register_Asm_32
5826
782k
    518U, // VST4dAsm_16
5827
782k
    518U, // VST4dAsm_32
5828
782k
    518U, // VST4dAsm_8
5829
782k
    646U, // VST4dWB_fixed_Asm_16
5830
782k
    646U, // VST4dWB_fixed_Asm_32
5831
782k
    646U, // VST4dWB_fixed_Asm_8
5832
782k
    49926U, // VST4dWB_register_Asm_16
5833
782k
    49926U, // VST4dWB_register_Asm_32
5834
782k
    49926U, // VST4dWB_register_Asm_8
5835
782k
    2U, // VST4qAsm_16
5836
782k
    2U, // VST4qAsm_32
5837
782k
    2U, // VST4qAsm_8
5838
782k
    4U, // VST4qWB_fixed_Asm_16
5839
782k
    4U, // VST4qWB_fixed_Asm_32
5840
782k
    4U, // VST4qWB_fixed_Asm_8
5841
782k
    16768U, // VST4qWB_register_Asm_16
5842
782k
    16768U, // VST4qWB_register_Asm_32
5843
782k
    16768U, // VST4qWB_register_Asm_8
5844
782k
    0U, // WIN__CHKSTK
5845
782k
    0U, // WIN__DBZCHK
5846
782k
    0U, // t2ABS
5847
782k
    0U, // t2ADDSri
5848
782k
    0U, // t2ADDSrr
5849
782k
    0U, // t2ADDSrs
5850
782k
    0U, // t2BF_LabelPseudo
5851
782k
    0U, // t2BR_JT
5852
782k
    0U, // t2CALL_BTI
5853
782k
    0U, // t2DoLoopStart
5854
782k
    0U, // t2DoLoopStartTP
5855
782k
    0U, // t2LDMIA_RET
5856
782k
    0U, // t2LDRB_OFFSET_imm
5857
782k
    896U, // t2LDRB_POST_imm
5858
782k
    0U, // t2LDRB_PRE_imm
5859
782k
    16384U, // t2LDRBpcrel
5860
782k
    16384U, // t2LDRConstPool
5861
782k
    0U, // t2LDRH_OFFSET_imm
5862
782k
    896U, // t2LDRH_POST_imm
5863
782k
    0U, // t2LDRH_PRE_imm
5864
782k
    16384U, // t2LDRHpcrel
5865
782k
    0U, // t2LDRLIT_ga_pcrel
5866
782k
    0U, // t2LDRSB_OFFSET_imm
5867
782k
    896U, // t2LDRSB_POST_imm
5868
782k
    0U, // t2LDRSB_PRE_imm
5869
782k
    16384U, // t2LDRSBpcrel
5870
782k
    0U, // t2LDRSH_OFFSET_imm
5871
782k
    896U, // t2LDRSH_POST_imm
5872
782k
    0U, // t2LDRSH_PRE_imm
5873
782k
    16384U, // t2LDRSHpcrel
5874
782k
    896U, // t2LDR_POST_imm
5875
782k
    0U, // t2LDR_PRE_imm
5876
782k
    0U, // t2LDRpci_pic
5877
782k
    16384U, // t2LDRpcrel
5878
782k
    0U, // t2LEApcrel
5879
782k
    0U, // t2LEApcrelJT
5880
782k
    0U, // t2LoopDec
5881
782k
    0U, // t2LoopEnd
5882
782k
    0U, // t2LoopEndDec
5883
782k
    0U, // t2MOVCCasr
5884
782k
    0U, // t2MOVCCi
5885
782k
    0U, // t2MOVCCi16
5886
782k
    0U, // t2MOVCCi32imm
5887
782k
    0U, // t2MOVCClsl
5888
782k
    0U, // t2MOVCClsr
5889
782k
    0U, // t2MOVCCr
5890
782k
    0U, // t2MOVCCror
5891
782k
    1024U,  // t2MOVSsi
5892
782k
    1152U,  // t2MOVSsr
5893
782k
    0U, // t2MOVTi16_ga_pcrel
5894
782k
    0U, // t2MOV_ga_pcrel
5895
782k
    0U, // t2MOVi16_ga_pcrel
5896
782k
    0U, // t2MOVi32imm
5897
782k
    1024U,  // t2MOVsi
5898
782k
    1152U,  // t2MOVsr
5899
782k
    0U, // t2MVNCCi
5900
782k
    0U, // t2RSBSri
5901
782k
    0U, // t2RSBSrs
5902
782k
    0U, // t2STRB_OFFSET_imm
5903
782k
    896U, // t2STRB_POST_imm
5904
782k
    0U, // t2STRB_PRE_imm
5905
782k
    0U, // t2STRB_preidx
5906
782k
    0U, // t2STRH_OFFSET_imm
5907
782k
    896U, // t2STRH_POST_imm
5908
782k
    0U, // t2STRH_PRE_imm
5909
782k
    0U, // t2STRH_preidx
5910
782k
    896U, // t2STR_POST_imm
5911
782k
    0U, // t2STR_PRE_imm
5912
782k
    0U, // t2STR_preidx
5913
782k
    0U, // t2SUBSri
5914
782k
    0U, // t2SUBSrr
5915
782k
    0U, // t2SUBSrs
5916
782k
    0U, // t2SpeculationBarrierISBDSBEndBB
5917
782k
    0U, // t2SpeculationBarrierSBEndBB
5918
782k
    0U, // t2TBB_JT
5919
782k
    0U, // t2TBH_JT
5920
782k
    0U, // t2WhileLoopSetup
5921
782k
    0U, // t2WhileLoopStart
5922
782k
    0U, // t2WhileLoopStartLR
5923
782k
    0U, // t2WhileLoopStartTP
5924
782k
    0U, // tADCS
5925
782k
    0U, // tADDSi3
5926
782k
    0U, // tADDSi8
5927
782k
    0U, // tADDSrr
5928
782k
    0U, // tADDframe
5929
782k
    0U, // tADJCALLSTACKDOWN
5930
782k
    0U, // tADJCALLSTACKUP
5931
782k
    0U, // tBLXNS_CALL
5932
782k
    0U, // tBLXr_noip
5933
782k
    0U, // tBL_PUSHLR
5934
782k
    0U, // tBRIND
5935
782k
    0U, // tBR_JTr
5936
782k
    0U, // tBXNS_RET
5937
782k
    0U, // tBX_CALL
5938
782k
    0U, // tBX_RET
5939
782k
    0U, // tBX_RET_vararg
5940
782k
    0U, // tBfar
5941
782k
    0U, // tCMP_SWAP_16
5942
782k
    0U, // tCMP_SWAP_32
5943
782k
    0U, // tCMP_SWAP_8
5944
782k
    0U, // tLDMIA_UPD
5945
782k
    16384U, // tLDRConstPool
5946
782k
    0U, // tLDRLIT_ga_abs
5947
782k
    0U, // tLDRLIT_ga_pcrel
5948
782k
    0U, // tLDR_postidx
5949
782k
    0U, // tLDRpci_pic
5950
782k
    0U, // tLEApcrel
5951
782k
    0U, // tLEApcrelJT
5952
782k
    0U, // tLSLSri
5953
782k
    0U, // tMOVCCr_pseudo
5954
782k
    0U, // tMOVi32imm
5955
782k
    0U, // tPOP_RET
5956
782k
    0U, // tRSBS
5957
782k
    0U, // tSBCS
5958
782k
    0U, // tSUBSi3
5959
782k
    0U, // tSUBSi8
5960
782k
    0U, // tSUBSrr
5961
782k
    0U, // tTAILJMPd
5962
782k
    0U, // tTAILJMPdND
5963
782k
    0U, // tTAILJMPr
5964
782k
    0U, // tTBB_JT
5965
782k
    0U, // tTBH_JT
5966
782k
    0U, // tTPsoft
5967
782k
    1048576U, // ADCri
5968
782k
    0U, // ADCrr
5969
782k
    1572864U, // ADCrsi
5970
782k
    0U, // ADCrsr
5971
782k
    1048576U, // ADDri
5972
782k
    0U, // ADDrr
5973
782k
    1572864U, // ADDrsi
5974
782k
    0U, // ADDrsr
5975
782k
    1280U,  // ADR
5976
782k
    2U, // AESD
5977
782k
    2U, // AESE
5978
782k
    2U, // AESIMC
5979
782k
    2U, // AESMC
5980
782k
    1048576U, // ANDri
5981
782k
    0U, // ANDrr
5982
782k
    1572864U, // ANDrsi
5983
782k
    0U, // ANDrsr
5984
782k
    520U, // BF16VDOTI_VDOTD
5985
782k
    520U, // BF16VDOTI_VDOTQ
5986
782k
    2U, // BF16VDOTS_VDOTD
5987
782k
    2U, // BF16VDOTS_VDOTQ
5988
782k
    2U, // BF16_VCVT
5989
782k
    2U, // BF16_VCVTB
5990
782k
    2U, // BF16_VCVTT
5991
782k
    1408U,  // BFC
5992
782k
    2098688U, // BFI
5993
782k
    1048576U, // BICri
5994
782k
    0U, // BICrr
5995
782k
    1572864U, // BICrsi
5996
782k
    0U, // BICrsr
5997
782k
    0U, // BKPT
5998
782k
    0U, // BL
5999
782k
    0U, // BLX
6000
782k
    2U, // BLX_pred
6001
782k
    0U, // BLXi
6002
782k
    2U, // BL_pred
6003
782k
    0U, // BX
6004
782k
    2U, // BXJ
6005
782k
    0U, // BX_RET
6006
782k
    2U, // BX_pred
6007
782k
    2U, // Bcc
6008
782k
    2U, // CDE_CX1
6009
782k
    16778U, // CDE_CX1A
6010
782k
    0U, // CDE_CX1D
6011
782k
    524U, // CDE_CX1DA
6012
782k
    16768U, // CDE_CX2
6013
782k
    524682U,  // CDE_CX2A
6014
782k
    526U, // CDE_CX2D
6015
782k
    2687756U, // CDE_CX2DA
6016
782k
    524672U,  // CDE_CX3
6017
782k
    34079114U,  // CDE_CX3A
6018
782k
    2687758U, // CDE_CX3D
6019
782k
    70320908U,  // CDE_CX3DA
6020
782k
    2U, // CDE_VCX1A_fpdp
6021
782k
    2U, // CDE_VCX1A_fpsp
6022
782k
    16778U, // CDE_VCX1A_vec
6023
782k
    2U, // CDE_VCX1_fpdp
6024
782k
    2U, // CDE_VCX1_fpsp
6025
782k
    17930U, // CDE_VCX1_vec
6026
782k
    18048U, // CDE_VCX2A_fpdp
6027
782k
    18048U, // CDE_VCX2A_fpsp
6028
782k
    524682U,  // CDE_VCX2A_vec
6029
782k
    16768U, // CDE_VCX2_fpdp
6030
782k
    16768U, // CDE_VCX2_fpsp
6031
782k
    3671562U, // CDE_VCX2_vec
6032
782k
    4195968U, // CDE_VCX3A_fpdp
6033
782k
    4195968U, // CDE_VCX3A_fpsp
6034
782k
    34079114U,  // CDE_VCX3A_vec
6035
782k
    524672U,  // CDE_VCX3_fpdp
6036
782k
    524672U,  // CDE_VCX3_fpsp
6037
782k
    37225994U,  // CDE_VCX3_vec
6038
782k
    82704U, // CDP
6039
782k
    0U, // CDP2
6040
782k
    0U, // CLREX
6041
782k
    16384U, // CLZ
6042
782k
    1792U,  // CMNri
6043
782k
    16384U, // CMNzrr
6044
782k
    1920U,  // CMNzrsi
6045
782k
    1152U,  // CMNzrsr
6046
782k
    1792U,  // CMPri
6047
782k
    16384U, // CMPrr
6048
782k
    1920U,  // CMPrsi
6049
782k
    1152U,  // CMPrsr
6050
782k
    0U, // CPS1p
6051
782k
    2U, // CPS2p
6052
782k
    17920U, // CPS3p
6053
782k
    17920U, // CRC32B
6054
782k
    17920U, // CRC32CB
6055
782k
    17920U, // CRC32CH
6056
782k
    17920U, // CRC32CW
6057
782k
    17920U, // CRC32H
6058
782k
    17920U, // CRC32W
6059
782k
    2U, // DBG
6060
782k
    0U, // DMB
6061
782k
    0U, // DSB
6062
782k
    1048576U, // EORri
6063
782k
    0U, // EORrr
6064
782k
    1572864U, // EORrsi
6065
782k
    0U, // EORrsr
6066
782k
    0U, // ERET
6067
782k
    18U,  // FCONSTD
6068
782k
    2048U,  // FCONSTH
6069
782k
    2048U,  // FCONSTS
6070
782k
    532U, // FLDMXDB_UPD
6071
782k
    18560U, // FLDMXIA
6072
782k
    532U, // FLDMXIA_UPD
6073
782k
    0U, // FMSTAT
6074
782k
    532U, // FSTMXDB_UPD
6075
782k
    18560U, // FSTMXIA
6076
782k
    532U, // FSTMXIA_UPD
6077
782k
    2U, // HINT
6078
782k
    0U, // HLT
6079
782k
    0U, // HVC
6080
782k
    0U, // ISB
6081
782k
    128U, // LDA
6082
782k
    128U, // LDAB
6083
782k
    128U, // LDAEX
6084
782k
    128U, // LDAEXB
6085
782k
    0U, // LDAEXD
6086
782k
    128U, // LDAEXH
6087
782k
    128U, // LDAH
6088
782k
    0U, // LDC2L_OFFSET
6089
782k
    2304U,  // LDC2L_OPTION
6090
782k
    2432U,  // LDC2L_POST
6091
782k
    0U, // LDC2L_PRE
6092
782k
    0U, // LDC2_OFFSET
6093
782k
    2304U,  // LDC2_OPTION
6094
782k
    2432U,  // LDC2_POST
6095
782k
    0U, // LDC2_PRE
6096
782k
    2582U,  // LDCL_OFFSET
6097
782k
    4721302U, // LDCL_OPTION
6098
782k
    5245590U, // LDCL_POST
6099
782k
    2838U,  // LDCL_PRE
6100
782k
    2582U,  // LDC_OFFSET
6101
782k
    4721302U, // LDC_OPTION
6102
782k
    5245590U, // LDC_POST
6103
782k
    2838U,  // LDC_PRE
6104
782k
    18560U, // LDMDA
6105
782k
    532U, // LDMDA_UPD
6106
782k
    18560U, // LDMDB
6107
782k
    532U, // LDMDB_UPD
6108
782k
    18560U, // LDMIA
6109
782k
    532U, // LDMIA_UPD
6110
782k
    18560U, // LDMIB
6111
782k
    532U, // LDMIB_UPD
6112
782k
    5769856U, // LDRBT_POST_IMM
6113
782k
    5769856U, // LDRBT_POST_REG
6114
782k
    5769856U, // LDRB_POST_IMM
6115
782k
    5769856U, // LDRB_POST_REG
6116
782k
    2944U,  // LDRB_PRE_IMM
6117
782k
    3072U,  // LDRB_PRE_REG
6118
782k
    3200U,  // LDRBi12
6119
782k
    3328U,  // LDRBrs
6120
782k
    6291456U, // LDRD
6121
782k
    40370176U,  // LDRD_POST
6122
782k
    7340032U, // LDRD_PRE
6123
782k
    128U, // LDREX
6124
782k
    128U, // LDREXB
6125
782k
    0U, // LDREXD
6126
782k
    128U, // LDREXH
6127
782k
    3456U,  // LDRH
6128
782k
    7867008U, // LDRHTi
6129
782k
    8391296U, // LDRHTr
6130
782k
    8915584U, // LDRH_POST
6131
782k
    3584U,  // LDRH_PRE
6132
782k
    3456U,  // LDRSB
6133
782k
    7867008U, // LDRSBTi
6134
782k
    8391296U, // LDRSBTr
6135
782k
    8915584U, // LDRSB_POST
6136
782k
    3584U,  // LDRSB_PRE
6137
782k
    3456U,  // LDRSH
6138
782k
    7867008U, // LDRSHTi
6139
782k
    8391296U, // LDRSHTr
6140
782k
    8915584U, // LDRSH_POST
6141
782k
    3584U,  // LDRSH_PRE
6142
782k
    5769856U, // LDRT_POST_IMM
6143
782k
    5769856U, // LDRT_POST_REG
6144
782k
    5769856U, // LDR_POST_IMM
6145
782k
    5769856U, // LDR_POST_REG
6146
782k
    2944U,  // LDR_PRE_IMM
6147
782k
    3072U,  // LDR_PRE_REG
6148
782k
    3200U,  // LDRcp
6149
782k
    3200U,  // LDRi12
6150
782k
    3328U,  // LDRrs
6151
782k
    103908112U, // MCR
6152
782k
    3712U,  // MCR2
6153
782k
    137462544U, // MCRR
6154
782k
    9437568U, // MCRR2
6155
782k
    33554432U,  // MLA
6156
782k
    33554432U,  // MLS
6157
782k
    0U, // MOVPCLR
6158
782k
    17920U, // MOVTi16
6159
782k
    1792U,  // MOVi
6160
782k
    16384U, // MOVi16
6161
782k
    16384U, // MOVr
6162
782k
    16384U, // MOVr_TC
6163
782k
    1920U,  // MOVsi
6164
782k
    1152U,  // MOVsr
6165
782k
    115480U,  // MRC
6166
782k
    3712U,  // MRC2
6167
782k
    0U, // MRRC
6168
782k
    0U, // MRRC2
6169
782k
    26U,  // MRS
6170
782k
    3840U,  // MRSbanked
6171
782k
    28U,  // MRSsys
6172
782k
    528U, // MSR
6173
782k
    0U, // MSRbanked
6174
782k
    30U,  // MSRi
6175
782k
    0U, // MUL
6176
782k
    524288U,  // MVE_ASRLi
6177
782k
    524288U,  // MVE_ASRLr
6178
782k
    2U, // MVE_DLSTP_16
6179
782k
    2U, // MVE_DLSTP_32
6180
782k
    2U, // MVE_DLSTP_64
6181
782k
    2U, // MVE_DLSTP_8
6182
782k
    0U, // MVE_LCTP
6183
782k
    0U, // MVE_LETP
6184
782k
    524288U,  // MVE_LSLLi
6185
782k
    524288U,  // MVE_LSLLr
6186
782k
    524288U,  // MVE_LSRL
6187
782k
    17920U, // MVE_SQRSHR
6188
782k
    9961472U, // MVE_SQRSHRL
6189
782k
    17920U, // MVE_SQSHL
6190
782k
    524288U,  // MVE_SQSHLL
6191
782k
    17920U, // MVE_SRSHR
6192
782k
    524288U,  // MVE_SRSHRL
6193
782k
    17920U, // MVE_UQRSHL
6194
782k
    9961472U, // MVE_UQRSHLL
6195
782k
    17920U, // MVE_UQSHL
6196
782k
    524288U,  // MVE_UQSHLL
6197
782k
    17920U, // MVE_URSHR
6198
782k
    524288U,  // MVE_URSHRL
6199
782k
    3671552U, // MVE_VABAVs16
6200
782k
    3671552U, // MVE_VABAVs32
6201
782k
    3671552U, // MVE_VABAVs8
6202
782k
    3671552U, // MVE_VABAVu16
6203
782k
    3671552U, // MVE_VABAVu32
6204
782k
    3671552U, // MVE_VABAVu8
6205
782k
    0U, // MVE_VABDf16
6206
782k
    0U, // MVE_VABDf32
6207
782k
    0U, // MVE_VABDs16
6208
782k
    0U, // MVE_VABDs32
6209
782k
    0U, // MVE_VABDs8
6210
782k
    0U, // MVE_VABDu16
6211
782k
    0U, // MVE_VABDu32
6212
782k
    0U, // MVE_VABDu8
6213
782k
    16384U, // MVE_VABSf16
6214
782k
    16384U, // MVE_VABSf32
6215
782k
    16384U, // MVE_VABSs16
6216
782k
    16384U, // MVE_VABSs32
6217
782k
    16384U, // MVE_VABSs8
6218
782k
    3671552U, // MVE_VADC
6219
782k
    3671552U, // MVE_VADCI
6220
782k
    524288U,  // MVE_VADDLVs32acc
6221
782k
    0U, // MVE_VADDLVs32no_acc
6222
782k
    524288U,  // MVE_VADDLVu32acc
6223
782k
    0U, // MVE_VADDLVu32no_acc
6224
782k
    17920U, // MVE_VADDVs16acc
6225
782k
    16384U, // MVE_VADDVs16no_acc
6226
782k
    17920U, // MVE_VADDVs32acc
6227
782k
    16384U, // MVE_VADDVs32no_acc
6228
782k
    17920U, // MVE_VADDVs8acc
6229
782k
    16384U, // MVE_VADDVs8no_acc
6230
782k
    17920U, // MVE_VADDVu16acc
6231
782k
    16384U, // MVE_VADDVu16no_acc
6232
782k
    17920U, // MVE_VADDVu32acc
6233
782k
    16384U, // MVE_VADDVu32no_acc
6234
782k
    17920U, // MVE_VADDVu8acc
6235
782k
    16384U, // MVE_VADDVu8no_acc
6236
782k
    0U, // MVE_VADD_qr_f16
6237
782k
    0U, // MVE_VADD_qr_f32
6238
782k
    0U, // MVE_VADD_qr_i16
6239
782k
    0U, // MVE_VADD_qr_i32
6240
782k
    0U, // MVE_VADD_qr_i8
6241
782k
    0U, // MVE_VADDf16
6242
782k
    0U, // MVE_VADDf32
6243
782k
    0U, // MVE_VADDi16
6244
782k
    0U, // MVE_VADDi32
6245
782k
    0U, // MVE_VADDi8
6246
782k
    0U, // MVE_VAND
6247
782k
    0U, // MVE_VBIC
6248
782k
    3968U,  // MVE_VBICimmi16
6249
782k
    3968U,  // MVE_VBICimmi32
6250
782k
    0U, // MVE_VBRSR16
6251
782k
    0U, // MVE_VBRSR32
6252
782k
    0U, // MVE_VBRSR8
6253
782k
    33554432U,  // MVE_VCADDf16
6254
782k
    33554432U,  // MVE_VCADDf32
6255
782k
    33554432U,  // MVE_VCADDi16
6256
782k
    33554432U,  // MVE_VCADDi32
6257
782k
    33554432U,  // MVE_VCADDi8
6258
782k
    16384U, // MVE_VCLSs16
6259
782k
    16384U, // MVE_VCLSs32
6260
782k
    16384U, // MVE_VCLSs8
6261
782k
    16384U, // MVE_VCLZs16
6262
782k
    16384U, // MVE_VCLZs32
6263
782k
    16384U, // MVE_VCLZs8
6264
782k
    37225984U,  // MVE_VCMLAf16
6265
782k
    37225984U,  // MVE_VCMLAf32
6266
782k
    0U, // MVE_VCMPf16
6267
782k
    0U, // MVE_VCMPf16r
6268
782k
    0U, // MVE_VCMPf32
6269
782k
    0U, // MVE_VCMPf32r
6270
782k
    0U, // MVE_VCMPi16
6271
782k
    0U, // MVE_VCMPi16r
6272
782k
    0U, // MVE_VCMPi32
6273
782k
    0U, // MVE_VCMPi32r
6274
782k
    0U, // MVE_VCMPi8
6275
782k
    0U, // MVE_VCMPi8r
6276
782k
    0U, // MVE_VCMPs16
6277
782k
    0U, // MVE_VCMPs16r
6278
782k
    0U, // MVE_VCMPs32
6279
782k
    0U, // MVE_VCMPs32r
6280
782k
    0U, // MVE_VCMPs8
6281
782k
    0U, // MVE_VCMPs8r
6282
782k
    0U, // MVE_VCMPu16
6283
782k
    0U, // MVE_VCMPu16r
6284
782k
    0U, // MVE_VCMPu32
6285
782k
    0U, // MVE_VCMPu32r
6286
782k
    0U, // MVE_VCMPu8
6287
782k
    0U, // MVE_VCMPu8r
6288
782k
    33554432U,  // MVE_VCMULf16
6289
782k
    33554432U,  // MVE_VCMULf32
6290
782k
    2U, // MVE_VCTP16
6291
782k
    2U, // MVE_VCTP32
6292
782k
    2U, // MVE_VCTP64
6293
782k
    2U, // MVE_VCTP8
6294
782k
    2U, // MVE_VCVTf16f32bh
6295
782k
    2U, // MVE_VCVTf16f32th
6296
782k
    536U, // MVE_VCVTf16s16_fix
6297
782k
    0U, // MVE_VCVTf16s16n
6298
782k
    536U, // MVE_VCVTf16u16_fix
6299
782k
    0U, // MVE_VCVTf16u16n
6300
782k
    0U, // MVE_VCVTf32f16bh
6301
782k
    0U, // MVE_VCVTf32f16th
6302
782k
    536U, // MVE_VCVTf32s32_fix
6303
782k
    0U, // MVE_VCVTf32s32n
6304
782k
    536U, // MVE_VCVTf32u32_fix
6305
782k
    0U, // MVE_VCVTf32u32n
6306
782k
    536U, // MVE_VCVTs16f16_fix
6307
782k
    0U, // MVE_VCVTs16f16a
6308
782k
    0U, // MVE_VCVTs16f16m
6309
782k
    0U, // MVE_VCVTs16f16n
6310
782k
    0U, // MVE_VCVTs16f16p
6311
782k
    0U, // MVE_VCVTs16f16z
6312
782k
    536U, // MVE_VCVTs32f32_fix
6313
782k
    0U, // MVE_VCVTs32f32a
6314
782k
    0U, // MVE_VCVTs32f32m
6315
782k
    0U, // MVE_VCVTs32f32n
6316
782k
    0U, // MVE_VCVTs32f32p
6317
782k
    0U, // MVE_VCVTs32f32z
6318
782k
    536U, // MVE_VCVTu16f16_fix
6319
782k
    0U, // MVE_VCVTu16f16a
6320
782k
    0U, // MVE_VCVTu16f16m
6321
782k
    0U, // MVE_VCVTu16f16n
6322
782k
    0U, // MVE_VCVTu16f16p
6323
782k
    0U, // MVE_VCVTu16f16z
6324
782k
    536U, // MVE_VCVTu32f32_fix
6325
782k
    0U, // MVE_VCVTu32f32a
6326
782k
    0U, // MVE_VCVTu32f32m
6327
782k
    0U, // MVE_VCVTu32f32n
6328
782k
    0U, // MVE_VCVTu32f32p
6329
782k
    0U, // MVE_VCVTu32f32z
6330
782k
    3670016U, // MVE_VDDUPu16
6331
782k
    3670016U, // MVE_VDDUPu32
6332
782k
    3670016U, // MVE_VDDUPu8
6333
782k
    16384U, // MVE_VDUP16
6334
782k
    16384U, // MVE_VDUP32
6335
782k
    16384U, // MVE_VDUP8
6336
782k
    37224448U,  // MVE_VDWDUPu16
6337
782k
    37224448U,  // MVE_VDWDUPu32
6338
782k
    37224448U,  // MVE_VDWDUPu8
6339
782k
    0U, // MVE_VEOR
6340
782k
    3671552U, // MVE_VFMA_qr_Sf16
6341
782k
    3671552U, // MVE_VFMA_qr_Sf32
6342
782k
    3671552U, // MVE_VFMA_qr_f16
6343
782k
    3671552U, // MVE_VFMA_qr_f32
6344
782k
    3671552U, // MVE_VFMAf16
6345
782k
    3671552U, // MVE_VFMAf32
6346
782k
    3671552U, // MVE_VFMSf16
6347
782k
    3671552U, // MVE_VFMSf32
6348
782k
    0U, // MVE_VHADD_qr_s16
6349
782k
    0U, // MVE_VHADD_qr_s32
6350
782k
    0U, // MVE_VHADD_qr_s8
6351
782k
    0U, // MVE_VHADD_qr_u16
6352
782k
    0U, // MVE_VHADD_qr_u32
6353
782k
    0U, // MVE_VHADD_qr_u8
6354
782k
    0U, // MVE_VHADDs16
6355
782k
    0U, // MVE_VHADDs32
6356
782k
    0U, // MVE_VHADDs8
6357
782k
    0U, // MVE_VHADDu16
6358
782k
    0U, // MVE_VHADDu32
6359
782k
    0U, // MVE_VHADDu8
6360
782k
    33554432U,  // MVE_VHCADDs16
6361
782k
    33554432U,  // MVE_VHCADDs32
6362
782k
    33554432U,  // MVE_VHCADDs8
6363
782k
    0U, // MVE_VHSUB_qr_s16
6364
782k
    0U, // MVE_VHSUB_qr_s32
6365
782k
    0U, // MVE_VHSUB_qr_s8
6366
782k
    0U, // MVE_VHSUB_qr_u16
6367
782k
    0U, // MVE_VHSUB_qr_u32
6368
782k
    0U, // MVE_VHSUB_qr_u8
6369
782k
    0U, // MVE_VHSUBs16
6370
782k
    0U, // MVE_VHSUBs32
6371
782k
    0U, // MVE_VHSUBs8
6372
782k
    0U, // MVE_VHSUBu16
6373
782k
    0U, // MVE_VHSUBu32
6374
782k
    0U, // MVE_VHSUBu8
6375
782k
    3670016U, // MVE_VIDUPu16
6376
782k
    3670016U, // MVE_VIDUPu32
6377
782k
    3670016U, // MVE_VIDUPu8
6378
782k
    37224448U,  // MVE_VIWDUPu16
6379
782k
    37224448U,  // MVE_VIWDUPu32
6380
782k
    37224448U,  // MVE_VIWDUPu8
6381
782k
    0U, // MVE_VLD20_16
6382
782k
    0U, // MVE_VLD20_16_wb
6383
782k
    0U, // MVE_VLD20_32
6384
782k
    0U, // MVE_VLD20_32_wb
6385
782k
    0U, // MVE_VLD20_8
6386
782k
    0U, // MVE_VLD20_8_wb
6387
782k
    0U, // MVE_VLD21_16
6388
782k
    0U, // MVE_VLD21_16_wb
6389
782k
    0U, // MVE_VLD21_32
6390
782k
    0U, // MVE_VLD21_32_wb
6391
782k
    0U, // MVE_VLD21_8
6392
782k
    0U, // MVE_VLD21_8_wb
6393
782k
    0U, // MVE_VLD40_16
6394
782k
    0U, // MVE_VLD40_16_wb
6395
782k
    0U, // MVE_VLD40_32
6396
782k
    0U, // MVE_VLD40_32_wb
6397
782k
    0U, // MVE_VLD40_8
6398
782k
    0U, // MVE_VLD40_8_wb
6399
782k
    0U, // MVE_VLD41_16
6400
782k
    0U, // MVE_VLD41_16_wb
6401
782k
    0U, // MVE_VLD41_32
6402
782k
    0U, // MVE_VLD41_32_wb
6403
782k
    0U, // MVE_VLD41_8
6404
782k
    0U, // MVE_VLD41_8_wb
6405
782k
    0U, // MVE_VLD42_16
6406
782k
    0U, // MVE_VLD42_16_wb
6407
782k
    0U, // MVE_VLD42_32
6408
782k
    0U, // MVE_VLD42_32_wb
6409
782k
    0U, // MVE_VLD42_8
6410
782k
    0U, // MVE_VLD42_8_wb
6411
782k
    0U, // MVE_VLD43_16
6412
782k
    0U, // MVE_VLD43_16_wb
6413
782k
    0U, // MVE_VLD43_32
6414
782k
    0U, // MVE_VLD43_32_wb
6415
782k
    0U, // MVE_VLD43_8
6416
782k
    0U, // MVE_VLD43_8_wb
6417
782k
    4096U,  // MVE_VLDRBS16
6418
782k
    133760U,  // MVE_VLDRBS16_post
6419
782k
    4224U,  // MVE_VLDRBS16_pre
6420
782k
    4352U,  // MVE_VLDRBS16_rq
6421
782k
    4096U,  // MVE_VLDRBS32
6422
782k
    133760U,  // MVE_VLDRBS32_post
6423
782k
    4224U,  // MVE_VLDRBS32_pre
6424
782k
    4352U,  // MVE_VLDRBS32_rq
6425
782k
    4096U,  // MVE_VLDRBU16
6426
782k
    133760U,  // MVE_VLDRBU16_post
6427
782k
    4224U,  // MVE_VLDRBU16_pre
6428
782k
    4352U,  // MVE_VLDRBU16_rq
6429
782k
    4096U,  // MVE_VLDRBU32
6430
782k
    133760U,  // MVE_VLDRBU32_post
6431
782k
    4224U,  // MVE_VLDRBU32_pre
6432
782k
    4352U,  // MVE_VLDRBU32_rq
6433
782k
    4096U,  // MVE_VLDRBU8
6434
782k
    133760U,  // MVE_VLDRBU8_post
6435
782k
    4480U,  // MVE_VLDRBU8_pre
6436
782k
    4352U,  // MVE_VLDRBU8_rq
6437
782k
    4096U,  // MVE_VLDRDU64_qi
6438
782k
    4224U,  // MVE_VLDRDU64_qi_pre
6439
782k
    4608U,  // MVE_VLDRDU64_rq
6440
782k
    4352U,  // MVE_VLDRDU64_rq_u
6441
782k
    4096U,  // MVE_VLDRHS32
6442
782k
    133760U,  // MVE_VLDRHS32_post
6443
782k
    4224U,  // MVE_VLDRHS32_pre
6444
782k
    4736U,  // MVE_VLDRHS32_rq
6445
782k
    4352U,  // MVE_VLDRHS32_rq_u
6446
782k
    4096U,  // MVE_VLDRHU16
6447
782k
    133760U,  // MVE_VLDRHU16_post
6448
782k
    4480U,  // MVE_VLDRHU16_pre
6449
782k
    4736U,  // MVE_VLDRHU16_rq
6450
782k
    4352U,  // MVE_VLDRHU16_rq_u
6451
782k
    4096U,  // MVE_VLDRHU32
6452
782k
    133760U,  // MVE_VLDRHU32_post
6453
782k
    4224U,  // MVE_VLDRHU32_pre
6454
782k
    4736U,  // MVE_VLDRHU32_rq
6455
782k
    4352U,  // MVE_VLDRHU32_rq_u
6456
782k
    4096U,  // MVE_VLDRWU32
6457
782k
    133760U,  // MVE_VLDRWU32_post
6458
782k
    4480U,  // MVE_VLDRWU32_pre
6459
782k
    4096U,  // MVE_VLDRWU32_qi
6460
782k
    4224U,  // MVE_VLDRWU32_qi_pre
6461
782k
    4864U,  // MVE_VLDRWU32_rq
6462
782k
    4352U,  // MVE_VLDRWU32_rq_u
6463
782k
    17920U, // MVE_VMAXAVs16
6464
782k
    17920U, // MVE_VMAXAVs32
6465
782k
    17920U, // MVE_VMAXAVs8
6466
782k
    17920U, // MVE_VMAXAs16
6467
782k
    17920U, // MVE_VMAXAs32
6468
782k
    17920U, // MVE_VMAXAs8
6469
782k
    17920U, // MVE_VMAXNMAVf16
6470
782k
    17920U, // MVE_VMAXNMAVf32
6471
782k
    17920U, // MVE_VMAXNMAf16
6472
782k
    17920U, // MVE_VMAXNMAf32
6473
782k
    17920U, // MVE_VMAXNMVf16
6474
782k
    17920U, // MVE_VMAXNMVf32
6475
782k
    0U, // MVE_VMAXNMf16
6476
782k
    0U, // MVE_VMAXNMf32
6477
782k
    17920U, // MVE_VMAXVs16
6478
782k
    17920U, // MVE_VMAXVs32
6479
782k
    17920U, // MVE_VMAXVs8
6480
782k
    17920U, // MVE_VMAXVu16
6481
782k
    17920U, // MVE_VMAXVu32
6482
782k
    17920U, // MVE_VMAXVu8
6483
782k
    0U, // MVE_VMAXs16
6484
782k
    0U, // MVE_VMAXs32
6485
782k
    0U, // MVE_VMAXs8
6486
782k
    0U, // MVE_VMAXu16
6487
782k
    0U, // MVE_VMAXu32
6488
782k
    0U, // MVE_VMAXu8
6489
782k
    17920U, // MVE_VMINAVs16
6490
782k
    17920U, // MVE_VMINAVs32
6491
782k
    17920U, // MVE_VMINAVs8
6492
782k
    17920U, // MVE_VMINAs16
6493
782k
    17920U, // MVE_VMINAs32
6494
782k
    17920U, // MVE_VMINAs8
6495
782k
    17920U, // MVE_VMINNMAVf16
6496
782k
    17920U, // MVE_VMINNMAVf32
6497
782k
    17920U, // MVE_VMINNMAf16
6498
782k
    17920U, // MVE_VMINNMAf32
6499
782k
    17920U, // MVE_VMINNMVf16
6500
782k
    17920U, // MVE_VMINNMVf32
6501
782k
    0U, // MVE_VMINNMf16
6502
782k
    0U, // MVE_VMINNMf32
6503
782k
    17920U, // MVE_VMINVs16
6504
782k
    17920U, // MVE_VMINVs32
6505
782k
    17920U, // MVE_VMINVs8
6506
782k
    17920U, // MVE_VMINVu16
6507
782k
    17920U, // MVE_VMINVu32
6508
782k
    17920U, // MVE_VMINVu8
6509
782k
    0U, // MVE_VMINs16
6510
782k
    0U, // MVE_VMINs32
6511
782k
    0U, // MVE_VMINs8
6512
782k
    0U, // MVE_VMINu16
6513
782k
    0U, // MVE_VMINu32
6514
782k
    0U, // MVE_VMINu8
6515
782k
    3671552U, // MVE_VMLADAVas16
6516
782k
    3671552U, // MVE_VMLADAVas32
6517
782k
    3671552U, // MVE_VMLADAVas8
6518
782k
    3671552U, // MVE_VMLADAVau16
6519
782k
    3671552U, // MVE_VMLADAVau32
6520
782k
    3671552U, // MVE_VMLADAVau8
6521
782k
    3671552U, // MVE_VMLADAVaxs16
6522
782k
    3671552U, // MVE_VMLADAVaxs32
6523
782k
    3671552U, // MVE_VMLADAVaxs8
6524
782k
    0U, // MVE_VMLADAVs16
6525
782k
    0U, // MVE_VMLADAVs32
6526
782k
    0U, // MVE_VMLADAVs8
6527
782k
    0U, // MVE_VMLADAVu16
6528
782k
    0U, // MVE_VMLADAVu32
6529
782k
    0U, // MVE_VMLADAVu8
6530
782k
    0U, // MVE_VMLADAVxs16
6531
782k
    0U, // MVE_VMLADAVxs32
6532
782k
    0U, // MVE_VMLADAVxs8
6533
782k
    34078720U,  // MVE_VMLALDAVas16
6534
782k
    34078720U,  // MVE_VMLALDAVas32
6535
782k
    34078720U,  // MVE_VMLALDAVau16
6536
782k
    34078720U,  // MVE_VMLALDAVau32
6537
782k
    34078720U,  // MVE_VMLALDAVaxs16
6538
782k
    34078720U,  // MVE_VMLALDAVaxs32
6539
782k
    33554432U,  // MVE_VMLALDAVs16
6540
782k
    33554432U,  // MVE_VMLALDAVs32
6541
782k
    33554432U,  // MVE_VMLALDAVu16
6542
782k
    33554432U,  // MVE_VMLALDAVu32
6543
782k
    33554432U,  // MVE_VMLALDAVxs16
6544
782k
    33554432U,  // MVE_VMLALDAVxs32
6545
782k
    3671552U, // MVE_VMLAS_qr_i16
6546
782k
    3671552U, // MVE_VMLAS_qr_i32
6547
782k
    3671552U, // MVE_VMLAS_qr_i8
6548
782k
    3671552U, // MVE_VMLA_qr_i16
6549
782k
    3671552U, // MVE_VMLA_qr_i32
6550
782k
    3671552U, // MVE_VMLA_qr_i8
6551
782k
    3671552U, // MVE_VMLSDAVas16
6552
782k
    3671552U, // MVE_VMLSDAVas32
6553
782k
    3671552U, // MVE_VMLSDAVas8
6554
782k
    3671552U, // MVE_VMLSDAVaxs16
6555
782k
    3671552U, // MVE_VMLSDAVaxs32
6556
782k
    3671552U, // MVE_VMLSDAVaxs8
6557
782k
    0U, // MVE_VMLSDAVs16
6558
782k
    0U, // MVE_VMLSDAVs32
6559
782k
    0U, // MVE_VMLSDAVs8
6560
782k
    0U, // MVE_VMLSDAVxs16
6561
782k
    0U, // MVE_VMLSDAVxs32
6562
782k
    0U, // MVE_VMLSDAVxs8
6563
782k
    34078720U,  // MVE_VMLSLDAVas16
6564
782k
    34078720U,  // MVE_VMLSLDAVas32
6565
782k
    34078720U,  // MVE_VMLSLDAVaxs16
6566
782k
    34078720U,  // MVE_VMLSLDAVaxs32
6567
782k
    33554432U,  // MVE_VMLSLDAVs16
6568
782k
    33554432U,  // MVE_VMLSLDAVs32
6569
782k
    33554432U,  // MVE_VMLSLDAVxs16
6570
782k
    33554432U,  // MVE_VMLSLDAVxs32
6571
782k
    16384U, // MVE_VMOVLs16bh
6572
782k
    16384U, // MVE_VMOVLs16th
6573
782k
    16384U, // MVE_VMOVLs8bh
6574
782k
    16384U, // MVE_VMOVLs8th
6575
782k
    16384U, // MVE_VMOVLu16bh
6576
782k
    16384U, // MVE_VMOVLu16th
6577
782k
    16384U, // MVE_VMOVLu8bh
6578
782k
    16384U, // MVE_VMOVLu8th
6579
782k
    17920U, // MVE_VMOVNi16bh
6580
782k
    17920U, // MVE_VMOVNi16th
6581
782k
    17920U, // MVE_VMOVNi32bh
6582
782k
    17920U, // MVE_VMOVNi32th
6583
782k
    147456U,  // MVE_VMOV_from_lane_32
6584
782k
    147456U,  // MVE_VMOV_from_lane_s16
6585
782k
    147456U,  // MVE_VMOV_from_lane_s8
6586
782k
    147456U,  // MVE_VMOV_from_lane_u16
6587
782k
    147456U,  // MVE_VMOV_from_lane_u8
6588
782k
    10650376U,  // MVE_VMOV_q_rr
6589
782k
    167772160U, // MVE_VMOV_rr_q
6590
782k
    32U,  // MVE_VMOV_to_lane_16
6591
782k
    32U,  // MVE_VMOV_to_lane_32
6592
782k
    32U,  // MVE_VMOV_to_lane_8
6593
782k
    2048U,  // MVE_VMOVimmf32
6594
782k
    4992U,  // MVE_VMOVimmi16
6595
782k
    4992U,  // MVE_VMOVimmi32
6596
782k
    0U, // MVE_VMOVimmi64
6597
782k
    4992U,  // MVE_VMOVimmi8
6598
782k
    0U, // MVE_VMULHs16
6599
782k
    0U, // MVE_VMULHs32
6600
782k
    0U, // MVE_VMULHs8
6601
782k
    0U, // MVE_VMULHu16
6602
782k
    0U, // MVE_VMULHu32
6603
782k
    0U, // MVE_VMULHu8
6604
782k
    0U, // MVE_VMULLBp16
6605
782k
    0U, // MVE_VMULLBp8
6606
782k
    0U, // MVE_VMULLBs16
6607
782k
    0U, // MVE_VMULLBs32
6608
782k
    0U, // MVE_VMULLBs8
6609
782k
    0U, // MVE_VMULLBu16
6610
782k
    0U, // MVE_VMULLBu32
6611
782k
    0U, // MVE_VMULLBu8
6612
782k
    0U, // MVE_VMULLTp16
6613
782k
    0U, // MVE_VMULLTp8
6614
782k
    0U, // MVE_VMULLTs16
6615
782k
    0U, // MVE_VMULLTs32
6616
782k
    0U, // MVE_VMULLTs8
6617
782k
    0U, // MVE_VMULLTu16
6618
782k
    0U, // MVE_VMULLTu32
6619
782k
    0U, // MVE_VMULLTu8
6620
782k
    0U, // MVE_VMUL_qr_f16
6621
782k
    0U, // MVE_VMUL_qr_f32
6622
782k
    0U, // MVE_VMUL_qr_i16
6623
782k
    0U, // MVE_VMUL_qr_i32
6624
782k
    0U, // MVE_VMUL_qr_i8
6625
782k
    0U, // MVE_VMULf16
6626
782k
    0U, // MVE_VMULf32
6627
782k
    0U, // MVE_VMULi16
6628
782k
    0U, // MVE_VMULi32
6629
782k
    0U, // MVE_VMULi8
6630
782k
    16384U, // MVE_VMVN
6631
782k
    4992U,  // MVE_VMVNimmi16
6632
782k
    4992U,  // MVE_VMVNimmi32
6633
782k
    16384U, // MVE_VNEGf16
6634
782k
    16384U, // MVE_VNEGf32
6635
782k
    16384U, // MVE_VNEGs16
6636
782k
    16384U, // MVE_VNEGs32
6637
782k
    16384U, // MVE_VNEGs8
6638
782k
    0U, // MVE_VORN
6639
782k
    0U, // MVE_VORR
6640
782k
    3968U,  // MVE_VORRimmi16
6641
782k
    3968U,  // MVE_VORRimmi32
6642
782k
    0U, // MVE_VPNOT
6643
782k
    0U, // MVE_VPSEL
6644
782k
    0U, // MVE_VPST
6645
782k
    0U, // MVE_VPTv16i8
6646
782k
    0U, // MVE_VPTv16i8r
6647
782k
    0U, // MVE_VPTv16s8
6648
782k
    0U, // MVE_VPTv16s8r
6649
782k
    0U, // MVE_VPTv16u8
6650
782k
    0U, // MVE_VPTv16u8r
6651
782k
    0U, // MVE_VPTv4f32
6652
782k
    0U, // MVE_VPTv4f32r
6653
782k
    0U, // MVE_VPTv4i32
6654
782k
    0U, // MVE_VPTv4i32r
6655
782k
    0U, // MVE_VPTv4s32
6656
782k
    0U, // MVE_VPTv4s32r
6657
782k
    0U, // MVE_VPTv4u32
6658
782k
    0U, // MVE_VPTv4u32r
6659
782k
    0U, // MVE_VPTv8f16
6660
782k
    0U, // MVE_VPTv8f16r
6661
782k
    0U, // MVE_VPTv8i16
6662
782k
    0U, // MVE_VPTv8i16r
6663
782k
    0U, // MVE_VPTv8s16
6664
782k
    0U, // MVE_VPTv8s16r
6665
782k
    0U, // MVE_VPTv8u16
6666
782k
    0U, // MVE_VPTv8u16r
6667
782k
    16384U, // MVE_VQABSs16
6668
782k
    16384U, // MVE_VQABSs32
6669
782k
    16384U, // MVE_VQABSs8
6670
782k
    0U, // MVE_VQADD_qr_s16
6671
782k
    0U, // MVE_VQADD_qr_s32
6672
782k
    0U, // MVE_VQADD_qr_s8
6673
782k
    0U, // MVE_VQADD_qr_u16
6674
782k
    0U, // MVE_VQADD_qr_u32
6675
782k
    0U, // MVE_VQADD_qr_u8
6676
782k
    0U, // MVE_VQADDs16
6677
782k
    0U, // MVE_VQADDs32
6678
782k
    0U, // MVE_VQADDs8
6679
782k
    0U, // MVE_VQADDu16
6680
782k
    0U, // MVE_VQADDu32
6681
782k
    0U, // MVE_VQADDu8
6682
782k
    3671552U, // MVE_VQDMLADHXs16
6683
782k
    3671552U, // MVE_VQDMLADHXs32
6684
782k
    3671552U, // MVE_VQDMLADHXs8
6685
782k
    3671552U, // MVE_VQDMLADHs16
6686
782k
    3671552U, // MVE_VQDMLADHs32
6687
782k
    3671552U, // MVE_VQDMLADHs8
6688
782k
    3671552U, // MVE_VQDMLAH_qrs16
6689
782k
    3671552U, // MVE_VQDMLAH_qrs32
6690
782k
    3671552U, // MVE_VQDMLAH_qrs8
6691
782k
    3671552U, // MVE_VQDMLASH_qrs16
6692
782k
    3671552U, // MVE_VQDMLASH_qrs32
6693
782k
    3671552U, // MVE_VQDMLASH_qrs8
6694
782k
    3671552U, // MVE_VQDMLSDHXs16
6695
782k
    3671552U, // MVE_VQDMLSDHXs32
6696
782k
    3671552U, // MVE_VQDMLSDHXs8
6697
782k
    3671552U, // MVE_VQDMLSDHs16
6698
782k
    3671552U, // MVE_VQDMLSDHs32
6699
782k
    3671552U, // MVE_VQDMLSDHs8
6700
782k
    0U, // MVE_VQDMULH_qr_s16
6701
782k
    0U, // MVE_VQDMULH_qr_s32
6702
782k
    0U, // MVE_VQDMULH_qr_s8
6703
782k
    0U, // MVE_VQDMULHi16
6704
782k
    0U, // MVE_VQDMULHi32
6705
782k
    0U, // MVE_VQDMULHi8
6706
782k
    0U, // MVE_VQDMULL_qr_s16bh
6707
782k
    0U, // MVE_VQDMULL_qr_s16th
6708
782k
    0U, // MVE_VQDMULL_qr_s32bh
6709
782k
    0U, // MVE_VQDMULL_qr_s32th
6710
782k
    0U, // MVE_VQDMULLs16bh
6711
782k
    0U, // MVE_VQDMULLs16th
6712
782k
    0U, // MVE_VQDMULLs32bh
6713
782k
    0U, // MVE_VQDMULLs32th
6714
782k
    17920U, // MVE_VQMOVNs16bh
6715
782k
    17920U, // MVE_VQMOVNs16th
6716
782k
    17920U, // MVE_VQMOVNs32bh
6717
782k
    17920U, // MVE_VQMOVNs32th
6718
782k
    17920U, // MVE_VQMOVNu16bh
6719
782k
    17920U, // MVE_VQMOVNu16th
6720
782k
    17920U, // MVE_VQMOVNu32bh
6721
782k
    17920U, // MVE_VQMOVNu32th
6722
782k
    17920U, // MVE_VQMOVUNs16bh
6723
782k
    17920U, // MVE_VQMOVUNs16th
6724
782k
    17920U, // MVE_VQMOVUNs32bh
6725
782k
    17920U, // MVE_VQMOVUNs32th
6726
782k
    16384U, // MVE_VQNEGs16
6727
782k
    16384U, // MVE_VQNEGs32
6728
782k
    16384U, // MVE_VQNEGs8
6729
782k
    3671552U, // MVE_VQRDMLADHXs16
6730
782k
    3671552U, // MVE_VQRDMLADHXs32
6731
782k
    3671552U, // MVE_VQRDMLADHXs8
6732
782k
    3671552U, // MVE_VQRDMLADHs16
6733
782k
    3671552U, // MVE_VQRDMLADHs32
6734
782k
    3671552U, // MVE_VQRDMLADHs8
6735
782k
    3671552U, // MVE_VQRDMLAH_qrs16
6736
782k
    3671552U, // MVE_VQRDMLAH_qrs32
6737
782k
    3671552U, // MVE_VQRDMLAH_qrs8
6738
782k
    3671552U, // MVE_VQRDMLASH_qrs16
6739
782k
    3671552U, // MVE_VQRDMLASH_qrs32
6740
782k
    3671552U, // MVE_VQRDMLASH_qrs8
6741
782k
    3671552U, // MVE_VQRDMLSDHXs16
6742
782k
    3671552U, // MVE_VQRDMLSDHXs32
6743
782k
    3671552U, // MVE_VQRDMLSDHXs8
6744
782k
    3671552U, // MVE_VQRDMLSDHs16
6745
782k
    3671552U, // MVE_VQRDMLSDHs32
6746
782k
    3671552U, // MVE_VQRDMLSDHs8
6747
782k
    0U, // MVE_VQRDMULH_qr_s16
6748
782k
    0U, // MVE_VQRDMULH_qr_s32
6749
782k
    0U, // MVE_VQRDMULH_qr_s8
6750
782k
    0U, // MVE_VQRDMULHi16
6751
782k
    0U, // MVE_VQRDMULHi32
6752
782k
    0U, // MVE_VQRDMULHi8
6753
782k
    0U, // MVE_VQRSHL_by_vecs16
6754
782k
    0U, // MVE_VQRSHL_by_vecs32
6755
782k
    0U, // MVE_VQRSHL_by_vecs8
6756
782k
    0U, // MVE_VQRSHL_by_vecu16
6757
782k
    0U, // MVE_VQRSHL_by_vecu32
6758
782k
    0U, // MVE_VQRSHL_by_vecu8
6759
782k
    17920U, // MVE_VQRSHL_qrs16
6760
782k
    17920U, // MVE_VQRSHL_qrs32
6761
782k
    17920U, // MVE_VQRSHL_qrs8
6762
782k
    17920U, // MVE_VQRSHL_qru16
6763
782k
    17920U, // MVE_VQRSHL_qru32
6764
782k
    17920U, // MVE_VQRSHL_qru8
6765
782k
    3671552U, // MVE_VQRSHRNbhs16
6766
782k
    3671552U, // MVE_VQRSHRNbhs32
6767
782k
    3671552U, // MVE_VQRSHRNbhu16
6768
782k
    3671552U, // MVE_VQRSHRNbhu32
6769
782k
    3671552U, // MVE_VQRSHRNths16
6770
782k
    3671552U, // MVE_VQRSHRNths32
6771
782k
    3671552U, // MVE_VQRSHRNthu16
6772
782k
    3671552U, // MVE_VQRSHRNthu32
6773
782k
    3671552U, // MVE_VQRSHRUNs16bh
6774
782k
    3671552U, // MVE_VQRSHRUNs16th
6775
782k
    3671552U, // MVE_VQRSHRUNs32bh
6776
782k
    3671552U, // MVE_VQRSHRUNs32th
6777
782k
    0U, // MVE_VQSHLU_imms16
6778
782k
    0U, // MVE_VQSHLU_imms32
6779
782k
    0U, // MVE_VQSHLU_imms8
6780
782k
    0U, // MVE_VQSHL_by_vecs16
6781
782k
    0U, // MVE_VQSHL_by_vecs32
6782
782k
    0U, // MVE_VQSHL_by_vecs8
6783
782k
    0U, // MVE_VQSHL_by_vecu16
6784
782k
    0U, // MVE_VQSHL_by_vecu32
6785
782k
    0U, // MVE_VQSHL_by_vecu8
6786
782k
    17920U, // MVE_VQSHL_qrs16
6787
782k
    17920U, // MVE_VQSHL_qrs32
6788
782k
    17920U, // MVE_VQSHL_qrs8
6789
782k
    17920U, // MVE_VQSHL_qru16
6790
782k
    17920U, // MVE_VQSHL_qru32
6791
782k
    17920U, // MVE_VQSHL_qru8
6792
782k
    0U, // MVE_VQSHLimms16
6793
782k
    0U, // MVE_VQSHLimms32
6794
782k
    0U, // MVE_VQSHLimms8
6795
782k
    0U, // MVE_VQSHLimmu16
6796
782k
    0U, // MVE_VQSHLimmu32
6797
782k
    0U, // MVE_VQSHLimmu8
6798
782k
    3671552U, // MVE_VQSHRNbhs16
6799
782k
    3671552U, // MVE_VQSHRNbhs32
6800
782k
    3671552U, // MVE_VQSHRNbhu16
6801
782k
    3671552U, // MVE_VQSHRNbhu32
6802
782k
    3671552U, // MVE_VQSHRNths16
6803
782k
    3671552U, // MVE_VQSHRNths32
6804
782k
    3671552U, // MVE_VQSHRNthu16
6805
782k
    3671552U, // MVE_VQSHRNthu32
6806
782k
    3671552U, // MVE_VQSHRUNs16bh
6807
782k
    3671552U, // MVE_VQSHRUNs16th
6808
782k
    3671552U, // MVE_VQSHRUNs32bh
6809
782k
    3671552U, // MVE_VQSHRUNs32th
6810
782k
    0U, // MVE_VQSUB_qr_s16
6811
782k
    0U, // MVE_VQSUB_qr_s32
6812
782k
    0U, // MVE_VQSUB_qr_s8
6813
782k
    0U, // MVE_VQSUB_qr_u16
6814
782k
    0U, // MVE_VQSUB_qr_u32
6815
782k
    0U, // MVE_VQSUB_qr_u8
6816
782k
    0U, // MVE_VQSUBs16
6817
782k
    0U, // MVE_VQSUBs32
6818
782k
    0U, // MVE_VQSUBs8
6819
782k
    0U, // MVE_VQSUBu16
6820
782k
    0U, // MVE_VQSUBu32
6821
782k
    0U, // MVE_VQSUBu8
6822
782k
    16384U, // MVE_VREV16_8
6823
782k
    16384U, // MVE_VREV32_16
6824
782k
    16384U, // MVE_VREV32_8
6825
782k
    16384U, // MVE_VREV64_16
6826
782k
    16384U, // MVE_VREV64_32
6827
782k
    16384U, // MVE_VREV64_8
6828
782k
    0U, // MVE_VRHADDs16
6829
782k
    0U, // MVE_VRHADDs32
6830
782k
    0U, // MVE_VRHADDs8
6831
782k
    0U, // MVE_VRHADDu16
6832
782k
    0U, // MVE_VRHADDu32
6833
782k
    0U, // MVE_VRHADDu8
6834
782k
    16384U, // MVE_VRINTf16A
6835
782k
    16384U, // MVE_VRINTf16M
6836
782k
    16384U, // MVE_VRINTf16N
6837
782k
    16384U, // MVE_VRINTf16P
6838
782k
    16384U, // MVE_VRINTf16X
6839
782k
    16384U, // MVE_VRINTf16Z
6840
782k
    16384U, // MVE_VRINTf32A
6841
782k
    16384U, // MVE_VRINTf32M
6842
782k
    16384U, // MVE_VRINTf32N
6843
782k
    16384U, // MVE_VRINTf32P
6844
782k
    16384U, // MVE_VRINTf32X
6845
782k
    16384U, // MVE_VRINTf32Z
6846
782k
    34078720U,  // MVE_VRMLALDAVHas32
6847
782k
    34078720U,  // MVE_VRMLALDAVHau32
6848
782k
    34078720U,  // MVE_VRMLALDAVHaxs32
6849
782k
    33554432U,  // MVE_VRMLALDAVHs32
6850
782k
    33554432U,  // MVE_VRMLALDAVHu32
6851
782k
    33554432U,  // MVE_VRMLALDAVHxs32
6852
782k
    34078720U,  // MVE_VRMLSLDAVHas32
6853
782k
    34078720U,  // MVE_VRMLSLDAVHaxs32
6854
782k
    33554432U,  // MVE_VRMLSLDAVHs32
6855
782k
    33554432U,  // MVE_VRMLSLDAVHxs32
6856
782k
    0U, // MVE_VRMULHs16
6857
782k
    0U, // MVE_VRMULHs32
6858
782k
    0U, // MVE_VRMULHs8
6859
782k
    0U, // MVE_VRMULHu16
6860
782k
    0U, // MVE_VRMULHu32
6861
782k
    0U, // MVE_VRMULHu8
6862
782k
    0U, // MVE_VRSHL_by_vecs16
6863
782k
    0U, // MVE_VRSHL_by_vecs32
6864
782k
    0U, // MVE_VRSHL_by_vecs8
6865
782k
    0U, // MVE_VRSHL_by_vecu16
6866
782k
    0U, // MVE_VRSHL_by_vecu32
6867
782k
    0U, // MVE_VRSHL_by_vecu8
6868
782k
    17920U, // MVE_VRSHL_qrs16
6869
782k
    17920U, // MVE_VRSHL_qrs32
6870
782k
    17920U, // MVE_VRSHL_qrs8
6871
782k
    17920U, // MVE_VRSHL_qru16
6872
782k
    17920U, // MVE_VRSHL_qru32
6873
782k
    17920U, // MVE_VRSHL_qru8
6874
782k
    3671552U, // MVE_VRSHRNi16bh
6875
782k
    3671552U, // MVE_VRSHRNi16th
6876
782k
    3671552U, // MVE_VRSHRNi32bh
6877
782k
    3671552U, // MVE_VRSHRNi32th
6878
782k
    0U, // MVE_VRSHR_imms16
6879
782k
    0U, // MVE_VRSHR_imms32
6880
782k
    0U, // MVE_VRSHR_imms8
6881
782k
    0U, // MVE_VRSHR_immu16
6882
782k
    0U, // MVE_VRSHR_immu32
6883
782k
    0U, // MVE_VRSHR_immu8
6884
782k
    3671552U, // MVE_VSBC
6885
782k
    3671552U, // MVE_VSBCI
6886
782k
    524672U,  // MVE_VSHLC
6887
782k
    0U, // MVE_VSHLL_imms16bh
6888
782k
    0U, // MVE_VSHLL_imms16th
6889
782k
    0U, // MVE_VSHLL_imms8bh
6890
782k
    0U, // MVE_VSHLL_imms8th
6891
782k
    0U, // MVE_VSHLL_immu16bh
6892
782k
    0U, // MVE_VSHLL_immu16th
6893
782k
    0U, // MVE_VSHLL_immu8bh
6894
782k
    0U, // MVE_VSHLL_immu8th
6895
782k
    180224U,  // MVE_VSHLL_lws16bh
6896
782k
    180224U,  // MVE_VSHLL_lws16th
6897
782k
    196608U,  // MVE_VSHLL_lws8bh
6898
782k
    196608U,  // MVE_VSHLL_lws8th
6899
782k
    180224U,  // MVE_VSHLL_lwu16bh
6900
782k
    180224U,  // MVE_VSHLL_lwu16th
6901
782k
    196608U,  // MVE_VSHLL_lwu8bh
6902
782k
    196608U,  // MVE_VSHLL_lwu8th
6903
782k
    0U, // MVE_VSHL_by_vecs16
6904
782k
    0U, // MVE_VSHL_by_vecs32
6905
782k
    0U, // MVE_VSHL_by_vecs8
6906
782k
    0U, // MVE_VSHL_by_vecu16
6907
782k
    0U, // MVE_VSHL_by_vecu32
6908
782k
    0U, // MVE_VSHL_by_vecu8
6909
782k
    0U, // MVE_VSHL_immi16
6910
782k
    0U, // MVE_VSHL_immi32
6911
782k
    0U, // MVE_VSHL_immi8
6912
782k
    17920U, // MVE_VSHL_qrs16
6913
782k
    17920U, // MVE_VSHL_qrs32
6914
782k
    17920U, // MVE_VSHL_qrs8
6915
782k
    17920U, // MVE_VSHL_qru16
6916
782k
    17920U, // MVE_VSHL_qru32
6917
782k
    17920U, // MVE_VSHL_qru8
6918
782k
    3671552U, // MVE_VSHRNi16bh
6919
782k
    3671552U, // MVE_VSHRNi16th
6920
782k
    3671552U, // MVE_VSHRNi32bh
6921
782k
    3671552U, // MVE_VSHRNi32th
6922
782k
    0U, // MVE_VSHR_imms16
6923
782k
    0U, // MVE_VSHR_imms32
6924
782k
    0U, // MVE_VSHR_imms8
6925
782k
    0U, // MVE_VSHR_immu16
6926
782k
    0U, // MVE_VSHR_immu32
6927
782k
    0U, // MVE_VSHR_immu8
6928
782k
    3671552U, // MVE_VSLIimm16
6929
782k
    3671552U, // MVE_VSLIimm32
6930
782k
    3671552U, // MVE_VSLIimm8
6931
782k
    3671552U, // MVE_VSRIimm16
6932
782k
    3671552U, // MVE_VSRIimm32
6933
782k
    3671552U, // MVE_VSRIimm8
6934
782k
    0U, // MVE_VST20_16
6935
782k
    0U, // MVE_VST20_16_wb
6936
782k
    0U, // MVE_VST20_32
6937
782k
    0U, // MVE_VST20_32_wb
6938
782k
    0U, // MVE_VST20_8
6939
782k
    0U, // MVE_VST20_8_wb
6940
782k
    0U, // MVE_VST21_16
6941
782k
    0U, // MVE_VST21_16_wb
6942
782k
    0U, // MVE_VST21_32
6943
782k
    0U, // MVE_VST21_32_wb
6944
782k
    0U, // MVE_VST21_8
6945
782k
    0U, // MVE_VST21_8_wb
6946
782k
    0U, // MVE_VST40_16
6947
782k
    0U, // MVE_VST40_16_wb
6948
782k
    0U, // MVE_VST40_32
6949
782k
    0U, // MVE_VST40_32_wb
6950
782k
    0U, // MVE_VST40_8
6951
782k
    0U, // MVE_VST40_8_wb
6952
782k
    0U, // MVE_VST41_16
6953
782k
    0U, // MVE_VST41_16_wb
6954
782k
    0U, // MVE_VST41_32
6955
782k
    0U, // MVE_VST41_32_wb
6956
782k
    0U, // MVE_VST41_8
6957
782k
    0U, // MVE_VST41_8_wb
6958
782k
    0U, // MVE_VST42_16
6959
782k
    0U, // MVE_VST42_16_wb
6960
782k
    0U, // MVE_VST42_32
6961
782k
    0U, // MVE_VST42_32_wb
6962
782k
    0U, // MVE_VST42_8
6963
782k
    0U, // MVE_VST42_8_wb
6964
782k
    0U, // MVE_VST43_16
6965
782k
    0U, // MVE_VST43_16_wb
6966
782k
    0U, // MVE_VST43_32
6967
782k
    0U, // MVE_VST43_32_wb
6968
782k
    0U, // MVE_VST43_8
6969
782k
    0U, // MVE_VST43_8_wb
6970
782k
    4096U,  // MVE_VSTRB16
6971
782k
    133760U,  // MVE_VSTRB16_post
6972
782k
    4224U,  // MVE_VSTRB16_pre
6973
782k
    4352U,  // MVE_VSTRB16_rq
6974
782k
    4096U,  // MVE_VSTRB32
6975
782k
    133760U,  // MVE_VSTRB32_post
6976
782k
    4224U,  // MVE_VSTRB32_pre
6977
782k
    4352U,  // MVE_VSTRB32_rq
6978
782k
    4352U,  // MVE_VSTRB8_rq
6979
782k
    4096U,  // MVE_VSTRBU8
6980
782k
    133760U,  // MVE_VSTRBU8_post
6981
782k
    4480U,  // MVE_VSTRBU8_pre
6982
782k
    4096U,  // MVE_VSTRD64_qi
6983
782k
    4224U,  // MVE_VSTRD64_qi_pre
6984
782k
    4608U,  // MVE_VSTRD64_rq
6985
782k
    4352U,  // MVE_VSTRD64_rq_u
6986
782k
    4736U,  // MVE_VSTRH16_rq
6987
782k
    4352U,  // MVE_VSTRH16_rq_u
6988
782k
    4096U,  // MVE_VSTRH32
6989
782k
    133760U,  // MVE_VSTRH32_post
6990
782k
    4224U,  // MVE_VSTRH32_pre
6991
782k
    4736U,  // MVE_VSTRH32_rq
6992
782k
    4352U,  // MVE_VSTRH32_rq_u
6993
782k
    4096U,  // MVE_VSTRHU16
6994
782k
    133760U,  // MVE_VSTRHU16_post
6995
782k
    4480U,  // MVE_VSTRHU16_pre
6996
782k
    4096U,  // MVE_VSTRW32_qi
6997
782k
    4224U,  // MVE_VSTRW32_qi_pre
6998
782k
    4864U,  // MVE_VSTRW32_rq
6999
782k
    4352U,  // MVE_VSTRW32_rq_u
7000
782k
    4096U,  // MVE_VSTRWU32
7001
782k
    133760U,  // MVE_VSTRWU32_post
7002
782k
    4480U,  // MVE_VSTRWU32_pre
7003
782k
    0U, // MVE_VSUB_qr_f16
7004
782k
    0U, // MVE_VSUB_qr_f32
7005
782k
    0U, // MVE_VSUB_qr_i16
7006
782k
    0U, // MVE_VSUB_qr_i32
7007
782k
    0U, // MVE_VSUB_qr_i8
7008
782k
    0U, // MVE_VSUBf16
7009
782k
    0U, // MVE_VSUBf32
7010
782k
    0U, // MVE_VSUBi16
7011
782k
    0U, // MVE_VSUBi32
7012
782k
    0U, // MVE_VSUBi8
7013
782k
    21504U, // MVE_WLSTP_16
7014
782k
    21504U, // MVE_WLSTP_32
7015
782k
    21504U, // MVE_WLSTP_64
7016
782k
    21504U, // MVE_WLSTP_8
7017
782k
    1792U,  // MVNi
7018
782k
    16384U, // MVNr
7019
782k
    1920U,  // MVNsi
7020
782k
    1152U,  // MVNsr
7021
782k
    17920U, // NEON_VMAXNMNDf
7022
782k
    17920U, // NEON_VMAXNMNDh
7023
782k
    17920U, // NEON_VMAXNMNQf
7024
782k
    17920U, // NEON_VMAXNMNQh
7025
782k
    17920U, // NEON_VMINNMNDf
7026
782k
    17920U, // NEON_VMINNMNDh
7027
782k
    17920U, // NEON_VMINNMNQf
7028
782k
    17920U, // NEON_VMINNMNQh
7029
782k
    1048576U, // ORRri
7030
782k
    0U, // ORRrr
7031
782k
    1572864U, // ORRrsi
7032
782k
    0U, // ORRrsr
7033
782k
    201326592U, // PKHBT
7034
782k
    234881024U, // PKHTB
7035
782k
    0U, // PLDWi12
7036
782k
    0U, // PLDWrs
7037
782k
    0U, // PLDi12
7038
782k
    0U, // PLDrs
7039
782k
    0U, // PLIi12
7040
782k
    0U, // PLIrs
7041
782k
    0U, // QADD
7042
782k
    0U, // QADD16
7043
782k
    0U, // QADD8
7044
782k
    0U, // QASX
7045
782k
    0U, // QDADD
7046
782k
    0U, // QDSUB
7047
782k
    0U, // QSAX
7048
782k
    0U, // QSUB
7049
782k
    0U, // QSUB16
7050
782k
    0U, // QSUB8
7051
782k
    16384U, // RBIT
7052
782k
    16384U, // REV
7053
782k
    16384U, // REV16
7054
782k
    16384U, // REVSH
7055
782k
    0U, // RFEDA
7056
782k
    0U, // RFEDA_UPD
7057
782k
    0U, // RFEDB
7058
782k
    0U, // RFEDB_UPD
7059
782k
    0U, // RFEIA
7060
782k
    0U, // RFEIA_UPD
7061
782k
    0U, // RFEIB
7062
782k
    0U, // RFEIB_UPD
7063
782k
    1048576U, // RSBri
7064
782k
    0U, // RSBrr
7065
782k
    1572864U, // RSBrsi
7066
782k
    0U, // RSBrsr
7067
782k
    1048576U, // RSCri
7068
782k
    0U, // RSCrr
7069
782k
    1572864U, // RSCrsi
7070
782k
    0U, // RSCrsr
7071
782k
    0U, // SADD16
7072
782k
    0U, // SADD8
7073
782k
    0U, // SASX
7074
782k
    0U, // SB
7075
782k
    1048576U, // SBCri
7076
782k
    0U, // SBCrr
7077
782k
    1572864U, // SBCrsi
7078
782k
    0U, // SBCrsr
7079
782k
    33554432U,  // SBFX
7080
782k
    0U, // SDIV
7081
782k
    0U, // SEL
7082
782k
    0U, // SETEND
7083
782k
    0U, // SETPAN
7084
782k
    16768U, // SHA1C
7085
782k
    2U, // SHA1H
7086
782k
    16768U, // SHA1M
7087
782k
    16768U, // SHA1P
7088
782k
    16768U, // SHA1SU0
7089
782k
    2U, // SHA1SU1
7090
782k
    16768U, // SHA256H
7091
782k
    16768U, // SHA256H2
7092
782k
    2U, // SHA256SU0
7093
782k
    16768U, // SHA256SU1
7094
782k
    0U, // SHADD16
7095
782k
    0U, // SHADD8
7096
782k
    0U, // SHASX
7097
782k
    0U, // SHSAX
7098
782k
    0U, // SHSUB16
7099
782k
    0U, // SHSUB8
7100
782k
    2U, // SMC
7101
782k
    33554432U,  // SMLABB
7102
782k
    33554432U,  // SMLABT
7103
782k
    33554432U,  // SMLAD
7104
782k
    33554432U,  // SMLADX
7105
782k
    0U, // SMLAL
7106
782k
    33554432U,  // SMLALBB
7107
782k
    33554432U,  // SMLALBT
7108
782k
    33554432U,  // SMLALD
7109
782k
    33554432U,  // SMLALDX
7110
782k
    33554432U,  // SMLALTB
7111
782k
    33554432U,  // SMLALTT
7112
782k
    33554432U,  // SMLATB
7113
782k
    33554432U,  // SMLATT
7114
782k
    33554432U,  // SMLAWB
7115
782k
    33554432U,  // SMLAWT
7116
782k
    33554432U,  // SMLSD
7117
782k
    33554432U,  // SMLSDX
7118
782k
    33554432U,  // SMLSLD
7119
782k
    33554432U,  // SMLSLDX
7120
782k
    33554432U,  // SMMLA
7121
782k
    33554432U,  // SMMLAR
7122
782k
    33554432U,  // SMMLS
7123
782k
    33554432U,  // SMMLSR
7124
782k
    0U, // SMMUL
7125
782k
    0U, // SMMULR
7126
782k
    0U, // SMUAD
7127
782k
    0U, // SMUADX
7128
782k
    0U, // SMULBB
7129
782k
    0U, // SMULBT
7130
782k
    33554432U,  // SMULL
7131
782k
    0U, // SMULTB
7132
782k
    0U, // SMULTT
7133
782k
    0U, // SMULWB
7134
782k
    0U, // SMULWT
7135
782k
    0U, // SMUSD
7136
782k
    0U, // SMUSDX
7137
782k
    0U, // SRSDA
7138
782k
    0U, // SRSDA_UPD
7139
782k
    0U, // SRSDB
7140
782k
    0U, // SRSDB_UPD
7141
782k
    0U, // SRSIA
7142
782k
    0U, // SRSIA_UPD
7143
782k
    0U, // SRSIB
7144
782k
    0U, // SRSIB_UPD
7145
782k
    218240U,  // SSAT
7146
782k
    21632U, // SSAT16
7147
782k
    0U, // SSAX
7148
782k
    0U, // SSUB16
7149
782k
    0U, // SSUB8
7150
782k
    0U, // STC2L_OFFSET
7151
782k
    2304U,  // STC2L_OPTION
7152
782k
    2432U,  // STC2L_POST
7153
782k
    0U, // STC2L_PRE
7154
782k
    0U, // STC2_OFFSET
7155
782k
    2304U,  // STC2_OPTION
7156
782k
    2432U,  // STC2_POST
7157
782k
    0U, // STC2_PRE
7158
782k
    2582U,  // STCL_OFFSET
7159
782k
    4721302U, // STCL_OPTION
7160
782k
    5245590U, // STCL_POST
7161
782k
    2838U,  // STCL_PRE
7162
782k
    2582U,  // STC_OFFSET
7163
782k
    4721302U, // STC_OPTION
7164
782k
    5245590U, // STC_POST
7165
782k
    2838U,  // STC_PRE
7166
782k
    128U, // STL
7167
782k
    128U, // STLB
7168
782k
    11010048U,  // STLEX
7169
782k
    11010048U,  // STLEXB
7170
782k
    5376U,  // STLEXD
7171
782k
    11010048U,  // STLEXH
7172
782k
    128U, // STLH
7173
782k
    18560U, // STMDA
7174
782k
    532U, // STMDA_UPD
7175
782k
    18560U, // STMDB
7176
782k
    532U, // STMDB_UPD
7177
782k
    18560U, // STMIA
7178
782k
    532U, // STMIA_UPD
7179
782k
    18560U, // STMIB
7180
782k
    532U, // STMIB_UPD
7181
782k
    5769856U, // STRBT_POST_IMM
7182
782k
    5769856U, // STRBT_POST_REG
7183
782k
    5769856U, // STRB_POST_IMM
7184
782k
    5769856U, // STRB_POST_REG
7185
782k
    2944U,  // STRB_PRE_IMM
7186
782k
    3072U,  // STRB_PRE_REG
7187
782k
    3200U,  // STRBi12
7188
782k
    3328U,  // STRBrs
7189
782k
    6291456U, // STRD
7190
782k
    40371712U,  // STRD_POST
7191
782k
    7341568U, // STRD_PRE
7192
782k
    11010048U,  // STREX
7193
782k
    11010048U,  // STREXB
7194
782k
    5376U,  // STREXD
7195
782k
    11010048U,  // STREXH
7196
782k
    3456U,  // STRH
7197
782k
    7867008U, // STRHTi
7198
782k
    8391296U, // STRHTr
7199
782k
    8915584U, // STRH_POST
7200
782k
    3584U,  // STRH_PRE
7201
782k
    5769856U, // STRT_POST_IMM
7202
782k
    5769856U, // STRT_POST_REG
7203
782k
    5769856U, // STR_POST_IMM
7204
782k
    5769856U, // STR_POST_REG
7205
782k
    2944U,  // STR_PRE_IMM
7206
782k
    3072U,  // STR_PRE_REG
7207
782k
    3200U,  // STRi12
7208
782k
    3328U,  // STRrs
7209
782k
    1048576U, // SUBri
7210
782k
    0U, // SUBrr
7211
782k
    1572864U, // SUBrsi
7212
782k
    0U, // SUBrsr
7213
782k
    2U, // SVC
7214
782k
    11010048U,  // SWP
7215
782k
    11010048U,  // SWPB
7216
782k
    268435456U, // SXTAB
7217
782k
    268435456U, // SXTAB16
7218
782k
    268435456U, // SXTAH
7219
782k
    229376U,  // SXTB
7220
782k
    229376U,  // SXTB16
7221
782k
    229376U,  // SXTH
7222
782k
    1792U,  // TEQri
7223
782k
    16384U, // TEQrr
7224
782k
    1920U,  // TEQrsi
7225
782k
    1152U,  // TEQrsr
7226
782k
    0U, // TRAP
7227
782k
    0U, // TRAPNaCl
7228
782k
    0U, // TSB
7229
782k
    1792U,  // TSTri
7230
782k
    16384U, // TSTrr
7231
782k
    1920U,  // TSTrsi
7232
782k
    1152U,  // TSTrsr
7233
782k
    0U, // UADD16
7234
782k
    0U, // UADD8
7235
782k
    0U, // UASX
7236
782k
    33554432U,  // UBFX
7237
782k
    0U, // UDF
7238
782k
    0U, // UDIV
7239
782k
    0U, // UHADD16
7240
782k
    0U, // UHADD8
7241
782k
    0U, // UHASX
7242
782k
    0U, // UHSAX
7243
782k
    0U, // UHSUB16
7244
782k
    0U, // UHSUB8
7245
782k
    33554432U,  // UMAAL
7246
782k
    0U, // UMLAL
7247
782k
    33554432U,  // UMULL
7248
782k
    0U, // UQADD16
7249
782k
    0U, // UQADD8
7250
782k
    0U, // UQASX
7251
782k
    0U, // UQSAX
7252
782k
    0U, // UQSUB16
7253
782k
    0U, // UQSUB8
7254
782k
    0U, // USAD8
7255
782k
    33554432U,  // USADA8
7256
782k
    301989888U, // USAT
7257
782k
    0U, // USAT16
7258
782k
    0U, // USAX
7259
782k
    0U, // USUB16
7260
782k
    0U, // USUB8
7261
782k
    268435456U, // UXTAB
7262
782k
    268435456U, // UXTAB16
7263
782k
    268435456U, // UXTAH
7264
782k
    229376U,  // UXTB
7265
782k
    229376U,  // UXTB16
7266
782k
    229376U,  // UXTH
7267
782k
    3671552U, // VABALsv2i64
7268
782k
    3671552U, // VABALsv4i32
7269
782k
    3671552U, // VABALsv8i16
7270
782k
    3671552U, // VABALuv2i64
7271
782k
    3671552U, // VABALuv4i32
7272
782k
    3671552U, // VABALuv8i16
7273
782k
    3671552U, // VABAsv16i8
7274
782k
    3671552U, // VABAsv2i32
7275
782k
    3671552U, // VABAsv4i16
7276
782k
    3671552U, // VABAsv4i32
7277
782k
    3671552U, // VABAsv8i16
7278
782k
    3671552U, // VABAsv8i8
7279
782k
    3671552U, // VABAuv16i8
7280
782k
    3671552U, // VABAuv2i32
7281
782k
    3671552U, // VABAuv4i16
7282
782k
    3671552U, // VABAuv4i32
7283
782k
    3671552U, // VABAuv8i16
7284
782k
    3671552U, // VABAuv8i8
7285
782k
    0U, // VABDLsv2i64
7286
782k
    0U, // VABDLsv4i32
7287
782k
    0U, // VABDLsv8i16
7288
782k
    0U, // VABDLuv2i64
7289
782k
    0U, // VABDLuv4i32
7290
782k
    0U, // VABDLuv8i16
7291
782k
    0U, // VABDfd
7292
782k
    0U, // VABDfq
7293
782k
    0U, // VABDhd
7294
782k
    0U, // VABDhq
7295
782k
    0U, // VABDsv16i8
7296
782k
    0U, // VABDsv2i32
7297
782k
    0U, // VABDsv4i16
7298
782k
    0U, // VABDsv4i32
7299
782k
    0U, // VABDsv8i16
7300
782k
    0U, // VABDsv8i8
7301
782k
    0U, // VABDuv16i8
7302
782k
    0U, // VABDuv2i32
7303
782k
    0U, // VABDuv4i16
7304
782k
    0U, // VABDuv4i32
7305
782k
    0U, // VABDuv8i16
7306
782k
    0U, // VABDuv8i8
7307
782k
    528U, // VABSD
7308
782k
    16384U, // VABSH
7309
782k
    16384U, // VABSS
7310
782k
    16384U, // VABSfd
7311
782k
    16384U, // VABSfq
7312
782k
    16384U, // VABShd
7313
782k
    16384U, // VABShq
7314
782k
    16384U, // VABSv16i8
7315
782k
    16384U, // VABSv2i32
7316
782k
    16384U, // VABSv4i16
7317
782k
    16384U, // VABSv4i32
7318
782k
    16384U, // VABSv8i16
7319
782k
    16384U, // VABSv8i8
7320
782k
    0U, // VACGEfd
7321
782k
    0U, // VACGEfq
7322
782k
    0U, // VACGEhd
7323
782k
    0U, // VACGEhq
7324
782k
    0U, // VACGTfd
7325
782k
    0U, // VACGTfq
7326
782k
    0U, // VACGThd
7327
782k
    0U, // VACGThq
7328
782k
    2720528U, // VADDD
7329
782k
    0U, // VADDH
7330
782k
    17920U, // VADDHNv2i32
7331
782k
    0U, // VADDHNv4i16
7332
782k
    0U, // VADDHNv8i8
7333
782k
    0U, // VADDLsv2i64
7334
782k
    0U, // VADDLsv4i32
7335
782k
    0U, // VADDLsv8i16
7336
782k
    0U, // VADDLuv2i64
7337
782k
    0U, // VADDLuv4i32
7338
782k
    0U, // VADDLuv8i16
7339
782k
    0U, // VADDS
7340
782k
    0U, // VADDWsv2i64
7341
782k
    0U, // VADDWsv4i32
7342
782k
    0U, // VADDWsv8i16
7343
782k
    0U, // VADDWuv2i64
7344
782k
    0U, // VADDWuv4i32
7345
782k
    0U, // VADDWuv8i16
7346
782k
    0U, // VADDfd
7347
782k
    0U, // VADDfq
7348
782k
    0U, // VADDhd
7349
782k
    0U, // VADDhq
7350
782k
    0U, // VADDv16i8
7351
782k
    17920U, // VADDv1i64
7352
782k
    0U, // VADDv2i32
7353
782k
    17920U, // VADDv2i64
7354
782k
    0U, // VADDv4i16
7355
782k
    0U, // VADDv4i32
7356
782k
    0U, // VADDv8i16
7357
782k
    0U, // VADDv8i8
7358
782k
    0U, // VANDd
7359
782k
    0U, // VANDq
7360
782k
    2U, // VBF16MALBQ
7361
782k
    520U, // VBF16MALBQI
7362
782k
    2U, // VBF16MALTQ
7363
782k
    520U, // VBF16MALTQI
7364
782k
    0U, // VBICd
7365
782k
    4992U,  // VBICiv2i32
7366
782k
    4992U,  // VBICiv4i16
7367
782k
    4992U,  // VBICiv4i32
7368
782k
    4992U,  // VBICiv8i16
7369
782k
    0U, // VBICq
7370
782k
    3671552U, // VBIFd
7371
782k
    3671552U, // VBIFq
7372
782k
    3671552U, // VBITd
7373
782k
    3671552U, // VBITq
7374
782k
    3671552U, // VBSLd
7375
782k
    3671552U, // VBSLq
7376
782k
    0U, // VBSPd
7377
782k
    0U, // VBSPq
7378
782k
    11535872U,  // VCADDv2f32
7379
782k
    11535872U,  // VCADDv4f16
7380
782k
    11535872U,  // VCADDv4f32
7381
782k
    11535872U,  // VCADDv8f16
7382
782k
    0U, // VCEQfd
7383
782k
    0U, // VCEQfq
7384
782k
    0U, // VCEQhd
7385
782k
    0U, // VCEQhq
7386
782k
    0U, // VCEQv16i8
7387
782k
    0U, // VCEQv2i32
7388
782k
    0U, // VCEQv4i16
7389
782k
    0U, // VCEQv4i32
7390
782k
    0U, // VCEQv8i16
7391
782k
    0U, // VCEQv8i8
7392
782k
    245760U,  // VCEQzv16i8
7393
782k
    245760U,  // VCEQzv2f32
7394
782k
    245760U,  // VCEQzv2i32
7395
782k
    245760U,  // VCEQzv4f16
7396
782k
    245760U,  // VCEQzv4f32
7397
782k
    245760U,  // VCEQzv4i16
7398
782k
    245760U,  // VCEQzv4i32
7399
782k
    245760U,  // VCEQzv8f16
7400
782k
    245760U,  // VCEQzv8i16
7401
782k
    245760U,  // VCEQzv8i8
7402
782k
    0U, // VCGEfd
7403
782k
    0U, // VCGEfq
7404
782k
    0U, // VCGEhd
7405
782k
    0U, // VCGEhq
7406
782k
    0U, // VCGEsv16i8
7407
782k
    0U, // VCGEsv2i32
7408
782k
    0U, // VCGEsv4i16
7409
782k
    0U, // VCGEsv4i32
7410
782k
    0U, // VCGEsv8i16
7411
782k
    0U, // VCGEsv8i8
7412
782k
    0U, // VCGEuv16i8
7413
782k
    0U, // VCGEuv2i32
7414
782k
    0U, // VCGEuv4i16
7415
782k
    0U, // VCGEuv4i32
7416
782k
    0U, // VCGEuv8i16
7417
782k
    0U, // VCGEuv8i8
7418
782k
    245760U,  // VCGEzv16i8
7419
782k
    245760U,  // VCGEzv2f32
7420
782k
    245760U,  // VCGEzv2i32
7421
782k
    245760U,  // VCGEzv4f16
7422
782k
    245760U,  // VCGEzv4f32
7423
782k
    245760U,  // VCGEzv4i16
7424
782k
    245760U,  // VCGEzv4i32
7425
782k
    245760U,  // VCGEzv8f16
7426
782k
    245760U,  // VCGEzv8i16
7427
782k
    245760U,  // VCGEzv8i8
7428
782k
    0U, // VCGTfd
7429
782k
    0U, // VCGTfq
7430
782k
    0U, // VCGThd
7431
782k
    0U, // VCGThq
7432
782k
    0U, // VCGTsv16i8
7433
782k
    0U, // VCGTsv2i32
7434
782k
    0U, // VCGTsv4i16
7435
782k
    0U, // VCGTsv4i32
7436
782k
    0U, // VCGTsv8i16
7437
782k
    0U, // VCGTsv8i8
7438
782k
    0U, // VCGTuv16i8
7439
782k
    0U, // VCGTuv2i32
7440
782k
    0U, // VCGTuv4i16
7441
782k
    0U, // VCGTuv4i32
7442
782k
    0U, // VCGTuv8i16
7443
782k
    0U, // VCGTuv8i8
7444
782k
    245760U,  // VCGTzv16i8
7445
782k
    245760U,  // VCGTzv2f32
7446
782k
    245760U,  // VCGTzv2i32
7447
782k
    245760U,  // VCGTzv4f16
7448
782k
    245760U,  // VCGTzv4f32
7449
782k
    245760U,  // VCGTzv4i16
7450
782k
    245760U,  // VCGTzv4i32
7451
782k
    245760U,  // VCGTzv8f16
7452
782k
    245760U,  // VCGTzv8i16
7453
782k
    245760U,  // VCGTzv8i8
7454
782k
    245760U,  // VCLEzv16i8
7455
782k
    245760U,  // VCLEzv2f32
7456
782k
    245760U,  // VCLEzv2i32
7457
782k
    245760U,  // VCLEzv4f16
7458
782k
    245760U,  // VCLEzv4f32
7459
782k
    245760U,  // VCLEzv4i16
7460
782k
    245760U,  // VCLEzv4i32
7461
782k
    245760U,  // VCLEzv8f16
7462
782k
    245760U,  // VCLEzv8i16
7463
782k
    245760U,  // VCLEzv8i8
7464
782k
    16384U, // VCLSv16i8
7465
782k
    16384U, // VCLSv2i32
7466
782k
    16384U, // VCLSv4i16
7467
782k
    16384U, // VCLSv4i32
7468
782k
    16384U, // VCLSv8i16
7469
782k
    16384U, // VCLSv8i8
7470
782k
    245760U,  // VCLTzv16i8
7471
782k
    245760U,  // VCLTzv2f32
7472
782k
    245760U,  // VCLTzv2i32
7473
782k
    245760U,  // VCLTzv4f16
7474
782k
    245760U,  // VCLTzv4f32
7475
782k
    245760U,  // VCLTzv4i16
7476
782k
    245760U,  // VCLTzv4i32
7477
782k
    245760U,  // VCLTzv8f16
7478
782k
    245760U,  // VCLTzv8i16
7479
782k
    245760U,  // VCLTzv8i8
7480
782k
    16384U, // VCLZv16i8
7481
782k
    16384U, // VCLZv2i32
7482
782k
    16384U, // VCLZv4i16
7483
782k
    16384U, // VCLZv4i32
7484
782k
    16384U, // VCLZv8i16
7485
782k
    16384U, // VCLZv8i8
7486
782k
    12059008U,  // VCMLAv2f32
7487
782k
    262528U,  // VCMLAv2f32_indexed
7488
782k
    12059008U,  // VCMLAv4f16
7489
782k
    262528U,  // VCMLAv4f16_indexed
7490
782k
    12059008U,  // VCMLAv4f32
7491
782k
    262528U,  // VCMLAv4f32_indexed
7492
782k
    12059008U,  // VCMLAv8f16
7493
782k
    262528U,  // VCMLAv8f16_indexed
7494
782k
    528U, // VCMPD
7495
782k
    528U, // VCMPED
7496
782k
    16384U, // VCMPEH
7497
782k
    16384U, // VCMPES
7498
782k
    0U, // VCMPEZD
7499
782k
    34U,  // VCMPEZH
7500
782k
    34U,  // VCMPEZS
7501
782k
    16384U, // VCMPH
7502
782k
    16384U, // VCMPS
7503
782k
    0U, // VCMPZD
7504
782k
    34U,  // VCMPZH
7505
782k
    34U,  // VCMPZS
7506
782k
    16384U, // VCNTd
7507
782k
    16384U, // VCNTq
7508
782k
    2U, // VCVTANSDf
7509
782k
    2U, // VCVTANSDh
7510
782k
    2U, // VCVTANSQf
7511
782k
    2U, // VCVTANSQh
7512
782k
    2U, // VCVTANUDf
7513
782k
    2U, // VCVTANUDh
7514
782k
    2U, // VCVTANUQf
7515
782k
    2U, // VCVTANUQh
7516
782k
    2U, // VCVTASD
7517
782k
    2U, // VCVTASH
7518
782k
    2U, // VCVTASS
7519
782k
    2U, // VCVTAUD
7520
782k
    2U, // VCVTAUH
7521
782k
    2U, // VCVTAUS
7522
782k
    0U, // VCVTBDH
7523
782k
    0U, // VCVTBHD
7524
782k
    0U, // VCVTBHS
7525
782k
    2U, // VCVTBSH
7526
782k
    0U, // VCVTDS
7527
782k
    2U, // VCVTMNSDf
7528
782k
    2U, // VCVTMNSDh
7529
782k
    2U, // VCVTMNSQf
7530
782k
    2U, // VCVTMNSQh
7531
782k
    2U, // VCVTMNUDf
7532
782k
    2U, // VCVTMNUDh
7533
782k
    2U, // VCVTMNUQf
7534
782k
    2U, // VCVTMNUQh
7535
782k
    2U, // VCVTMSD
7536
782k
    2U, // VCVTMSH
7537
782k
    2U, // VCVTMSS
7538
782k
    2U, // VCVTMUD
7539
782k
    2U, // VCVTMUH
7540
782k
    2U, // VCVTMUS
7541
782k
    2U, // VCVTNNSDf
7542
782k
    2U, // VCVTNNSDh
7543
782k
    2U, // VCVTNNSQf
7544
782k
    2U, // VCVTNNSQh
7545
782k
    2U, // VCVTNNUDf
7546
782k
    2U, // VCVTNNUDh
7547
782k
    2U, // VCVTNNUQf
7548
782k
    2U, // VCVTNNUQh
7549
782k
    2U, // VCVTNSD
7550
782k
    2U, // VCVTNSH
7551
782k
    2U, // VCVTNSS
7552
782k
    2U, // VCVTNUD
7553
782k
    2U, // VCVTNUH
7554
782k
    2U, // VCVTNUS
7555
782k
    2U, // VCVTPNSDf
7556
782k
    2U, // VCVTPNSDh
7557
782k
    2U, // VCVTPNSQf
7558
782k
    2U, // VCVTPNSQh
7559
782k
    2U, // VCVTPNUDf
7560
782k
    2U, // VCVTPNUDh
7561
782k
    2U, // VCVTPNUQf
7562
782k
    2U, // VCVTPNUQh
7563
782k
    2U, // VCVTPSD
7564
782k
    2U, // VCVTPSH
7565
782k
    2U, // VCVTPSS
7566
782k
    2U, // VCVTPUD
7567
782k
    2U, // VCVTPUH
7568
782k
    2U, // VCVTPUS
7569
782k
    0U, // VCVTSD
7570
782k
    0U, // VCVTTDH
7571
782k
    0U, // VCVTTHD
7572
782k
    0U, // VCVTTHS
7573
782k
    2U, // VCVTTSH
7574
782k
    2U, // VCVTf2h
7575
782k
    0U, // VCVTf2sd
7576
782k
    0U, // VCVTf2sq
7577
782k
    0U, // VCVTf2ud
7578
782k
    0U, // VCVTf2uq
7579
782k
    536U, // VCVTf2xsd
7580
782k
    536U, // VCVTf2xsq
7581
782k
    536U, // VCVTf2xud
7582
782k
    536U, // VCVTf2xuq
7583
782k
    0U, // VCVTh2f
7584
782k
    0U, // VCVTh2sd
7585
782k
    0U, // VCVTh2sq
7586
782k
    0U, // VCVTh2ud
7587
782k
    0U, // VCVTh2uq
7588
782k
    536U, // VCVTh2xsd
7589
782k
    536U, // VCVTh2xsq
7590
782k
    536U, // VCVTh2xud
7591
782k
    536U, // VCVTh2xuq
7592
782k
    0U, // VCVTs2fd
7593
782k
    0U, // VCVTs2fq
7594
782k
    0U, // VCVTs2hd
7595
782k
    0U, // VCVTs2hq
7596
782k
    0U, // VCVTu2fd
7597
782k
    0U, // VCVTu2fq
7598
782k
    0U, // VCVTu2hd
7599
782k
    0U, // VCVTu2hq
7600
782k
    536U, // VCVTxs2fd
7601
782k
    536U, // VCVTxs2fq
7602
782k
    536U, // VCVTxs2hd
7603
782k
    536U, // VCVTxs2hq
7604
782k
    536U, // VCVTxu2fd
7605
782k
    536U, // VCVTxu2fq
7606
782k
    536U, // VCVTxu2hd
7607
782k
    536U, // VCVTxu2hq
7608
782k
    2720528U, // VDIVD
7609
782k
    0U, // VDIVH
7610
782k
    0U, // VDIVS
7611
782k
    16384U, // VDUP16d
7612
782k
    16384U, // VDUP16q
7613
782k
    16384U, // VDUP32d
7614
782k
    16384U, // VDUP32q
7615
782k
    16384U, // VDUP8d
7616
782k
    16384U, // VDUP8q
7617
782k
    147456U,  // VDUPLN16d
7618
782k
    147456U,  // VDUPLN16q
7619
782k
    147456U,  // VDUPLN32d
7620
782k
    147456U,  // VDUPLN32q
7621
782k
    147456U,  // VDUPLN8d
7622
782k
    147456U,  // VDUPLN8q
7623
782k
    0U, // VEORd
7624
782k
    0U, // VEORq
7625
782k
    33554432U,  // VEXTd16
7626
782k
    33554432U,  // VEXTd32
7627
782k
    33554432U,  // VEXTd8
7628
782k
    33554432U,  // VEXTq16
7629
782k
    33554432U,  // VEXTq32
7630
782k
    33554432U,  // VEXTq64
7631
782k
    33554432U,  // VEXTq8
7632
782k
    49944U, // VFMAD
7633
782k
    3671552U, // VFMAH
7634
782k
    17920U, // VFMALD
7635
782k
    280064U,  // VFMALDI
7636
782k
    17920U, // VFMALQ
7637
782k
    280064U,  // VFMALQI
7638
782k
    3671552U, // VFMAS
7639
782k
    3671552U, // VFMAfd
7640
782k
    3671552U, // VFMAfq
7641
782k
    3671552U, // VFMAhd
7642
782k
    3671552U, // VFMAhq
7643
782k
    49944U, // VFMSD
7644
782k
    3671552U, // VFMSH
7645
782k
    17920U, // VFMSLD
7646
782k
    280064U,  // VFMSLDI
7647
782k
    17920U, // VFMSLQ
7648
782k
    280064U,  // VFMSLQI
7649
782k
    3671552U, // VFMSS
7650
782k
    3671552U, // VFMSfd
7651
782k
    3671552U, // VFMSfq
7652
782k
    3671552U, // VFMShd
7653
782k
    3671552U, // VFMShq
7654
782k
    49944U, // VFNMAD
7655
782k
    3671552U, // VFNMAH
7656
782k
    3671552U, // VFNMAS
7657
782k
    49944U, // VFNMSD
7658
782k
    3671552U, // VFNMSH
7659
782k
    3671552U, // VFNMSS
7660
782k
    17920U, // VFP_VMAXNMD
7661
782k
    17920U, // VFP_VMAXNMH
7662
782k
    17920U, // VFP_VMAXNMS
7663
782k
    17920U, // VFP_VMINNMD
7664
782k
    17920U, // VFP_VMINNMH
7665
782k
    17920U, // VFP_VMINNMS
7666
782k
    147456U,  // VGETLNi32
7667
782k
    147456U,  // VGETLNs16
7668
782k
    147456U,  // VGETLNs8
7669
782k
    147456U,  // VGETLNu16
7670
782k
    147456U,  // VGETLNu8
7671
782k
    0U, // VHADDsv16i8
7672
782k
    0U, // VHADDsv2i32
7673
782k
    0U, // VHADDsv4i16
7674
782k
    0U, // VHADDsv4i32
7675
782k
    0U, // VHADDsv8i16
7676
782k
    0U, // VHADDsv8i8
7677
782k
    0U, // VHADDuv16i8
7678
782k
    0U, // VHADDuv2i32
7679
782k
    0U, // VHADDuv4i16
7680
782k
    0U, // VHADDuv4i32
7681
782k
    0U, // VHADDuv8i16
7682
782k
    0U, // VHADDuv8i8
7683
782k
    0U, // VHSUBsv16i8
7684
782k
    0U, // VHSUBsv2i32
7685
782k
    0U, // VHSUBsv4i16
7686
782k
    0U, // VHSUBsv4i32
7687
782k
    0U, // VHSUBsv8i16
7688
782k
    0U, // VHSUBsv8i8
7689
782k
    0U, // VHSUBuv16i8
7690
782k
    0U, // VHSUBuv2i32
7691
782k
    0U, // VHSUBuv4i16
7692
782k
    0U, // VHSUBuv4i32
7693
782k
    0U, // VHSUBuv8i16
7694
782k
    0U, // VHSUBuv8i8
7695
782k
    2U, // VINSH
7696
782k
    0U, // VJCVT
7697
782k
    518U, // VLD1DUPd16
7698
782k
    676U, // VLD1DUPd16wb_fixed
7699
782k
    2687780U, // VLD1DUPd16wb_register
7700
782k
    518U, // VLD1DUPd32
7701
782k
    676U, // VLD1DUPd32wb_fixed
7702
782k
    2687780U, // VLD1DUPd32wb_register
7703
782k
    518U, // VLD1DUPd8
7704
782k
    676U, // VLD1DUPd8wb_fixed
7705
782k
    2687780U, // VLD1DUPd8wb_register
7706
782k
    518U, // VLD1DUPq16
7707
782k
    676U, // VLD1DUPq16wb_fixed
7708
782k
    2687780U, // VLD1DUPq16wb_register
7709
782k
    518U, // VLD1DUPq32
7710
782k
    676U, // VLD1DUPq32wb_fixed
7711
782k
    2687780U, // VLD1DUPq32wb_register
7712
782k
    518U, // VLD1DUPq8
7713
782k
    676U, // VLD1DUPq8wb_fixed
7714
782k
    2687780U, // VLD1DUPq8wb_register
7715
782k
    12883366U,  // VLD1LNd16
7716
782k
    13407782U,  // VLD1LNd16_UPD
7717
782k
    12883366U,  // VLD1LNd32
7718
782k
    13407782U,  // VLD1LNd32_UPD
7719
782k
    12883366U,  // VLD1LNd8
7720
782k
    13407782U,  // VLD1LNd8_UPD
7721
782k
    0U, // VLD1LNq16Pseudo
7722
782k
    0U, // VLD1LNq16Pseudo_UPD
7723
782k
    0U, // VLD1LNq32Pseudo
7724
782k
    0U, // VLD1LNq32Pseudo_UPD
7725
782k
    0U, // VLD1LNq8Pseudo
7726
782k
    0U, // VLD1LNq8Pseudo_UPD
7727
782k
    518U, // VLD1d16
7728
782k
    518U, // VLD1d16Q
7729
782k
    0U, // VLD1d16QPseudo
7730
782k
    0U, // VLD1d16QPseudoWB_fixed
7731
782k
    0U, // VLD1d16QPseudoWB_register
7732
782k
    676U, // VLD1d16Qwb_fixed
7733
782k
    2687780U, // VLD1d16Qwb_register
7734
782k
    518U, // VLD1d16T
7735
782k
    0U, // VLD1d16TPseudo
7736
782k
    0U, // VLD1d16TPseudoWB_fixed
7737
782k
    0U, // VLD1d16TPseudoWB_register
7738
782k
    676U, // VLD1d16Twb_fixed
7739
782k
    2687780U, // VLD1d16Twb_register
7740
782k
    676U, // VLD1d16wb_fixed
7741
782k
    2687780U, // VLD1d16wb_register
7742
782k
    518U, // VLD1d32
7743
782k
    518U, // VLD1d32Q
7744
782k
    0U, // VLD1d32QPseudo
7745
782k
    0U, // VLD1d32QPseudoWB_fixed
7746
782k
    0U, // VLD1d32QPseudoWB_register
7747
782k
    676U, // VLD1d32Qwb_fixed
7748
782k
    2687780U, // VLD1d32Qwb_register
7749
782k
    518U, // VLD1d32T
7750
782k
    0U, // VLD1d32TPseudo
7751
782k
    0U, // VLD1d32TPseudoWB_fixed
7752
782k
    0U, // VLD1d32TPseudoWB_register
7753
782k
    676U, // VLD1d32Twb_fixed
7754
782k
    2687780U, // VLD1d32Twb_register
7755
782k
    676U, // VLD1d32wb_fixed
7756
782k
    2687780U, // VLD1d32wb_register
7757
782k
    518U, // VLD1d64
7758
782k
    518U, // VLD1d64Q
7759
782k
    0U, // VLD1d64QPseudo
7760
782k
    0U, // VLD1d64QPseudoWB_fixed
7761
782k
    0U, // VLD1d64QPseudoWB_register
7762
782k
    676U, // VLD1d64Qwb_fixed
7763
782k
    2687780U, // VLD1d64Qwb_register
7764
782k
    518U, // VLD1d64T
7765
782k
    0U, // VLD1d64TPseudo
7766
782k
    0U, // VLD1d64TPseudoWB_fixed
7767
782k
    0U, // VLD1d64TPseudoWB_register
7768
782k
    676U, // VLD1d64Twb_fixed
7769
782k
    2687780U, // VLD1d64Twb_register
7770
782k
    676U, // VLD1d64wb_fixed
7771
782k
    2687780U, // VLD1d64wb_register
7772
782k
    518U, // VLD1d8
7773
782k
    518U, // VLD1d8Q
7774
782k
    0U, // VLD1d8QPseudo
7775
782k
    0U, // VLD1d8QPseudoWB_fixed
7776
782k
    0U, // VLD1d8QPseudoWB_register
7777
782k
    676U, // VLD1d8Qwb_fixed
7778
782k
    2687780U, // VLD1d8Qwb_register
7779
782k
    518U, // VLD1d8T
7780
782k
    0U, // VLD1d8TPseudo
7781
782k
    0U, // VLD1d8TPseudoWB_fixed
7782
782k
    0U, // VLD1d8TPseudoWB_register
7783
782k
    676U, // VLD1d8Twb_fixed
7784
782k
    2687780U, // VLD1d8Twb_register
7785
782k
    676U, // VLD1d8wb_fixed
7786
782k
    2687780U, // VLD1d8wb_register
7787
782k
    518U, // VLD1q16
7788
782k
    0U, // VLD1q16HighQPseudo
7789
782k
    0U, // VLD1q16HighQPseudo_UPD
7790
782k
    0U, // VLD1q16HighTPseudo
7791
782k
    0U, // VLD1q16HighTPseudo_UPD
7792
782k
    0U, // VLD1q16LowQPseudo_UPD
7793
782k
    0U, // VLD1q16LowTPseudo_UPD
7794
782k
    676U, // VLD1q16wb_fixed
7795
782k
    2687780U, // VLD1q16wb_register
7796
782k
    518U, // VLD1q32
7797
782k
    0U, // VLD1q32HighQPseudo
7798
782k
    0U, // VLD1q32HighQPseudo_UPD
7799
782k
    0U, // VLD1q32HighTPseudo
7800
782k
    0U, // VLD1q32HighTPseudo_UPD
7801
782k
    0U, // VLD1q32LowQPseudo_UPD
7802
782k
    0U, // VLD1q32LowTPseudo_UPD
7803
782k
    676U, // VLD1q32wb_fixed
7804
782k
    2687780U, // VLD1q32wb_register
7805
782k
    518U, // VLD1q64
7806
782k
    0U, // VLD1q64HighQPseudo
7807
782k
    0U, // VLD1q64HighQPseudo_UPD
7808
782k
    0U, // VLD1q64HighTPseudo
7809
782k
    0U, // VLD1q64HighTPseudo_UPD
7810
782k
    0U, // VLD1q64LowQPseudo_UPD
7811
782k
    0U, // VLD1q64LowTPseudo_UPD
7812
782k
    676U, // VLD1q64wb_fixed
7813
782k
    2687780U, // VLD1q64wb_register
7814
782k
    518U, // VLD1q8
7815
782k
    0U, // VLD1q8HighQPseudo
7816
782k
    0U, // VLD1q8HighQPseudo_UPD
7817
782k
    0U, // VLD1q8HighTPseudo
7818
782k
    0U, // VLD1q8HighTPseudo_UPD
7819
782k
    0U, // VLD1q8LowQPseudo_UPD
7820
782k
    0U, // VLD1q8LowTPseudo_UPD
7821
782k
    676U, // VLD1q8wb_fixed
7822
782k
    2687780U, // VLD1q8wb_register
7823
782k
    518U, // VLD2DUPd16
7824
782k
    676U, // VLD2DUPd16wb_fixed
7825
782k
    2687780U, // VLD2DUPd16wb_register
7826
782k
    518U, // VLD2DUPd16x2
7827
782k
    676U, // VLD2DUPd16x2wb_fixed
7828
782k
    2687780U, // VLD2DUPd16x2wb_register
7829
782k
    518U, // VLD2DUPd32
7830
782k
    676U, // VLD2DUPd32wb_fixed
7831
782k
    2687780U, // VLD2DUPd32wb_register
7832
782k
    518U, // VLD2DUPd32x2
7833
782k
    676U, // VLD2DUPd32x2wb_fixed
7834
782k
    2687780U, // VLD2DUPd32x2wb_register
7835
782k
    518U, // VLD2DUPd8
7836
782k
    676U, // VLD2DUPd8wb_fixed
7837
782k
    2687780U, // VLD2DUPd8wb_register
7838
782k
    518U, // VLD2DUPd8x2
7839
782k
    676U, // VLD2DUPd8x2wb_fixed
7840
782k
    2687780U, // VLD2DUPd8x2wb_register
7841
782k
    0U, // VLD2DUPq16EvenPseudo
7842
782k
    0U, // VLD2DUPq16OddPseudo
7843
782k
    0U, // VLD2DUPq16OddPseudoWB_fixed
7844
782k
    0U, // VLD2DUPq16OddPseudoWB_register
7845
782k
    0U, // VLD2DUPq32EvenPseudo
7846
782k
    0U, // VLD2DUPq32OddPseudo
7847
782k
    0U, // VLD2DUPq32OddPseudoWB_fixed
7848
782k
    0U, // VLD2DUPq32OddPseudoWB_register
7849
782k
    0U, // VLD2DUPq8EvenPseudo
7850
782k
    0U, // VLD2DUPq8OddPseudo
7851
782k
    0U, // VLD2DUPq8OddPseudoWB_fixed
7852
782k
    0U, // VLD2DUPq8OddPseudoWB_register
7853
782k
    13948454U,  // VLD2LNd16
7854
782k
    0U, // VLD2LNd16Pseudo
7855
782k
    0U, // VLD2LNd16Pseudo_UPD
7856
782k
    349869734U, // VLD2LNd16_UPD
7857
782k
    13948454U,  // VLD2LNd32
7858
782k
    0U, // VLD2LNd32Pseudo
7859
782k
    0U, // VLD2LNd32Pseudo_UPD
7860
782k
    349869734U, // VLD2LNd32_UPD
7861
782k
    13948454U,  // VLD2LNd8
7862
782k
    0U, // VLD2LNd8Pseudo
7863
782k
    0U, // VLD2LNd8Pseudo_UPD
7864
782k
    349869734U, // VLD2LNd8_UPD
7865
782k
    13948454U,  // VLD2LNq16
7866
782k
    0U, // VLD2LNq16Pseudo
7867
782k
    0U, // VLD2LNq16Pseudo_UPD
7868
782k
    349869734U, // VLD2LNq16_UPD
7869
782k
    13948454U,  // VLD2LNq32
7870
782k
    0U, // VLD2LNq32Pseudo
7871
782k
    0U, // VLD2LNq32Pseudo_UPD
7872
782k
    349869734U, // VLD2LNq32_UPD
7873
782k
    518U, // VLD2b16
7874
782k
    676U, // VLD2b16wb_fixed
7875
782k
    2687780U, // VLD2b16wb_register
7876
782k
    518U, // VLD2b32
7877
782k
    676U, // VLD2b32wb_fixed
7878
782k
    2687780U, // VLD2b32wb_register
7879
782k
    518U, // VLD2b8
7880
782k
    676U, // VLD2b8wb_fixed
7881
782k
    2687780U, // VLD2b8wb_register
7882
782k
    518U, // VLD2d16
7883
782k
    676U, // VLD2d16wb_fixed
7884
782k
    2687780U, // VLD2d16wb_register
7885
782k
    518U, // VLD2d32
7886
782k
    676U, // VLD2d32wb_fixed
7887
782k
    2687780U, // VLD2d32wb_register
7888
782k
    518U, // VLD2d8
7889
782k
    676U, // VLD2d8wb_fixed
7890
782k
    2687780U, // VLD2d8wb_register
7891
782k
    518U, // VLD2q16
7892
782k
    0U, // VLD2q16Pseudo
7893
782k
    0U, // VLD2q16PseudoWB_fixed
7894
782k
    0U, // VLD2q16PseudoWB_register
7895
782k
    676U, // VLD2q16wb_fixed
7896
782k
    2687780U, // VLD2q16wb_register
7897
782k
    518U, // VLD2q32
7898
782k
    0U, // VLD2q32Pseudo
7899
782k
    0U, // VLD2q32PseudoWB_fixed
7900
782k
    0U, // VLD2q32PseudoWB_register
7901
782k
    676U, // VLD2q32wb_fixed
7902
782k
    2687780U, // VLD2q32wb_register
7903
782k
    518U, // VLD2q8
7904
782k
    0U, // VLD2q8Pseudo
7905
782k
    0U, // VLD2q8PseudoWB_fixed
7906
782k
    0U, // VLD2q8PseudoWB_register
7907
782k
    676U, // VLD2q8wb_fixed
7908
782k
    2687780U, // VLD2q8wb_register
7909
782k
    333608U,  // VLD3DUPd16
7910
782k
    0U, // VLD3DUPd16Pseudo
7911
782k
    0U, // VLD3DUPd16Pseudo_UPD
7912
782k
    15030056U,  // VLD3DUPd16_UPD
7913
782k
    333608U,  // VLD3DUPd32
7914
782k
    0U, // VLD3DUPd32Pseudo
7915
782k
    0U, // VLD3DUPd32Pseudo_UPD
7916
782k
    15030056U,  // VLD3DUPd32_UPD
7917
782k
    333608U,  // VLD3DUPd8
7918
782k
    0U, // VLD3DUPd8Pseudo
7919
782k
    0U, // VLD3DUPd8Pseudo_UPD
7920
782k
    15030056U,  // VLD3DUPd8_UPD
7921
782k
    333608U,  // VLD3DUPq16
7922
782k
    0U, // VLD3DUPq16EvenPseudo
7923
782k
    0U, // VLD3DUPq16OddPseudo
7924
782k
    0U, // VLD3DUPq16OddPseudo_UPD
7925
782k
    15030056U,  // VLD3DUPq16_UPD
7926
782k
    333608U,  // VLD3DUPq32
7927
782k
    0U, // VLD3DUPq32EvenPseudo
7928
782k
    0U, // VLD3DUPq32OddPseudo
7929
782k
    0U, // VLD3DUPq32OddPseudo_UPD
7930
782k
    15030056U,  // VLD3DUPq32_UPD
7931
782k
    333608U,  // VLD3DUPq8
7932
782k
    0U, // VLD3DUPq8EvenPseudo
7933
782k
    0U, // VLD3DUPq8OddPseudo
7934
782k
    0U, // VLD3DUPq8OddPseudo_UPD
7935
782k
    15030056U,  // VLD3DUPq8_UPD
7936
782k
    383424166U, // VLD3LNd16
7937
782k
    0U, // VLD3LNd16Pseudo
7938
782k
    0U, // VLD3LNd16Pseudo_UPD
7939
782k
    15505318U,  // VLD3LNd16_UPD
7940
782k
    383424166U, // VLD3LNd32
7941
782k
    0U, // VLD3LNd32Pseudo
7942
782k
    0U, // VLD3LNd32Pseudo_UPD
7943
782k
    15505318U,  // VLD3LNd32_UPD
7944
782k
    383424166U, // VLD3LNd8
7945
782k
    0U, // VLD3LNd8Pseudo
7946
782k
    0U, // VLD3LNd8Pseudo_UPD
7947
782k
    15505318U,  // VLD3LNd8_UPD
7948
782k
    383424166U, // VLD3LNq16
7949
782k
    0U, // VLD3LNq16Pseudo
7950
782k
    0U, // VLD3LNq16Pseudo_UPD
7951
782k
    15505318U,  // VLD3LNq16_UPD
7952
782k
    383424166U, // VLD3LNq32
7953
782k
    0U, // VLD3LNq32Pseudo
7954
782k
    0U, // VLD3LNq32Pseudo_UPD
7955
782k
    15505318U,  // VLD3LNq32_UPD
7956
782k
    402653184U, // VLD3d16
7957
782k
    0U, // VLD3d16Pseudo
7958
782k
    0U, // VLD3d16Pseudo_UPD
7959
782k
    402653184U, // VLD3d16_UPD
7960
782k
    402653184U, // VLD3d32
7961
782k
    0U, // VLD3d32Pseudo
7962
782k
    0U, // VLD3d32Pseudo_UPD
7963
782k
    402653184U, // VLD3d32_UPD
7964
782k
    402653184U, // VLD3d8
7965
782k
    0U, // VLD3d8Pseudo
7966
782k
    0U, // VLD3d8Pseudo_UPD
7967
782k
    402653184U, // VLD3d8_UPD
7968
782k
    402653184U, // VLD3q16
7969
782k
    0U, // VLD3q16Pseudo_UPD
7970
782k
    402653184U, // VLD3q16_UPD
7971
782k
    0U, // VLD3q16oddPseudo
7972
782k
    0U, // VLD3q16oddPseudo_UPD
7973
782k
    402653184U, // VLD3q32
7974
782k
    0U, // VLD3q32Pseudo_UPD
7975
782k
    402653184U, // VLD3q32_UPD
7976
782k
    0U, // VLD3q32oddPseudo
7977
782k
    0U, // VLD3q32oddPseudo_UPD
7978
782k
    402653184U, // VLD3q8
7979
782k
    0U, // VLD3q8Pseudo_UPD
7980
782k
    402653184U, // VLD3q8_UPD
7981
782k
    0U, // VLD3q8oddPseudo
7982
782k
    0U, // VLD3q8oddPseudo_UPD
7983
782k
    2971688U, // VLD4DUPd16
7984
782k
    0U, // VLD4DUPd16Pseudo
7985
782k
    0U, // VLD4DUPd16Pseudo_UPD
7986
782k
    366632U,  // VLD4DUPd16_UPD
7987
782k
    2971688U, // VLD4DUPd32
7988
782k
    0U, // VLD4DUPd32Pseudo
7989
782k
    0U, // VLD4DUPd32Pseudo_UPD
7990
782k
    366632U,  // VLD4DUPd32_UPD
7991
782k
    2971688U, // VLD4DUPd8
7992
782k
    0U, // VLD4DUPd8Pseudo
7993
782k
    0U, // VLD4DUPd8Pseudo_UPD
7994
782k
    366632U,  // VLD4DUPd8_UPD
7995
782k
    2971688U, // VLD4DUPq16
7996
782k
    0U, // VLD4DUPq16EvenPseudo
7997
782k
    0U, // VLD4DUPq16OddPseudo
7998
782k
    0U, // VLD4DUPq16OddPseudo_UPD
7999
782k
    366632U,  // VLD4DUPq16_UPD
8000
782k
    2971688U, // VLD4DUPq32
8001
782k
    0U, // VLD4DUPq32EvenPseudo
8002
782k
    0U, // VLD4DUPq32OddPseudo
8003
782k
    0U, // VLD4DUPq32OddPseudo_UPD
8004
782k
    366632U,  // VLD4DUPq32_UPD
8005
782k
    2971688U, // VLD4DUPq8
8006
782k
    0U, // VLD4DUPq8EvenPseudo
8007
782k
    0U, // VLD4DUPq8OddPseudo
8008
782k
    0U, // VLD4DUPq8OddPseudo_UPD
8009
782k
    366632U,  // VLD4DUPq8_UPD
8010
782k
    440194982U, // VLD4LNd16
8011
782k
    0U, // VLD4LNd16Pseudo
8012
782k
    0U, // VLD4LNd16Pseudo_UPD
8013
782k
    6310U,  // VLD4LNd16_UPD
8014
782k
    440194982U, // VLD4LNd32
8015
782k
    0U, // VLD4LNd32Pseudo
8016
782k
    0U, // VLD4LNd32Pseudo_UPD
8017
782k
    6310U,  // VLD4LNd32_UPD
8018
782k
    440194982U, // VLD4LNd8
8019
782k
    0U, // VLD4LNd8Pseudo
8020
782k
    0U, // VLD4LNd8Pseudo_UPD
8021
782k
    6310U,  // VLD4LNd8_UPD
8022
782k
    440194982U, // VLD4LNq16
8023
782k
    0U, // VLD4LNq16Pseudo
8024
782k
    0U, // VLD4LNq16Pseudo_UPD
8025
782k
    6310U,  // VLD4LNq16_UPD
8026
782k
    440194982U, // VLD4LNq32
8027
782k
    0U, // VLD4LNq32Pseudo
8028
782k
    0U, // VLD4LNq32Pseudo_UPD
8029
782k
    6310U,  // VLD4LNq32_UPD
8030
782k
    33554432U,  // VLD4d16
8031
782k
    0U, // VLD4d16Pseudo
8032
782k
    0U, // VLD4d16Pseudo_UPD
8033
782k
    33554432U,  // VLD4d16_UPD
8034
782k
    33554432U,  // VLD4d32
8035
782k
    0U, // VLD4d32Pseudo
8036
782k
    0U, // VLD4d32Pseudo_UPD
8037
782k
    33554432U,  // VLD4d32_UPD
8038
782k
    33554432U,  // VLD4d8
8039
782k
    0U, // VLD4d8Pseudo
8040
782k
    0U, // VLD4d8Pseudo_UPD
8041
782k
    33554432U,  // VLD4d8_UPD
8042
782k
    33554432U,  // VLD4q16
8043
782k
    0U, // VLD4q16Pseudo_UPD
8044
782k
    33554432U,  // VLD4q16_UPD
8045
782k
    0U, // VLD4q16oddPseudo
8046
782k
    0U, // VLD4q16oddPseudo_UPD
8047
782k
    33554432U,  // VLD4q32
8048
782k
    0U, // VLD4q32Pseudo_UPD
8049
782k
    33554432U,  // VLD4q32_UPD
8050
782k
    0U, // VLD4q32oddPseudo
8051
782k
    0U, // VLD4q32oddPseudo_UPD
8052
782k
    33554432U,  // VLD4q8
8053
782k
    0U, // VLD4q8Pseudo_UPD
8054
782k
    33554432U,  // VLD4q8_UPD
8055
782k
    0U, // VLD4q8oddPseudo
8056
782k
    0U, // VLD4q8oddPseudo_UPD
8057
782k
    532U, // VLDMDDB_UPD
8058
782k
    18560U, // VLDMDIA
8059
782k
    532U, // VLDMDIA_UPD
8060
782k
    0U, // VLDMQIA
8061
782k
    532U, // VLDMSDB_UPD
8062
782k
    18560U, // VLDMSIA
8063
782k
    532U, // VLDMSIA_UPD
8064
782k
    6400U,  // VLDRD
8065
782k
    6528U,  // VLDRH
8066
782k
    6400U,  // VLDRS
8067
782k
    0U, // VLDR_FPCXTNS_off
8068
782k
    42U,  // VLDR_FPCXTNS_post
8069
782k
    0U, // VLDR_FPCXTNS_pre
8070
782k
    0U, // VLDR_FPCXTS_off
8071
782k
    42U,  // VLDR_FPCXTS_post
8072
782k
    0U, // VLDR_FPCXTS_pre
8073
782k
    0U, // VLDR_FPSCR_NZCVQC_off
8074
782k
    42U,  // VLDR_FPSCR_NZCVQC_post
8075
782k
    0U, // VLDR_FPSCR_NZCVQC_pre
8076
782k
    0U, // VLDR_FPSCR_off
8077
782k
    42U,  // VLDR_FPSCR_post
8078
782k
    0U, // VLDR_FPSCR_pre
8079
782k
    0U, // VLDR_P0_off
8080
782k
    44U,  // VLDR_P0_post
8081
782k
    0U, // VLDR_P0_pre
8082
782k
    0U, // VLDR_VPR_off
8083
782k
    42U,  // VLDR_VPR_post
8084
782k
    0U, // VLDR_VPR_pre
8085
782k
    2U, // VLLDM
8086
782k
    2U, // VLSTM
8087
782k
    0U, // VMAXfd
8088
782k
    0U, // VMAXfq
8089
782k
    0U, // VMAXhd
8090
782k
    0U, // VMAXhq
8091
782k
    0U, // VMAXsv16i8
8092
782k
    0U, // VMAXsv2i32
8093
782k
    0U, // VMAXsv4i16
8094
782k
    0U, // VMAXsv4i32
8095
782k
    0U, // VMAXsv8i16
8096
782k
    0U, // VMAXsv8i8
8097
782k
    0U, // VMAXuv16i8
8098
782k
    0U, // VMAXuv2i32
8099
782k
    0U, // VMAXuv4i16
8100
782k
    0U, // VMAXuv4i32
8101
782k
    0U, // VMAXuv8i16
8102
782k
    0U, // VMAXuv8i8
8103
782k
    0U, // VMINfd
8104
782k
    0U, // VMINfq
8105
782k
    0U, // VMINhd
8106
782k
    0U, // VMINhq
8107
782k
    0U, // VMINsv16i8
8108
782k
    0U, // VMINsv2i32
8109
782k
    0U, // VMINsv4i16
8110
782k
    0U, // VMINsv4i32
8111
782k
    0U, // VMINsv8i16
8112
782k
    0U, // VMINsv8i8
8113
782k
    0U, // VMINuv16i8
8114
782k
    0U, // VMINuv2i32
8115
782k
    0U, // VMINuv4i16
8116
782k
    0U, // VMINuv4i32
8117
782k
    0U, // VMINuv8i16
8118
782k
    0U, // VMINuv8i8
8119
782k
    49944U, // VMLAD
8120
782k
    3671552U, // VMLAH
8121
782k
    473433600U, // VMLALslsv2i32
8122
782k
    473433600U, // VMLALslsv4i16
8123
782k
    473433600U, // VMLALsluv2i32
8124
782k
    473433600U, // VMLALsluv4i16
8125
782k
    3671552U, // VMLALsv2i64
8126
782k
    3671552U, // VMLALsv4i32
8127
782k
    3671552U, // VMLALsv8i16
8128
782k
    3671552U, // VMLALuv2i64
8129
782k
    3671552U, // VMLALuv4i32
8130
782k
    3671552U, // VMLALuv8i16
8131
782k
    3671552U, // VMLAS
8132
782k
    3671552U, // VMLAfd
8133
782k
    3671552U, // VMLAfq
8134
782k
    3671552U, // VMLAhd
8135
782k
    3671552U, // VMLAhq
8136
782k
    473433600U, // VMLAslfd
8137
782k
    473433600U, // VMLAslfq
8138
782k
    473433600U, // VMLAslhd
8139
782k
    473433600U, // VMLAslhq
8140
782k
    473433600U, // VMLAslv2i32
8141
782k
    473433600U, // VMLAslv4i16
8142
782k
    473433600U, // VMLAslv4i32
8143
782k
    473433600U, // VMLAslv8i16
8144
782k
    3671552U, // VMLAv16i8
8145
782k
    3671552U, // VMLAv2i32
8146
782k
    3671552U, // VMLAv4i16
8147
782k
    3671552U, // VMLAv4i32
8148
782k
    3671552U, // VMLAv8i16
8149
782k
    3671552U, // VMLAv8i8
8150
782k
    49944U, // VMLSD
8151
782k
    3671552U, // VMLSH
8152
782k
    473433600U, // VMLSLslsv2i32
8153
782k
    473433600U, // VMLSLslsv4i16
8154
782k
    473433600U, // VMLSLsluv2i32
8155
782k
    473433600U, // VMLSLsluv4i16
8156
782k
    3671552U, // VMLSLsv2i64
8157
782k
    3671552U, // VMLSLsv4i32
8158
782k
    3671552U, // VMLSLsv8i16
8159
782k
    3671552U, // VMLSLuv2i64
8160
782k
    3671552U, // VMLSLuv4i32
8161
782k
    3671552U, // VMLSLuv8i16
8162
782k
    3671552U, // VMLSS
8163
782k
    3671552U, // VMLSfd
8164
782k
    3671552U, // VMLSfq
8165
782k
    3671552U, // VMLShd
8166
782k
    3671552U, // VMLShq
8167
782k
    473433600U, // VMLSslfd
8168
782k
    473433600U, // VMLSslfq
8169
782k
    473433600U, // VMLSslhd
8170
782k
    473433600U, // VMLSslhq
8171
782k
    473433600U, // VMLSslv2i32
8172
782k
    473433600U, // VMLSslv4i16
8173
782k
    473433600U, // VMLSslv4i32
8174
782k
    473433600U, // VMLSslv8i16
8175
782k
    3671552U, // VMLSv16i8
8176
782k
    3671552U, // VMLSv2i32
8177
782k
    3671552U, // VMLSv4i16
8178
782k
    3671552U, // VMLSv4i32
8179
782k
    3671552U, // VMLSv8i16
8180
782k
    3671552U, // VMLSv8i8
8181
782k
    2U, // VMMLA
8182
782k
    528U, // VMOVD
8183
782k
    0U, // VMOVDRR
8184
782k
    2U, // VMOVH
8185
782k
    16384U, // VMOVHR
8186
782k
    16384U, // VMOVLsv2i64
8187
782k
    16384U, // VMOVLsv4i32
8188
782k
    16384U, // VMOVLsv8i16
8189
782k
    16384U, // VMOVLuv2i64
8190
782k
    16384U, // VMOVLuv4i32
8191
782k
    16384U, // VMOVLuv8i16
8192
782k
    2U, // VMOVNv2i32
8193
782k
    16384U, // VMOVNv4i16
8194
782k
    16384U, // VMOVNv8i8
8195
782k
    16384U, // VMOVRH
8196
782k
    0U, // VMOVRRD
8197
782k
    33554432U,  // VMOVRRS
8198
782k
    16384U, // VMOVRS
8199
782k
    16384U, // VMOVS
8200
782k
    16384U, // VMOVSR
8201
782k
    33554432U,  // VMOVSRR
8202
782k
    4992U,  // VMOVv16i8
8203
782k
    0U, // VMOVv1i64
8204
782k
    2048U,  // VMOVv2f32
8205
782k
    4992U,  // VMOVv2i32
8206
782k
    0U, // VMOVv2i64
8207
782k
    2048U,  // VMOVv4f32
8208
782k
    4992U,  // VMOVv4i16
8209
782k
    4992U,  // VMOVv4i32
8210
782k
    4992U,  // VMOVv8i16
8211
782k
    4992U,  // VMOVv8i8
8212
782k
    46U,  // VMRS
8213
782k
    48U,  // VMRS_FPCXTNS
8214
782k
    50U,  // VMRS_FPCXTS
8215
782k
    52U,  // VMRS_FPEXC
8216
782k
    54U,  // VMRS_FPINST
8217
782k
    56U,  // VMRS_FPINST2
8218
782k
    58U,  // VMRS_FPSCR_NZCVQC
8219
782k
    60U,  // VMRS_FPSID
8220
782k
    62U,  // VMRS_MVFR0
8221
782k
    64U,  // VMRS_MVFR1
8222
782k
    66U,  // VMRS_MVFR2
8223
782k
    68U,  // VMRS_P0
8224
782k
    70U,  // VMRS_VPR
8225
782k
    2U, // VMSR
8226
782k
    2U, // VMSR_FPCXTNS
8227
782k
    2U, // VMSR_FPCXTS
8228
782k
    0U, // VMSR_FPEXC
8229
782k
    0U, // VMSR_FPINST
8230
782k
    0U, // VMSR_FPINST2
8231
782k
    2U, // VMSR_FPSCR_NZCVQC
8232
782k
    0U, // VMSR_FPSID
8233
782k
    2U, // VMSR_P0
8234
782k
    2U, // VMSR_VPR
8235
782k
    2720528U, // VMULD
8236
782k
    0U, // VMULH
8237
782k
    17920U, // VMULLp64
8238
782k
    0U, // VMULLp8
8239
782k
    167772160U, // VMULLslsv2i32
8240
782k
    167772160U, // VMULLslsv4i16
8241
782k
    167772160U, // VMULLsluv2i32
8242
782k
    167772160U, // VMULLsluv4i16
8243
782k
    0U, // VMULLsv2i64
8244
782k
    0U, // VMULLsv4i32
8245
782k
    0U, // VMULLsv8i16
8246
782k
    0U, // VMULLuv2i64
8247
782k
    0U, // VMULLuv4i32
8248
782k
    0U, // VMULLuv8i16
8249
782k
    0U, // VMULS
8250
782k
    0U, // VMULfd
8251
782k
    0U, // VMULfq
8252
782k
    0U, // VMULhd
8253
782k
    0U, // VMULhq
8254
782k
    0U, // VMULpd
8255
782k
    0U, // VMULpq
8256
782k
    167772160U, // VMULslfd
8257
782k
    167772160U, // VMULslfq
8258
782k
    167772160U, // VMULslhd
8259
782k
    167772160U, // VMULslhq
8260
782k
    167772160U, // VMULslv2i32
8261
782k
    167772160U, // VMULslv4i16
8262
782k
    167772160U, // VMULslv4i32
8263
782k
    167772160U, // VMULslv8i16
8264
782k
    0U, // VMULv16i8
8265
782k
    0U, // VMULv2i32
8266
782k
    0U, // VMULv4i16
8267
782k
    0U, // VMULv4i32
8268
782k
    0U, // VMULv8i16
8269
782k
    0U, // VMULv8i8
8270
782k
    16384U, // VMVNd
8271
782k
    16384U, // VMVNq
8272
782k
    4992U,  // VMVNv2i32
8273
782k
    4992U,  // VMVNv4i16
8274
782k
    4992U,  // VMVNv4i32
8275
782k
    4992U,  // VMVNv8i16
8276
782k
    528U, // VNEGD
8277
782k
    16384U, // VNEGH
8278
782k
    16384U, // VNEGS
8279
782k
    16384U, // VNEGf32q
8280
782k
    16384U, // VNEGfd
8281
782k
    16384U, // VNEGhd
8282
782k
    16384U, // VNEGhq
8283
782k
    16384U, // VNEGs16d
8284
782k
    16384U, // VNEGs16q
8285
782k
    16384U, // VNEGs32d
8286
782k
    16384U, // VNEGs32q
8287
782k
    16384U, // VNEGs8d
8288
782k
    16384U, // VNEGs8q
8289
782k
    49944U, // VNMLAD
8290
782k
    3671552U, // VNMLAH
8291
782k
    3671552U, // VNMLAS
8292
782k
    49944U, // VNMLSD
8293
782k
    3671552U, // VNMLSH
8294
782k
    3671552U, // VNMLSS
8295
782k
    2720528U, // VNMULD
8296
782k
    0U, // VNMULH
8297
782k
    0U, // VNMULS
8298
782k
    0U, // VORNd
8299
782k
    0U, // VORNq
8300
782k
    0U, // VORRd
8301
782k
    4992U,  // VORRiv2i32
8302
782k
    4992U,  // VORRiv4i16
8303
782k
    4992U,  // VORRiv4i32
8304
782k
    4992U,  // VORRiv8i16
8305
782k
    0U, // VORRq
8306
782k
    17920U, // VPADALsv16i8
8307
782k
    17920U, // VPADALsv2i32
8308
782k
    17920U, // VPADALsv4i16
8309
782k
    17920U, // VPADALsv4i32
8310
782k
    17920U, // VPADALsv8i16
8311
782k
    17920U, // VPADALsv8i8
8312
782k
    17920U, // VPADALuv16i8
8313
782k
    17920U, // VPADALuv2i32
8314
782k
    17920U, // VPADALuv4i16
8315
782k
    17920U, // VPADALuv4i32
8316
782k
    17920U, // VPADALuv8i16
8317
782k
    17920U, // VPADALuv8i8
8318
782k
    16384U, // VPADDLsv16i8
8319
782k
    16384U, // VPADDLsv2i32
8320
782k
    16384U, // VPADDLsv4i16
8321
782k
    16384U, // VPADDLsv4i32
8322
782k
    16384U, // VPADDLsv8i16
8323
782k
    16384U, // VPADDLsv8i8
8324
782k
    16384U, // VPADDLuv16i8
8325
782k
    16384U, // VPADDLuv2i32
8326
782k
    16384U, // VPADDLuv4i16
8327
782k
    16384U, // VPADDLuv4i32
8328
782k
    16384U, // VPADDLuv8i16
8329
782k
    16384U, // VPADDLuv8i8
8330
782k
    0U, // VPADDf
8331
782k
    0U, // VPADDh
8332
782k
    0U, // VPADDi16
8333
782k
    0U, // VPADDi32
8334
782k
    0U, // VPADDi8
8335
782k
    0U, // VPMAXf
8336
782k
    0U, // VPMAXh
8337
782k
    0U, // VPMAXs16
8338
782k
    0U, // VPMAXs32
8339
782k
    0U, // VPMAXs8
8340
782k
    0U, // VPMAXu16
8341
782k
    0U, // VPMAXu32
8342
782k
    0U, // VPMAXu8
8343
782k
    0U, // VPMINf
8344
782k
    0U, // VPMINh
8345
782k
    0U, // VPMINs16
8346
782k
    0U, // VPMINs32
8347
782k
    0U, // VPMINs8
8348
782k
    0U, // VPMINu16
8349
782k
    0U, // VPMINu32
8350
782k
    0U, // VPMINu8
8351
782k
    16384U, // VQABSv16i8
8352
782k
    16384U, // VQABSv2i32
8353
782k
    16384U, // VQABSv4i16
8354
782k
    16384U, // VQABSv4i32
8355
782k
    16384U, // VQABSv8i16
8356
782k
    16384U, // VQABSv8i8
8357
782k
    0U, // VQADDsv16i8
8358
782k
    17920U, // VQADDsv1i64
8359
782k
    0U, // VQADDsv2i32
8360
782k
    17920U, // VQADDsv2i64
8361
782k
    0U, // VQADDsv4i16
8362
782k
    0U, // VQADDsv4i32
8363
782k
    0U, // VQADDsv8i16
8364
782k
    0U, // VQADDsv8i8
8365
782k
    0U, // VQADDuv16i8
8366
782k
    0U, // VQADDuv1i64
8367
782k
    0U, // VQADDuv2i32
8368
782k
    0U, // VQADDuv2i64
8369
782k
    0U, // VQADDuv4i16
8370
782k
    0U, // VQADDuv4i32
8371
782k
    0U, // VQADDuv8i16
8372
782k
    0U, // VQADDuv8i8
8373
782k
    473433600U, // VQDMLALslv2i32
8374
782k
    473433600U, // VQDMLALslv4i16
8375
782k
    3671552U, // VQDMLALv2i64
8376
782k
    3671552U, // VQDMLALv4i32
8377
782k
    473433600U, // VQDMLSLslv2i32
8378
782k
    473433600U, // VQDMLSLslv4i16
8379
782k
    3671552U, // VQDMLSLv2i64
8380
782k
    3671552U, // VQDMLSLv4i32
8381
782k
    167772160U, // VQDMULHslv2i32
8382
782k
    167772160U, // VQDMULHslv4i16
8383
782k
    167772160U, // VQDMULHslv4i32
8384
782k
    167772160U, // VQDMULHslv8i16
8385
782k
    0U, // VQDMULHv2i32
8386
782k
    0U, // VQDMULHv4i16
8387
782k
    0U, // VQDMULHv4i32
8388
782k
    0U, // VQDMULHv8i16
8389
782k
    167772160U, // VQDMULLslv2i32
8390
782k
    167772160U, // VQDMULLslv4i16
8391
782k
    0U, // VQDMULLv2i64
8392
782k
    0U, // VQDMULLv4i32
8393
782k
    2U, // VQMOVNsuv2i32
8394
782k
    16384U, // VQMOVNsuv4i16
8395
782k
    16384U, // VQMOVNsuv8i8
8396
782k
    2U, // VQMOVNsv2i32
8397
782k
    16384U, // VQMOVNsv4i16
8398
782k
    16384U, // VQMOVNsv8i8
8399
782k
    16384U, // VQMOVNuv2i32
8400
782k
    16384U, // VQMOVNuv4i16
8401
782k
    16384U, // VQMOVNuv8i8
8402
782k
    16384U, // VQNEGv16i8
8403
782k
    16384U, // VQNEGv2i32
8404
782k
    16384U, // VQNEGv4i16
8405
782k
    16384U, // VQNEGv4i32
8406
782k
    16384U, // VQNEGv8i16
8407
782k
    16384U, // VQNEGv8i8
8408
782k
    473433600U, // VQRDMLAHslv2i32
8409
782k
    473433600U, // VQRDMLAHslv4i16
8410
782k
    473433600U, // VQRDMLAHslv4i32
8411
782k
    473433600U, // VQRDMLAHslv8i16
8412
782k
    3671552U, // VQRDMLAHv2i32
8413
782k
    3671552U, // VQRDMLAHv4i16
8414
782k
    3671552U, // VQRDMLAHv4i32
8415
782k
    3671552U, // VQRDMLAHv8i16
8416
782k
    473433600U, // VQRDMLSHslv2i32
8417
782k
    473433600U, // VQRDMLSHslv4i16
8418
782k
    473433600U, // VQRDMLSHslv4i32
8419
782k
    473433600U, // VQRDMLSHslv8i16
8420
782k
    3671552U, // VQRDMLSHv2i32
8421
782k
    3671552U, // VQRDMLSHv4i16
8422
782k
    3671552U, // VQRDMLSHv4i32
8423
782k
    3671552U, // VQRDMLSHv8i16
8424
782k
    167772160U, // VQRDMULHslv2i32
8425
782k
    167772160U, // VQRDMULHslv4i16
8426
782k
    167772160U, // VQRDMULHslv4i32
8427
782k
    167772160U, // VQRDMULHslv8i16
8428
782k
    0U, // VQRDMULHv2i32
8429
782k
    0U, // VQRDMULHv4i16
8430
782k
    0U, // VQRDMULHv4i32
8431
782k
    0U, // VQRDMULHv8i16
8432
782k
    0U, // VQRSHLsv16i8
8433
782k
    17920U, // VQRSHLsv1i64
8434
782k
    0U, // VQRSHLsv2i32
8435
782k
    17920U, // VQRSHLsv2i64
8436
782k
    0U, // VQRSHLsv4i16
8437
782k
    0U, // VQRSHLsv4i32
8438
782k
    0U, // VQRSHLsv8i16
8439
782k
    0U, // VQRSHLsv8i8
8440
782k
    0U, // VQRSHLuv16i8
8441
782k
    0U, // VQRSHLuv1i64
8442
782k
    0U, // VQRSHLuv2i32
8443
782k
    0U, // VQRSHLuv2i64
8444
782k
    0U, // VQRSHLuv4i16
8445
782k
    0U, // VQRSHLuv4i32
8446
782k
    0U, // VQRSHLuv8i16
8447
782k
    0U, // VQRSHLuv8i8
8448
782k
    17920U, // VQRSHRNsv2i32
8449
782k
    0U, // VQRSHRNsv4i16
8450
782k
    0U, // VQRSHRNsv8i8
8451
782k
    0U, // VQRSHRNuv2i32
8452
782k
    0U, // VQRSHRNuv4i16
8453
782k
    0U, // VQRSHRNuv8i8
8454
782k
    17920U, // VQRSHRUNv2i32
8455
782k
    0U, // VQRSHRUNv4i16
8456
782k
    0U, // VQRSHRUNv8i8
8457
782k
    0U, // VQSHLsiv16i8
8458
782k
    17920U, // VQSHLsiv1i64
8459
782k
    0U, // VQSHLsiv2i32
8460
782k
    17920U, // VQSHLsiv2i64
8461
782k
    0U, // VQSHLsiv4i16
8462
782k
    0U, // VQSHLsiv4i32
8463
782k
    0U, // VQSHLsiv8i16
8464
782k
    0U, // VQSHLsiv8i8
8465
782k
    0U, // VQSHLsuv16i8
8466
782k
    17920U, // VQSHLsuv1i64
8467
782k
    0U, // VQSHLsuv2i32
8468
782k
    17920U, // VQSHLsuv2i64
8469
782k
    0U, // VQSHLsuv4i16
8470
782k
    0U, // VQSHLsuv4i32
8471
782k
    0U, // VQSHLsuv8i16
8472
782k
    0U, // VQSHLsuv8i8
8473
782k
    0U, // VQSHLsv16i8
8474
782k
    17920U, // VQSHLsv1i64
8475
782k
    0U, // VQSHLsv2i32
8476
782k
    17920U, // VQSHLsv2i64
8477
782k
    0U, // VQSHLsv4i16
8478
782k
    0U, // VQSHLsv4i32
8479
782k
    0U, // VQSHLsv8i16
8480
782k
    0U, // VQSHLsv8i8
8481
782k
    0U, // VQSHLuiv16i8
8482
782k
    0U, // VQSHLuiv1i64
8483
782k
    0U, // VQSHLuiv2i32
8484
782k
    0U, // VQSHLuiv2i64
8485
782k
    0U, // VQSHLuiv4i16
8486
782k
    0U, // VQSHLuiv4i32
8487
782k
    0U, // VQSHLuiv8i16
8488
782k
    0U, // VQSHLuiv8i8
8489
782k
    0U, // VQSHLuv16i8
8490
782k
    0U, // VQSHLuv1i64
8491
782k
    0U, // VQSHLuv2i32
8492
782k
    0U, // VQSHLuv2i64
8493
782k
    0U, // VQSHLuv4i16
8494
782k
    0U, // VQSHLuv4i32
8495
782k
    0U, // VQSHLuv8i16
8496
782k
    0U, // VQSHLuv8i8
8497
782k
    17920U, // VQSHRNsv2i32
8498
782k
    0U, // VQSHRNsv4i16
8499
782k
    0U, // VQSHRNsv8i8
8500
782k
    0U, // VQSHRNuv2i32
8501
782k
    0U, // VQSHRNuv4i16
8502
782k
    0U, // VQSHRNuv8i8
8503
782k
    17920U, // VQSHRUNv2i32
8504
782k
    0U, // VQSHRUNv4i16
8505
782k
    0U, // VQSHRUNv8i8
8506
782k
    0U, // VQSUBsv16i8
8507
782k
    17920U, // VQSUBsv1i64
8508
782k
    0U, // VQSUBsv2i32
8509
782k
    17920U, // VQSUBsv2i64
8510
782k
    0U, // VQSUBsv4i16
8511
782k
    0U, // VQSUBsv4i32
8512
782k
    0U, // VQSUBsv8i16
8513
782k
    0U, // VQSUBsv8i8
8514
782k
    0U, // VQSUBuv16i8
8515
782k
    0U, // VQSUBuv1i64
8516
782k
    0U, // VQSUBuv2i32
8517
782k
    0U, // VQSUBuv2i64
8518
782k
    0U, // VQSUBuv4i16
8519
782k
    0U, // VQSUBuv4i32
8520
782k
    0U, // VQSUBuv8i16
8521
782k
    0U, // VQSUBuv8i8
8522
782k
    17920U, // VRADDHNv2i32
8523
782k
    0U, // VRADDHNv4i16
8524
782k
    0U, // VRADDHNv8i8
8525
782k
    16384U, // VRECPEd
8526
782k
    16384U, // VRECPEfd
8527
782k
    16384U, // VRECPEfq
8528
782k
    16384U, // VRECPEhd
8529
782k
    16384U, // VRECPEhq
8530
782k
    16384U, // VRECPEq
8531
782k
    0U, // VRECPSfd
8532
782k
    0U, // VRECPSfq
8533
782k
    0U, // VRECPShd
8534
782k
    0U, // VRECPShq
8535
782k
    16384U, // VREV16d8
8536
782k
    16384U, // VREV16q8
8537
782k
    16384U, // VREV32d16
8538
782k
    16384U, // VREV32d8
8539
782k
    16384U, // VREV32q16
8540
782k
    16384U, // VREV32q8
8541
782k
    16384U, // VREV64d16
8542
782k
    16384U, // VREV64d32
8543
782k
    16384U, // VREV64d8
8544
782k
    16384U, // VREV64q16
8545
782k
    16384U, // VREV64q32
8546
782k
    16384U, // VREV64q8
8547
782k
    0U, // VRHADDsv16i8
8548
782k
    0U, // VRHADDsv2i32
8549
782k
    0U, // VRHADDsv4i16
8550
782k
    0U, // VRHADDsv4i32
8551
782k
    0U, // VRHADDsv8i16
8552
782k
    0U, // VRHADDsv8i8
8553
782k
    0U, // VRHADDuv16i8
8554
782k
    0U, // VRHADDuv2i32
8555
782k
    0U, // VRHADDuv4i16
8556
782k
    0U, // VRHADDuv4i32
8557
782k
    0U, // VRHADDuv8i16
8558
782k
    0U, // VRHADDuv8i8
8559
782k
    2U, // VRINTAD
8560
782k
    2U, // VRINTAH
8561
782k
    2U, // VRINTANDf
8562
782k
    2U, // VRINTANDh
8563
782k
    2U, // VRINTANQf
8564
782k
    2U, // VRINTANQh
8565
782k
    2U, // VRINTAS
8566
782k
    2U, // VRINTMD
8567
782k
    2U, // VRINTMH
8568
782k
    2U, // VRINTMNDf
8569
782k
    2U, // VRINTMNDh
8570
782k
    2U, // VRINTMNQf
8571
782k
    2U, // VRINTMNQh
8572
782k
    2U, // VRINTMS
8573
782k
    2U, // VRINTND
8574
782k
    2U, // VRINTNH
8575
782k
    2U, // VRINTNNDf
8576
782k
    2U, // VRINTNNDh
8577
782k
    2U, // VRINTNNQf
8578
782k
    2U, // VRINTNNQh
8579
782k
    2U, // VRINTNS
8580
782k
    2U, // VRINTPD
8581
782k
    2U, // VRINTPH
8582
782k
    2U, // VRINTPNDf
8583
782k
    2U, // VRINTPNDh
8584
782k
    2U, // VRINTPNQf
8585
782k
    2U, // VRINTPNQh
8586
782k
    2U, // VRINTPS
8587
782k
    528U, // VRINTRD
8588
782k
    16384U, // VRINTRH
8589
782k
    16384U, // VRINTRS
8590
782k
    528U, // VRINTXD
8591
782k
    16384U, // VRINTXH
8592
782k
    2U, // VRINTXNDf
8593
782k
    2U, // VRINTXNDh
8594
782k
    2U, // VRINTXNQf
8595
782k
    2U, // VRINTXNQh
8596
782k
    16384U, // VRINTXS
8597
782k
    528U, // VRINTZD
8598
782k
    16384U, // VRINTZH
8599
782k
    2U, // VRINTZNDf
8600
782k
    2U, // VRINTZNDh
8601
782k
    2U, // VRINTZNQf
8602
782k
    2U, // VRINTZNQh
8603
782k
    16384U, // VRINTZS
8604
782k
    0U, // VRSHLsv16i8
8605
782k
    17920U, // VRSHLsv1i64
8606
782k
    0U, // VRSHLsv2i32
8607
782k
    17920U, // VRSHLsv2i64
8608
782k
    0U, // VRSHLsv4i16
8609
782k
    0U, // VRSHLsv4i32
8610
782k
    0U, // VRSHLsv8i16
8611
782k
    0U, // VRSHLsv8i8
8612
782k
    0U, // VRSHLuv16i8
8613
782k
    0U, // VRSHLuv1i64
8614
782k
    0U, // VRSHLuv2i32
8615
782k
    0U, // VRSHLuv2i64
8616
782k
    0U, // VRSHLuv4i16
8617
782k
    0U, // VRSHLuv4i32
8618
782k
    0U, // VRSHLuv8i16
8619
782k
    0U, // VRSHLuv8i8
8620
782k
    17920U, // VRSHRNv2i32
8621
782k
    0U, // VRSHRNv4i16
8622
782k
    0U, // VRSHRNv8i8
8623
782k
    0U, // VRSHRsv16i8
8624
782k
    17920U, // VRSHRsv1i64
8625
782k
    0U, // VRSHRsv2i32
8626
782k
    17920U, // VRSHRsv2i64
8627
782k
    0U, // VRSHRsv4i16
8628
782k
    0U, // VRSHRsv4i32
8629
782k
    0U, // VRSHRsv8i16
8630
782k
    0U, // VRSHRsv8i8
8631
782k
    0U, // VRSHRuv16i8
8632
782k
    0U, // VRSHRuv1i64
8633
782k
    0U, // VRSHRuv2i32
8634
782k
    0U, // VRSHRuv2i64
8635
782k
    0U, // VRSHRuv4i16
8636
782k
    0U, // VRSHRuv4i32
8637
782k
    0U, // VRSHRuv8i16
8638
782k
    0U, // VRSHRuv8i8
8639
782k
    16384U, // VRSQRTEd
8640
782k
    16384U, // VRSQRTEfd
8641
782k
    16384U, // VRSQRTEfq
8642
782k
    16384U, // VRSQRTEhd
8643
782k
    16384U, // VRSQRTEhq
8644
782k
    16384U, // VRSQRTEq
8645
782k
    0U, // VRSQRTSfd
8646
782k
    0U, // VRSQRTSfq
8647
782k
    0U, // VRSQRTShd
8648
782k
    0U, // VRSQRTShq
8649
782k
    3671552U, // VRSRAsv16i8
8650
782k
    16768U, // VRSRAsv1i64
8651
782k
    3671552U, // VRSRAsv2i32
8652
782k
    16768U, // VRSRAsv2i64
8653
782k
    3671552U, // VRSRAsv4i16
8654
782k
    3671552U, // VRSRAsv4i32
8655
782k
    3671552U, // VRSRAsv8i16
8656
782k
    3671552U, // VRSRAsv8i8
8657
782k
    3671552U, // VRSRAuv16i8
8658
782k
    3671552U, // VRSRAuv1i64
8659
782k
    3671552U, // VRSRAuv2i32
8660
782k
    3671552U, // VRSRAuv2i64
8661
782k
    3671552U, // VRSRAuv4i16
8662
782k
    3671552U, // VRSRAuv4i32
8663
782k
    3671552U, // VRSRAuv8i16
8664
782k
    3671552U, // VRSRAuv8i8
8665
782k
    17920U, // VRSUBHNv2i32
8666
782k
    0U, // VRSUBHNv4i16
8667
782k
    0U, // VRSUBHNv8i8
8668
782k
    0U, // VSCCLRMD
8669
782k
    0U, // VSCCLRMS
8670
782k
    2U, // VSDOTD
8671
782k
    520U, // VSDOTDI
8672
782k
    2U, // VSDOTQ
8673
782k
    520U, // VSDOTQI
8674
782k
    17920U, // VSELEQD
8675
782k
    17920U, // VSELEQH
8676
782k
    17920U, // VSELEQS
8677
782k
    17920U, // VSELGED
8678
782k
    17920U, // VSELGEH
8679
782k
    17920U, // VSELGES
8680
782k
    17920U, // VSELGTD
8681
782k
    17920U, // VSELGTH
8682
782k
    17920U, // VSELGTS
8683
782k
    17920U, // VSELVSD
8684
782k
    17920U, // VSELVSH
8685
782k
    17920U, // VSELVSS
8686
782k
    32U,  // VSETLNi16
8687
782k
    32U,  // VSETLNi32
8688
782k
    32U,  // VSETLNi8
8689
782k
    0U, // VSHLLi16
8690
782k
    0U, // VSHLLi32
8691
782k
    0U, // VSHLLi8
8692
782k
    0U, // VSHLLsv2i64
8693
782k
    0U, // VSHLLsv4i32
8694
782k
    0U, // VSHLLsv8i16
8695
782k
    0U, // VSHLLuv2i64
8696
782k
    0U, // VSHLLuv4i32
8697
782k
    0U, // VSHLLuv8i16
8698
782k
    0U, // VSHLiv16i8
8699
782k
    17920U, // VSHLiv1i64
8700
782k
    0U, // VSHLiv2i32
8701
782k
    17920U, // VSHLiv2i64
8702
782k
    0U, // VSHLiv4i16
8703
782k
    0U, // VSHLiv4i32
8704
782k
    0U, // VSHLiv8i16
8705
782k
    0U, // VSHLiv8i8
8706
782k
    0U, // VSHLsv16i8
8707
782k
    17920U, // VSHLsv1i64
8708
782k
    0U, // VSHLsv2i32
8709
782k
    17920U, // VSHLsv2i64
8710
782k
    0U, // VSHLsv4i16
8711
782k
    0U, // VSHLsv4i32
8712
782k
    0U, // VSHLsv8i16
8713
782k
    0U, // VSHLsv8i8
8714
782k
    0U, // VSHLuv16i8
8715
782k
    0U, // VSHLuv1i64
8716
782k
    0U, // VSHLuv2i32
8717
782k
    0U, // VSHLuv2i64
8718
782k
    0U, // VSHLuv4i16
8719
782k
    0U, // VSHLuv4i32
8720
782k
    0U, // VSHLuv8i16
8721
782k
    0U, // VSHLuv8i8
8722
782k
    17920U, // VSHRNv2i32
8723
782k
    0U, // VSHRNv4i16
8724
782k
    0U, // VSHRNv8i8
8725
782k
    0U, // VSHRsv16i8
8726
782k
    17920U, // VSHRsv1i64
8727
782k
    0U, // VSHRsv2i32
8728
782k
    17920U, // VSHRsv2i64
8729
782k
    0U, // VSHRsv4i16
8730
782k
    0U, // VSHRsv4i32
8731
782k
    0U, // VSHRsv8i16
8732
782k
    0U, // VSHRsv8i8
8733
782k
    0U, // VSHRuv16i8
8734
782k
    0U, // VSHRuv1i64
8735
782k
    0U, // VSHRuv2i32
8736
782k
    0U, // VSHRuv2i64
8737
782k
    0U, // VSHRuv4i16
8738
782k
    0U, // VSHRuv4i32
8739
782k
    0U, // VSHRuv8i16
8740
782k
    0U, // VSHRuv8i8
8741
782k
    0U, // VSHTOD
8742
782k
    72U,  // VSHTOH
8743
782k
    0U, // VSHTOS
8744
782k
    0U, // VSITOD
8745
782k
    0U, // VSITOH
8746
782k
    0U, // VSITOS
8747
782k
    3671552U, // VSLIv16i8
8748
782k
    3671552U, // VSLIv1i64
8749
782k
    3671552U, // VSLIv2i32
8750
782k
    3671552U, // VSLIv2i64
8751
782k
    3671552U, // VSLIv4i16
8752
782k
    3671552U, // VSLIv4i32
8753
782k
    3671552U, // VSLIv8i16
8754
782k
    3671552U, // VSLIv8i8
8755
782k
    74U,  // VSLTOD
8756
782k
    74U,  // VSLTOH
8757
782k
    74U,  // VSLTOS
8758
782k
    2U, // VSMMLA
8759
782k
    528U, // VSQRTD
8760
782k
    16384U, // VSQRTH
8761
782k
    16384U, // VSQRTS
8762
782k
    3671552U, // VSRAsv16i8
8763
782k
    16768U, // VSRAsv1i64
8764
782k
    3671552U, // VSRAsv2i32
8765
782k
    16768U, // VSRAsv2i64
8766
782k
    3671552U, // VSRAsv4i16
8767
782k
    3671552U, // VSRAsv4i32
8768
782k
    3671552U, // VSRAsv8i16
8769
782k
    3671552U, // VSRAsv8i8
8770
782k
    3671552U, // VSRAuv16i8
8771
782k
    3671552U, // VSRAuv1i64
8772
782k
    3671552U, // VSRAuv2i32
8773
782k
    3671552U, // VSRAuv2i64
8774
782k
    3671552U, // VSRAuv4i16
8775
782k
    3671552U, // VSRAuv4i32
8776
782k
    3671552U, // VSRAuv8i16
8777
782k
    3671552U, // VSRAuv8i8
8778
782k
    3671552U, // VSRIv16i8
8779
782k
    3671552U, // VSRIv1i64
8780
782k
    3671552U, // VSRIv2i32
8781
782k
    3671552U, // VSRIv2i64
8782
782k
    3671552U, // VSRIv4i16
8783
782k
    3671552U, // VSRIv4i32
8784
782k
    3671552U, // VSRIv8i16
8785
782k
    3671552U, // VSRIv8i8
8786
782k
    6694U,  // VST1LNd16
8787
782k
    516201126U, // VST1LNd16_UPD
8788
782k
    6694U,  // VST1LNd32
8789
782k
    516201126U, // VST1LNd32_UPD
8790
782k
    6694U,  // VST1LNd8
8791
782k
    516201126U, // VST1LNd8_UPD
8792
782k
    0U, // VST1LNq16Pseudo
8793
782k
    0U, // VST1LNq16Pseudo_UPD
8794
782k
    0U, // VST1LNq32Pseudo
8795
782k
    0U, // VST1LNq32Pseudo_UPD
8796
782k
    0U, // VST1LNq8Pseudo
8797
782k
    0U, // VST1LNq8Pseudo_UPD
8798
782k
    0U, // VST1d16
8799
782k
    0U, // VST1d16Q
8800
782k
    0U, // VST1d16QPseudo
8801
782k
    0U, // VST1d16QPseudoWB_fixed
8802
782k
    0U, // VST1d16QPseudoWB_register
8803
782k
    0U, // VST1d16Qwb_fixed
8804
782k
    0U, // VST1d16Qwb_register
8805
782k
    0U, // VST1d16T
8806
782k
    0U, // VST1d16TPseudo
8807
782k
    0U, // VST1d16TPseudoWB_fixed
8808
782k
    0U, // VST1d16TPseudoWB_register
8809
782k
    0U, // VST1d16Twb_fixed
8810
782k
    0U, // VST1d16Twb_register
8811
782k
    0U, // VST1d16wb_fixed
8812
782k
    0U, // VST1d16wb_register
8813
782k
    0U, // VST1d32
8814
782k
    0U, // VST1d32Q
8815
782k
    0U, // VST1d32QPseudo
8816
782k
    0U, // VST1d32QPseudoWB_fixed
8817
782k
    0U, // VST1d32QPseudoWB_register
8818
782k
    0U, // VST1d32Qwb_fixed
8819
782k
    0U, // VST1d32Qwb_register
8820
782k
    0U, // VST1d32T
8821
782k
    0U, // VST1d32TPseudo
8822
782k
    0U, // VST1d32TPseudoWB_fixed
8823
782k
    0U, // VST1d32TPseudoWB_register
8824
782k
    0U, // VST1d32Twb_fixed
8825
782k
    0U, // VST1d32Twb_register
8826
782k
    0U, // VST1d32wb_fixed
8827
782k
    0U, // VST1d32wb_register
8828
782k
    0U, // VST1d64
8829
782k
    0U, // VST1d64Q
8830
782k
    0U, // VST1d64QPseudo
8831
782k
    0U, // VST1d64QPseudoWB_fixed
8832
782k
    0U, // VST1d64QPseudoWB_register
8833
782k
    0U, // VST1d64Qwb_fixed
8834
782k
    0U, // VST1d64Qwb_register
8835
782k
    0U, // VST1d64T
8836
782k
    0U, // VST1d64TPseudo
8837
782k
    0U, // VST1d64TPseudoWB_fixed
8838
782k
    0U, // VST1d64TPseudoWB_register
8839
782k
    0U, // VST1d64Twb_fixed
8840
782k
    0U, // VST1d64Twb_register
8841
782k
    0U, // VST1d64wb_fixed
8842
782k
    0U, // VST1d64wb_register
8843
782k
    0U, // VST1d8
8844
782k
    0U, // VST1d8Q
8845
782k
    0U, // VST1d8QPseudo
8846
782k
    0U, // VST1d8QPseudoWB_fixed
8847
782k
    0U, // VST1d8QPseudoWB_register
8848
782k
    0U, // VST1d8Qwb_fixed
8849
782k
    0U, // VST1d8Qwb_register
8850
782k
    0U, // VST1d8T
8851
782k
    0U, // VST1d8TPseudo
8852
782k
    0U, // VST1d8TPseudoWB_fixed
8853
782k
    0U, // VST1d8TPseudoWB_register
8854
782k
    0U, // VST1d8Twb_fixed
8855
782k
    0U, // VST1d8Twb_register
8856
782k
    0U, // VST1d8wb_fixed
8857
782k
    0U, // VST1d8wb_register
8858
782k
    0U, // VST1q16
8859
782k
    0U, // VST1q16HighQPseudo
8860
782k
    0U, // VST1q16HighQPseudo_UPD
8861
782k
    0U, // VST1q16HighTPseudo
8862
782k
    0U, // VST1q16HighTPseudo_UPD
8863
782k
    0U, // VST1q16LowQPseudo_UPD
8864
782k
    0U, // VST1q16LowTPseudo_UPD
8865
782k
    0U, // VST1q16wb_fixed
8866
782k
    0U, // VST1q16wb_register
8867
782k
    0U, // VST1q32
8868
782k
    0U, // VST1q32HighQPseudo
8869
782k
    0U, // VST1q32HighQPseudo_UPD
8870
782k
    0U, // VST1q32HighTPseudo
8871
782k
    0U, // VST1q32HighTPseudo_UPD
8872
782k
    0U, // VST1q32LowQPseudo_UPD
8873
782k
    0U, // VST1q32LowTPseudo_UPD
8874
782k
    0U, // VST1q32wb_fixed
8875
782k
    0U, // VST1q32wb_register
8876
782k
    0U, // VST1q64
8877
782k
    0U, // VST1q64HighQPseudo
8878
782k
    0U, // VST1q64HighQPseudo_UPD
8879
782k
    0U, // VST1q64HighTPseudo
8880
782k
    0U, // VST1q64HighTPseudo_UPD
8881
782k
    0U, // VST1q64LowQPseudo_UPD
8882
782k
    0U, // VST1q64LowTPseudo_UPD
8883
782k
    0U, // VST1q64wb_fixed
8884
782k
    0U, // VST1q64wb_register
8885
782k
    0U, // VST1q8
8886
782k
    0U, // VST1q8HighQPseudo
8887
782k
    0U, // VST1q8HighQPseudo_UPD
8888
782k
    0U, // VST1q8HighTPseudo
8889
782k
    0U, // VST1q8HighTPseudo_UPD
8890
782k
    0U, // VST1q8LowQPseudo_UPD
8891
782k
    0U, // VST1q8LowTPseudo_UPD
8892
782k
    0U, // VST1q8wb_fixed
8893
782k
    0U, // VST1q8wb_register
8894
782k
    440194470U, // VST2LNd16
8895
782k
    0U, // VST2LNd16Pseudo
8896
782k
    0U, // VST2LNd16Pseudo_UPD
8897
782k
    440718886U, // VST2LNd16_UPD
8898
782k
    440194470U, // VST2LNd32
8899
782k
    0U, // VST2LNd32Pseudo
8900
782k
    0U, // VST2LNd32Pseudo_UPD
8901
782k
    440718886U, // VST2LNd32_UPD
8902
782k
    440194470U, // VST2LNd8
8903
782k
    0U, // VST2LNd8Pseudo
8904
782k
    0U, // VST2LNd8Pseudo_UPD
8905
782k
    440718886U, // VST2LNd8_UPD
8906
782k
    440194470U, // VST2LNq16
8907
782k
    0U, // VST2LNq16Pseudo
8908
782k
    0U, // VST2LNq16Pseudo_UPD
8909
782k
    440718886U, // VST2LNq16_UPD
8910
782k
    440194470U, // VST2LNq32
8911
782k
    0U, // VST2LNq32Pseudo
8912
782k
    0U, // VST2LNq32Pseudo_UPD
8913
782k
    440718886U, // VST2LNq32_UPD
8914
782k
    0U, // VST2b16
8915
782k
    0U, // VST2b16wb_fixed
8916
782k
    0U, // VST2b16wb_register
8917
782k
    0U, // VST2b32
8918
782k
    0U, // VST2b32wb_fixed
8919
782k
    0U, // VST2b32wb_register
8920
782k
    0U, // VST2b8
8921
782k
    0U, // VST2b8wb_fixed
8922
782k
    0U, // VST2b8wb_register
8923
782k
    0U, // VST2d16
8924
782k
    0U, // VST2d16wb_fixed
8925
782k
    0U, // VST2d16wb_register
8926
782k
    0U, // VST2d32
8927
782k
    0U, // VST2d32wb_fixed
8928
782k
    0U, // VST2d32wb_register
8929
782k
    0U, // VST2d8
8930
782k
    0U, // VST2d8wb_fixed
8931
782k
    0U, // VST2d8wb_register
8932
782k
    0U, // VST2q16
8933
782k
    0U, // VST2q16Pseudo
8934
782k
    0U, // VST2q16PseudoWB_fixed
8935
782k
    0U, // VST2q16PseudoWB_register
8936
782k
    0U, // VST2q16wb_fixed
8937
782k
    0U, // VST2q16wb_register
8938
782k
    0U, // VST2q32
8939
782k
    0U, // VST2q32Pseudo
8940
782k
    0U, // VST2q32PseudoWB_fixed
8941
782k
    0U, // VST2q32PseudoWB_register
8942
782k
    0U, // VST2q32wb_fixed
8943
782k
    0U, // VST2q32wb_register
8944
782k
    0U, // VST2q8
8945
782k
    0U, // VST2q8Pseudo
8946
782k
    0U, // VST2q8PseudoWB_fixed
8947
782k
    0U, // VST2q8PseudoWB_register
8948
782k
    0U, // VST2q8wb_fixed
8949
782k
    0U, // VST2q8wb_register
8950
782k
    440195750U, // VST3LNd16
8951
782k
    0U, // VST3LNd16Pseudo
8952
782k
    0U, // VST3LNd16Pseudo_UPD
8953
782k
    6950U,  // VST3LNd16_UPD
8954
782k
    440195750U, // VST3LNd32
8955
782k
    0U, // VST3LNd32Pseudo
8956
782k
    0U, // VST3LNd32Pseudo_UPD
8957
782k
    6950U,  // VST3LNd32_UPD
8958
782k
    440195750U, // VST3LNd8
8959
782k
    0U, // VST3LNd8Pseudo
8960
782k
    0U, // VST3LNd8Pseudo_UPD
8961
782k
    6950U,  // VST3LNd8_UPD
8962
782k
    440195750U, // VST3LNq16
8963
782k
    0U, // VST3LNq16Pseudo
8964
782k
    0U, // VST3LNq16Pseudo_UPD
8965
782k
    6950U,  // VST3LNq16_UPD
8966
782k
    440195750U, // VST3LNq32
8967
782k
    0U, // VST3LNq32Pseudo
8968
782k
    0U, // VST3LNq32Pseudo_UPD
8969
782k
    6950U,  // VST3LNq32_UPD
8970
782k
    403177856U, // VST3d16
8971
782k
    0U, // VST3d16Pseudo
8972
782k
    0U, // VST3d16Pseudo_UPD
8973
782k
    383872U,  // VST3d16_UPD
8974
782k
    403177856U, // VST3d32
8975
782k
    0U, // VST3d32Pseudo
8976
782k
    0U, // VST3d32Pseudo_UPD
8977
782k
    383872U,  // VST3d32_UPD
8978
782k
    403177856U, // VST3d8
8979
782k
    0U, // VST3d8Pseudo
8980
782k
    0U, // VST3d8Pseudo_UPD
8981
782k
    383872U,  // VST3d8_UPD
8982
782k
    403177856U, // VST3q16
8983
782k
    0U, // VST3q16Pseudo_UPD
8984
782k
    383872U,  // VST3q16_UPD
8985
782k
    0U, // VST3q16oddPseudo
8986
782k
    0U, // VST3q16oddPseudo_UPD
8987
782k
    403177856U, // VST3q32
8988
782k
    0U, // VST3q32Pseudo_UPD
8989
782k
    383872U,  // VST3q32_UPD
8990
782k
    0U, // VST3q32oddPseudo
8991
782k
    0U, // VST3q32oddPseudo_UPD
8992
782k
    403177856U, // VST3q8
8993
782k
    0U, // VST3q8Pseudo_UPD
8994
782k
    383872U,  // VST3q8_UPD
8995
782k
    0U, // VST3q8oddPseudo
8996
782k
    0U, // VST3q8oddPseudo_UPD
8997
782k
    440194598U, // VST4LNd16
8998
782k
    0U, // VST4LNd16Pseudo
8999
782k
    0U, // VST4LNd16Pseudo_UPD
9000
782k
    399014U,  // VST4LNd16_UPD
9001
782k
    440194598U, // VST4LNd32
9002
782k
    0U, // VST4LNd32Pseudo
9003
782k
    0U, // VST4LNd32Pseudo_UPD
9004
782k
    399014U,  // VST4LNd32_UPD
9005
782k
    440194598U, // VST4LNd8
9006
782k
    0U, // VST4LNd8Pseudo
9007
782k
    0U, // VST4LNd8Pseudo_UPD
9008
782k
    399014U,  // VST4LNd8_UPD
9009
782k
    440194598U, // VST4LNq16
9010
782k
    0U, // VST4LNq16Pseudo
9011
782k
    0U, // VST4LNq16Pseudo_UPD
9012
782k
    399014U,  // VST4LNq16_UPD
9013
782k
    440194598U, // VST4LNq32
9014
782k
    0U, // VST4LNq32Pseudo
9015
782k
    0U, // VST4LNq32Pseudo_UPD
9016
782k
    399014U,  // VST4LNq32_UPD
9017
782k
    34079104U,  // VST4d16
9018
782k
    0U, // VST4d16Pseudo
9019
782k
    0U, // VST4d16Pseudo_UPD
9020
782k
    15735680U,  // VST4d16_UPD
9021
782k
    34079104U,  // VST4d32
9022
782k
    0U, // VST4d32Pseudo
9023
782k
    0U, // VST4d32Pseudo_UPD
9024
782k
    15735680U,  // VST4d32_UPD
9025
782k
    34079104U,  // VST4d8
9026
782k
    0U, // VST4d8Pseudo
9027
782k
    0U, // VST4d8Pseudo_UPD
9028
782k
    15735680U,  // VST4d8_UPD
9029
782k
    34079104U,  // VST4q16
9030
782k
    0U, // VST4q16Pseudo_UPD
9031
782k
    15735680U,  // VST4q16_UPD
9032
782k
    0U, // VST4q16oddPseudo
9033
782k
    0U, // VST4q16oddPseudo_UPD
9034
782k
    34079104U,  // VST4q32
9035
782k
    0U, // VST4q32Pseudo_UPD
9036
782k
    15735680U,  // VST4q32_UPD
9037
782k
    0U, // VST4q32oddPseudo
9038
782k
    0U, // VST4q32oddPseudo_UPD
9039
782k
    34079104U,  // VST4q8
9040
782k
    0U, // VST4q8Pseudo_UPD
9041
782k
    15735680U,  // VST4q8_UPD
9042
782k
    0U, // VST4q8oddPseudo
9043
782k
    0U, // VST4q8oddPseudo_UPD
9044
782k
    532U, // VSTMDDB_UPD
9045
782k
    18560U, // VSTMDIA
9046
782k
    532U, // VSTMDIA_UPD
9047
782k
    0U, // VSTMQIA
9048
782k
    532U, // VSTMSDB_UPD
9049
782k
    18560U, // VSTMSIA
9050
782k
    532U, // VSTMSIA_UPD
9051
782k
    6400U,  // VSTRD
9052
782k
    6528U,  // VSTRH
9053
782k
    6400U,  // VSTRS
9054
782k
    0U, // VSTR_FPCXTNS_off
9055
782k
    42U,  // VSTR_FPCXTNS_post
9056
782k
    0U, // VSTR_FPCXTNS_pre
9057
782k
    0U, // VSTR_FPCXTS_off
9058
782k
    42U,  // VSTR_FPCXTS_post
9059
782k
    0U, // VSTR_FPCXTS_pre
9060
782k
    0U, // VSTR_FPSCR_NZCVQC_off
9061
782k
    42U,  // VSTR_FPSCR_NZCVQC_post
9062
782k
    0U, // VSTR_FPSCR_NZCVQC_pre
9063
782k
    0U, // VSTR_FPSCR_off
9064
782k
    42U,  // VSTR_FPSCR_post
9065
782k
    0U, // VSTR_FPSCR_pre
9066
782k
    0U, // VSTR_P0_off
9067
782k
    44U,  // VSTR_P0_post
9068
782k
    0U, // VSTR_P0_pre
9069
782k
    0U, // VSTR_VPR_off
9070
782k
    42U,  // VSTR_VPR_post
9071
782k
    0U, // VSTR_VPR_pre
9072
782k
    2720528U, // VSUBD
9073
782k
    0U, // VSUBH
9074
782k
    17920U, // VSUBHNv2i32
9075
782k
    0U, // VSUBHNv4i16
9076
782k
    0U, // VSUBHNv8i8
9077
782k
    0U, // VSUBLsv2i64
9078
782k
    0U, // VSUBLsv4i32
9079
782k
    0U, // VSUBLsv8i16
9080
782k
    0U, // VSUBLuv2i64
9081
782k
    0U, // VSUBLuv4i32
9082
782k
    0U, // VSUBLuv8i16
9083
782k
    0U, // VSUBS
9084
782k
    0U, // VSUBWsv2i64
9085
782k
    0U, // VSUBWsv4i32
9086
782k
    0U, // VSUBWsv8i16
9087
782k
    0U, // VSUBWuv2i64
9088
782k
    0U, // VSUBWuv4i32
9089
782k
    0U, // VSUBWuv8i16
9090
782k
    0U, // VSUBfd
9091
782k
    0U, // VSUBfq
9092
782k
    0U, // VSUBhd
9093
782k
    0U, // VSUBhq
9094
782k
    0U, // VSUBv16i8
9095
782k
    17920U, // VSUBv1i64
9096
782k
    0U, // VSUBv2i32
9097
782k
    17920U, // VSUBv2i64
9098
782k
    0U, // VSUBv4i16
9099
782k
    0U, // VSUBv4i32
9100
782k
    0U, // VSUBv8i16
9101
782k
    0U, // VSUBv8i8
9102
782k
    520U, // VSUDOTDI
9103
782k
    520U, // VSUDOTQI
9104
782k
    16384U, // VSWPd
9105
782k
    16384U, // VSWPq
9106
782k
    7168U,  // VTBL1
9107
782k
    7296U,  // VTBL2
9108
782k
    7424U,  // VTBL3
9109
782k
    0U, // VTBL3Pseudo
9110
782k
    7552U,  // VTBL4
9111
782k
    0U, // VTBL4Pseudo
9112
782k
    7680U,  // VTBX1
9113
782k
    7808U,  // VTBX2
9114
782k
    7936U,  // VTBX3
9115
782k
    0U, // VTBX3Pseudo
9116
782k
    8064U,  // VTBX4
9117
782k
    0U, // VTBX4Pseudo
9118
782k
    0U, // VTOSHD
9119
782k
    72U,  // VTOSHH
9120
782k
    0U, // VTOSHS
9121
782k
    0U, // VTOSIRD
9122
782k
    0U, // VTOSIRH
9123
782k
    0U, // VTOSIRS
9124
782k
    0U, // VTOSIZD
9125
782k
    0U, // VTOSIZH
9126
782k
    0U, // VTOSIZS
9127
782k
    74U,  // VTOSLD
9128
782k
    74U,  // VTOSLH
9129
782k
    74U,  // VTOSLS
9130
782k
    0U, // VTOUHD
9131
782k
    72U,  // VTOUHH
9132
782k
    0U, // VTOUHS
9133
782k
    0U, // VTOUIRD
9134
782k
    0U, // VTOUIRH
9135
782k
    0U, // VTOUIRS
9136
782k
    0U, // VTOUIZD
9137
782k
    0U, // VTOUIZH
9138
782k
    0U, // VTOUIZS
9139
782k
    74U,  // VTOULD
9140
782k
    74U,  // VTOULH
9141
782k
    74U,  // VTOULS
9142
782k
    16384U, // VTRNd16
9143
782k
    16384U, // VTRNd32
9144
782k
    16384U, // VTRNd8
9145
782k
    16384U, // VTRNq16
9146
782k
    16384U, // VTRNq32
9147
782k
    16384U, // VTRNq8
9148
782k
    0U, // VTSTv16i8
9149
782k
    0U, // VTSTv2i32
9150
782k
    0U, // VTSTv4i16
9151
782k
    0U, // VTSTv4i32
9152
782k
    0U, // VTSTv8i16
9153
782k
    0U, // VTSTv8i8
9154
782k
    2U, // VUDOTD
9155
782k
    520U, // VUDOTDI
9156
782k
    2U, // VUDOTQ
9157
782k
    520U, // VUDOTQI
9158
782k
    0U, // VUHTOD
9159
782k
    72U,  // VUHTOH
9160
782k
    0U, // VUHTOS
9161
782k
    0U, // VUITOD
9162
782k
    0U, // VUITOH
9163
782k
    0U, // VUITOS
9164
782k
    74U,  // VULTOD
9165
782k
    74U,  // VULTOH
9166
782k
    74U,  // VULTOS
9167
782k
    2U, // VUMMLA
9168
782k
    2U, // VUSDOTD
9169
782k
    520U, // VUSDOTDI
9170
782k
    2U, // VUSDOTQ
9171
782k
    520U, // VUSDOTQI
9172
782k
    2U, // VUSMMLA
9173
782k
    16384U, // VUZPd16
9174
782k
    16384U, // VUZPd8
9175
782k
    16384U, // VUZPq16
9176
782k
    16384U, // VUZPq32
9177
782k
    16384U, // VUZPq8
9178
782k
    16384U, // VZIPd16
9179
782k
    16384U, // VZIPd8
9180
782k
    16384U, // VZIPq16
9181
782k
    16384U, // VZIPq32
9182
782k
    16384U, // VZIPq8
9183
782k
    411776U,  // sysLDMDA
9184
782k
    8212U,  // sysLDMDA_UPD
9185
782k
    411776U,  // sysLDMDB
9186
782k
    8212U,  // sysLDMDB_UPD
9187
782k
    411776U,  // sysLDMIA
9188
782k
    8212U,  // sysLDMIA_UPD
9189
782k
    411776U,  // sysLDMIB
9190
782k
    8212U,  // sysLDMIB_UPD
9191
782k
    411776U,  // sysSTMDA
9192
782k
    8212U,  // sysSTMDA_UPD
9193
782k
    411776U,  // sysSTMDB
9194
782k
    8212U,  // sysSTMDB_UPD
9195
782k
    411776U,  // sysSTMIA
9196
782k
    8212U,  // sysSTMIA_UPD
9197
782k
    411776U,  // sysSTMIB
9198
782k
    8212U,  // sysSTMIB_UPD
9199
782k
    0U, // t2ADCri
9200
782k
    0U, // t2ADCrr
9201
782k
    16252928U,  // t2ADCrs
9202
782k
    0U, // t2ADDri
9203
782k
    0U, // t2ADDri12
9204
782k
    0U, // t2ADDrr
9205
782k
    16252928U,  // t2ADDrs
9206
782k
    0U, // t2ADDspImm
9207
782k
    0U, // t2ADDspImm12
9208
782k
    1280U,  // t2ADR
9209
782k
    0U, // t2ANDri
9210
782k
    0U, // t2ANDrr
9211
782k
    16252928U,  // t2ANDrs
9212
782k
    16777216U,  // t2ASRri
9213
782k
    0U, // t2ASRrr
9214
782k
    0U, // t2AUT
9215
782k
    524672U,  // t2AUTG
9216
782k
    2U, // t2B
9217
782k
    1408U,  // t2BFC
9218
782k
    2098688U, // t2BFI
9219
782k
    8320U,  // t2BFLi
9220
782k
    16384U, // t2BFLr
9221
782k
    8320U,  // t2BFi
9222
782k
    17306624U,  // t2BFic
9223
782k
    16384U, // t2BFr
9224
782k
    0U, // t2BICri
9225
782k
    0U, // t2BICrr
9226
782k
    16252928U,  // t2BICrs
9227
782k
    0U, // t2BTI
9228
782k
    524672U,  // t2BXAUT
9229
782k
    2U, // t2BXJ
9230
782k
    2U, // t2Bcc
9231
782k
    82704U, // t2CDP
9232
782k
    82704U, // t2CDP2
9233
782k
    0U, // t2CLREX
9234
782k
    0U, // t2CLRM
9235
782k
    16384U, // t2CLZ
9236
782k
    16384U, // t2CMNri
9237
782k
    16384U, // t2CMNzrr
9238
782k
    1024U,  // t2CMNzrs
9239
782k
    16384U, // t2CMPri
9240
782k
    16384U, // t2CMPrr
9241
782k
    1024U,  // t2CMPrs
9242
782k
    0U, // t2CPS1p
9243
782k
    2U, // t2CPS2p
9244
782k
    17920U, // t2CPS3p
9245
782k
    17920U, // t2CRC32B
9246
782k
    17920U, // t2CRC32CB
9247
782k
    17920U, // t2CRC32CH
9248
782k
    17920U, // t2CRC32CW
9249
782k
    17920U, // t2CRC32H
9250
782k
    17920U, // t2CRC32W
9251
782k
    17303040U,  // t2CSEL
9252
782k
    17303040U,  // t2CSINC
9253
782k
    17303040U,  // t2CSINV
9254
782k
    17303040U,  // t2CSNEG
9255
782k
    2U, // t2DBG
9256
782k
    0U, // t2DCPS1
9257
782k
    0U, // t2DCPS2
9258
782k
    0U, // t2DCPS3
9259
782k
    2U, // t2DLS
9260
782k
    0U, // t2DMB
9261
782k
    0U, // t2DSB
9262
782k
    0U, // t2EORri
9263
782k
    0U, // t2EORrr
9264
782k
    16252928U,  // t2EORrs
9265
782k
    2U, // t2HINT
9266
782k
    0U, // t2HVC
9267
782k
    0U, // t2ISB
9268
782k
    0U, // t2IT
9269
782k
    0U, // t2Int_eh_sjlj_setjmp
9270
782k
    0U, // t2Int_eh_sjlj_setjmp_nofp
9271
782k
    128U, // t2LDA
9272
782k
    128U, // t2LDAB
9273
782k
    128U, // t2LDAEX
9274
782k
    128U, // t2LDAEXB
9275
782k
    11010048U,  // t2LDAEXD
9276
782k
    128U, // t2LDAEXH
9277
782k
    128U, // t2LDAH
9278
782k
    2582U,  // t2LDC2L_OFFSET
9279
782k
    4721302U, // t2LDC2L_OPTION
9280
782k
    5245590U, // t2LDC2L_POST
9281
782k
    2838U,  // t2LDC2L_PRE
9282
782k
    2582U,  // t2LDC2_OFFSET
9283
782k
    4721302U, // t2LDC2_OPTION
9284
782k
    5245590U, // t2LDC2_POST
9285
782k
    2838U,  // t2LDC2_PRE
9286
782k
    2582U,  // t2LDCL_OFFSET
9287
782k
    4721302U, // t2LDCL_OPTION
9288
782k
    5245590U, // t2LDCL_POST
9289
782k
    2838U,  // t2LDCL_PRE
9290
782k
    2582U,  // t2LDC_OFFSET
9291
782k
    4721302U, // t2LDC_OPTION
9292
782k
    5245590U, // t2LDC_POST
9293
782k
    2838U,  // t2LDC_PRE
9294
782k
    18560U, // t2LDMDB
9295
782k
    532U, // t2LDMDB_UPD
9296
782k
    18560U, // t2LDMIA
9297
782k
    532U, // t2LDMIA_UPD
9298
782k
    4096U,  // t2LDRBT
9299
782k
    133760U,  // t2LDRB_POST
9300
782k
    4480U,  // t2LDRB_PRE
9301
782k
    3200U,  // t2LDRBi12
9302
782k
    4096U,  // t2LDRBi8
9303
782k
    8448U,  // t2LDRBpci
9304
782k
    8576U,  // t2LDRBs
9305
782k
    543686656U, // t2LDRD_POST
9306
782k
    17825792U,  // t2LDRD_PRE
9307
782k
    18350080U,  // t2LDRDi8
9308
782k
    8704U,  // t2LDREX
9309
782k
    128U, // t2LDREXB
9310
782k
    11010048U,  // t2LDREXD
9311
782k
    128U, // t2LDREXH
9312
782k
    4096U,  // t2LDRHT
9313
782k
    133760U,  // t2LDRH_POST
9314
782k
    4480U,  // t2LDRH_PRE
9315
782k
    3200U,  // t2LDRHi12
9316
782k
    4096U,  // t2LDRHi8
9317
782k
    8448U,  // t2LDRHpci
9318
782k
    8576U,  // t2LDRHs
9319
782k
    4096U,  // t2LDRSBT
9320
782k
    133760U,  // t2LDRSB_POST
9321
782k
    4480U,  // t2LDRSB_PRE
9322
782k
    3200U,  // t2LDRSBi12
9323
782k
    4096U,  // t2LDRSBi8
9324
782k
    8448U,  // t2LDRSBpci
9325
782k
    8576U,  // t2LDRSBs
9326
782k
    4096U,  // t2LDRSHT
9327
782k
    133760U,  // t2LDRSH_POST
9328
782k
    4480U,  // t2LDRSH_PRE
9329
782k
    3200U,  // t2LDRSHi12
9330
782k
    4096U,  // t2LDRSHi8
9331
782k
    8448U,  // t2LDRSHpci
9332
782k
    8576U,  // t2LDRSHs
9333
782k
    4096U,  // t2LDRT
9334
782k
    133760U,  // t2LDR_POST
9335
782k
    4480U,  // t2LDR_PRE
9336
782k
    3200U,  // t2LDRi12
9337
782k
    4096U,  // t2LDRi8
9338
782k
    8448U,  // t2LDRpci
9339
782k
    8576U,  // t2LDRs
9340
782k
    0U, // t2LE
9341
782k
    0U, // t2LEUpdate
9342
782k
    0U, // t2LSLri
9343
782k
    0U, // t2LSLrr
9344
782k
    16777216U,  // t2LSRri
9345
782k
    0U, // t2LSRrr
9346
782k
    103908112U, // t2MCR
9347
782k
    103908112U, // t2MCR2
9348
782k
    137462544U, // t2MCRR
9349
782k
    137462544U, // t2MCRR2
9350
782k
    33554432U,  // t2MLA
9351
782k
    33554432U,  // t2MLS
9352
782k
    17920U, // t2MOVTi16
9353
782k
    16384U, // t2MOVi
9354
782k
    16384U, // t2MOVi16
9355
782k
    16384U, // t2MOVr
9356
782k
    425984U,  // t2MOVsra_glue
9357
782k
    425984U,  // t2MOVsrl_glue
9358
782k
    115480U,  // t2MRC
9359
782k
    115480U,  // t2MRC2
9360
782k
    0U, // t2MRRC
9361
782k
    0U, // t2MRRC2
9362
782k
    26U,  // t2MRS_AR
9363
782k
    8832U,  // t2MRS_M
9364
782k
    3840U,  // t2MRSbanked
9365
782k
    28U,  // t2MRSsys_AR
9366
782k
    528U, // t2MSR_AR
9367
782k
    528U, // t2MSR_M
9368
782k
    0U, // t2MSRbanked
9369
782k
    0U, // t2MUL
9370
782k
    16384U, // t2MVNi
9371
782k
    16384U, // t2MVNr
9372
782k
    1024U,  // t2MVNs
9373
782k
    0U, // t2ORNri
9374
782k
    0U, // t2ORNrr
9375
782k
    16252928U,  // t2ORNrs
9376
782k
    0U, // t2ORRri
9377
782k
    0U, // t2ORRrr
9378
782k
    16252928U,  // t2ORRrs
9379
782k
    0U, // t2PAC
9380
782k
    0U, // t2PACBTI
9381
782k
    524672U,  // t2PACG
9382
782k
    201326592U, // t2PKHBT
9383
782k
    234881024U, // t2PKHTB
9384
782k
    0U, // t2PLDWi12
9385
782k
    1U, // t2PLDWi8
9386
782k
    1U, // t2PLDWs
9387
782k
    0U, // t2PLDi12
9388
782k
    1U, // t2PLDi8
9389
782k
    1U, // t2PLDpci
9390
782k
    1U, // t2PLDs
9391
782k
    0U, // t2PLIi12
9392
782k
    1U, // t2PLIi8
9393
782k
    1U, // t2PLIpci
9394
782k
    1U, // t2PLIs
9395
782k
    0U, // t2QADD
9396
782k
    0U, // t2QADD16
9397
782k
    0U, // t2QADD8
9398
782k
    0U, // t2QASX
9399
782k
    0U, // t2QDADD
9400
782k
    0U, // t2QDSUB
9401
782k
    0U, // t2QSAX
9402
782k
    0U, // t2QSUB
9403
782k
    0U, // t2QSUB16
9404
782k
    0U, // t2QSUB8
9405
782k
    16384U, // t2RBIT
9406
782k
    16384U, // t2REV
9407
782k
    16384U, // t2REV16
9408
782k
    16384U, // t2REVSH
9409
782k
    2U, // t2RFEDB
9410
782k
    4U, // t2RFEDBW
9411
782k
    2U, // t2RFEIA
9412
782k
    4U, // t2RFEIAW
9413
782k
    0U, // t2RORri
9414
782k
    0U, // t2RORrr
9415
782k
    16384U, // t2RRX
9416
782k
    0U, // t2RSBri
9417
782k
    0U, // t2RSBrr
9418
782k
    16252928U,  // t2RSBrs
9419
782k
    0U, // t2SADD16
9420
782k
    0U, // t2SADD8
9421
782k
    0U, // t2SASX
9422
782k
    0U, // t2SB
9423
782k
    0U, // t2SBCri
9424
782k
    0U, // t2SBCrr
9425
782k
    16252928U,  // t2SBCrs
9426
782k
    33554432U,  // t2SBFX
9427
782k
    0U, // t2SDIV
9428
782k
    0U, // t2SEL
9429
782k
    0U, // t2SETPAN
9430
782k
    0U, // t2SG
9431
782k
    0U, // t2SHADD16
9432
782k
    0U, // t2SHADD8
9433
782k
    0U, // t2SHASX
9434
782k
    0U, // t2SHSAX
9435
782k
    0U, // t2SHSUB16
9436
782k
    0U, // t2SHSUB8
9437
782k
    2U, // t2SMC
9438
782k
    33554432U,  // t2SMLABB
9439
782k
    33554432U,  // t2SMLABT
9440
782k
    33554432U,  // t2SMLAD
9441
782k
    33554432U,  // t2SMLADX
9442
782k
    33554432U,  // t2SMLAL
9443
782k
    33554432U,  // t2SMLALBB
9444
782k
    33554432U,  // t2SMLALBT
9445
782k
    33554432U,  // t2SMLALD
9446
782k
    33554432U,  // t2SMLALDX
9447
782k
    33554432U,  // t2SMLALTB
9448
782k
    33554432U,  // t2SMLALTT
9449
782k
    33554432U,  // t2SMLATB
9450
782k
    33554432U,  // t2SMLATT
9451
782k
    33554432U,  // t2SMLAWB
9452
782k
    33554432U,  // t2SMLAWT
9453
782k
    33554432U,  // t2SMLSD
9454
782k
    33554432U,  // t2SMLSDX
9455
782k
    33554432U,  // t2SMLSLD
9456
782k
    33554432U,  // t2SMLSLDX
9457
782k
    33554432U,  // t2SMMLA
9458
782k
    33554432U,  // t2SMMLAR
9459
782k
    33554432U,  // t2SMMLS
9460
782k
    33554432U,  // t2SMMLSR
9461
782k
    0U, // t2SMMUL
9462
782k
    0U, // t2SMMULR
9463
782k
    0U, // t2SMUAD
9464
782k
    0U, // t2SMUADX
9465
782k
    0U, // t2SMULBB
9466
782k
    0U, // t2SMULBT
9467
782k
    33554432U,  // t2SMULL
9468
782k
    0U, // t2SMULTB
9469
782k
    0U, // t2SMULTT
9470
782k
    0U, // t2SMULWB
9471
782k
    0U, // t2SMULWT
9472
782k
    0U, // t2SMUSD
9473
782k
    0U, // t2SMUSDX
9474
782k
    0U, // t2SRSDB
9475
782k
    0U, // t2SRSDB_UPD
9476
782k
    0U, // t2SRSIA
9477
782k
    0U, // t2SRSIA_UPD
9478
782k
    218240U,  // t2SSAT
9479
782k
    21632U, // t2SSAT16
9480
782k
    0U, // t2SSAX
9481
782k
    0U, // t2SSUB16
9482
782k
    0U, // t2SSUB8
9483
782k
    2582U,  // t2STC2L_OFFSET
9484
782k
    4721302U, // t2STC2L_OPTION
9485
782k
    5245590U, // t2STC2L_POST
9486
782k
    2838U,  // t2STC2L_PRE
9487
782k
    2582U,  // t2STC2_OFFSET
9488
782k
    4721302U, // t2STC2_OPTION
9489
782k
    5245590U, // t2STC2_POST
9490
782k
    2838U,  // t2STC2_PRE
9491
782k
    2582U,  // t2STCL_OFFSET
9492
782k
    4721302U, // t2STCL_OPTION
9493
782k
    5245590U, // t2STCL_POST
9494
782k
    2838U,  // t2STCL_PRE
9495
782k
    2582U,  // t2STC_OFFSET
9496
782k
    4721302U, // t2STC_OPTION
9497
782k
    5245590U, // t2STC_POST
9498
782k
    2838U,  // t2STC_PRE
9499
782k
    128U, // t2STL
9500
782k
    128U, // t2STLB
9501
782k
    11010048U,  // t2STLEX
9502
782k
    11010048U,  // t2STLEXB
9503
782k
    33554432U,  // t2STLEXD
9504
782k
    11010048U,  // t2STLEXH
9505
782k
    128U, // t2STLH
9506
782k
    18560U, // t2STMDB
9507
782k
    532U, // t2STMDB_UPD
9508
782k
    18560U, // t2STMIA
9509
782k
    532U, // t2STMIA_UPD
9510
782k
    4096U,  // t2STRBT
9511
782k
    133760U,  // t2STRB_POST
9512
782k
    4480U,  // t2STRB_PRE
9513
782k
    3200U,  // t2STRBi12
9514
782k
    4096U,  // t2STRBi8
9515
782k
    8576U,  // t2STRBs
9516
782k
    543688192U, // t2STRD_POST
9517
782k
    17827328U,  // t2STRD_PRE
9518
782k
    18350080U,  // t2STRDi8
9519
782k
    18874368U,  // t2STREX
9520
782k
    11010048U,  // t2STREXB
9521
782k
    33554432U,  // t2STREXD
9522
782k
    11010048U,  // t2STREXH
9523
782k
    4096U,  // t2STRHT
9524
782k
    133760U,  // t2STRH_POST
9525
782k
    4480U,  // t2STRH_PRE
9526
782k
    3200U,  // t2STRHi12
9527
782k
    4096U,  // t2STRHi8
9528
782k
    8576U,  // t2STRHs
9529
782k
    4096U,  // t2STRT
9530
782k
    133760U,  // t2STR_POST
9531
782k
    4480U,  // t2STR_PRE
9532
782k
    3200U,  // t2STRi12
9533
782k
    4096U,  // t2STRi8
9534
782k
    8576U,  // t2STRs
9535
782k
    0U, // t2SUBS_PC_LR
9536
782k
    0U, // t2SUBri
9537
782k
    0U, // t2SUBri12
9538
782k
    0U, // t2SUBrr
9539
782k
    16252928U,  // t2SUBrs
9540
782k
    0U, // t2SUBspImm
9541
782k
    0U, // t2SUBspImm12
9542
782k
    268435456U, // t2SXTAB
9543
782k
    268435456U, // t2SXTAB16
9544
782k
    268435456U, // t2SXTAH
9545
782k
    229376U,  // t2SXTB
9546
782k
    229376U,  // t2SXTB16
9547
782k
    229376U,  // t2SXTH
9548
782k
    1U, // t2TBB
9549
782k
    1U, // t2TBH
9550
782k
    16384U, // t2TEQri
9551
782k
    16384U, // t2TEQrr
9552
782k
    1024U,  // t2TEQrs
9553
782k
    1U, // t2TSB
9554
782k
    16384U, // t2TSTri
9555
782k
    16384U, // t2TSTrr
9556
782k
    1024U,  // t2TSTrs
9557
782k
    16384U, // t2TT
9558
782k
    16384U, // t2TTA
9559
782k
    16384U, // t2TTAT
9560
782k
    16384U, // t2TTT
9561
782k
    0U, // t2UADD16
9562
782k
    0U, // t2UADD8
9563
782k
    0U, // t2UASX
9564
782k
    33554432U,  // t2UBFX
9565
782k
    0U, // t2UDF
9566
782k
    0U, // t2UDIV
9567
782k
    0U, // t2UHADD16
9568
782k
    0U, // t2UHADD8
9569
782k
    0U, // t2UHASX
9570
782k
    0U, // t2UHSAX
9571
782k
    0U, // t2UHSUB16
9572
782k
    0U, // t2UHSUB8
9573
782k
    33554432U,  // t2UMAAL
9574
782k
    33554432U,  // t2UMLAL
9575
782k
    33554432U,  // t2UMULL
9576
782k
    0U, // t2UQADD16
9577
782k
    0U, // t2UQADD8
9578
782k
    0U, // t2UQASX
9579
782k
    0U, // t2UQSAX
9580
782k
    0U, // t2UQSUB16
9581
782k
    0U, // t2UQSUB8
9582
782k
    0U, // t2USAD8
9583
782k
    33554432U,  // t2USADA8
9584
782k
    301989888U, // t2USAT
9585
782k
    0U, // t2USAT16
9586
782k
    0U, // t2USAX
9587
782k
    0U, // t2USUB16
9588
782k
    0U, // t2USUB8
9589
782k
    268435456U, // t2UXTAB
9590
782k
    268435456U, // t2UXTAB16
9591
782k
    268435456U, // t2UXTAH
9592
782k
    229376U,  // t2UXTB
9593
782k
    229376U,  // t2UXTB16
9594
782k
    229376U,  // t2UXTH
9595
782k
    21504U, // t2WLS
9596
782k
    2U, // tADC
9597
782k
    17920U, // tADDhirr
9598
782k
    16768U, // tADDi3
9599
782k
    2U, // tADDi8
9600
782k
    0U, // tADDrSP
9601
782k
    19398656U,  // tADDrSPi
9602
782k
    16768U, // tADDrr
9603
782k
    8960U,  // tADDspi
9604
782k
    17920U, // tADDspr
9605
782k
    9088U,  // tADR
9606
782k
    2U, // tAND
9607
782k
    9216U,  // tASRri
9608
782k
    2U, // tASRrr
9609
782k
    2U, // tB
9610
782k
    2U, // tBIC
9611
782k
    0U, // tBKPT
9612
782k
    1U, // tBL
9613
782k
    2U, // tBLXNSr
9614
782k
    1U, // tBLXi
9615
782k
    2U, // tBLXr
9616
782k
    2U, // tBX
9617
782k
    2U, // tBXNS
9618
782k
    2U, // tBcc
9619
782k
    2U, // tCBNZ
9620
782k
    2U, // tCBZ
9621
782k
    16384U, // tCMNz
9622
782k
    16384U, // tCMPhir
9623
782k
    16384U, // tCMPi8
9624
782k
    16384U, // tCMPr
9625
782k
    2U, // tCPS
9626
782k
    2U, // tEOR
9627
782k
    2U, // tHINT
9628
782k
    0U, // tHLT
9629
782k
    0U, // tInt_WIN_eh_sjlj_longjmp
9630
782k
    0U, // tInt_eh_sjlj_longjmp
9631
782k
    0U, // tInt_eh_sjlj_setjmp
9632
782k
    18560U, // tLDMIA
9633
782k
    9344U,  // tLDRBi
9634
782k
    9472U,  // tLDRBr
9635
782k
    9600U,  // tLDRHi
9636
782k
    9472U,  // tLDRHr
9637
782k
    9472U,  // tLDRSB
9638
782k
    9472U,  // tLDRSH
9639
782k
    9728U,  // tLDRi
9640
782k
    8448U,  // tLDRpci
9641
782k
    9472U,  // tLDRr
9642
782k
    9856U,  // tLDRspi
9643
782k
    16768U, // tLSLri
9644
782k
    2U, // tLSLrr
9645
782k
    9216U,  // tLSRri
9646
782k
    2U, // tLSRrr
9647
782k
    2U, // tMOVSr
9648
782k
    0U, // tMOVi8
9649
782k
    16384U, // tMOVr
9650
782k
    16768U, // tMUL
9651
782k
    0U, // tMVN
9652
782k
    2U, // tORR
9653
782k
    0U, // tPICADD
9654
782k
    0U, // tPOP
9655
782k
    0U, // tPUSH
9656
782k
    16384U, // tREV
9657
782k
    16384U, // tREV16
9658
782k
    16384U, // tREVSH
9659
782k
    2U, // tROR
9660
782k
    0U, // tRSB
9661
782k
    2U, // tSBC
9662
782k
    0U, // tSETEND
9663
782k
    532U, // tSTMIA_UPD
9664
782k
    9344U,  // tSTRBi
9665
782k
    9472U,  // tSTRBr
9666
782k
    9600U,  // tSTRHi
9667
782k
    9472U,  // tSTRHr
9668
782k
    9728U,  // tSTRi
9669
782k
    9472U,  // tSTRr
9670
782k
    9856U,  // tSTRspi
9671
782k
    16768U, // tSUBi3
9672
782k
    2U, // tSUBi8
9673
782k
    16768U, // tSUBrr
9674
782k
    8960U,  // tSUBspi
9675
782k
    2U, // tSVC
9676
782k
    16384U, // tSXTB
9677
782k
    16384U, // tSXTH
9678
782k
    0U, // tTRAP
9679
782k
    16384U, // tTST
9680
782k
    0U, // tUDF
9681
782k
    16384U, // tUXTB
9682
782k
    16384U, // tUXTH
9683
782k
    0U, // t__brkdiv0
9684
782k
  };
9685
9686
  // Emit the opcode for the instruction.
9687
782k
  uint64_t Bits = 0;
9688
782k
  Bits |= (uint64_t)OpInfo0[MCInst_getOpcode(MI)] << 0;
9689
782k
  Bits |= (uint64_t)OpInfo1[MCInst_getOpcode(MI)] << 32;
9690
782k
  MnemonicBitsInfo MBI = {
9691
782k
#ifndef CAPSTONE_DIET
9692
782k
    AsmStrs+(Bits & 8191)-1,
9693
#else
9694
    NULL,
9695
#endif // CAPSTONE_DIET
9696
782k
    Bits
9697
782k
  };
9698
782k
  return MBI;
9699
782k
}
9700
9701
/// printInstruction - This method is automatically generated by tablegen
9702
/// from the instruction set description.
9703
782k
static void printInstruction(MCInst *MI, uint64_t Address, SStream *O) {
9704
782k
  SStream_concat0(O, "");
9705
782k
  MnemonicBitsInfo MnemonicInfo = getMnemonic(MI, O);
9706
9707
782k
  SStream_concat0(O, MnemonicInfo.first);
9708
9709
782k
  uint64_t Bits = MnemonicInfo.second;
9710
782k
  CS_ASSERT_RET(Bits != 0 && "Cannot print this instruction.");
9711
9712
  // Fragment 0 encoded into 6 bits for 43 unique commands.
9713
782k
  switch ((Bits >> 13) & 63) {
9714
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
9715
910
  case 0:
9716
    // DBG_VALUE, DBG_VALUE_LIST, DBG_INSTR_REF, DBG_PHI, DBG_LABEL, BUNDLE, ...
9717
910
    return;
9718
0
    break;
9719
14.0k
  case 1:
9720
    // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCri, ADCrr, ADDri, A...
9721
14.0k
    printSBitModifierOperand(MI, 5, O);
9722
14.0k
    printPredicateOperand(MI, 3, O);
9723
14.0k
    break;
9724
8.77k
  case 2:
9725
    // ITasm, t2IT
9726
8.77k
    printThumbITMask(MI, 1, O);
9727
8.77k
    break;
9728
96.4k
  case 3:
9729
    // LDRBT_POST, LDRConstPool, LDRHTii, LDRSBTii, LDRSHTii, LDRT_POST, STRB...
9730
96.4k
    printPredicateOperand(MI, 2, O);
9731
96.4k
    break;
9732
1.81k
  case 4:
9733
    // RRXi, MOVi, MOVr, MOVr_TC, MVNi, MVNr, t2MOVi, t2MOVr, t2MVNi, t2MVNr,...
9734
1.81k
    printSBitModifierOperand(MI, 4, O);
9735
1.81k
    printPredicateOperand(MI, 2, O);
9736
1.81k
    break;
9737
53.1k
  case 5:
9738
    // VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...
9739
53.1k
    printPredicateOperand(MI, 4, O);
9740
53.1k
    break;
9741
33.7k
  case 6:
9742
    // VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...
9743
33.7k
    printPredicateOperand(MI, 5, O);
9744
33.7k
    break;
9745
170k
  case 7:
9746
    // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...
9747
170k
    printPredicateOperand(MI, 3, O);
9748
170k
    break;
9749
10.7k
  case 8:
9750
    // ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, MLA, MOVsr, MVNsr, ORRrsi, RSB...
9751
10.7k
    printSBitModifierOperand(MI, 6, O);
9752
10.7k
    printPredicateOperand(MI, 4, O);
9753
10.7k
    break;
9754
3.12k
  case 9:
9755
    // ADCrsr, ADDrsr, ANDrsr, BICrsr, EORrsr, ORRrsr, RSBrsr, RSCrsr, SBCrsr...
9756
3.12k
    printSBitModifierOperand(MI, 7, O);
9757
3.12k
    printPredicateOperand(MI, 5, O);
9758
3.12k
    SStream_concat0(O, "\t");
9759
3.12k
    printOperand(MI, 0, O);
9760
3.12k
    SStream_concat0(O, ", ");
9761
3.12k
    printOperand(MI, 1, O);
9762
3.12k
    SStream_concat0(O, ", ");
9763
3.12k
    printSORegRegOperand(MI, 2, O);
9764
3.12k
    return;
9765
0
    break;
9766
55.9k
  case 10:
9767
    // AESD, AESE, AESIMC, AESMC, BKPT, BLX, BX, CPS1p, CRC32B, CRC32CB, CRC3...
9768
55.9k
    printOperand(MI, 0, O);
9769
55.9k
    break;
9770
885
  case 11:
9771
    // BF16VDOTI_VDOTD, BF16VDOTI_VDOTQ, BF16VDOTS_VDOTD, BF16VDOTS_VDOTQ, MV...
9772
885
    printOperand(MI, 1, O);
9773
885
    SStream_concat0(O, ", ");
9774
885
    break;
9775
1.79k
  case 12:
9776
    // BL, BLXi, t2BFic, t2LE
9777
1.79k
    printOperandAddr(MI, Address, 0, O);
9778
1.79k
    break;
9779
54.8k
  case 13:
9780
    // BLX_pred, BL_pred, BXJ, BX_pred, Bcc, DBG, FLDMXIA, FSTMXIA, HINT, LDM...
9781
54.8k
    printPredicateOperand(MI, 1, O);
9782
54.8k
    break;
9783
11.0k
  case 14:
9784
    // BX_RET, ERET, FMSTAT, MOVPCLR, MVE_LCTP, VSCCLRMD, VSCCLRMS, t2AUTG, t...
9785
11.0k
    printPredicateOperand(MI, 0, O);
9786
11.0k
    break;
9787
111
  case 15:
9788
    // CDE_CX1, CDE_CX1D, CDE_CX2, CDE_CX2D, CDE_CX3, CDE_CX3D, CDE_VCX1A_fpd...
9789
111
    printPImmediate(MI, 1, O);
9790
111
    SStream_concat0(O, ", ");
9791
111
    break;
9792
31.0k
  case 16:
9793
    // CDE_CX3A, CDE_CX3DA, CDP, LDRD_POST, LDRD_PRE, MCR, MRC, MVE_SQRSHRL, ...
9794
31.0k
    printPredicateOperand(MI, 6, O);
9795
31.0k
    break;
9796
10.4k
  case 17:
9797
    // CDE_VCX1A_vec, CDE_VCX2_vec, MVE_VABAVs16, MVE_VABAVs32, MVE_VABAVs8, ...
9798
10.4k
    printVPTPredicateOperand(MI, 4, O);
9799
10.4k
    break;
9800
5.41k
  case 18:
9801
    // CDE_VCX1_vec, MVE_VABDf16, MVE_VABDf32, MVE_VABDs16, MVE_VABDs32, MVE_...
9802
5.41k
    printVPTPredicateOperand(MI, 3, O);
9803
5.41k
    break;
9804
2.01k
  case 19:
9805
    // CDE_VCX2A_vec, CDE_VCX3_vec, MVE_VADC, MVE_VADDLVs32acc, MVE_VADDLVu32...
9806
2.01k
    printVPTPredicateOperand(MI, 5, O);
9807
2.01k
    break;
9808
1.27k
  case 20:
9809
    // CDE_VCX3A_vec, MVE_VMLALDAVas16, MVE_VMLALDAVas32, MVE_VMLALDAVau16, M...
9810
1.27k
    printVPTPredicateOperand(MI, 6, O);
9811
1.27k
    break;
9812
4.50k
  case 21:
9813
    // CDP2, LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, ...
9814
4.50k
    printPImmediate(MI, 0, O);
9815
4.50k
    SStream_concat0(O, ", ");
9816
4.50k
    break;
9817
922
  case 22:
9818
    // CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS
9819
922
    printCPSIMod(MI, 0, O);
9820
922
    break;
9821
819
  case 23:
9822
    // DMB, DSB
9823
819
    printMemBOption(MI, 0, O);
9824
819
    return;
9825
0
    break;
9826
625
  case 24:
9827
    // ISB
9828
625
    printInstSyncBOption(MI, 0, O);
9829
625
    return;
9830
0
    break;
9831
317
  case 25:
9832
    // MRRC2
9833
317
    printPImmediate(MI, 2, O);
9834
317
    SStream_concat0(O, ", ");
9835
317
    printOperand(MI, 3, O);
9836
317
    SStream_concat0(O, ", ");
9837
317
    printOperand(MI, 0, O);
9838
317
    SStream_concat0(O, ", ");
9839
317
    printOperand(MI, 1, O);
9840
317
    SStream_concat0(O, ", ");
9841
317
    printCImmediate(MI, 4, O);
9842
317
    return;
9843
0
    break;
9844
1.64k
  case 26:
9845
    // MVE_VABSf16, MVE_VABSf32, MVE_VABSs16, MVE_VABSs32, MVE_VABSs8, MVE_VA...
9846
1.64k
    printVPTPredicateOperand(MI, 2, O);
9847
1.64k
    break;
9848
1.32k
  case 27:
9849
    // MVE_VLD20_16, MVE_VLD20_16_wb, MVE_VLD20_32, MVE_VLD20_32_wb, MVE_VLD2...
9850
1.32k
    printMVEVectorList_2(MI, 0, O);
9851
1.32k
    SStream_concat0(O, ", ");
9852
1.32k
    break;
9853
886
  case 28:
9854
    // MVE_VLD40_16, MVE_VLD40_16_wb, MVE_VLD40_32, MVE_VLD40_32_wb, MVE_VLD4...
9855
886
    printMVEVectorList_4(MI, 0, O);
9856
886
    SStream_concat0(O, ", ");
9857
886
    break;
9858
3.89k
  case 29:
9859
    // MVE_VPST, MVE_VPTv16i8, MVE_VPTv16i8r, MVE_VPTv16s8, MVE_VPTv16s8r, MV...
9860
3.89k
    printVPTMask(MI, 0, O);
9861
3.89k
    break;
9862
59
  case 30:
9863
    // MVE_VST20_16_wb, MVE_VST20_32_wb, MVE_VST20_8_wb, MVE_VST21_16_wb, MVE...
9864
59
    printMVEVectorList_2(MI, 1, O);
9865
59
    SStream_concat0(O, ", ");
9866
59
    printAddrMode7Operand(MI, 2, O);
9867
59
    SStream_concat1(O, '!');
9868
59
    return;
9869
0
    break;
9870
69
  case 31:
9871
    // MVE_VST40_16_wb, MVE_VST40_32_wb, MVE_VST40_8_wb, MVE_VST41_16_wb, MVE...
9872
69
    printMVEVectorList_4(MI, 1, O);
9873
69
    SStream_concat0(O, ", ");
9874
69
    printAddrMode7Operand(MI, 2, O);
9875
69
    SStream_concat1(O, '!');
9876
69
    return;
9877
0
    break;
9878
51
  case 32:
9879
    // PLDWi12, PLDi12, PLIi12
9880
51
    printAddrModeImm12Operand_0(MI, 0, O);
9881
51
    return;
9882
0
    break;
9883
66
  case 33:
9884
    // PLDWrs, PLDrs, PLIrs
9885
66
    printAddrMode2Operand(MI, 0, O);
9886
66
    return;
9887
0
    break;
9888
262
  case 34:
9889
    // SETEND, tSETEND
9890
262
    printSetendOperand(MI, 0, O);
9891
262
    return;
9892
0
    break;
9893
235
  case 35:
9894
    // SMLAL, UMLAL
9895
235
    printSBitModifierOperand(MI, 8, O);
9896
235
    printPredicateOperand(MI, 6, O);
9897
235
    SStream_concat0(O, "\t");
9898
235
    printOperand(MI, 0, O);
9899
235
    SStream_concat0(O, ", ");
9900
235
    printOperand(MI, 1, O);
9901
235
    SStream_concat0(O, ", ");
9902
235
    printOperand(MI, 2, O);
9903
235
    SStream_concat0(O, ", ");
9904
235
    printOperand(MI, 3, O);
9905
235
    return;
9906
0
    break;
9907
0
  case 36:
9908
    // TSB
9909
0
    printTraceSyncBOption(MI, 0, O);
9910
0
    return;
9911
0
    break;
9912
4.50k
  case 37:
9913
    // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...
9914
4.50k
    printPredicateOperand(MI, 7, O);
9915
4.50k
    break;
9916
1.98k
  case 38:
9917
    // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
9918
1.98k
    printPredicateOperand(MI, 9, O);
9919
1.98k
    break;
9920
1.16k
  case 39:
9921
    // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
9922
1.16k
    printPredicateOperand(MI, 11, O);
9923
1.16k
    break;
9924
3.60k
  case 40:
9925
    // VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...
9926
3.60k
    printPredicateOperand(MI, 8, O);
9927
3.60k
    break;
9928
802
  case 41:
9929
    // VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...
9930
802
    printPredicateOperand(MI, 13, O);
9931
802
    break;
9932
187k
  case 42:
9933
    // tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...
9934
187k
    printSBitModifierOperand(MI, 1, O);
9935
187k
    break;
9936
782k
  }
9937
9938
9939
  // Fragment 1 encoded into 7 bits for 89 unique commands.
9940
776k
  switch ((Bits >> 19) & 127) {
9941
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
9942
23
  case 0:
9943
    // ASRi, ASRr, ITasm, LDRBT_POST, LDRConstPool, LDRHTii, LDRSBTii, LDRSHT...
9944
23
    SStream_concat1(O, ' ');
9945
23
    break;
9946
7.45k
  case 1:
9947
    // VLD1LNdAsm_16, VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_register_Asm_16, VLD2...
9948
7.45k
    SStream_concat0(O, ".16\t");
9949
7.45k
    ARM_add_vector_size(MI, 16);
9950
7.45k
    break;
9951
10.7k
  case 2:
9952
    // VLD1LNdAsm_32, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_register_Asm_32, VLD2...
9953
10.7k
    SStream_concat0(O, ".32\t");
9954
10.7k
    ARM_add_vector_size(MI, 32);
9955
10.7k
    break;
9956
7.66k
  case 3:
9957
    // VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_8, VLD1LNdWB_register_Asm_8, VLD2LNd...
9958
7.66k
    SStream_concat0(O, ".8\t");
9959
7.66k
    ARM_add_vector_size(MI, 8);
9960
7.66k
    break;
9961
0
  case 4:
9962
    // t2LDRB_OFFSET_imm, t2LDRB_POST_imm, t2LDRB_PRE_imm, t2LDRH_OFFSET_imm,...
9963
0
    SStream_concat0(O, ".w ");
9964
0
    printOperand(MI, 0, O);
9965
0
    SStream_concat0(O, ", ");
9966
0
    break;
9967
416k
  case 5:
9968
    // ADCri, ADCrr, ADCrsi, ADDri, ADDrr, ADDrsi, ADR, ANDri, ANDrr, ANDrsi,...
9969
416k
    SStream_concat0(O, "\t");
9970
416k
    break;
9971
53.0k
  case 6:
9972
    // AESD, AESE, AESIMC, AESMC, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, ...
9973
53.0k
    SStream_concat0(O, ", ");
9974
53.0k
    break;
9975
709
  case 7:
9976
    // BF16VDOTI_VDOTD, BF16VDOTI_VDOTQ, BF16VDOTS_VDOTD, BF16VDOTS_VDOTQ, MR...
9977
709
    printOperand(MI, 2, O);
9978
709
    SStream_concat0(O, ", ");
9979
709
    break;
9980
79
  case 8:
9981
    // BF16_VCVT, BF16_VCVTB, BF16_VCVTT
9982
79
    SStream_concat0(O, ".bf16.f32\t");
9983
79
    printOperand(MI, 0, O);
9984
79
    SStream_concat0(O, ", ");
9985
79
    break;
9986
4.38k
  case 9:
9987
    // BKPT, BL, BLX, BLXi, BX, CPS1p, ERET, HLT, HVC, RFEDA, RFEDB, RFEIA, R...
9988
4.38k
    return;
9989
0
    break;
9990
75
  case 10:
9991
    // BX_RET
9992
75
    SStream_concat0(O, "\tlr");
9993
75
    return;
9994
0
    break;
9995
0
  case 11:
9996
    // CDE_CX1, CDE_CX2, CDE_CX3, CDE_VCX1A_fpdp, CDE_VCX1A_fpsp, CDE_VCX1_fp...
9997
0
    printOperand(MI, 0, O);
9998
0
    SStream_concat0(O, ", ");
9999
0
    break;
10000
0
  case 12:
10001
    // CDE_CX1D, CDE_CX2D, CDE_CX3D
10002
0
    printGPRPairOperand(MI, 0, O);
10003
0
    SStream_concat0(O, ", ");
10004
0
    printOperand(MI, 2, O);
10005
0
    break;
10006
1.12k
  case 13:
10007
    // CDP2, MCR2, MCRR2
10008
1.12k
    printOperand(MI, 1, O);
10009
1.12k
    SStream_concat0(O, ", ");
10010
1.12k
    break;
10011
904
  case 14:
10012
    // FCONSTD, VABSD, VADDD, VCMPD, VCMPED, VCMPEZD, VCMPZD, VDIVD, VFMAD, V...
10013
904
    SStream_concat0(O, ".f64\t");
10014
904
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64);
10015
904
    printOperand(MI, 0, O);
10016
904
    break;
10017
3.69k
  case 15:
10018
    // FCONSTH, MVE_VABDf16, MVE_VABSf16, MVE_VADD_qr_f16, MVE_VADDf16, MVE_V...
10019
3.69k
    SStream_concat0(O, ".f16\t");
10020
3.69k
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16);
10021
3.69k
    break;
10022
5.20k
  case 16:
10023
    // FCONSTS, MVE_VABDf32, MVE_VABSf32, MVE_VADD_qr_f32, MVE_VADDf32, MVE_V...
10024
5.20k
    SStream_concat0(O, ".f32\t");
10025
5.20k
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32);
10026
5.20k
    break;
10027
232
  case 17:
10028
    // FMSTAT
10029
232
    SStream_concat0(O, "\tAPSR_nzcv, fpscr");
10030
232
    return;
10031
0
    break;
10032
3.37k
  case 18:
10033
    // LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, LDC2_O...
10034
3.37k
    printCImmediate(MI, 1, O);
10035
3.37k
    SStream_concat0(O, ", ");
10036
3.37k
    break;
10037
104
  case 19:
10038
    // MOVPCLR
10039
104
    SStream_concat0(O, "\tpc, lr");
10040
104
    return;
10041
0
    break;
10042
287
  case 20:
10043
    // MVE_LETP, t2LEUpdate
10044
287
    printOperandAddr(MI, Address, 2, O);
10045
287
    return;
10046
0
    break;
10047
4.02k
  case 21:
10048
    // MVE_VABAVs16, MVE_VABDs16, MVE_VABSs16, MVE_VADDVs16acc, MVE_VADDVs16n...
10049
4.02k
    SStream_concat0(O, ".s16\t");
10050
4.02k
    ARM_add_vector_data(MI, ARM_VECTORDATA_S16);
10051
4.02k
    break;
10052
5.19k
  case 22:
10053
    // MVE_VABAVs32, MVE_VABDs32, MVE_VABSs32, MVE_VADDLVs32acc, MVE_VADDLVs3...
10054
5.19k
    SStream_concat0(O, ".s32\t");
10055
5.19k
    ARM_add_vector_data(MI, ARM_VECTORDATA_S32);
10056
5.19k
    break;
10057
2.18k
  case 23:
10058
    // MVE_VABAVs8, MVE_VABDs8, MVE_VABSs8, MVE_VADDVs8acc, MVE_VADDVs8no_acc...
10059
2.18k
    SStream_concat0(O, ".s8\t");
10060
2.18k
    ARM_add_vector_data(MI, ARM_VECTORDATA_S8);
10061
2.18k
    break;
10062
2.61k
  case 24:
10063
    // MVE_VABAVu16, MVE_VABDu16, MVE_VADDVu16acc, MVE_VADDVu16no_acc, MVE_VC...
10064
2.61k
    SStream_concat0(O, ".u16\t");
10065
2.61k
    ARM_add_vector_data(MI, ARM_VECTORDATA_U16);
10066
2.61k
    break;
10067
4.27k
  case 25:
10068
    // MVE_VABAVu32, MVE_VABDu32, MVE_VADDLVu32acc, MVE_VADDLVu32no_acc, MVE_...
10069
4.27k
    SStream_concat0(O, ".u32\t");
10070
4.27k
    ARM_add_vector_data(MI, ARM_VECTORDATA_U32);
10071
4.27k
    break;
10072
4.04k
  case 26:
10073
    // MVE_VABAVu8, MVE_VABDu8, MVE_VADDVu8acc, MVE_VADDVu8no_acc, MVE_VCMPu8...
10074
4.04k
    SStream_concat0(O, ".u8\t");
10075
4.04k
    ARM_add_vector_data(MI, ARM_VECTORDATA_U8);
10076
4.04k
    break;
10077
2.41k
  case 27:
10078
    // MVE_VADC, MVE_VADCI, MVE_VADD_qr_i32, MVE_VADDi32, MVE_VBICimmi32, MVE...
10079
2.41k
    SStream_concat0(O, ".i32\t");
10080
2.41k
    ARM_add_vector_data(MI, ARM_VECTORDATA_I32);
10081
2.41k
    break;
10082
942
  case 28:
10083
    // MVE_VADD_qr_i16, MVE_VADDi16, MVE_VBICimmi16, MVE_VCADDi16, MVE_VCLZs1...
10084
942
    SStream_concat0(O, ".i16\t");
10085
942
    ARM_add_vector_data(MI, ARM_VECTORDATA_I16);
10086
942
    break;
10087
2.36k
  case 29:
10088
    // MVE_VADD_qr_i8, MVE_VADDi8, MVE_VCADDi8, MVE_VCLZs8, MVE_VCMPi8, MVE_V...
10089
2.36k
    SStream_concat0(O, ".i8\t");
10090
2.36k
    ARM_add_vector_data(MI, ARM_VECTORDATA_I8);
10091
2.36k
    break;
10092
3.11k
  case 30:
10093
    // MVE_VCTP64, MVE_VSTRD64_qi, MVE_VSTRD64_qi_pre, MVE_VSTRD64_rq, MVE_VS...
10094
3.11k
    SStream_concat0(O, ".64\t");
10095
3.11k
    ARM_add_vector_size(MI, 64);
10096
3.11k
    break;
10097
234
  case 31:
10098
    // MVE_VCVTf16f32bh, MVE_VCVTf16f32th, VCVTBSH, VCVTTSH, VCVTf2h
10099
234
    SStream_concat0(O, ".f16.f32\t");
10100
234
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16F32);
10101
234
    printOperand(MI, 0, O);
10102
234
    SStream_concat0(O, ", ");
10103
234
    break;
10104
148
  case 32:
10105
    // MVE_VCVTf16s16_fix, MVE_VCVTf16s16n, VCVTs2hd, VCVTs2hq, VCVTxs2hd, VC...
10106
148
    SStream_concat0(O, ".f16.s16\t");
10107
148
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16S16);
10108
148
    printOperand(MI, 0, O);
10109
148
    SStream_concat0(O, ", ");
10110
148
    printOperand(MI, 1, O);
10111
148
    break;
10112
139
  case 33:
10113
    // MVE_VCVTf16u16_fix, MVE_VCVTf16u16n, VCVTu2hd, VCVTu2hq, VCVTxu2hd, VC...
10114
139
    SStream_concat0(O, ".f16.u16\t");
10115
139
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16U16);
10116
139
    printOperand(MI, 0, O);
10117
139
    SStream_concat0(O, ", ");
10118
139
    printOperand(MI, 1, O);
10119
139
    break;
10120
36
  case 34:
10121
    // MVE_VCVTf32f16bh, MVE_VCVTf32f16th, VCVTBHS, VCVTTHS, VCVTh2f
10122
36
    SStream_concat0(O, ".f32.f16\t");
10123
36
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32F16);
10124
36
    printOperand(MI, 0, O);
10125
36
    SStream_concat0(O, ", ");
10126
36
    printOperand(MI, 1, O);
10127
36
    return;
10128
0
    break;
10129
191
  case 35:
10130
    // MVE_VCVTf32s32_fix, MVE_VCVTf32s32n, VCVTs2fd, VCVTs2fq, VCVTxs2fd, VC...
10131
191
    SStream_concat0(O, ".f32.s32\t");
10132
191
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32S32);
10133
191
    printOperand(MI, 0, O);
10134
191
    SStream_concat0(O, ", ");
10135
191
    printOperand(MI, 1, O);
10136
191
    break;
10137
268
  case 36:
10138
    // MVE_VCVTf32u32_fix, MVE_VCVTf32u32n, VCVTu2fd, VCVTu2fq, VCVTxu2fd, VC...
10139
268
    SStream_concat0(O, ".f32.u32\t");
10140
268
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32U32);
10141
268
    printOperand(MI, 0, O);
10142
268
    SStream_concat0(O, ", ");
10143
268
    printOperand(MI, 1, O);
10144
268
    break;
10145
139
  case 37:
10146
    // MVE_VCVTs16f16_fix, MVE_VCVTs16f16a, MVE_VCVTs16f16m, MVE_VCVTs16f16n,...
10147
139
    SStream_concat0(O, ".s16.f16\t");
10148
139
    ARM_add_vector_data(MI, ARM_VECTORDATA_S16F16);
10149
139
    printOperand(MI, 0, O);
10150
139
    SStream_concat0(O, ", ");
10151
139
    printOperand(MI, 1, O);
10152
139
    break;
10153
380
  case 38:
10154
    // MVE_VCVTs32f32_fix, MVE_VCVTs32f32a, MVE_VCVTs32f32m, MVE_VCVTs32f32n,...
10155
380
    SStream_concat0(O, ".s32.f32\t");
10156
380
    ARM_add_vector_data(MI, ARM_VECTORDATA_S32F32);
10157
380
    printOperand(MI, 0, O);
10158
380
    SStream_concat0(O, ", ");
10159
380
    printOperand(MI, 1, O);
10160
380
    break;
10161
364
  case 39:
10162
    // MVE_VCVTu16f16_fix, MVE_VCVTu16f16a, MVE_VCVTu16f16m, MVE_VCVTu16f16n,...
10163
364
    SStream_concat0(O, ".u16.f16\t");
10164
364
    ARM_add_vector_data(MI, ARM_VECTORDATA_U16F16);
10165
364
    printOperand(MI, 0, O);
10166
364
    SStream_concat0(O, ", ");
10167
364
    printOperand(MI, 1, O);
10168
364
    break;
10169
142
  case 40:
10170
    // MVE_VCVTu32f32_fix, MVE_VCVTu32f32a, MVE_VCVTu32f32m, MVE_VCVTu32f32n,...
10171
142
    SStream_concat0(O, ".u32.f32\t");
10172
142
    ARM_add_vector_data(MI, ARM_VECTORDATA_U32F32);
10173
142
    printOperand(MI, 0, O);
10174
142
    SStream_concat0(O, ", ");
10175
142
    printOperand(MI, 1, O);
10176
142
    break;
10177
1.04k
  case 41:
10178
    // MVE_VLD20_16, MVE_VLD20_32, MVE_VLD20_8, MVE_VLD21_16, MVE_VLD21_32, M...
10179
1.04k
    printAddrMode7Operand(MI, 2, O);
10180
1.04k
    return;
10181
0
    break;
10182
824
  case 42:
10183
    // MVE_VLD20_16_wb, MVE_VLD20_32_wb, MVE_VLD20_8_wb, MVE_VLD21_16_wb, MVE...
10184
824
    printAddrMode7Operand(MI, 3, O);
10185
824
    SStream_concat1(O, '!');
10186
824
    return;
10187
0
    break;
10188
854
  case 43:
10189
    // MVE_VLDRDU64_qi, MVE_VLDRDU64_qi_pre, MVE_VLDRDU64_rq, MVE_VLDRDU64_rq...
10190
854
    SStream_concat0(O, ".u64\t");
10191
854
    ARM_add_vector_data(MI, ARM_VECTORDATA_U64);
10192
854
    break;
10193
198
  case 44:
10194
    // MVE_VMOVimmi64, VADDHNv2i32, VADDv1i64, VADDv2i64, VMOVNv2i32, VMOVv1i...
10195
198
    SStream_concat0(O, ".i64\t");
10196
198
    ARM_add_vector_data(MI, ARM_VECTORDATA_I64);
10197
198
    printOperand(MI, 0, O);
10198
198
    SStream_concat0(O, ", ");
10199
198
    break;
10200
51
  case 45:
10201
    // MVE_VMULLBp16, MVE_VMULLTp16
10202
51
    SStream_concat0(O, ".p16\t");
10203
51
    ARM_add_vector_data(MI, ARM_VECTORDATA_P16);
10204
51
    printOperand(MI, 0, O);
10205
51
    SStream_concat0(O, ", ");
10206
51
    printOperand(MI, 1, O);
10207
51
    SStream_concat0(O, ", ");
10208
51
    printOperand(MI, 2, O);
10209
51
    return;
10210
0
    break;
10211
138
  case 46:
10212
    // MVE_VMULLBp8, MVE_VMULLTp8, VMULLp8, VMULpd, VMULpq
10213
138
    SStream_concat0(O, ".p8\t");
10214
138
    ARM_add_vector_data(MI, ARM_VECTORDATA_P8);
10215
138
    printOperand(MI, 0, O);
10216
138
    SStream_concat0(O, ", ");
10217
138
    printOperand(MI, 1, O);
10218
138
    SStream_concat0(O, ", ");
10219
138
    printOperand(MI, 2, O);
10220
138
    return;
10221
0
    break;
10222
334
  case 47:
10223
    // MVE_VST20_16, MVE_VST20_32, MVE_VST20_8, MVE_VST21_16, MVE_VST21_32, M...
10224
334
    printAddrMode7Operand(MI, 1, O);
10225
334
    return;
10226
0
    break;
10227
357
  case 48:
10228
    // RFEDA_UPD, RFEDB_UPD, RFEIA_UPD, RFEIB_UPD
10229
357
    SStream_concat1(O, '!');
10230
357
    return;
10231
0
    break;
10232
36
  case 49:
10233
    // VCVTBDH, VCVTTDH
10234
36
    SStream_concat0(O, ".f16.f64\t");
10235
36
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16F64);
10236
36
    printOperand(MI, 0, O);
10237
36
    SStream_concat0(O, ", ");
10238
36
    printOperand(MI, 2, O);
10239
36
    return;
10240
0
    break;
10241
13
  case 50:
10242
    // VCVTBHD, VCVTTHD
10243
13
    SStream_concat0(O, ".f64.f16\t");
10244
13
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64F16);
10245
13
    printOperand(MI, 0, O);
10246
13
    SStream_concat0(O, ", ");
10247
13
    printOperand(MI, 1, O);
10248
13
    return;
10249
0
    break;
10250
260
  case 51:
10251
    // VCVTDS
10252
260
    SStream_concat0(O, ".f64.f32\t");
10253
260
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64F32);
10254
260
    printOperand(MI, 0, O);
10255
260
    SStream_concat0(O, ", ");
10256
260
    printOperand(MI, 1, O);
10257
260
    return;
10258
0
    break;
10259
60
  case 52:
10260
    // VCVTSD
10261
60
    SStream_concat0(O, ".f32.f64\t");
10262
60
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32F64);
10263
60
    printOperand(MI, 0, O);
10264
60
    SStream_concat0(O, ", ");
10265
60
    printOperand(MI, 1, O);
10266
60
    return;
10267
0
    break;
10268
19
  case 53:
10269
    // VJCVT, VTOSIRD, VTOSIZD, VTOSLD
10270
19
    SStream_concat0(O, ".s32.f64\t");
10271
19
    ARM_add_vector_data(MI, ARM_VECTORDATA_S32F64);
10272
19
    printOperand(MI, 0, O);
10273
19
    SStream_concat0(O, ", ");
10274
19
    printOperand(MI, 1, O);
10275
19
    break;
10276
5.26k
  case 54:
10277
    // VLD1LNd16, VLD1LNd16_UPD, VLD2LNd16, VLD2LNd16_UPD, VLD2LNq16, VLD2LNq...
10278
5.26k
    SStream_concat0(O, ".16\t{");
10279
5.26k
    ARM_add_vector_size(MI, 16);
10280
5.26k
    break;
10281
5.07k
  case 55:
10282
    // VLD1LNd32, VLD1LNd32_UPD, VLD2LNd32, VLD2LNd32_UPD, VLD2LNq32, VLD2LNq...
10283
5.07k
    SStream_concat0(O, ".32\t{");
10284
5.07k
    ARM_add_vector_size(MI, 32);
10285
5.07k
    break;
10286
5.86k
  case 56:
10287
    // VLD1LNd8, VLD1LNd8_UPD, VLD2LNd8, VLD2LNd8_UPD, VLD3DUPd8, VLD3DUPd8_U...
10288
5.86k
    SStream_concat0(O, ".8\t{");
10289
5.86k
    ARM_add_vector_size(MI, 8);
10290
5.86k
    break;
10291
262
  case 57:
10292
    // VLDR_FPCXTNS_off, VLDR_FPCXTNS_post, VLDR_FPCXTNS_pre, VMSR_FPCXTNS, V...
10293
262
    SStream_concat0(O, "\tfpcxtns, ");
10294
262
    break;
10295
354
  case 58:
10296
    // VLDR_FPCXTS_off, VLDR_FPCXTS_post, VLDR_FPCXTS_pre, VMSR_FPCXTS, VSTR_...
10297
354
    SStream_concat0(O, "\tfpcxts, ");
10298
354
    break;
10299
576
  case 59:
10300
    // VLDR_FPSCR_NZCVQC_off, VLDR_FPSCR_NZCVQC_post, VLDR_FPSCR_NZCVQC_pre, ...
10301
576
    SStream_concat0(O, "\tfpscr_nzcvqc, ");
10302
576
    break;
10303
948
  case 60:
10304
    // VLDR_FPSCR_off, VLDR_FPSCR_post, VLDR_FPSCR_pre, VMSR, VSTR_FPSCR_off,...
10305
948
    SStream_concat0(O, "\tfpscr, ");
10306
948
    break;
10307
0
  case 61:
10308
    // VLDR_P0_off, VLDR_P0_post, VLDR_P0_pre, VMSR_P0, VSTR_P0_off, VSTR_P0_...
10309
0
    SStream_concat0(O, "\tp0, ");
10310
0
    break;
10311
0
  case 62:
10312
    // VLDR_VPR_off, VLDR_VPR_post, VLDR_VPR_pre, VMSR_VPR, VSTR_VPR_off, VST...
10313
0
    SStream_concat0(O, "\tvpr, ");
10314
0
    break;
10315
50
  case 63:
10316
    // VMSR_FPEXC
10317
50
    SStream_concat0(O, "\tfpexc, ");
10318
50
    printOperand(MI, 0, O);
10319
50
    return;
10320
0
    break;
10321
42
  case 64:
10322
    // VMSR_FPINST
10323
42
    SStream_concat0(O, "\tfpinst, ");
10324
42
    printOperand(MI, 0, O);
10325
42
    return;
10326
0
    break;
10327
19
  case 65:
10328
    // VMSR_FPINST2
10329
19
    SStream_concat0(O, "\tfpinst2, ");
10330
19
    printOperand(MI, 0, O);
10331
19
    return;
10332
0
    break;
10333
79
  case 66:
10334
    // VMSR_FPSID
10335
79
    SStream_concat0(O, "\tfpsid, ");
10336
79
    printOperand(MI, 0, O);
10337
79
    return;
10338
0
    break;
10339
257
  case 67:
10340
    // VQADDsv1i64, VQADDsv2i64, VQMOVNsuv2i32, VQMOVNsv2i32, VQRSHLsv1i64, V...
10341
257
    SStream_concat0(O, ".s64\t");
10342
257
    ARM_add_vector_data(MI, ARM_VECTORDATA_S64);
10343
257
    printOperand(MI, 0, O);
10344
257
    SStream_concat0(O, ", ");
10345
257
    break;
10346
74
  case 68:
10347
    // VSHTOD
10348
74
    SStream_concat0(O, ".f64.s16\t");
10349
74
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64S16);
10350
74
    printOperand(MI, 0, O);
10351
74
    SStream_concat0(O, ", ");
10352
74
    printOperand(MI, 1, O);
10353
74
    SStream_concat0(O, ", ");
10354
74
    printFBits16(MI, 2, O);
10355
74
    return;
10356
0
    break;
10357
49
  case 69:
10358
    // VSHTOS
10359
49
    SStream_concat0(O, ".f32.s16\t");
10360
49
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32S16);
10361
49
    printOperand(MI, 0, O);
10362
49
    SStream_concat0(O, ", ");
10363
49
    printOperand(MI, 1, O);
10364
49
    SStream_concat0(O, ", ");
10365
49
    printFBits16(MI, 2, O);
10366
49
    return;
10367
0
    break;
10368
21
  case 70:
10369
    // VSITOD, VSLTOD
10370
21
    SStream_concat0(O, ".f64.s32\t");
10371
21
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64S32);
10372
21
    printOperand(MI, 0, O);
10373
21
    SStream_concat0(O, ", ");
10374
21
    printOperand(MI, 1, O);
10375
21
    break;
10376
96
  case 71:
10377
    // VSITOH, VSLTOH
10378
96
    SStream_concat0(O, ".f16.s32\t");
10379
96
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16S32);
10380
96
    printOperand(MI, 0, O);
10381
96
    SStream_concat0(O, ", ");
10382
96
    printOperand(MI, 1, O);
10383
96
    break;
10384
85
  case 72:
10385
    // VTOSHD
10386
85
    SStream_concat0(O, ".s16.f64\t");
10387
85
    ARM_add_vector_data(MI, ARM_VECTORDATA_S16F64);
10388
85
    printOperand(MI, 0, O);
10389
85
    SStream_concat0(O, ", ");
10390
85
    printOperand(MI, 1, O);
10391
85
    SStream_concat0(O, ", ");
10392
85
    printFBits16(MI, 2, O);
10393
85
    return;
10394
0
    break;
10395
113
  case 73:
10396
    // VTOSHS
10397
113
    SStream_concat0(O, ".s16.f32\t");
10398
113
    ARM_add_vector_data(MI, ARM_VECTORDATA_S16F32);
10399
113
    printOperand(MI, 0, O);
10400
113
    SStream_concat0(O, ", ");
10401
113
    printOperand(MI, 1, O);
10402
113
    SStream_concat0(O, ", ");
10403
113
    printFBits16(MI, 2, O);
10404
113
    return;
10405
0
    break;
10406
96
  case 74:
10407
    // VTOSIRH, VTOSIZH, VTOSLH
10408
96
    SStream_concat0(O, ".s32.f16\t");
10409
96
    ARM_add_vector_data(MI, ARM_VECTORDATA_S32F16);
10410
96
    printOperand(MI, 0, O);
10411
96
    SStream_concat0(O, ", ");
10412
96
    printOperand(MI, 1, O);
10413
96
    break;
10414
7
  case 75:
10415
    // VTOUHD
10416
7
    SStream_concat0(O, ".u16.f64\t");
10417
7
    ARM_add_vector_data(MI, ARM_VECTORDATA_U16F64);
10418
7
    printOperand(MI, 0, O);
10419
7
    SStream_concat0(O, ", ");
10420
7
    printOperand(MI, 1, O);
10421
7
    SStream_concat0(O, ", ");
10422
7
    printFBits16(MI, 2, O);
10423
7
    return;
10424
0
    break;
10425
28
  case 76:
10426
    // VTOUHS
10427
28
    SStream_concat0(O, ".u16.f32\t");
10428
28
    ARM_add_vector_data(MI, ARM_VECTORDATA_U16F32);
10429
28
    printOperand(MI, 0, O);
10430
28
    SStream_concat0(O, ", ");
10431
28
    printOperand(MI, 1, O);
10432
28
    SStream_concat0(O, ", ");
10433
28
    printFBits16(MI, 2, O);
10434
28
    return;
10435
0
    break;
10436
37
  case 77:
10437
    // VTOUIRD, VTOUIZD, VTOULD
10438
37
    SStream_concat0(O, ".u32.f64\t");
10439
37
    ARM_add_vector_data(MI, ARM_VECTORDATA_U32F64);
10440
37
    printOperand(MI, 0, O);
10441
37
    SStream_concat0(O, ", ");
10442
37
    printOperand(MI, 1, O);
10443
37
    break;
10444
87
  case 78:
10445
    // VTOUIRH, VTOUIZH, VTOULH
10446
87
    SStream_concat0(O, ".u32.f16\t");
10447
87
    ARM_add_vector_data(MI, ARM_VECTORDATA_U32F16);
10448
87
    printOperand(MI, 0, O);
10449
87
    SStream_concat0(O, ", ");
10450
87
    printOperand(MI, 1, O);
10451
87
    break;
10452
148
  case 79:
10453
    // VUHTOD
10454
148
    SStream_concat0(O, ".f64.u16\t");
10455
148
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64U16);
10456
148
    printOperand(MI, 0, O);
10457
148
    SStream_concat0(O, ", ");
10458
148
    printOperand(MI, 1, O);
10459
148
    SStream_concat0(O, ", ");
10460
148
    printFBits16(MI, 2, O);
10461
148
    return;
10462
0
    break;
10463
68
  case 80:
10464
    // VUHTOS
10465
68
    SStream_concat0(O, ".f32.u16\t");
10466
68
    ARM_add_vector_data(MI, ARM_VECTORDATA_F32U16);
10467
68
    printOperand(MI, 0, O);
10468
68
    SStream_concat0(O, ", ");
10469
68
    printOperand(MI, 1, O);
10470
68
    SStream_concat0(O, ", ");
10471
68
    printFBits16(MI, 2, O);
10472
68
    return;
10473
0
    break;
10474
51
  case 81:
10475
    // VUITOD, VULTOD
10476
51
    SStream_concat0(O, ".f64.u32\t");
10477
51
    ARM_add_vector_data(MI, ARM_VECTORDATA_F64U32);
10478
51
    printOperand(MI, 0, O);
10479
51
    SStream_concat0(O, ", ");
10480
51
    printOperand(MI, 1, O);
10481
51
    break;
10482
89
  case 82:
10483
    // VUITOH, VULTOH
10484
89
    SStream_concat0(O, ".f16.u32\t");
10485
89
    ARM_add_vector_data(MI, ARM_VECTORDATA_F16U32);
10486
89
    printOperand(MI, 0, O);
10487
89
    SStream_concat0(O, ", ");
10488
89
    printOperand(MI, 1, O);
10489
89
    break;
10490
16.4k
  case 83:
10491
    // t2ADCrr, t2ADCrs, t2ADDri, t2ADDrr, t2ADDrs, t2ADDspImm, t2ADR, t2ANDr...
10492
16.4k
    SStream_concat0(O, ".w\t");
10493
16.4k
    break;
10494
93
  case 84:
10495
    // t2SRSDB, t2SRSIA
10496
93
    SStream_concat0(O, "\tsp, ");
10497
93
    printOperand(MI, 0, O);
10498
93
    return;
10499
0
    break;
10500
104
  case 85:
10501
    // t2SRSDB_UPD, t2SRSIA_UPD
10502
104
    SStream_concat0(O, "\tsp!, ");
10503
104
    printOperand(MI, 0, O);
10504
104
    return;
10505
0
    break;
10506
255
  case 86:
10507
    // t2SUBS_PC_LR
10508
255
    SStream_concat0(O, "\tpc, lr, ");
10509
255
    printOperand(MI, 0, O);
10510
255
    return;
10511
0
    break;
10512
165k
  case 87:
10513
    // tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...
10514
165k
    printPredicateOperand(MI, 4, O);
10515
165k
    SStream_concat0(O, "\t");
10516
165k
    printOperand(MI, 0, O);
10517
165k
    SStream_concat0(O, ", ");
10518
165k
    break;
10519
22.0k
  case 88:
10520
    // tMOVi8, tMVN, tRSB
10521
22.0k
    printPredicateOperand(MI, 3, O);
10522
22.0k
    SStream_concat0(O, "\t");
10523
22.0k
    printOperand(MI, 0, O);
10524
22.0k
    SStream_concat0(O, ", ");
10525
22.0k
    printOperand(MI, 2, O);
10526
22.0k
    break;
10527
776k
  }
10528
10529
10530
  // Fragment 2 encoded into 7 bits for 71 unique commands.
10531
766k
  switch ((Bits >> 26) & 127) {
10532
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
10533
335k
  case 0:
10534
    // ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRHTii, LDRSBTii, LDRSHTii, LDR...
10535
335k
    printOperand(MI, 0, O);
10536
335k
    break;
10537
8.77k
  case 1:
10538
    // ITasm, t2IT
10539
8.77k
    printMandatoryPredicateOperand(MI, 0, O);
10540
8.77k
    return;
10541
0
    break;
10542
0
  case 2:
10543
    // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...
10544
0
    printVectorListThreeAllLanes(MI, 0, O);
10545
0
    SStream_concat0(O, ", ");
10546
0
    printAddrMode6Operand(MI, 1, O);
10547
0
    break;
10548
0
  case 3:
10549
    // VLD3DUPqAsm_16, VLD3DUPqAsm_32, VLD3DUPqAsm_8, VLD3DUPqWB_fixed_Asm_16...
10550
0
    printVectorListThreeSpacedAllLanes(MI, 0, O);
10551
0
    SStream_concat0(O, ", ");
10552
0
    printAddrMode6Operand(MI, 1, O);
10553
0
    break;
10554
834
  case 4:
10555
    // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...
10556
834
    printVectorListThree(MI, 0, O);
10557
834
    SStream_concat0(O, ", ");
10558
834
    break;
10559
0
  case 5:
10560
    // VLD3qAsm_16, VLD3qAsm_32, VLD3qAsm_8, VLD3qWB_fixed_Asm_16, VLD3qWB_fi...
10561
0
    printVectorListThreeSpaced(MI, 0, O);
10562
0
    SStream_concat0(O, ", ");
10563
0
    printAddrMode6Operand(MI, 1, O);
10564
0
    break;
10565
0
  case 6:
10566
    // VLD4DUPdAsm_16, VLD4DUPdAsm_32, VLD4DUPdAsm_8, VLD4DUPdWB_fixed_Asm_16...
10567
0
    printVectorListFourAllLanes(MI, 0, O);
10568
0
    SStream_concat0(O, ", ");
10569
0
    printAddrMode6Operand(MI, 1, O);
10570
0
    break;
10571
0
  case 7:
10572
    // VLD4DUPqAsm_16, VLD4DUPqAsm_32, VLD4DUPqAsm_8, VLD4DUPqWB_fixed_Asm_16...
10573
0
    printVectorListFourSpacedAllLanes(MI, 0, O);
10574
0
    SStream_concat0(O, ", ");
10575
0
    printAddrMode6Operand(MI, 1, O);
10576
0
    break;
10577
1.33k
  case 8:
10578
    // VLD4dAsm_16, VLD4dAsm_32, VLD4dAsm_8, VLD4dWB_fixed_Asm_16, VLD4dWB_fi...
10579
1.33k
    printVectorListFour(MI, 0, O);
10580
1.33k
    SStream_concat0(O, ", ");
10581
1.33k
    break;
10582
0
  case 9:
10583
    // VLD4qAsm_16, VLD4qAsm_32, VLD4qAsm_8, VLD4qWB_fixed_Asm_16, VLD4qWB_fi...
10584
0
    printVectorListFourSpaced(MI, 0, O);
10585
0
    SStream_concat0(O, ", ");
10586
0
    printAddrMode6Operand(MI, 1, O);
10587
0
    break;
10588
0
  case 10:
10589
    // t2LDRB_OFFSET_imm, t2LDRH_OFFSET_imm, t2LDRSB_OFFSET_imm, t2LDRSH_OFFS...
10590
0
    printT2AddrModeImm8Operand_0(MI, 1, O);
10591
0
    return;
10592
0
    break;
10593
621
  case 11:
10594
    // t2LDRB_POST_imm, t2LDRH_POST_imm, t2LDRSB_POST_imm, t2LDRSH_POST_imm, ...
10595
621
    printAddrMode7Operand(MI, 1, O);
10596
621
    break;
10597
0
  case 12:
10598
    // t2LDRB_PRE_imm, t2LDRH_PRE_imm, t2LDRSB_PRE_imm, t2LDRSH_PRE_imm, t2LD...
10599
0
    printT2AddrModeImm8Operand_1(MI, 1, O);
10600
0
    SStream_concat1(O, '!');
10601
0
    return;
10602
0
    break;
10603
123k
  case 13:
10604
    // AESD, AESE, BF16_VCVTB, BF16_VCVTT, CDE_CX1, CDE_CX2, CDE_CX3, CDE_VCX...
10605
123k
    printOperand(MI, 2, O);
10606
123k
    break;
10607
79.3k
  case 14:
10608
    // AESIMC, AESMC, BF16_VCVT, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, C...
10609
79.3k
    printOperand(MI, 1, O);
10610
79.3k
    break;
10611
47.4k
  case 15:
10612
    // BF16VDOTI_VDOTD, BF16VDOTI_VDOTQ, BF16VDOTS_VDOTD, BF16VDOTS_VDOTQ, CD...
10613
47.4k
    printOperand(MI, 3, O);
10614
47.4k
    break;
10615
34.3k
  case 16:
10616
    // BL_pred, Bcc, t2B, t2BFLi, t2BFLr, t2BFi, t2BFr, t2Bcc, tB, tBcc
10617
34.3k
    printOperandAddr(MI, Address, 0, O);
10618
34.3k
    break;
10619
3.22k
  case 17:
10620
    // CDE_CX1A, CDE_CX1DA, CDE_CX2A, CDE_CX2DA, CDE_CX3A, CDE_CX3DA, CDE_VCX...
10621
3.22k
    printPImmediate(MI, 1, O);
10622
3.22k
    SStream_concat0(O, ", ");
10623
3.22k
    break;
10624
22.2k
  case 18:
10625
    // CDE_CX1D, MVE_LCTP, MVE_VCVTf16s16n, MVE_VCVTf16u16n, MVE_VCVTf32s32n,...
10626
22.2k
    return;
10627
0
    break;
10628
2.60k
  case 19:
10629
    // CDE_CX2D, CDE_CX3D, FCONSTD, MVE_VCVTf16s16_fix, MVE_VCVTf16u16_fix, M...
10630
2.60k
    SStream_concat0(O, ", ");
10631
2.60k
    break;
10632
46.1k
  case 20:
10633
    // CDP, LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OP...
10634
46.1k
    printPImmediate(MI, 0, O);
10635
46.1k
    SStream_concat0(O, ", ");
10636
46.1k
    break;
10637
391
  case 21:
10638
    // CDP2
10639
391
    printCImmediate(MI, 2, O);
10640
391
    SStream_concat0(O, ", ");
10641
391
    printCImmediate(MI, 3, O);
10642
391
    SStream_concat0(O, ", ");
10643
391
    printCImmediate(MI, 4, O);
10644
391
    SStream_concat0(O, ", ");
10645
391
    printOperand(MI, 5, O);
10646
391
    return;
10647
0
    break;
10648
922
  case 22:
10649
    // CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS
10650
922
    printCPSIFlag(MI, 1, O);
10651
922
    break;
10652
104
  case 23:
10653
    // LDAEXD, LDREXD
10654
104
    printGPRPairOperand(MI, 0, O);
10655
104
    SStream_concat0(O, ", ");
10656
104
    printAddrMode7Operand(MI, 1, O);
10657
104
    return;
10658
0
    break;
10659
1.05k
  case 24:
10660
    // LDC2L_OFFSET, LDC2_OFFSET, STC2L_OFFSET, STC2_OFFSET
10661
1.05k
    printAddrMode5Operand_0(MI, 2, O);
10662
1.05k
    return;
10663
0
    break;
10664
1.39k
  case 25:
10665
    // LDC2L_OPTION, LDC2L_POST, LDC2_OPTION, LDC2_POST, STC2L_OPTION, STC2L_...
10666
1.39k
    printAddrMode7Operand(MI, 2, O);
10667
1.39k
    break;
10668
925
  case 26:
10669
    // LDC2L_PRE, LDC2_PRE, STC2L_PRE, STC2_PRE
10670
925
    printAddrMode5Operand_1(MI, 2, O);
10671
925
    SStream_concat1(O, '!');
10672
925
    return;
10673
0
    break;
10674
619
  case 27:
10675
    // MRRC, t2MRRC, t2MRRC2
10676
619
    printPImmediate(MI, 2, O);
10677
619
    SStream_concat0(O, ", ");
10678
619
    printOperand(MI, 3, O);
10679
619
    SStream_concat0(O, ", ");
10680
619
    printOperand(MI, 0, O);
10681
619
    SStream_concat0(O, ", ");
10682
619
    printOperand(MI, 1, O);
10683
619
    SStream_concat0(O, ", ");
10684
619
    printCImmediate(MI, 4, O);
10685
619
    return;
10686
0
    break;
10687
5.54k
  case 28:
10688
    // MSR, MSRi, t2MSR_AR, t2MSR_M
10689
5.54k
    printMSRMaskOperand(MI, 0, O);
10690
5.54k
    SStream_concat0(O, ", ");
10691
5.54k
    break;
10692
393
  case 29:
10693
    // MSRbanked, t2MSRbanked
10694
393
    printBankedRegOperand(MI, 0, O);
10695
393
    SStream_concat0(O, ", ");
10696
393
    printOperand(MI, 1, O);
10697
393
    return;
10698
0
    break;
10699
7.56k
  case 30:
10700
    // MVE_VCMPf16, MVE_VCMPf16r, MVE_VCMPf32, MVE_VCMPf32r, MVE_VCMPi16, MVE...
10701
7.56k
    printMandatoryRestrictedPredicateOperand(MI, 3, O);
10702
7.56k
    SStream_concat0(O, ", ");
10703
7.56k
    printOperand(MI, 1, O);
10704
7.56k
    SStream_concat0(O, ", ");
10705
7.56k
    printOperand(MI, 2, O);
10706
7.56k
    return;
10707
0
    break;
10708
170
  case 31:
10709
    // MVE_VMOVimmi64, VMOVv1i64, VMOVv2i64
10710
170
    printVMOVModImmOperand(MI, 1, O);
10711
170
    return;
10712
0
    break;
10713
564
  case 32:
10714
    // VCMPEZD, VCMPZD, tRSB
10715
564
    SStream_concat0(O, ", #0");
10716
564
    return;
10717
0
    break;
10718
398
  case 33:
10719
    // VLD1DUPd16, VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32, VLD...
10720
398
    printVectorListOneAllLanes(MI, 0, O);
10721
398
    SStream_concat0(O, ", ");
10722
398
    break;
10723
1.37k
  case 34:
10724
    // VLD1DUPq16, VLD1DUPq16wb_fixed, VLD1DUPq16wb_register, VLD1DUPq32, VLD...
10725
1.37k
    printVectorListTwoAllLanes(MI, 0, O);
10726
1.37k
    SStream_concat0(O, ", ");
10727
1.37k
    break;
10728
631
  case 35:
10729
    // VLD1d16, VLD1d16wb_fixed, VLD1d16wb_register, VLD1d32, VLD1d32wb_fixed...
10730
631
    printVectorListOne(MI, 0, O);
10731
631
    SStream_concat0(O, ", ");
10732
631
    break;
10733
2.39k
  case 36:
10734
    // VLD1q16, VLD1q16wb_fixed, VLD1q16wb_register, VLD1q32, VLD1q32wb_fixed...
10735
2.39k
    printVectorListTwo(MI, 0, O);
10736
2.39k
    SStream_concat0(O, ", ");
10737
2.39k
    break;
10738
1.24k
  case 37:
10739
    // VLD2DUPd16x2, VLD2DUPd16x2wb_fixed, VLD2DUPd16x2wb_register, VLD2DUPd3...
10740
1.24k
    printVectorListTwoSpacedAllLanes(MI, 0, O);
10741
1.24k
    SStream_concat0(O, ", ");
10742
1.24k
    break;
10743
1.44k
  case 38:
10744
    // VLD2b16, VLD2b16wb_fixed, VLD2b16wb_register, VLD2b32, VLD2b32wb_fixed...
10745
1.44k
    printVectorListTwoSpaced(MI, 0, O);
10746
1.44k
    SStream_concat0(O, ", ");
10747
1.44k
    break;
10748
529
  case 39:
10749
    // VLDR_FPCXTNS_off, VLDR_FPCXTS_off, VLDR_FPSCR_NZCVQC_off, VLDR_FPSCR_o...
10750
529
    printT2AddrModeImm8s4Operand_0(MI, 0, O);
10751
529
    return;
10752
0
    break;
10753
795
  case 40:
10754
    // VLDR_FPCXTNS_pre, VLDR_FPCXTS_pre, VLDR_FPSCR_NZCVQC_pre, VLDR_FPSCR_p...
10755
795
    printT2AddrModeImm8s4Operand_1(MI, 1, O);
10756
795
    SStream_concat1(O, '!');
10757
795
    return;
10758
0
    break;
10759
0
  case 41:
10760
    // VLDR_P0_off, VSTR_P0_off
10761
0
    printT2AddrModeImm8s4Operand_0(MI, 1, O);
10762
0
    return;
10763
0
    break;
10764
0
  case 42:
10765
    // VLDR_P0_pre, VSTR_P0_pre
10766
0
    printT2AddrModeImm8s4Operand_1(MI, 2, O);
10767
0
    SStream_concat1(O, '!');
10768
0
    return;
10769
0
    break;
10770
6.09k
  case 43:
10771
    // VSCCLRMD, VSCCLRMS, t2CLRM, tPOP, tPUSH
10772
6.09k
    printRegisterList(MI, 2, O);
10773
6.09k
    return;
10774
0
    break;
10775
4.36k
  case 44:
10776
    // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST2LNd16_UPD, VST2LNd32_U...
10777
4.36k
    printOperand(MI, 4, O);
10778
4.36k
    break;
10779
76
  case 45:
10780
    // VST1d16, VST1d32, VST1d64, VST1d8
10781
76
    printVectorListOne(MI, 2, O);
10782
76
    SStream_concat0(O, ", ");
10783
76
    printAddrMode6Operand(MI, 0, O);
10784
76
    return;
10785
0
    break;
10786
129
  case 46:
10787
    // VST1d16Q, VST1d32Q, VST1d64Q, VST1d8Q, VST2q16, VST2q32, VST2q8
10788
129
    printVectorListFour(MI, 2, O);
10789
129
    SStream_concat0(O, ", ");
10790
129
    printAddrMode6Operand(MI, 0, O);
10791
129
    return;
10792
0
    break;
10793
649
  case 47:
10794
    // VST1d16Qwb_fixed, VST1d32Qwb_fixed, VST1d64Qwb_fixed, VST1d8Qwb_fixed,...
10795
649
    printVectorListFour(MI, 3, O);
10796
649
    SStream_concat0(O, ", ");
10797
649
    printAddrMode6Operand(MI, 1, O);
10798
649
    SStream_concat1(O, '!');
10799
649
    return;
10800
0
    break;
10801
561
  case 48:
10802
    // VST1d16Qwb_register, VST1d32Qwb_register, VST1d64Qwb_register, VST1d8Q...
10803
561
    printVectorListFour(MI, 4, O);
10804
561
    SStream_concat0(O, ", ");
10805
561
    printAddrMode6Operand(MI, 1, O);
10806
561
    SStream_concat0(O, ", ");
10807
561
    printOperand(MI, 3, O);
10808
561
    return;
10809
0
    break;
10810
82
  case 49:
10811
    // VST1d16T, VST1d32T, VST1d64T, VST1d8T
10812
82
    printVectorListThree(MI, 2, O);
10813
82
    SStream_concat0(O, ", ");
10814
82
    printAddrMode6Operand(MI, 0, O);
10815
82
    return;
10816
0
    break;
10817
694
  case 50:
10818
    // VST1d16Twb_fixed, VST1d32Twb_fixed, VST1d64Twb_fixed, VST1d8Twb_fixed
10819
694
    printVectorListThree(MI, 3, O);
10820
694
    SStream_concat0(O, ", ");
10821
694
    printAddrMode6Operand(MI, 1, O);
10822
694
    SStream_concat1(O, '!');
10823
694
    return;
10824
0
    break;
10825
872
  case 51:
10826
    // VST1d16Twb_register, VST1d32Twb_register, VST1d64Twb_register, VST1d8T...
10827
872
    printVectorListThree(MI, 4, O);
10828
872
    SStream_concat0(O, ", ");
10829
872
    printAddrMode6Operand(MI, 1, O);
10830
872
    SStream_concat0(O, ", ");
10831
872
    printOperand(MI, 3, O);
10832
872
    return;
10833
0
    break;
10834
412
  case 52:
10835
    // VST1d16wb_fixed, VST1d32wb_fixed, VST1d64wb_fixed, VST1d8wb_fixed
10836
412
    printVectorListOne(MI, 3, O);
10837
412
    SStream_concat0(O, ", ");
10838
412
    printAddrMode6Operand(MI, 1, O);
10839
412
    SStream_concat1(O, '!');
10840
412
    return;
10841
0
    break;
10842
430
  case 53:
10843
    // VST1d16wb_register, VST1d32wb_register, VST1d64wb_register, VST1d8wb_r...
10844
430
    printVectorListOne(MI, 4, O);
10845
430
    SStream_concat0(O, ", ");
10846
430
    printAddrMode6Operand(MI, 1, O);
10847
430
    SStream_concat0(O, ", ");
10848
430
    printOperand(MI, 3, O);
10849
430
    return;
10850
0
    break;
10851
660
  case 54:
10852
    // VST1q16, VST1q32, VST1q64, VST1q8, VST2d16, VST2d32, VST2d8
10853
660
    printVectorListTwo(MI, 2, O);
10854
660
    SStream_concat0(O, ", ");
10855
660
    printAddrMode6Operand(MI, 0, O);
10856
660
    return;
10857
0
    break;
10858
1.14k
  case 55:
10859
    // VST1q16wb_fixed, VST1q32wb_fixed, VST1q64wb_fixed, VST1q8wb_fixed, VST...
10860
1.14k
    printVectorListTwo(MI, 3, O);
10861
1.14k
    SStream_concat0(O, ", ");
10862
1.14k
    printAddrMode6Operand(MI, 1, O);
10863
1.14k
    SStream_concat1(O, '!');
10864
1.14k
    return;
10865
0
    break;
10866
1.08k
  case 56:
10867
    // VST1q16wb_register, VST1q32wb_register, VST1q64wb_register, VST1q8wb_r...
10868
1.08k
    printVectorListTwo(MI, 4, O);
10869
1.08k
    SStream_concat0(O, ", ");
10870
1.08k
    printAddrMode6Operand(MI, 1, O);
10871
1.08k
    SStream_concat0(O, ", ");
10872
1.08k
    printOperand(MI, 3, O);
10873
1.08k
    return;
10874
0
    break;
10875
258
  case 57:
10876
    // VST2b16, VST2b32, VST2b8
10877
258
    printVectorListTwoSpaced(MI, 2, O);
10878
258
    SStream_concat0(O, ", ");
10879
258
    printAddrMode6Operand(MI, 0, O);
10880
258
    return;
10881
0
    break;
10882
1.08k
  case 58:
10883
    // VST2b16wb_fixed, VST2b32wb_fixed, VST2b8wb_fixed
10884
1.08k
    printVectorListTwoSpaced(MI, 3, O);
10885
1.08k
    SStream_concat0(O, ", ");
10886
1.08k
    printAddrMode6Operand(MI, 1, O);
10887
1.08k
    SStream_concat1(O, '!');
10888
1.08k
    return;
10889
0
    break;
10890
502
  case 59:
10891
    // VST2b16wb_register, VST2b32wb_register, VST2b8wb_register
10892
502
    printVectorListTwoSpaced(MI, 4, O);
10893
502
    SStream_concat0(O, ", ");
10894
502
    printAddrMode6Operand(MI, 1, O);
10895
502
    SStream_concat0(O, ", ");
10896
502
    printOperand(MI, 3, O);
10897
502
    return;
10898
0
    break;
10899
6.28k
  case 60:
10900
    // t2BFic, tCBNZ, tCBZ
10901
6.28k
    printOperandAddr(MI, Address, 1, O);
10902
6.28k
    break;
10903
355
  case 61:
10904
    // t2DMB, t2DSB
10905
355
    printMemBOption(MI, 0, O);
10906
355
    return;
10907
0
    break;
10908
389
  case 62:
10909
    // t2ISB
10910
389
    printInstSyncBOption(MI, 0, O);
10911
389
    return;
10912
0
    break;
10913
149
  case 63:
10914
    // t2PLDWi12, t2PLDi12, t2PLIi12
10915
149
    printAddrModeImm12Operand_0(MI, 0, O);
10916
149
    return;
10917
0
    break;
10918
466
  case 64:
10919
    // t2PLDWi8, t2PLDi8, t2PLIi8
10920
466
    printT2AddrModeImm8Operand_0(MI, 0, O);
10921
466
    return;
10922
0
    break;
10923
160
  case 65:
10924
    // t2PLDWs, t2PLDs, t2PLIs
10925
160
    printT2AddrModeSoRegOperand(MI, 0, O);
10926
160
    return;
10927
0
    break;
10928
2.16k
  case 66:
10929
    // t2PLDpci, t2PLIpci
10930
2.16k
    printThumbLdrLabelOperand(MI, 0, O);
10931
2.16k
    return;
10932
0
    break;
10933
293
  case 67:
10934
    // t2TBB
10935
293
    printAddrModeTBB(MI, 0, O);
10936
293
    return;
10937
0
    break;
10938
352
  case 68:
10939
    // t2TBH
10940
352
    printAddrModeTBH(MI, 0, O);
10941
352
    return;
10942
0
    break;
10943
0
  case 69:
10944
    // t2TSB
10945
0
    printTraceSyncBOption(MI, 0, O);
10946
0
    return;
10947
0
    break;
10948
3.45k
  case 70:
10949
    // tBL, tBLXi
10950
3.45k
    printOperandAddr(MI, Address, 2, O);
10951
3.45k
    return;
10952
0
    break;
10953
766k
  }
10954
10955
10956
  // Fragment 3 encoded into 6 bits for 38 unique commands.
10957
700k
  switch ((Bits >> 33) & 63) {
10958
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
10959
461k
  case 0:
10960
    // ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRHTii, LDRSBTii, LDRSHTii, LDR...
10961
461k
    SStream_concat0(O, ", ");
10962
461k
    break;
10963
142k
  case 1:
10964
    // VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPqAsm_16, VLD3DUP...
10965
142k
    return;
10966
0
    break;
10967
18
  case 2:
10968
    // VLD3DUPdWB_fixed_Asm_16, VLD3DUPdWB_fixed_Asm_32, VLD3DUPdWB_fixed_Asm...
10969
18
    SStream_concat1(O, '!');
10970
18
    return;
10971
0
    break;
10972
1.63k
  case 3:
10973
    // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...
10974
1.63k
    printAddrMode6Operand(MI, 1, O);
10975
1.63k
    break;
10976
543
  case 4:
10977
    // BF16VDOTI_VDOTD, BF16VDOTI_VDOTQ, MVE_VMOV_q_rr, VBF16MALBQI, VBF16MAL...
10978
543
    printVectorIndex(MI, 4, O);
10979
543
    break;
10980
0
  case 5:
10981
    // CDE_CX1A, CDE_CX2A, CDE_CX3A, CDE_VCX1A_vec, CDE_VCX1_vec, CDE_VCX2A_v...
10982
0
    printOperand(MI, 0, O);
10983
0
    SStream_concat0(O, ", ");
10984
0
    break;
10985
0
  case 6:
10986
    // CDE_CX1DA, CDE_CX2DA, CDE_CX3DA
10987
0
    printGPRPairOperand(MI, 0, O);
10988
0
    SStream_concat0(O, ", ");
10989
0
    printOperand(MI, 3, O);
10990
0
    break;
10991
0
  case 7:
10992
    // CDE_CX2D, CDE_CX3D
10993
0
    printOperand(MI, 3, O);
10994
0
    break;
10995
27.8k
  case 8:
10996
    // CDP, MCR, MCRR, MSR, VABSD, VADDD, VCMPD, VCMPED, VDIVD, VMOVD, VMULD,...
10997
27.8k
    printOperand(MI, 1, O);
10998
27.8k
    break;
10999
108
  case 9:
11000
    // FCONSTD
11001
108
    printFPImmOperand(MI, 1, O);
11002
108
    return;
11003
0
    break;
11004
14.5k
  case 10:
11005
    // FLDMXDB_UPD, FLDMXIA_UPD, FSTMXDB_UPD, FSTMXIA_UPD, LDMDA_UPD, LDMDB_U...
11006
14.5k
    SStream_concat0(O, "!, ");
11007
14.5k
    printRegisterList(MI, 4, O);
11008
14.5k
    break;
11009
23.8k
  case 11:
11010
    // LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OPTION,...
11011
23.8k
    printCImmediate(MI, 1, O);
11012
23.8k
    SStream_concat0(O, ", ");
11013
23.8k
    break;
11014
4.80k
  case 12:
11015
    // MRC, MVE_VCVTf16s16_fix, MVE_VCVTf16u16_fix, MVE_VCVTf32s32_fix, MVE_V...
11016
4.80k
    printOperand(MI, 2, O);
11017
4.80k
    break;
11018
464
  case 13:
11019
    // MRS, t2MRS_AR
11020
464
    SStream_concat0(O, ", apsr");
11021
464
    return;
11022
0
    break;
11023
76
  case 14:
11024
    // MRSsys, t2MRSsys_AR
11025
76
    SStream_concat0(O, ", spsr");
11026
76
    return;
11027
0
    break;
11028
313
  case 15:
11029
    // MSRi
11030
313
    printModImmOperand(MI, 1, O);
11031
313
    return;
11032
0
    break;
11033
425
  case 16:
11034
    // MVE_VMOV_to_lane_16, MVE_VMOV_to_lane_32, MVE_VMOV_to_lane_8, VSETLNi1...
11035
425
    printVectorIndex(MI, 3, O);
11036
425
    SStream_concat0(O, ", ");
11037
425
    printOperand(MI, 2, O);
11038
425
    return;
11039
0
    break;
11040
430
  case 17:
11041
    // VCMPEZH, VCMPEZS, VCMPZH, VCMPZS
11042
430
    SStream_concat0(O, ", #0");
11043
430
    return;
11044
0
    break;
11045
8.02k
  case 18:
11046
    // VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32wb_fixed, VLD1DUP...
11047
8.02k
    printAddrMode6Operand(MI, 2, O);
11048
8.02k
    break;
11049
8.82k
  case 19:
11050
    // VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...
11051
8.82k
    SStream_concat1(O, '[');
11052
8.82k
    break;
11053
1.24k
  case 20:
11054
    // VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...
11055
1.24k
    SStream_concat0(O, "[], ");
11056
1.24k
    printOperand(MI, 1, O);
11057
1.24k
    SStream_concat0(O, "[], ");
11058
1.24k
    printOperand(MI, 2, O);
11059
1.24k
    break;
11060
621
  case 21:
11061
    // VLDR_FPCXTNS_post, VLDR_FPCXTS_post, VLDR_FPSCR_NZCVQC_post, VLDR_FPSC...
11062
621
    printT2AddrModeImm8s4OffsetOperand(MI, 2, O);
11063
621
    return;
11064
0
    break;
11065
0
  case 22:
11066
    // VLDR_P0_post, VSTR_P0_post
11067
0
    printT2AddrModeImm8s4OffsetOperand(MI, 3, O);
11068
0
    return;
11069
0
    break;
11070
228
  case 23:
11071
    // VMRS
11072
228
    SStream_concat0(O, ", fpscr");
11073
228
    return;
11074
0
    break;
11075
16
  case 24:
11076
    // VMRS_FPCXTNS
11077
16
    SStream_concat0(O, ", fpcxtns");
11078
16
    return;
11079
0
    break;
11080
36
  case 25:
11081
    // VMRS_FPCXTS
11082
36
    SStream_concat0(O, ", fpcxts");
11083
36
    return;
11084
0
    break;
11085
373
  case 26:
11086
    // VMRS_FPEXC
11087
373
    SStream_concat0(O, ", fpexc");
11088
373
    return;
11089
0
    break;
11090
912
  case 27:
11091
    // VMRS_FPINST
11092
912
    SStream_concat0(O, ", fpinst");
11093
912
    return;
11094
0
    break;
11095
386
  case 28:
11096
    // VMRS_FPINST2
11097
386
    SStream_concat0(O, ", fpinst2");
11098
386
    return;
11099
0
    break;
11100
35
  case 29:
11101
    // VMRS_FPSCR_NZCVQC
11102
35
    SStream_concat0(O, ", fpscr_nzcvqc");
11103
35
    return;
11104
0
    break;
11105
37
  case 30:
11106
    // VMRS_FPSID
11107
37
    SStream_concat0(O, ", fpsid");
11108
37
    return;
11109
0
    break;
11110
10
  case 31:
11111
    // VMRS_MVFR0
11112
10
    SStream_concat0(O, ", mvfr0");
11113
10
    return;
11114
0
    break;
11115
59
  case 32:
11116
    // VMRS_MVFR1
11117
59
    SStream_concat0(O, ", mvfr1");
11118
59
    return;
11119
0
    break;
11120
40
  case 33:
11121
    // VMRS_MVFR2
11122
40
    SStream_concat0(O, ", mvfr2");
11123
40
    return;
11124
0
    break;
11125
0
  case 34:
11126
    // VMRS_P0
11127
0
    SStream_concat0(O, ", p0");
11128
0
    return;
11129
0
    break;
11130
0
  case 35:
11131
    // VMRS_VPR
11132
0
    SStream_concat0(O, ", vpr");
11133
0
    return;
11134
0
    break;
11135
149
  case 36:
11136
    // VSHTOH, VTOSHH, VTOUHH, VUHTOH
11137
149
    printFBits16(MI, 2, O);
11138
149
    return;
11139
0
    break;
11140
503
  case 37:
11141
    // VSLTOD, VSLTOH, VSLTOS, VTOSLD, VTOSLH, VTOSLS, VTOULD, VTOULH, VTOULS...
11142
503
    printFBits32(MI, 2, O);
11143
503
    return;
11144
0
    break;
11145
700k
  }
11146
11147
11148
  // Fragment 4 encoded into 7 bits for 78 unique commands.
11149
552k
  switch ((Bits >> 39) & 127) {
11150
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
11151
110k
  case 0:
11152
    // ASRi, ASRr, LDRConstPool, LSLi, LSLr, LSRi, LSRr, RORi, RORr, RRXi, t2...
11153
110k
    printOperand(MI, 1, O);
11154
110k
    break;
11155
215
  case 1:
11156
    // LDRBT_POST, LDRHTii, LDRSBTii, LDRSHTii, LDRT_POST, STRBT_POST, STRT_P...
11157
215
    printAddrMode7Operand(MI, 1, O);
11158
215
    return;
11159
0
    break;
11160
0
  case 2:
11161
    // VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...
11162
0
    printAddrMode6Operand(MI, 2, O);
11163
0
    break;
11164
82.8k
  case 3:
11165
    // VLD3DUPdWB_register_Asm_16, VLD3DUPdWB_register_Asm_32, VLD3DUPdWB_reg...
11166
82.8k
    printOperand(MI, 3, O);
11167
82.8k
    break;
11168
21.9k
  case 4:
11169
    // VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD4dAsm_16, VLD4dAsm_32, VLD4dA...
11170
21.9k
    return;
11171
0
    break;
11172
4.03k
  case 5:
11173
    // VLD3dWB_fixed_Asm_16, VLD3dWB_fixed_Asm_32, VLD3dWB_fixed_Asm_8, VLD4d...
11174
4.03k
    SStream_concat1(O, '!');
11175
4.03k
    return;
11176
0
    break;
11177
29.9k
  case 6:
11178
    // VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...
11179
29.9k
    SStream_concat0(O, ", ");
11180
29.9k
    break;
11181
0
  case 7:
11182
    // t2LDRB_POST_imm, t2LDRH_POST_imm, t2LDRSB_POST_imm, t2LDRSH_POST_imm, ...
11183
0
    printT2AddrModeImm8OffsetOperand(MI, 2, O);
11184
0
    return;
11185
0
    break;
11186
486
  case 8:
11187
    // t2MOVSsi, t2MOVsi, t2CMNzrs, t2CMPrs, t2MVNs, t2TEQrs, t2TSTrs
11188
486
    printT2SOOperand(MI, 1, O);
11189
486
    return;
11190
0
    break;
11191
593
  case 9:
11192
    // t2MOVSsr, t2MOVsr, CMNzrsr, CMPrsr, MOVsr, MVNsr, TEQrsr, TSTrsr
11193
593
    printSORegRegOperand(MI, 1, O);
11194
593
    return;
11195
0
    break;
11196
529
  case 10:
11197
    // ADR, t2ADR
11198
529
    printAdrLabelOperand_0(MI, 1, O);
11199
529
    return;
11200
0
    break;
11201
430
  case 11:
11202
    // BFC, t2BFC
11203
430
    printBitfieldInvMaskImmOperand(MI, 2, O);
11204
430
    return;
11205
0
    break;
11206
13.8k
  case 12:
11207
    // BFI, CDE_VCX1_vec, CDE_VCX2_vec, CDE_VCX3_vec, CPS3p, CRC32B, CRC32CB,...
11208
13.8k
    printOperand(MI, 2, O);
11209
13.8k
    break;
11210
0
  case 13:
11211
    // CDE_VCX2A_fpdp, CDE_VCX2A_fpsp, CDE_VCX3A_fpdp, CDE_VCX3A_fpsp
11212
0
    printOperand(MI, 4, O);
11213
0
    break;
11214
1.22k
  case 14:
11215
    // CMNri, CMPri, MOVi, MVNi, TEQri, TSTri
11216
1.22k
    printModImmOperand(MI, 1, O);
11217
1.22k
    return;
11218
0
    break;
11219
1.37k
  case 15:
11220
    // CMNzrsi, CMPrsi, MOVsi, MVNsi, TEQrsi, TSTrsi
11221
1.37k
    printSORegImmOperand(MI, 1, O);
11222
1.37k
    return;
11223
0
    break;
11224
474
  case 16:
11225
    // FCONSTH, FCONSTS, MVE_VMOVimmf32, VMOVv2f32, VMOVv4f32
11226
474
    printFPImmOperand(MI, 1, O);
11227
474
    return;
11228
0
    break;
11229
3.54k
  case 17:
11230
    // FLDMXIA, FSTMXIA, LDMDA, LDMDB, LDMIA, LDMIB, STMDA, STMDB, STMIA, STM...
11231
3.54k
    printRegisterList(MI, 3, O);
11232
3.54k
    break;
11233
422
  case 18:
11234
    // LDC2L_OPTION, LDC2_OPTION, STC2L_OPTION, STC2_OPTION
11235
422
    printCoprocOptionImm(MI, 3, O);
11236
422
    return;
11237
0
    break;
11238
975
  case 19:
11239
    // LDC2L_POST, LDC2_POST, STC2L_POST, STC2_POST
11240
975
    printPostIdxImm8s4Operand(MI, 3, O);
11241
975
    return;
11242
0
    break;
11243
5.54k
  case 20:
11244
    // LDCL_OFFSET, LDC_OFFSET, STCL_OFFSET, STC_OFFSET, t2LDC2L_OFFSET, t2LD...
11245
5.54k
    printAddrMode5Operand_0(MI, 2, O);
11246
5.54k
    return;
11247
0
    break;
11248
23.9k
  case 21:
11249
    // LDCL_OPTION, LDCL_POST, LDC_OPTION, LDC_POST, LDRBT_POST_IMM, LDRBT_PO...
11250
23.9k
    printAddrMode7Operand(MI, 2, O);
11251
23.9k
    break;
11252
8.65k
  case 22:
11253
    // LDCL_PRE, LDC_PRE, STCL_PRE, STC_PRE, t2LDC2L_PRE, t2LDC2_PRE, t2LDCL_...
11254
8.65k
    printAddrMode5Operand_1(MI, 2, O);
11255
8.65k
    SStream_concat1(O, '!');
11256
8.65k
    return;
11257
0
    break;
11258
2.66k
  case 23:
11259
    // LDRB_PRE_IMM, LDR_PRE_IMM, STRB_PRE_IMM, STR_PRE_IMM
11260
2.66k
    printAddrModeImm12Operand_1(MI, 2, O);
11261
2.66k
    SStream_concat1(O, '!');
11262
2.66k
    return;
11263
0
    break;
11264
2.56k
  case 24:
11265
    // LDRB_PRE_REG, LDR_PRE_REG, STRB_PRE_REG, STR_PRE_REG
11266
2.56k
    printAddrMode2Operand(MI, 2, O);
11267
2.56k
    SStream_concat1(O, '!');
11268
2.56k
    return;
11269
0
    break;
11270
4.16k
  case 25:
11271
    // LDRBi12, LDRcp, LDRi12, STRBi12, STRi12, t2LDRBi12, t2LDRHi12, t2LDRSB...
11272
4.16k
    printAddrModeImm12Operand_0(MI, 1, O);
11273
4.16k
    return;
11274
0
    break;
11275
1.53k
  case 26:
11276
    // LDRBrs, LDRrs, STRBrs, STRrs
11277
1.53k
    printAddrMode2Operand(MI, 1, O);
11278
1.53k
    return;
11279
0
    break;
11280
876
  case 27:
11281
    // LDRH, LDRSB, LDRSH, STRH
11282
876
    printAddrMode3Operand_0(MI, 1, O);
11283
876
    return;
11284
0
    break;
11285
1.27k
  case 28:
11286
    // LDRH_PRE, LDRSB_PRE, LDRSH_PRE, STRH_PRE
11287
1.27k
    printAddrMode3Operand_1(MI, 2, O);
11288
1.27k
    SStream_concat1(O, '!');
11289
1.27k
    return;
11290
0
    break;
11291
217
  case 29:
11292
    // MCR2, MRC2
11293
217
    printCImmediate(MI, 3, O);
11294
217
    SStream_concat0(O, ", ");
11295
217
    printCImmediate(MI, 4, O);
11296
217
    SStream_concat0(O, ", ");
11297
217
    printOperand(MI, 5, O);
11298
217
    return;
11299
0
    break;
11300
315
  case 30:
11301
    // MRSbanked, t2MRSbanked
11302
315
    printBankedRegOperand(MI, 1, O);
11303
315
    return;
11304
0
    break;
11305
108
  case 31:
11306
    // MVE_VBICimmi16, MVE_VBICimmi32, MVE_VORRimmi16, MVE_VORRimmi32
11307
108
    printVMOVModImmOperand(MI, 2, O);
11308
108
    return;
11309
0
    break;
11310
4.54k
  case 32:
11311
    // MVE_VLDRBS16, MVE_VLDRBS32, MVE_VLDRBU16, MVE_VLDRBU32, MVE_VLDRBU8, M...
11312
4.54k
    printT2AddrModeImm8Operand_0(MI, 1, O);
11313
4.54k
    return;
11314
0
    break;
11315
954
  case 33:
11316
    // MVE_VLDRBS16_pre, MVE_VLDRBS32_pre, MVE_VLDRBU16_pre, MVE_VLDRBU32_pre...
11317
954
    printT2AddrModeImm8Operand_0(MI, 2, O);
11318
954
    SStream_concat1(O, '!');
11319
954
    return;
11320
0
    break;
11321
87
  case 34:
11322
    // MVE_VLDRBS16_rq, MVE_VLDRBS32_rq, MVE_VLDRBU16_rq, MVE_VLDRBU32_rq, MV...
11323
87
    printMveAddrModeRQOperand_0(MI, 1, O);
11324
87
    return;
11325
0
    break;
11326
2.41k
  case 35:
11327
    // MVE_VLDRBU8_pre, MVE_VLDRHU16_pre, MVE_VLDRWU32_pre, MVE_VSTRBU8_pre, ...
11328
2.41k
    printT2AddrModeImm8Operand_1(MI, 2, O);
11329
2.41k
    SStream_concat1(O, '!');
11330
2.41k
    return;
11331
0
    break;
11332
34
  case 36:
11333
    // MVE_VLDRDU64_rq, MVE_VSTRD64_rq
11334
34
    printMveAddrModeRQOperand_3(MI, 1, O);
11335
34
    return;
11336
0
    break;
11337
80
  case 37:
11338
    // MVE_VLDRHS32_rq, MVE_VLDRHU16_rq, MVE_VLDRHU32_rq, MVE_VSTRH16_rq, MVE...
11339
80
    printMveAddrModeRQOperand_1(MI, 1, O);
11340
80
    return;
11341
0
    break;
11342
13
  case 38:
11343
    // MVE_VLDRWU32_rq, MVE_VSTRW32_rq
11344
13
    printMveAddrModeRQOperand_2(MI, 1, O);
11345
13
    return;
11346
0
    break;
11347
1.90k
  case 39:
11348
    // MVE_VMOVimmi16, MVE_VMOVimmi32, MVE_VMOVimmi8, MVE_VMVNimmi16, MVE_VMV...
11349
1.90k
    printVMOVModImmOperand(MI, 1, O);
11350
1.90k
    return;
11351
0
    break;
11352
1.12k
  case 40:
11353
    // MVE_WLSTP_16, MVE_WLSTP_32, MVE_WLSTP_64, MVE_WLSTP_8, t2BFic, t2WLS
11354
1.12k
    printOperandAddr(MI, Address, 2, O);
11355
1.12k
    break;
11356
716
  case 41:
11357
    // SSAT, SSAT16, t2SSAT, t2SSAT16
11358
716
    printImmPlusOneOperand(MI, 1, O);
11359
716
    SStream_concat0(O, ", ");
11360
716
    printOperand(MI, 2, O);
11361
716
    break;
11362
822
  case 42:
11363
    // STLEXD, STREXD
11364
822
    printGPRPairOperand(MI, 1, O);
11365
822
    SStream_concat0(O, ", ");
11366
822
    printAddrMode7Operand(MI, 2, O);
11367
822
    return;
11368
0
    break;
11369
1.01k
  case 43:
11370
    // VLD1LNd16, VLD1LNd32, VLD1LNd8, VST2LNd16, VST2LNd32, VST2LNd8, VST2LN...
11371
1.01k
    printNoHashImmediate(MI, 4, O);
11372
1.01k
    break;
11373
2.66k
  case 44:
11374
    // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...
11375
2.66k
    printNoHashImmediate(MI, 6, O);
11376
2.66k
    break;
11377
1.98k
  case 45:
11378
    // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
11379
1.98k
    printNoHashImmediate(MI, 8, O);
11380
1.98k
    SStream_concat0(O, "], ");
11381
1.98k
    break;
11382
264
  case 46:
11383
    // VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...
11384
264
    SStream_concat0(O, "[]}, ");
11385
264
    break;
11386
1.16k
  case 47:
11387
    // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
11388
1.16k
    printNoHashImmediate(MI, 10, O);
11389
1.16k
    SStream_concat0(O, "], ");
11390
1.16k
    printOperand(MI, 1, O);
11391
1.16k
    SStream_concat1(O, '[');
11392
1.16k
    printNoHashImmediate(MI, 10, O);
11393
1.16k
    SStream_concat0(O, "], ");
11394
1.16k
    printOperand(MI, 2, O);
11395
1.16k
    SStream_concat1(O, '[');
11396
1.16k
    printNoHashImmediate(MI, 10, O);
11397
1.16k
    break;
11398
984
  case 48:
11399
    // VLD4DUPd16, VLD4DUPd16_UPD, VLD4DUPd32, VLD4DUPd32_UPD, VLD4DUPd8, VLD...
11400
984
    SStream_concat0(O, "[], ");
11401
984
    printOperand(MI, 3, O);
11402
984
    SStream_concat0(O, "[]}, ");
11403
984
    break;
11404
802
  case 49:
11405
    // VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...
11406
802
    printNoHashImmediate(MI, 12, O);
11407
802
    SStream_concat0(O, "], ");
11408
802
    printOperand(MI, 1, O);
11409
802
    SStream_concat1(O, '[');
11410
802
    printNoHashImmediate(MI, 12, O);
11411
802
    SStream_concat0(O, "], ");
11412
802
    printOperand(MI, 2, O);
11413
802
    SStream_concat1(O, '[');
11414
802
    printNoHashImmediate(MI, 12, O);
11415
802
    SStream_concat0(O, "], ");
11416
802
    printOperand(MI, 3, O);
11417
802
    SStream_concat1(O, '[');
11418
802
    printNoHashImmediate(MI, 12, O);
11419
802
    SStream_concat0(O, "]}, ");
11420
802
    printAddrMode6Operand(MI, 5, O);
11421
802
    printAddrMode6OffsetOperand(MI, 7, O);
11422
802
    return;
11423
0
    break;
11424
389
  case 50:
11425
    // VLDRD, VLDRS, VSTRD, VSTRS
11426
389
    printAddrMode5Operand_0(MI, 1, O);
11427
389
    return;
11428
0
    break;
11429
461
  case 51:
11430
    // VLDRH, VSTRH
11431
461
    printAddrMode5FP16Operand_0(MI, 1, O);
11432
461
    return;
11433
0
    break;
11434
235
  case 52:
11435
    // VST1LNd16, VST1LNd32, VST1LNd8
11436
235
    printNoHashImmediate(MI, 3, O);
11437
235
    SStream_concat0(O, "]}, ");
11438
235
    printAddrMode6Operand(MI, 0, O);
11439
235
    return;
11440
0
    break;
11441
734
  case 53:
11442
    // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST3LNd16, VST3LNd32, VST3...
11443
734
    printNoHashImmediate(MI, 5, O);
11444
734
    break;
11445
215
  case 54:
11446
    // VST3LNd16_UPD, VST3LNd32_UPD, VST3LNd8_UPD, VST3LNq16_UPD, VST3LNq32_U...
11447
215
    printNoHashImmediate(MI, 7, O);
11448
215
    SStream_concat0(O, "], ");
11449
215
    printOperand(MI, 5, O);
11450
215
    SStream_concat1(O, '[');
11451
215
    printNoHashImmediate(MI, 7, O);
11452
215
    SStream_concat0(O, "], ");
11453
215
    printOperand(MI, 6, O);
11454
215
    SStream_concat1(O, '[');
11455
215
    printNoHashImmediate(MI, 7, O);
11456
215
    SStream_concat0(O, "]}, ");
11457
215
    printAddrMode6Operand(MI, 1, O);
11458
215
    printAddrMode6OffsetOperand(MI, 3, O);
11459
215
    return;
11460
0
    break;
11461
2.20k
  case 55:
11462
    // VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...
11463
2.20k
    printOperand(MI, 5, O);
11464
2.20k
    SStream_concat0(O, ", ");
11465
2.20k
    printOperand(MI, 6, O);
11466
2.20k
    break;
11467
123
  case 56:
11468
    // VTBL1
11469
123
    printVectorListOne(MI, 1, O);
11470
123
    SStream_concat0(O, ", ");
11471
123
    printOperand(MI, 2, O);
11472
123
    return;
11473
0
    break;
11474
41
  case 57:
11475
    // VTBL2
11476
41
    printVectorListTwo(MI, 1, O);
11477
41
    SStream_concat0(O, ", ");
11478
41
    printOperand(MI, 2, O);
11479
41
    return;
11480
0
    break;
11481
93
  case 58:
11482
    // VTBL3
11483
93
    printVectorListThree(MI, 1, O);
11484
93
    SStream_concat0(O, ", ");
11485
93
    printOperand(MI, 2, O);
11486
93
    return;
11487
0
    break;
11488
65
  case 59:
11489
    // VTBL4
11490
65
    printVectorListFour(MI, 1, O);
11491
65
    SStream_concat0(O, ", ");
11492
65
    printOperand(MI, 2, O);
11493
65
    return;
11494
0
    break;
11495
34
  case 60:
11496
    // VTBX1
11497
34
    printVectorListOne(MI, 2, O);
11498
34
    SStream_concat0(O, ", ");
11499
34
    printOperand(MI, 3, O);
11500
34
    return;
11501
0
    break;
11502
143
  case 61:
11503
    // VTBX2
11504
143
    printVectorListTwo(MI, 2, O);
11505
143
    SStream_concat0(O, ", ");
11506
143
    printOperand(MI, 3, O);
11507
143
    return;
11508
0
    break;
11509
273
  case 62:
11510
    // VTBX3
11511
273
    printVectorListThree(MI, 2, O);
11512
273
    SStream_concat0(O, ", ");
11513
273
    printOperand(MI, 3, O);
11514
273
    return;
11515
0
    break;
11516
262
  case 63:
11517
    // VTBX4
11518
262
    printVectorListFour(MI, 2, O);
11519
262
    SStream_concat0(O, ", ");
11520
262
    printOperand(MI, 3, O);
11521
262
    return;
11522
0
    break;
11523
1.47k
  case 64:
11524
    // sysLDMDA_UPD, sysLDMDB_UPD, sysLDMIA_UPD, sysLDMIB_UPD, sysSTMDA_UPD, ...
11525
1.47k
    SStream_concat0(O, " ^");
11526
1.47k
    return;
11527
0
    break;
11528
768
  case 65:
11529
    // t2BFLi, t2BFi
11530
768
    printOperandAddr(MI, Address, 1, O);
11531
768
    return;
11532
0
    break;
11533
15.9k
  case 66:
11534
    // t2LDRBpci, t2LDRHpci, t2LDRSBpci, t2LDRSHpci, t2LDRpci, tLDRpci
11535
15.9k
    printThumbLdrLabelOperand(MI, 1, O);
11536
15.9k
    return;
11537
0
    break;
11538
573
  case 67:
11539
    // t2LDRBs, t2LDRHs, t2LDRSBs, t2LDRSHs, t2LDRs, t2STRBs, t2STRHs, t2STRs
11540
573
    printT2AddrModeSoRegOperand(MI, 1, O);
11541
573
    return;
11542
0
    break;
11543
30
  case 68:
11544
    // t2LDREX
11545
30
    printT2AddrModeImm0_1020s4Operand(MI, 1, O);
11546
30
    return;
11547
0
    break;
11548
1.23k
  case 69:
11549
    // t2MRS_M
11550
1.23k
    printMSRMaskOperand(MI, 1, O);
11551
1.23k
    return;
11552
0
    break;
11553
1.21k
  case 70:
11554
    // tADDspi, tSUBspi
11555
1.21k
    printThumbS4ImmOperand(MI, 2, O);
11556
1.21k
    return;
11557
0
    break;
11558
13.1k
  case 71:
11559
    // tADR
11560
13.1k
    printAdrLabelOperandAddr_2(MI, Address, 1, O);
11561
13.1k
    return;
11562
0
    break;
11563
38.5k
  case 72:
11564
    // tASRri, tLSRri
11565
38.5k
    printThumbSRImm(MI, 3, O);
11566
38.5k
    return;
11567
0
    break;
11568
26.3k
  case 73:
11569
    // tLDRBi, tSTRBi
11570
26.3k
    printThumbAddrModeImm5S1Operand(MI, 1, O);
11571
26.3k
    return;
11572
0
    break;
11573
15.5k
  case 74:
11574
    // tLDRBr, tLDRHr, tLDRSB, tLDRSH, tLDRr, tSTRBr, tSTRHr, tSTRr
11575
15.5k
    printThumbAddrModeRROperand(MI, 1, O);
11576
15.5k
    return;
11577
0
    break;
11578
30.3k
  case 75:
11579
    // tLDRHi, tSTRHi
11580
30.3k
    printThumbAddrModeImm5S2Operand(MI, 1, O);
11581
30.3k
    return;
11582
0
    break;
11583
36.1k
  case 76:
11584
    // tLDRi, tSTRi
11585
36.1k
    printThumbAddrModeImm5S4Operand(MI, 1, O);
11586
36.1k
    return;
11587
0
    break;
11588
19.1k
  case 77:
11589
    // tLDRspi, tSTRspi
11590
19.1k
    printThumbAddrModeSPOperand(MI, 1, O);
11591
19.1k
    return;
11592
0
    break;
11593
552k
  }
11594
11595
11596
  // Fragment 5 encoded into 5 bits for 27 unique commands.
11597
277k
  switch ((Bits >> 46) & 31) {
11598
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
11599
105k
  case 0:
11600
    // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...
11601
105k
    SStream_concat0(O, ", ");
11602
105k
    break;
11603
120k
  case 1:
11604
    // LDRConstPool, RRXi, VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD2LN...
11605
120k
    return;
11606
0
    break;
11607
0
  case 2:
11608
    // VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_fixed_Asm_8,...
11609
0
    SStream_concat1(O, '!');
11610
0
    return;
11611
0
    break;
11612
290
  case 3:
11613
    // VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...
11614
290
    printOperand(MI, 3, O);
11615
290
    return;
11616
0
    break;
11617
3.98k
  case 4:
11618
    // CDE_CX2DA, CDE_CX3D, CDE_CX3DA, VLD1DUPd16wb_register, VLD1DUPd32wb_re...
11619
3.98k
    printOperand(MI, 4, O);
11620
3.98k
    break;
11621
18.4k
  case 5:
11622
    // CDP, t2CDP, t2CDP2
11623
18.4k
    printCImmediate(MI, 2, O);
11624
18.4k
    SStream_concat0(O, ", ");
11625
18.4k
    printCImmediate(MI, 3, O);
11626
18.4k
    SStream_concat0(O, ", ");
11627
18.4k
    printCImmediate(MI, 4, O);
11628
18.4k
    SStream_concat0(O, ", ");
11629
18.4k
    printOperand(MI, 5, O);
11630
18.4k
    return;
11631
0
    break;
11632
4.02k
  case 6:
11633
    // MCR, MCRR, VADDD, VDIVD, VMULD, VNMULD, VSUBD, t2MCR, t2MCR2, t2MCRR, ...
11634
4.02k
    printOperand(MI, 2, O);
11635
4.02k
    break;
11636
3.22k
  case 7:
11637
    // MRC, t2MRC, t2MRC2
11638
3.22k
    printOperand(MI, 0, O);
11639
3.22k
    SStream_concat0(O, ", ");
11640
3.22k
    printCImmediate(MI, 3, O);
11641
3.22k
    SStream_concat0(O, ", ");
11642
3.22k
    printCImmediate(MI, 4, O);
11643
3.22k
    SStream_concat0(O, ", ");
11644
3.22k
    printOperand(MI, 5, O);
11645
3.22k
    return;
11646
0
    break;
11647
1.90k
  case 8:
11648
    // MVE_VLDRBS16_post, MVE_VLDRBS32_post, MVE_VLDRBU16_post, MVE_VLDRBU32_...
11649
1.90k
    printT2AddrModeImm8OffsetOperand(MI, 3, O);
11650
1.90k
    return;
11651
0
    break;
11652
1.09k
  case 9:
11653
    // MVE_VMOV_from_lane_32, MVE_VMOV_from_lane_s16, MVE_VMOV_from_lane_s8, ...
11654
1.09k
    printVectorIndex(MI, 2, O);
11655
1.09k
    return;
11656
0
    break;
11657
1.57k
  case 10:
11658
    // MVE_VMOV_q_rr, VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_U...
11659
1.57k
    printOperand(MI, 1, O);
11660
1.57k
    break;
11661
435
  case 11:
11662
    // MVE_VSHLL_lws16bh, MVE_VSHLL_lws16th, MVE_VSHLL_lwu16bh, MVE_VSHLL_lwu...
11663
435
    SStream_concat0(O, ", #16");
11664
435
    return;
11665
0
    break;
11666
562
  case 12:
11667
    // MVE_VSHLL_lws8bh, MVE_VSHLL_lws8th, MVE_VSHLL_lwu8bh, MVE_VSHLL_lwu8th
11668
562
    SStream_concat0(O, ", #8");
11669
562
    return;
11670
0
    break;
11671
643
  case 13:
11672
    // SSAT, t2SSAT
11673
643
    printShiftImmOperand(MI, 3, O);
11674
643
    return;
11675
0
    break;
11676
129
  case 14:
11677
    // SXTB, SXTB16, SXTH, UXTB, UXTB16, UXTH, t2SXTB, t2SXTB16, t2SXTH, t2UX...
11678
129
    printRotImmOperand(MI, 2, O);
11679
129
    return;
11680
0
    break;
11681
6.21k
  case 15:
11682
    // VCEQzv16i8, VCEQzv2f32, VCEQzv2i32, VCEQzv4f16, VCEQzv4f32, VCEQzv4i16...
11683
6.21k
    SStream_concat0(O, ", #0");
11684
6.21k
    return;
11685
0
    break;
11686
364
  case 16:
11687
    // VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed, VCMLAv8f16...
11688
364
    printVectorIndex(MI, 4, O);
11689
364
    SStream_concat0(O, ", ");
11690
364
    printComplexRotationOp_90_0(MI, 5, O);
11691
364
    return;
11692
0
    break;
11693
136
  case 17:
11694
    // VFMALDI, VFMALQI, VFMSLDI, VFMSLQI
11695
136
    printVectorIndex(MI, 3, O);
11696
136
    return;
11697
0
    break;
11698
2.25k
  case 18:
11699
    // VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...
11700
2.25k
    SStream_concat0(O, "]}, ");
11701
2.25k
    break;
11702
3.32k
  case 19:
11703
    // VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32, VLD4LNd16, VLD4L...
11704
3.32k
    SStream_concat0(O, "], ");
11705
3.32k
    break;
11706
32
  case 20:
11707
    // VLD3DUPd16, VLD3DUPd32, VLD3DUPd8, VLD3DUPq16, VLD3DUPq32, VLD3DUPq8
11708
32
    printAddrMode6Operand(MI, 3, O);
11709
32
    return;
11710
0
    break;
11711
602
  case 21:
11712
    // VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...
11713
602
    printAddrMode6Operand(MI, 4, O);
11714
602
    break;
11715
614
  case 22:
11716
    // VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...
11717
614
    printAddrMode6Operand(MI, 5, O);
11718
614
    printAddrMode6OffsetOperand(MI, 7, O);
11719
614
    return;
11720
0
    break;
11721
684
  case 23:
11722
    // VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...
11723
684
    SStream_concat0(O, "}, ");
11724
684
    printAddrMode6Operand(MI, 1, O);
11725
684
    printAddrMode6OffsetOperand(MI, 3, O);
11726
684
    return;
11727
0
    break;
11728
412
  case 24:
11729
    // VST4LNd16_UPD, VST4LNd32_UPD, VST4LNd8_UPD, VST4LNq16_UPD, VST4LNq32_U...
11730
412
    printOperand(MI, 5, O);
11731
412
    SStream_concat1(O, '[');
11732
412
    printNoHashImmediate(MI, 8, O);
11733
412
    SStream_concat0(O, "], ");
11734
412
    printOperand(MI, 6, O);
11735
412
    SStream_concat1(O, '[');
11736
412
    printNoHashImmediate(MI, 8, O);
11737
412
    SStream_concat0(O, "], ");
11738
412
    printOperand(MI, 7, O);
11739
412
    SStream_concat1(O, '[');
11740
412
    printNoHashImmediate(MI, 8, O);
11741
412
    SStream_concat0(O, "]}, ");
11742
412
    printAddrMode6Operand(MI, 1, O);
11743
412
    printAddrMode6OffsetOperand(MI, 3, O);
11744
412
    return;
11745
0
    break;
11746
1.12k
  case 25:
11747
    // sysLDMDA, sysLDMDB, sysLDMIA, sysLDMIB, sysSTMDA, sysSTMDB, sysSTMIA, ...
11748
1.12k
    SStream_concat0(O, " ^");
11749
1.12k
    return;
11750
0
    break;
11751
0
  case 26:
11752
    // t2MOVsra_glue, t2MOVsrl_glue
11753
0
    SStream_concat0(O, ", #1");
11754
0
    return;
11755
0
    break;
11756
277k
  }
11757
11758
11759
  // Fragment 6 encoded into 6 bits for 38 unique commands.
11760
120k
  switch ((Bits >> 51) & 63) {
11761
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
11762
35.9k
  case 0:
11763
    // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCrr, ADDrr, ANDrr, B...
11764
35.9k
    printOperand(MI, 2, O);
11765
35.9k
    break;
11766
3.57k
  case 1:
11767
    // VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...
11768
3.57k
    printOperand(MI, 4, O);
11769
3.57k
    break;
11770
4.97k
  case 2:
11771
    // ADCri, ADDri, ANDri, BICri, EORri, ORRri, RSBri, RSCri, SBCri, SUBri
11772
4.97k
    printModImmOperand(MI, 2, O);
11773
4.97k
    return;
11774
0
    break;
11775
6.79k
  case 3:
11776
    // ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, ORRrsi, RSBrsi, RSCrsi, SBCrsi...
11777
6.79k
    printSORegImmOperand(MI, 2, O);
11778
6.79k
    return;
11779
0
    break;
11780
399
  case 4:
11781
    // BFI, t2BFI
11782
399
    printBitfieldInvMaskImmOperand(MI, 3, O);
11783
399
    return;
11784
0
    break;
11785
4.49k
  case 5:
11786
    // CDE_CX2DA, CDE_CX3D, VADDD, VDIVD, VLD1DUPd16wb_register, VLD1DUPd32wb...
11787
4.49k
    return;
11788
0
    break;
11789
3.88k
  case 6:
11790
    // CDE_CX3DA, MCR, MCRR, t2MCR, t2MCR2, t2MCRR, t2MCRR2
11791
3.88k
    SStream_concat0(O, ", ");
11792
3.88k
    break;
11793
7.87k
  case 7:
11794
    // CDE_VCX2_vec, CDE_VCX3_vec, MVE_VABAVs16, MVE_VABAVs32, MVE_VABAVs8, M...
11795
7.87k
    printOperand(MI, 3, O);
11796
7.87k
    break;
11797
939
  case 8:
11798
    // CDE_VCX3A_fpdp, CDE_VCX3A_fpsp, VST2LNd16_UPD, VST2LNd32_UPD, VST2LNd8...
11799
939
    printOperand(MI, 5, O);
11800
939
    break;
11801
2.84k
  case 9:
11802
    // LDCL_OPTION, LDC_OPTION, STCL_OPTION, STC_OPTION, t2LDC2L_OPTION, t2LD...
11803
2.84k
    printCoprocOptionImm(MI, 3, O);
11804
2.84k
    return;
11805
0
    break;
11806
6.78k
  case 10:
11807
    // LDCL_POST, LDC_POST, STCL_POST, STC_POST, t2LDC2L_POST, t2LDC2_POST, t...
11808
6.78k
    printPostIdxImm8s4Operand(MI, 3, O);
11809
6.78k
    return;
11810
0
    break;
11811
8.79k
  case 11:
11812
    // LDRBT_POST_IMM, LDRBT_POST_REG, LDRB_POST_IMM, LDRB_POST_REG, LDRT_POS...
11813
8.79k
    printAddrMode2OffsetOperand(MI, 3, O);
11814
8.79k
    return;
11815
0
    break;
11816
592
  case 12:
11817
    // LDRD, STRD
11818
592
    printAddrMode3Operand_0(MI, 2, O);
11819
592
    return;
11820
0
    break;
11821
3.00k
  case 13:
11822
    // LDRD_POST, STRD_POST, t2LDRD_POST, t2STRD_POST
11823
3.00k
    printAddrMode7Operand(MI, 3, O);
11824
3.00k
    break;
11825
393
  case 14:
11826
    // LDRD_PRE, STRD_PRE
11827
393
    printAddrMode3Operand_1(MI, 3, O);
11828
393
    SStream_concat1(O, '!');
11829
393
    return;
11830
0
    break;
11831
541
  case 15:
11832
    // LDRHTi, LDRSBTi, LDRSHTi, STRHTi
11833
541
    printPostIdxImm8Operand(MI, 3, O);
11834
541
    return;
11835
0
    break;
11836
1.47k
  case 16:
11837
    // LDRHTr, LDRSBTr, LDRSHTr, STRHTr
11838
1.47k
    printPostIdxRegOperand(MI, 3, O);
11839
1.47k
    return;
11840
0
    break;
11841
1.65k
  case 17:
11842
    // LDRH_POST, LDRSB_POST, LDRSH_POST, STRH_POST
11843
1.65k
    printAddrMode3OffsetOperand(MI, 3, O);
11844
1.65k
    return;
11845
0
    break;
11846
631
  case 18:
11847
    // MCRR2
11848
631
    printCImmediate(MI, 4, O);
11849
631
    return;
11850
0
    break;
11851
0
  case 19:
11852
    // MVE_SQRSHRL, MVE_UQRSHLL
11853
0
    printMveSaturateOp(MI, 5, O);
11854
0
    SStream_concat0(O, ", ");
11855
0
    printOperand(MI, 4, O);
11856
0
    return;
11857
0
    break;
11858
0
  case 20:
11859
    // MVE_VMOV_q_rr
11860
0
    printVectorIndex(MI, 5, O);
11861
0
    SStream_concat0(O, ", ");
11862
0
    printOperand(MI, 2, O);
11863
0
    SStream_concat0(O, ", ");
11864
0
    printOperand(MI, 3, O);
11865
0
    return;
11866
0
    break;
11867
1.02k
  case 21:
11868
    // STLEX, STLEXB, STLEXH, STREX, STREXB, STREXH, SWP, SWPB, t2LDAEXD, t2L...
11869
1.02k
    printAddrMode7Operand(MI, 2, O);
11870
1.02k
    return;
11871
0
    break;
11872
339
  case 22:
11873
    // VCADDv2f32, VCADDv4f16, VCADDv4f32, VCADDv8f16
11874
339
    printComplexRotationOp_180_90(MI, 3, O);
11875
339
    return;
11876
0
    break;
11877
153
  case 23:
11878
    // VCMLAv2f32, VCMLAv4f16, VCMLAv4f32, VCMLAv8f16
11879
153
    printComplexRotationOp_90_0(MI, 4, O);
11880
153
    return;
11881
0
    break;
11882
1.05k
  case 24:
11883
    // VLD1LNd16, VLD1LNd32, VLD1LNd8, VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8...
11884
1.05k
    printAddrMode6Operand(MI, 1, O);
11885
1.05k
    break;
11886
680
  case 25:
11887
    // VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD
11888
680
    printAddrMode6Operand(MI, 2, O);
11889
680
    printAddrMode6OffsetOperand(MI, 4, O);
11890
680
    return;
11891
0
    break;
11892
432
  case 26:
11893
    // VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32
11894
432
    printOperand(MI, 1, O);
11895
432
    SStream_concat1(O, '[');
11896
432
    printNoHashImmediate(MI, 6, O);
11897
432
    SStream_concat0(O, "]}, ");
11898
432
    printAddrMode6Operand(MI, 2, O);
11899
432
    return;
11900
0
    break;
11901
1.57k
  case 27:
11902
    // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
11903
1.57k
    SStream_concat1(O, '[');
11904
1.57k
    printNoHashImmediate(MI, 8, O);
11905
1.57k
    break;
11906
232
  case 28:
11907
    // VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...
11908
232
    printAddrMode6OffsetOperand(MI, 6, O);
11909
232
    return;
11910
0
    break;
11911
519
  case 29:
11912
    // VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
11913
519
    printAddrMode6Operand(MI, 4, O);
11914
519
    printAddrMode6OffsetOperand(MI, 6, O);
11915
519
    return;
11916
0
    break;
11917
1.52k
  case 30:
11918
    // VST4d16_UPD, VST4d32_UPD, VST4d8_UPD, VST4q16_UPD, VST4q32_UPD, VST4q8...
11919
1.52k
    printOperand(MI, 7, O);
11920
1.52k
    SStream_concat0(O, "}, ");
11921
1.52k
    printAddrMode6Operand(MI, 1, O);
11922
1.52k
    printAddrMode6OffsetOperand(MI, 3, O);
11923
1.52k
    return;
11924
0
    break;
11925
2.06k
  case 31:
11926
    // t2ADCrs, t2ADDrs, t2ANDrs, t2BICrs, t2EORrs, t2ORNrs, t2ORRrs, t2RSBrs...
11927
2.06k
    printT2SOOperand(MI, 2, O);
11928
2.06k
    return;
11929
0
    break;
11930
169
  case 32:
11931
    // t2ASRri, t2LSRri
11932
169
    printThumbSRImm(MI, 2, O);
11933
169
    return;
11934
0
    break;
11935
443
  case 33:
11936
    // t2BFic, t2CSEL, t2CSINC, t2CSINV, t2CSNEG
11937
443
    printMandatoryPredicateOperand(MI, 3, O);
11938
443
    return;
11939
0
    break;
11940
4.78k
  case 34:
11941
    // t2LDRD_PRE, t2STRD_PRE
11942
4.78k
    printT2AddrModeImm8s4Operand_1(MI, 3, O);
11943
4.78k
    SStream_concat1(O, '!');
11944
4.78k
    return;
11945
0
    break;
11946
676
  case 35:
11947
    // t2LDRDi8, t2STRDi8
11948
676
    printT2AddrModeImm8s4Operand_0(MI, 2, O);
11949
676
    return;
11950
0
    break;
11951
260
  case 36:
11952
    // t2STREX
11953
260
    printT2AddrModeImm0_1020s4Operand(MI, 2, O);
11954
260
    return;
11955
0
    break;
11956
9.42k
  case 37:
11957
    // tADDrSPi
11958
9.42k
    printThumbS4ImmOperand(MI, 2, O);
11959
9.42k
    return;
11960
0
    break;
11961
120k
  }
11962
11963
11964
  // Fragment 7 encoded into 5 bits for 17 unique commands.
11965
57.8k
  switch ((Bits >> 57) & 31) {
11966
0
  default: CS_ASSERT_RET(0 && "Invalid command number.");
11967
25.6k
  case 0:
11968
    // ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...
11969
25.6k
    return;
11970
0
    break;
11971
17.8k
  case 1:
11972
    // CDE_CX3A, CDE_VCX3A_vec, CDE_VCX3_vec, LDRD_POST, MLA, MLS, MVE_VCADDf...
11973
17.8k
    SStream_concat0(O, ", ");
11974
17.8k
    break;
11975
0
  case 2:
11976
    // CDE_CX3DA
11977
0
    printOperand(MI, 5, O);
11978
0
    return;
11979
0
    break;
11980
3.04k
  case 3:
11981
    // MCR, t2MCR, t2MCR2
11982
3.04k
    printCImmediate(MI, 3, O);
11983
3.04k
    SStream_concat0(O, ", ");
11984
3.04k
    printCImmediate(MI, 4, O);
11985
3.04k
    SStream_concat0(O, ", ");
11986
3.04k
    printOperand(MI, 5, O);
11987
3.04k
    return;
11988
0
    break;
11989
844
  case 4:
11990
    // MCRR, t2MCRR, t2MCRR2
11991
844
    printOperand(MI, 3, O);
11992
844
    SStream_concat0(O, ", ");
11993
844
    printCImmediate(MI, 4, O);
11994
844
    return;
11995
0
    break;
11996
830
  case 5:
11997
    // MVE_VMOV_rr_q, VMULLslsv2i32, VMULLslsv4i16, VMULLsluv2i32, VMULLsluv4...
11998
830
    printVectorIndex(MI, 3, O);
11999
830
    break;
12000
263
  case 6:
12001
    // PKHBT, t2PKHBT
12002
263
    printPKHLSLShiftImm(MI, 3, O);
12003
263
    return;
12004
0
    break;
12005
161
  case 7:
12006
    // PKHTB, t2PKHTB
12007
161
    printPKHASRShiftImm(MI, 3, O);
12008
161
    return;
12009
0
    break;
12010
232
  case 8:
12011
    // SXTAB, SXTAB16, SXTAH, UXTAB, UXTAB16, UXTAH, t2SXTAB, t2SXTAB16, t2SX...
12012
232
    printRotImmOperand(MI, 3, O);
12013
232
    return;
12014
0
    break;
12015
377
  case 9:
12016
    // USAT, t2USAT
12017
377
    printShiftImmOperand(MI, 3, O);
12018
377
    return;
12019
0
    break;
12020
1.28k
  case 10:
12021
    // VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
12022
1.28k
    SStream_concat0(O, "]}, ");
12023
1.28k
    printAddrMode6Operand(MI, 3, O);
12024
1.28k
    printAddrMode6OffsetOperand(MI, 5, O);
12025
1.28k
    return;
12026
0
    break;
12027
292
  case 11:
12028
    // VLD3LNd16, VLD3LNd32, VLD3LNd8, VLD3LNq16, VLD3LNq32
12029
292
    SStream_concat0(O, "], ");
12030
292
    printOperand(MI, 2, O);
12031
292
    SStream_concat1(O, '[');
12032
292
    printNoHashImmediate(MI, 8, O);
12033
292
    SStream_concat0(O, "]}, ");
12034
292
    printAddrMode6Operand(MI, 3, O);
12035
292
    return;
12036
0
    break;
12037
1.85k
  case 12:
12038
    // VLD3d16, VLD3d16_UPD, VLD3d32, VLD3d32_UPD, VLD3d8, VLD3d8_UPD, VLD3q1...
12039
1.85k
    SStream_concat0(O, "}, ");
12040
1.85k
    break;
12041
2.89k
  case 13:
12042
    // VLD4LNd16, VLD4LNd32, VLD4LNd8, VLD4LNq16, VLD4LNq32, VST2LNd16, VST2L...
12043
2.89k
    SStream_concat1(O, '[');
12044
2.89k
    break;
12045
731
  case 14:
12046
    // VMLALslsv2i32, VMLALslsv4i16, VMLALsluv2i32, VMLALsluv4i16, VMLAslfd, ...
12047
731
    printVectorIndex(MI, 4, O);
12048
731
    return;
12049
0
    break;
12050
592
  case 15:
12051
    // VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD
12052
592
    printAddrMode6OffsetOperand(MI, 3, O);
12053
592
    return;
12054
0
    break;
12055
1.01k
  case 16:
12056
    // t2LDRD_POST, t2STRD_POST
12057
1.01k
    printT2AddrModeImm8s4OffsetOperand(MI, 4, O);
12058
1.01k
    return;
12059
0
    break;
12060
57.8k
  }
12061
12062
23.4k
  switch (MCInst_getOpcode(MI)) {
12063
0
  default: CS_ASSERT_RET(0 && "Unexpected opcode.");
12064
0
  case ARM_CDE_CX3A:
12065
0
  case ARM_CDE_VCX3A_vec:
12066
0
  case ARM_CDE_VCX3_vec:
12067
649
  case ARM_LDRD_POST:
12068
1.73k
  case ARM_MLA:
12069
1.78k
  case ARM_MLS:
12070
1.82k
  case ARM_MVE_VCADDf16:
12071
1.89k
  case ARM_MVE_VCADDf32:
12072
1.92k
  case ARM_MVE_VCADDi16:
12073
1.93k
  case ARM_MVE_VCADDi32:
12074
2.06k
  case ARM_MVE_VCADDi8:
12075
2.18k
  case ARM_MVE_VCMLAf16:
12076
2.57k
  case ARM_MVE_VCMLAf32:
12077
2.64k
  case ARM_MVE_VCMULf16:
12078
2.85k
  case ARM_MVE_VCMULf32:
12079
2.94k
  case ARM_MVE_VDWDUPu16:
12080
3.73k
  case ARM_MVE_VDWDUPu32:
12081
3.79k
  case ARM_MVE_VDWDUPu8:
12082
3.80k
  case ARM_MVE_VHCADDs16:
12083
3.83k
  case ARM_MVE_VHCADDs32:
12084
3.92k
  case ARM_MVE_VHCADDs8:
12085
3.99k
  case ARM_MVE_VIWDUPu16:
12086
4.06k
  case ARM_MVE_VIWDUPu32:
12087
4.06k
  case ARM_MVE_VIWDUPu8:
12088
4.06k
  case ARM_MVE_VMLALDAVas16:
12089
4.06k
  case ARM_MVE_VMLALDAVas32:
12090
4.06k
  case ARM_MVE_VMLALDAVau16:
12091
4.06k
  case ARM_MVE_VMLALDAVau32:
12092
4.18k
  case ARM_MVE_VMLALDAVaxs16:
12093
4.31k
  case ARM_MVE_VMLALDAVaxs32:
12094
4.31k
  case ARM_MVE_VMLALDAVs16:
12095
4.31k
  case ARM_MVE_VMLALDAVs32:
12096
4.31k
  case ARM_MVE_VMLALDAVu16:
12097
4.31k
  case ARM_MVE_VMLALDAVu32:
12098
4.32k
  case ARM_MVE_VMLALDAVxs16:
12099
4.61k
  case ARM_MVE_VMLALDAVxs32:
12100
4.91k
  case ARM_MVE_VMLSLDAVas16:
12101
5.25k
  case ARM_MVE_VMLSLDAVas32:
12102
5.44k
  case ARM_MVE_VMLSLDAVaxs16:
12103
5.47k
  case ARM_MVE_VMLSLDAVaxs32:
12104
5.61k
  case ARM_MVE_VMLSLDAVs16:
12105
5.68k
  case ARM_MVE_VMLSLDAVs32:
12106
5.75k
  case ARM_MVE_VMLSLDAVxs16:
12107
5.83k
  case ARM_MVE_VMLSLDAVxs32:
12108
5.83k
  case ARM_MVE_VRMLALDAVHas32:
12109
5.83k
  case ARM_MVE_VRMLALDAVHau32:
12110
5.86k
  case ARM_MVE_VRMLALDAVHaxs32:
12111
5.86k
  case ARM_MVE_VRMLALDAVHs32:
12112
5.86k
  case ARM_MVE_VRMLALDAVHu32:
12113
5.97k
  case ARM_MVE_VRMLALDAVHxs32:
12114
6.04k
  case ARM_MVE_VRMLSLDAVHas32:
12115
6.10k
  case ARM_MVE_VRMLSLDAVHaxs32:
12116
6.17k
  case ARM_MVE_VRMLSLDAVHs32:
12117
6.22k
  case ARM_MVE_VRMLSLDAVHxs32:
12118
6.25k
  case ARM_SBFX:
12119
6.34k
  case ARM_SMLABB:
12120
6.61k
  case ARM_SMLABT:
12121
6.65k
  case ARM_SMLAD:
12122
6.69k
  case ARM_SMLADX:
12123
6.71k
  case ARM_SMLALBB:
12124
6.82k
  case ARM_SMLALBT:
12125
6.89k
  case ARM_SMLALD:
12126
6.93k
  case ARM_SMLALDX:
12127
6.99k
  case ARM_SMLALTB:
12128
7.28k
  case ARM_SMLALTT:
12129
7.36k
  case ARM_SMLATB:
12130
7.42k
  case ARM_SMLATT:
12131
7.50k
  case ARM_SMLAWB:
12132
7.66k
  case ARM_SMLAWT:
12133
8.21k
  case ARM_SMLSD:
12134
8.24k
  case ARM_SMLSDX:
12135
8.26k
  case ARM_SMLSLD:
12136
8.33k
  case ARM_SMLSLDX:
12137
8.34k
  case ARM_SMMLA:
12138
8.41k
  case ARM_SMMLAR:
12139
8.49k
  case ARM_SMMLS:
12140
8.55k
  case ARM_SMMLSR:
12141
8.65k
  case ARM_SMULL:
12142
10.0k
  case ARM_STRD_POST:
12143
10.0k
  case ARM_UBFX:
12144
10.5k
  case ARM_UMAAL:
12145
11.0k
  case ARM_UMULL:
12146
11.0k
  case ARM_USADA8:
12147
11.1k
  case ARM_VEXTd16:
12148
11.3k
  case ARM_VEXTd32:
12149
11.5k
  case ARM_VEXTd8:
12150
11.7k
  case ARM_VEXTq16:
12151
11.8k
  case ARM_VEXTq32:
12152
11.8k
  case ARM_VEXTq64:
12153
11.8k
  case ARM_VEXTq8:
12154
11.9k
  case ARM_VLD3d16:
12155
12.0k
  case ARM_VLD3d32:
12156
12.2k
  case ARM_VLD3d8:
12157
12.2k
  case ARM_VLD3q16:
12158
12.3k
  case ARM_VLD3q32:
12159
12.4k
  case ARM_VLD3q8:
12160
12.5k
  case ARM_VMOVRRS:
12161
12.8k
  case ARM_VMOVSRR:
12162
13.0k
  case ARM_VST3d16:
12163
13.0k
  case ARM_VST3d32:
12164
13.1k
  case ARM_VST3d8:
12165
13.1k
  case ARM_VST3q16:
12166
13.2k
  case ARM_VST3q32:
12167
13.2k
  case ARM_VST3q8:
12168
13.5k
  case ARM_t2MLA:
12169
13.6k
  case ARM_t2MLS:
12170
13.8k
  case ARM_t2SBFX:
12171
13.9k
  case ARM_t2SMLABB:
12172
14.0k
  case ARM_t2SMLABT:
12173
14.0k
  case ARM_t2SMLAD:
12174
14.2k
  case ARM_t2SMLADX:
12175
14.3k
  case ARM_t2SMLAL:
12176
14.4k
  case ARM_t2SMLALBB:
12177
14.4k
  case ARM_t2SMLALBT:
12178
14.5k
  case ARM_t2SMLALD:
12179
14.5k
  case ARM_t2SMLALDX:
12180
14.6k
  case ARM_t2SMLALTB:
12181
14.6k
  case ARM_t2SMLALTT:
12182
14.9k
  case ARM_t2SMLATB:
12183
14.9k
  case ARM_t2SMLATT:
12184
14.9k
  case ARM_t2SMLAWB:
12185
15.1k
  case ARM_t2SMLAWT:
12186
15.2k
  case ARM_t2SMLSD:
12187
15.3k
  case ARM_t2SMLSDX:
12188
15.3k
  case ARM_t2SMLSLD:
12189
15.4k
  case ARM_t2SMLSLDX:
12190
15.4k
  case ARM_t2SMMLA:
12191
15.6k
  case ARM_t2SMMLAR:
12192
15.7k
  case ARM_t2SMMLS:
12193
15.7k
  case ARM_t2SMMLSR:
12194
16.0k
  case ARM_t2SMULL:
12195
16.1k
  case ARM_t2STLEXD:
12196
16.1k
  case ARM_t2STREXD:
12197
16.2k
  case ARM_t2UBFX:
12198
16.2k
  case ARM_t2UMAAL:
12199
16.5k
  case ARM_t2UMLAL:
12200
16.5k
  case ARM_t2UMULL:
12201
16.6k
  case ARM_t2USADA8:
12202
16.6k
    switch (MCInst_getOpcode(MI)) {
12203
0
    default: CS_ASSERT_RET(0 && "Unexpected opcode.");
12204
0
    case ARM_CDE_CX3A:
12205
0
    case ARM_CDE_VCX3A_vec:
12206
0
    case ARM_MVE_VMLALDAVas16:
12207
0
    case ARM_MVE_VMLALDAVas32:
12208
0
    case ARM_MVE_VMLALDAVau16:
12209
0
    case ARM_MVE_VMLALDAVau32:
12210
115
    case ARM_MVE_VMLALDAVaxs16:
12211
248
    case ARM_MVE_VMLALDAVaxs32:
12212
539
    case ARM_MVE_VMLSLDAVas16:
12213
885
    case ARM_MVE_VMLSLDAVas32:
12214
1.07k
    case ARM_MVE_VMLSLDAVaxs16:
12215
1.10k
    case ARM_MVE_VMLSLDAVaxs32:
12216
1.10k
    case ARM_MVE_VRMLALDAVHas32:
12217
1.10k
    case ARM_MVE_VRMLALDAVHau32:
12218
1.14k
    case ARM_MVE_VRMLALDAVHaxs32:
12219
1.20k
    case ARM_MVE_VRMLSLDAVHas32:
12220
1.27k
    case ARM_MVE_VRMLSLDAVHaxs32:
12221
1.27k
      printOperand(MI, 5, O);
12222
1.27k
      break;
12223
0
    case ARM_CDE_VCX3_vec:
12224
87
    case ARM_MVE_VDWDUPu16:
12225
882
    case ARM_MVE_VDWDUPu32:
12226
939
    case ARM_MVE_VDWDUPu8:
12227
1.00k
    case ARM_MVE_VIWDUPu16:
12228
1.07k
    case ARM_MVE_VIWDUPu32:
12229
1.07k
    case ARM_MVE_VIWDUPu8:
12230
1.07k
      printOperand(MI, 4, O);
12231
1.07k
      break;
12232
649
    case ARM_LDRD_POST:
12233
1.99k
    case ARM_STRD_POST:
12234
1.99k
      printAddrMode3OffsetOperand(MI, 4, O);
12235
1.99k
      break;
12236
1.08k
    case ARM_MLA:
12237
1.13k
    case ARM_MLS:
12238
1.13k
    case ARM_MVE_VMLALDAVs16:
12239
1.13k
    case ARM_MVE_VMLALDAVs32:
12240
1.13k
    case ARM_MVE_VMLALDAVu16:
12241
1.13k
    case ARM_MVE_VMLALDAVu32:
12242
1.14k
    case ARM_MVE_VMLALDAVxs16:
12243
1.43k
    case ARM_MVE_VMLALDAVxs32:
12244
1.57k
    case ARM_MVE_VMLSLDAVs16:
12245
1.65k
    case ARM_MVE_VMLSLDAVs32:
12246
1.71k
    case ARM_MVE_VMLSLDAVxs16:
12247
1.79k
    case ARM_MVE_VMLSLDAVxs32:
12248
1.79k
    case ARM_MVE_VRMLALDAVHs32:
12249
1.79k
    case ARM_MVE_VRMLALDAVHu32:
12250
1.90k
    case ARM_MVE_VRMLALDAVHxs32:
12251
1.96k
    case ARM_MVE_VRMLSLDAVHs32:
12252
2.01k
    case ARM_MVE_VRMLSLDAVHxs32:
12253
2.10k
    case ARM_SMLABB:
12254
2.37k
    case ARM_SMLABT:
12255
2.41k
    case ARM_SMLAD:
12256
2.45k
    case ARM_SMLADX:
12257
2.47k
    case ARM_SMLALBB:
12258
2.58k
    case ARM_SMLALBT:
12259
2.65k
    case ARM_SMLALD:
12260
2.69k
    case ARM_SMLALDX:
12261
2.75k
    case ARM_SMLALTB:
12262
3.04k
    case ARM_SMLALTT:
12263
3.12k
    case ARM_SMLATB:
12264
3.18k
    case ARM_SMLATT:
12265
3.26k
    case ARM_SMLAWB:
12266
3.41k
    case ARM_SMLAWT:
12267
3.97k
    case ARM_SMLSD:
12268
4.00k
    case ARM_SMLSDX:
12269
4.02k
    case ARM_SMLSLD:
12270
4.09k
    case ARM_SMLSLDX:
12271
4.10k
    case ARM_SMMLA:
12272
4.17k
    case ARM_SMMLAR:
12273
4.25k
    case ARM_SMMLS:
12274
4.31k
    case ARM_SMMLSR:
12275
4.41k
    case ARM_SMULL:
12276
4.89k
    case ARM_UMAAL:
12277
5.42k
    case ARM_UMULL:
12278
5.43k
    case ARM_USADA8:
12279
5.46k
    case ARM_VEXTd16:
12280
5.67k
    case ARM_VEXTd32:
12281
5.91k
    case ARM_VEXTd8:
12282
6.12k
    case ARM_VEXTq16:
12283
6.19k
    case ARM_VEXTq32:
12284
6.20k
    case ARM_VEXTq64:
12285
6.22k
    case ARM_VEXTq8:
12286
6.37k
    case ARM_VMOVRRS:
12287
6.69k
    case ARM_VMOVSRR:
12288
7.00k
    case ARM_t2MLA:
12289
7.09k
    case ARM_t2MLS:
12290
7.17k
    case ARM_t2SMLABB:
12291
7.26k
    case ARM_t2SMLABT:
12292
7.31k
    case ARM_t2SMLAD:
12293
7.43k
    case ARM_t2SMLADX:
12294
7.55k
    case ARM_t2SMLAL:
12295
7.63k
    case ARM_t2SMLALBB:
12296
7.67k
    case ARM_t2SMLALBT:
12297
7.75k
    case ARM_t2SMLALD:
12298
7.77k
    case ARM_t2SMLALDX:
12299
7.83k
    case ARM_t2SMLALTB:
12300
7.90k
    case ARM_t2SMLALTT:
12301
8.14k
    case ARM_t2SMLATB:
12302
8.19k
    case ARM_t2SMLATT:
12303
8.22k
    case ARM_t2SMLAWB:
12304
8.32k
    case ARM_t2SMLAWT:
12305
8.52k
    case ARM_t2SMLSD:
12306
8.57k
    case ARM_t2SMLSDX:
12307
8.58k
    case ARM_t2SMLSLD:
12308
8.65k
    case ARM_t2SMLSLDX:
12309
8.71k
    case ARM_t2SMMLA:
12310
8.83k
    case ARM_t2SMMLAR:
12311
8.95k
    case ARM_t2SMMLS:
12312
8.98k
    case ARM_t2SMMLSR:
12313
9.28k
    case ARM_t2SMULL:
12314
9.32k
    case ARM_t2UMAAL:
12315
9.55k
    case ARM_t2UMLAL:
12316
9.60k
    case ARM_t2UMULL:
12317
9.72k
    case ARM_t2USADA8:
12318
9.72k
      printOperand(MI, 3, O);
12319
9.72k
      break;
12320
41
    case ARM_MVE_VCADDf16:
12321
111
    case ARM_MVE_VCADDf32:
12322
143
    case ARM_MVE_VCADDi16:
12323
148
    case ARM_MVE_VCADDi32:
12324
279
    case ARM_MVE_VCADDi8:
12325
290
    case ARM_MVE_VHCADDs16:
12326
321
    case ARM_MVE_VHCADDs32:
12327
413
    case ARM_MVE_VHCADDs8:
12328
413
      printComplexRotationOp_180_90(MI, 3, O);
12329
413
      break;
12330
120
    case ARM_MVE_VCMLAf16:
12331
517
    case ARM_MVE_VCMLAf32:
12332
517
      printComplexRotationOp_90_0(MI, 4, O);
12333
517
      break;
12334
71
    case ARM_MVE_VCMULf16:
12335
275
    case ARM_MVE_VCMULf32:
12336
275
      printComplexRotationOp_90_0(MI, 3, O);
12337
275
      break;
12338
34
    case ARM_SBFX:
12339
106
    case ARM_UBFX:
12340
291
    case ARM_t2SBFX:
12341
359
    case ARM_t2UBFX:
12342
359
      printImmPlusOneOperand(MI, 3, O);
12343
359
      break;
12344
39
    case ARM_VLD3d16:
12345
159
    case ARM_VLD3d32:
12346
321
    case ARM_VLD3d8:
12347
403
    case ARM_VLD3q16:
12348
487
    case ARM_VLD3q32:
12349
541
    case ARM_VLD3q8:
12350
541
      printAddrMode6Operand(MI, 3, O);
12351
541
      break;
12352
154
    case ARM_VST3d16:
12353
177
    case ARM_VST3d32:
12354
210
    case ARM_VST3d8:
12355
250
    case ARM_VST3q16:
12356
374
    case ARM_VST3q32:
12357
389
    case ARM_VST3q8:
12358
389
      printAddrMode6Operand(MI, 0, O);
12359
389
      break;
12360
95
    case ARM_t2STLEXD:
12361
130
    case ARM_t2STREXD:
12362
130
      printAddrMode7Operand(MI, 3, O);
12363
130
      break;
12364
16.6k
    }
12365
16.6k
    return;
12366
16.6k
    break;
12367
16.6k
  case ARM_MVE_VMOV_rr_q:
12368
0
    SStream_concat0(O, ", ");
12369
0
    printOperand(MI, 2, O);
12370
0
    printVectorIndex(MI, 4, O);
12371
0
    return;
12372
0
    break;
12373
55
  case ARM_VLD3d16_UPD:
12374
454
  case ARM_VLD3d32_UPD:
12375
586
  case ARM_VLD3d8_UPD:
12376
813
  case ARM_VLD3q16_UPD:
12377
862
  case ARM_VLD3q32_UPD:
12378
920
  case ARM_VLD3q8_UPD:
12379
920
    printAddrMode6Operand(MI, 4, O);
12380
920
    printAddrMode6OffsetOperand(MI, 6, O);
12381
920
    return;
12382
0
    break;
12383
59
  case ARM_VLD4LNd16:
12384
69
  case ARM_VLD4LNd32:
12385
215
  case ARM_VLD4LNd8:
12386
566
  case ARM_VLD4LNq16:
12387
649
  case ARM_VLD4LNq32:
12388
649
    printNoHashImmediate(MI, 10, O);
12389
649
    SStream_concat0(O, "]}, ");
12390
649
    printAddrMode6Operand(MI, 4, O);
12391
649
    return;
12392
0
    break;
12393
55
  case ARM_VLD4d16:
12394
113
  case ARM_VLD4d32:
12395
184
  case ARM_VLD4d8:
12396
253
  case ARM_VLD4q16:
12397
319
  case ARM_VLD4q32:
12398
404
  case ARM_VLD4q8:
12399
404
    printOperand(MI, 3, O);
12400
404
    SStream_concat0(O, "}, ");
12401
404
    printAddrMode6Operand(MI, 4, O);
12402
404
    return;
12403
0
    break;
12404
113
  case ARM_VLD4d16_UPD:
12405
430
  case ARM_VLD4d32_UPD:
12406
1.08k
  case ARM_VLD4d8_UPD:
12407
1.12k
  case ARM_VLD4q16_UPD:
12408
1.18k
  case ARM_VLD4q32_UPD:
12409
1.25k
  case ARM_VLD4q8_UPD:
12410
1.25k
    printOperand(MI, 3, O);
12411
1.25k
    SStream_concat0(O, "}, ");
12412
1.25k
    printAddrMode6Operand(MI, 5, O);
12413
1.25k
    printAddrMode6OffsetOperand(MI, 7, O);
12414
1.25k
    return;
12415
0
    break;
12416
11
  case ARM_VMULLslsv2i32:
12417
14
  case ARM_VMULLslsv4i16:
12418
26
  case ARM_VMULLsluv2i32:
12419
81
  case ARM_VMULLsluv4i16:
12420
83
  case ARM_VMULslfd:
12421
94
  case ARM_VMULslfq:
12422
97
  case ARM_VMULslhd:
12423
210
  case ARM_VMULslhq:
12424
222
  case ARM_VMULslv2i32:
12425
225
  case ARM_VMULslv4i16:
12426
237
  case ARM_VMULslv4i32:
12427
238
  case ARM_VMULslv8i16:
12428
326
  case ARM_VQDMULHslv2i32:
12429
457
  case ARM_VQDMULHslv4i16:
12430
460
  case ARM_VQDMULHslv4i32:
12431
465
  case ARM_VQDMULHslv8i16:
12432
484
  case ARM_VQDMULLslv2i32:
12433
487
  case ARM_VQDMULLslv4i16:
12434
505
  case ARM_VQRDMULHslv2i32:
12435
510
  case ARM_VQRDMULHslv4i16:
12436
654
  case ARM_VQRDMULHslv4i32:
12437
830
  case ARM_VQRDMULHslv8i16:
12438
830
    return;
12439
0
    break;
12440
162
  case ARM_VST2LNd16:
12441
243
  case ARM_VST2LNd32:
12442
318
  case ARM_VST2LNd8:
12443
475
  case ARM_VST2LNq16:
12444
545
  case ARM_VST2LNq32:
12445
545
    printNoHashImmediate(MI, 4, O);
12446
545
    SStream_concat0(O, "]}, ");
12447
545
    printAddrMode6Operand(MI, 0, O);
12448
545
    return;
12449
0
    break;
12450
195
  case ARM_VST2LNd16_UPD:
12451
292
  case ARM_VST2LNd32_UPD:
12452
724
  case ARM_VST2LNd8_UPD:
12453
841
  case ARM_VST2LNq16_UPD:
12454
939
  case ARM_VST2LNq32_UPD:
12455
939
    printNoHashImmediate(MI, 6, O);
12456
939
    SStream_concat0(O, "]}, ");
12457
939
    printAddrMode6Operand(MI, 1, O);
12458
939
    printAddrMode6OffsetOperand(MI, 3, O);
12459
939
    return;
12460
0
    break;
12461
28
  case ARM_VST3LNd16:
12462
51
  case ARM_VST3LNd32:
12463
76
  case ARM_VST3LNd8:
12464
130
  case ARM_VST3LNq16:
12465
142
  case ARM_VST3LNq32:
12466
142
    printNoHashImmediate(MI, 5, O);
12467
142
    SStream_concat0(O, "], ");
12468
142
    printOperand(MI, 4, O);
12469
142
    SStream_concat1(O, '[');
12470
142
    printNoHashImmediate(MI, 5, O);
12471
142
    SStream_concat0(O, "]}, ");
12472
142
    printAddrMode6Operand(MI, 0, O);
12473
142
    return;
12474
0
    break;
12475
133
  case ARM_VST4LNd16:
12476
143
  case ARM_VST4LNd32:
12477
347
  case ARM_VST4LNd8:
12478
364
  case ARM_VST4LNq16:
12479
618
  case ARM_VST4LNq32:
12480
618
    printNoHashImmediate(MI, 6, O);
12481
618
    SStream_concat0(O, "], ");
12482
618
    printOperand(MI, 4, O);
12483
618
    SStream_concat1(O, '[');
12484
618
    printNoHashImmediate(MI, 6, O);
12485
618
    SStream_concat0(O, "], ");
12486
618
    printOperand(MI, 5, O);
12487
618
    SStream_concat1(O, '[');
12488
618
    printNoHashImmediate(MI, 6, O);
12489
618
    SStream_concat0(O, "]}, ");
12490
618
    printAddrMode6Operand(MI, 0, O);
12491
618
    return;
12492
0
    break;
12493
31
  case ARM_VST4d16:
12494
148
  case ARM_VST4d32:
12495
225
  case ARM_VST4d8:
12496
315
  case ARM_VST4q16:
12497
370
  case ARM_VST4q32:
12498
416
  case ARM_VST4q8:
12499
416
    printOperand(MI, 5, O);
12500
416
    SStream_concat0(O, "}, ");
12501
416
    printAddrMode6Operand(MI, 0, O);
12502
416
    return;
12503
0
    break;
12504
23.4k
  }
12505
23.4k
}
12506
12507
12508
/// getRegisterName - This method is automatically generated by tblgen
12509
/// from the register set description.  This returns the assembler name
12510
/// for the specified register.
12511
static const char *
12512
2.57M
getRegisterName(unsigned RegNo, unsigned AltIdx) {
12513
2.57M
#ifndef CAPSTONE_DIET
12514
2.57M
  CS_ASSERT_RET_VAL(RegNo && RegNo < 296 && "Invalid register number!", NULL);
12515
12516
2.57M
  static const char AsmStrsNoRegAltName[] = {
12517
2.57M
  /* 0 */ "D4_D6_D8_D10\0"
12518
2.57M
  /* 13 */ "D7_D8_D9_D10\0"
12519
2.57M
  /* 26 */ "Q7_Q8_Q9_Q10\0"
12520
2.57M
  /* 39 */ "d10\0"
12521
2.57M
  /* 43 */ "q10\0"
12522
2.57M
  /* 47 */ "r10\0"
12523
2.57M
  /* 51 */ "s10\0"
12524
2.57M
  /* 55 */ "D14_D16_D18_D20\0"
12525
2.57M
  /* 71 */ "D17_D18_D19_D20\0"
12526
2.57M
  /* 87 */ "d20\0"
12527
2.57M
  /* 91 */ "s20\0"
12528
2.57M
  /* 95 */ "D24_D26_D28_D30\0"
12529
2.57M
  /* 111 */ "D27_D28_D29_D30\0"
12530
2.57M
  /* 127 */ "d30\0"
12531
2.57M
  /* 131 */ "s30\0"
12532
2.57M
  /* 135 */ "d0\0"
12533
2.57M
  /* 138 */ "p0\0"
12534
2.57M
  /* 141 */ "q0\0"
12535
2.57M
  /* 144 */ "mvfr0\0"
12536
2.57M
  /* 150 */ "s0\0"
12537
2.57M
  /* 153 */ "D9_D10_D11\0"
12538
2.57M
  /* 164 */ "D5_D7_D9_D11\0"
12539
2.57M
  /* 177 */ "Q8_Q9_Q10_Q11\0"
12540
2.57M
  /* 191 */ "R10_R11\0"
12541
2.57M
  /* 199 */ "d11\0"
12542
2.57M
  /* 203 */ "q11\0"
12543
2.57M
  /* 207 */ "r11\0"
12544
2.57M
  /* 211 */ "s11\0"
12545
2.57M
  /* 215 */ "D19_D20_D21\0"
12546
2.57M
  /* 227 */ "D15_D17_D19_D21\0"
12547
2.57M
  /* 243 */ "d21\0"
12548
2.57M
  /* 247 */ "s21\0"
12549
2.57M
  /* 251 */ "D29_D30_D31\0"
12550
2.57M
  /* 263 */ "D25_D27_D29_D31\0"
12551
2.57M
  /* 279 */ "d31\0"
12552
2.57M
  /* 283 */ "s31\0"
12553
2.57M
  /* 287 */ "Q0_Q1\0"
12554
2.57M
  /* 293 */ "R0_R1\0"
12555
2.57M
  /* 299 */ "d1\0"
12556
2.57M
  /* 302 */ "q1\0"
12557
2.57M
  /* 305 */ "mvfr1\0"
12558
2.57M
  /* 311 */ "s1\0"
12559
2.57M
  /* 314 */ "D6_D8_D10_D12\0"
12560
2.57M
  /* 328 */ "D9_D10_D11_D12\0"
12561
2.57M
  /* 343 */ "Q9_Q10_Q11_Q12\0"
12562
2.57M
  /* 358 */ "d12\0"
12563
2.57M
  /* 362 */ "q12\0"
12564
2.57M
  /* 366 */ "r12\0"
12565
2.57M
  /* 370 */ "s12\0"
12566
2.57M
  /* 374 */ "D16_D18_D20_D22\0"
12567
2.57M
  /* 390 */ "D19_D20_D21_D22\0"
12568
2.57M
  /* 406 */ "d22\0"
12569
2.57M
  /* 410 */ "s22\0"
12570
2.57M
  /* 414 */ "D0_D2\0"
12571
2.57M
  /* 420 */ "D0_D1_D2\0"
12572
2.57M
  /* 429 */ "Q1_Q2\0"
12573
2.57M
  /* 435 */ "d2\0"
12574
2.57M
  /* 438 */ "q2\0"
12575
2.57M
  /* 441 */ "mvfr2\0"
12576
2.57M
  /* 447 */ "s2\0"
12577
2.57M
  /* 450 */ "fpinst2\0"
12578
2.57M
  /* 458 */ "D7_D9_D11_D13\0"
12579
2.57M
  /* 472 */ "D11_D12_D13\0"
12580
2.57M
  /* 484 */ "Q10_Q11_Q12_Q13\0"
12581
2.57M
  /* 500 */ "d13\0"
12582
2.57M
  /* 504 */ "q13\0"
12583
2.57M
  /* 508 */ "s13\0"
12584
2.57M
  /* 512 */ "D17_D19_D21_D23\0"
12585
2.57M
  /* 528 */ "D21_D22_D23\0"
12586
2.57M
  /* 540 */ "d23\0"
12587
2.57M
  /* 544 */ "s23\0"
12588
2.57M
  /* 548 */ "D1_D3\0"
12589
2.57M
  /* 554 */ "D1_D2_D3\0"
12590
2.57M
  /* 563 */ "Q0_Q1_Q2_Q3\0"
12591
2.57M
  /* 575 */ "R2_R3\0"
12592
2.57M
  /* 581 */ "d3\0"
12593
2.57M
  /* 584 */ "q3\0"
12594
2.57M
  /* 587 */ "r3\0"
12595
2.57M
  /* 590 */ "s3\0"
12596
2.57M
  /* 593 */ "D8_D10_D12_D14\0"
12597
2.57M
  /* 608 */ "D11_D12_D13_D14\0"
12598
2.57M
  /* 624 */ "Q11_Q12_Q13_Q14\0"
12599
2.57M
  /* 640 */ "d14\0"
12600
2.57M
  /* 644 */ "q14\0"
12601
2.57M
  /* 648 */ "s14\0"
12602
2.57M
  /* 652 */ "D18_D20_D22_D24\0"
12603
2.57M
  /* 668 */ "D21_D22_D23_D24\0"
12604
2.57M
  /* 684 */ "d24\0"
12605
2.57M
  /* 688 */ "s24\0"
12606
2.57M
  /* 692 */ "D0_D2_D4\0"
12607
2.57M
  /* 701 */ "D1_D2_D3_D4\0"
12608
2.57M
  /* 713 */ "Q1_Q2_Q3_Q4\0"
12609
2.57M
  /* 725 */ "d4\0"
12610
2.57M
  /* 728 */ "q4\0"
12611
2.57M
  /* 731 */ "r4\0"
12612
2.57M
  /* 734 */ "s4\0"
12613
2.57M
  /* 737 */ "D9_D11_D13_D15\0"
12614
2.57M
  /* 752 */ "D13_D14_D15\0"
12615
2.57M
  /* 764 */ "Q12_Q13_Q14_Q15\0"
12616
2.57M
  /* 780 */ "d15\0"
12617
2.57M
  /* 784 */ "q15\0"
12618
2.57M
  /* 788 */ "s15\0"
12619
2.57M
  /* 792 */ "D19_D21_D23_D25\0"
12620
2.57M
  /* 808 */ "D23_D24_D25\0"
12621
2.57M
  /* 820 */ "d25\0"
12622
2.57M
  /* 824 */ "s25\0"
12623
2.57M
  /* 828 */ "D1_D3_D5\0"
12624
2.57M
  /* 837 */ "D3_D4_D5\0"
12625
2.57M
  /* 846 */ "Q2_Q3_Q4_Q5\0"
12626
2.57M
  /* 858 */ "R4_R5\0"
12627
2.57M
  /* 864 */ "d5\0"
12628
2.57M
  /* 867 */ "q5\0"
12629
2.57M
  /* 870 */ "r5\0"
12630
2.57M
  /* 873 */ "s5\0"
12631
2.57M
  /* 876 */ "D10_D12_D14_D16\0"
12632
2.57M
  /* 892 */ "D13_D14_D15_D16\0"
12633
2.57M
  /* 908 */ "d16\0"
12634
2.57M
  /* 912 */ "s16\0"
12635
2.57M
  /* 916 */ "D20_D22_D24_D26\0"
12636
2.57M
  /* 932 */ "D23_D24_D25_D26\0"
12637
2.57M
  /* 948 */ "d26\0"
12638
2.57M
  /* 952 */ "s26\0"
12639
2.57M
  /* 956 */ "D0_D2_D4_D6\0"
12640
2.57M
  /* 968 */ "D3_D4_D5_D6\0"
12641
2.57M
  /* 980 */ "Q3_Q4_Q5_Q6\0"
12642
2.57M
  /* 992 */ "d6\0"
12643
2.57M
  /* 995 */ "q6\0"
12644
2.57M
  /* 998 */ "r6\0"
12645
2.57M
  /* 1001 */ "s6\0"
12646
2.57M
  /* 1004 */ "D11_D13_D15_D17\0"
12647
2.57M
  /* 1020 */ "D15_D16_D17\0"
12648
2.57M
  /* 1032 */ "d17\0"
12649
2.57M
  /* 1036 */ "s17\0"
12650
2.57M
  /* 1040 */ "D21_D23_D25_D27\0"
12651
2.57M
  /* 1056 */ "D25_D26_D27\0"
12652
2.57M
  /* 1068 */ "d27\0"
12653
2.57M
  /* 1072 */ "s27\0"
12654
2.57M
  /* 1076 */ "D1_D3_D5_D7\0"
12655
2.57M
  /* 1088 */ "D5_D6_D7\0"
12656
2.57M
  /* 1097 */ "Q4_Q5_Q6_Q7\0"
12657
2.57M
  /* 1109 */ "R6_R7\0"
12658
2.57M
  /* 1115 */ "d7\0"
12659
2.57M
  /* 1118 */ "q7\0"
12660
2.57M
  /* 1121 */ "r7\0"
12661
2.57M
  /* 1124 */ "s7\0"
12662
2.57M
  /* 1127 */ "D12_D14_D16_D18\0"
12663
2.57M
  /* 1143 */ "D15_D16_D17_D18\0"
12664
2.57M
  /* 1159 */ "d18\0"
12665
2.57M
  /* 1163 */ "s18\0"
12666
2.57M
  /* 1167 */ "D22_D24_D26_D28\0"
12667
2.57M
  /* 1183 */ "D25_D26_D27_D28\0"
12668
2.57M
  /* 1199 */ "d28\0"
12669
2.57M
  /* 1203 */ "s28\0"
12670
2.57M
  /* 1207 */ "D2_D4_D6_D8\0"
12671
2.57M
  /* 1219 */ "D5_D6_D7_D8\0"
12672
2.57M
  /* 1231 */ "Q5_Q6_Q7_Q8\0"
12673
2.57M
  /* 1243 */ "d8\0"
12674
2.57M
  /* 1246 */ "q8\0"
12675
2.57M
  /* 1249 */ "r8\0"
12676
2.57M
  /* 1252 */ "s8\0"
12677
2.57M
  /* 1255 */ "D13_D15_D17_D19\0"
12678
2.57M
  /* 1271 */ "D17_D18_D19\0"
12679
2.57M
  /* 1283 */ "d19\0"
12680
2.57M
  /* 1287 */ "s19\0"
12681
2.57M
  /* 1291 */ "D23_D25_D27_D29\0"
12682
2.57M
  /* 1307 */ "D27_D28_D29\0"
12683
2.57M
  /* 1319 */ "d29\0"
12684
2.57M
  /* 1323 */ "s29\0"
12685
2.57M
  /* 1327 */ "D3_D5_D7_D9\0"
12686
2.57M
  /* 1339 */ "D7_D8_D9\0"
12687
2.57M
  /* 1348 */ "Q6_Q7_Q8_Q9\0"
12688
2.57M
  /* 1360 */ "R8_R9\0"
12689
2.57M
  /* 1366 */ "d9\0"
12690
2.57M
  /* 1369 */ "q9\0"
12691
2.57M
  /* 1372 */ "r9\0"
12692
2.57M
  /* 1375 */ "s9\0"
12693
2.57M
  /* 1378 */ "R12_SP\0"
12694
2.57M
  /* 1385 */ "pc\0"
12695
2.57M
  /* 1388 */ "fpscr_nzcvqc\0"
12696
2.57M
  /* 1401 */ "fpexc\0"
12697
2.57M
  /* 1407 */ "fpsid\0"
12698
2.57M
  /* 1413 */ "ra_auth_code\0"
12699
2.57M
  /* 1426 */ "itstate\0"
12700
2.57M
  /* 1434 */ "sp\0"
12701
2.57M
  /* 1437 */ "fpscr\0"
12702
2.57M
  /* 1443 */ "lr\0"
12703
2.57M
  /* 1446 */ "vpr\0"
12704
2.57M
  /* 1450 */ "apsr\0"
12705
2.57M
  /* 1455 */ "cpsr\0"
12706
2.57M
  /* 1460 */ "spsr\0"
12707
2.57M
  /* 1465 */ "zr\0"
12708
2.57M
  /* 1468 */ "fpcxtns\0"
12709
2.57M
  /* 1476 */ "fpcxts\0"
12710
2.57M
  /* 1483 */ "fpinst\0"
12711
2.57M
  /* 1490 */ "fpscr_nzcv\0"
12712
2.57M
  /* 1501 */ "apsr_nzcv\0"
12713
2.57M
};
12714
2.57M
  static const uint16_t RegAsmOffsetNoRegAltName[] = {
12715
2.57M
    1450, 1501, 1455, 1468, 1476, 1401, 1483, 1437, 1490, 1388, 1407, 1426, 1443, 1385, 
12716
2.57M
    1413, 1434, 1460, 1446, 1465, 135, 299, 435, 581, 725, 864, 992, 1115, 1243, 
12717
2.57M
    1366, 39, 199, 358, 500, 640, 780, 908, 1032, 1159, 1283, 87, 243, 406, 
12718
2.57M
    540, 684, 820, 948, 1068, 1199, 1319, 127, 279, 450, 144, 305, 441, 138, 
12719
2.57M
    141, 302, 438, 584, 728, 867, 995, 1118, 1246, 1369, 43, 203, 362, 504, 
12720
2.57M
    644, 784, 147, 308, 444, 587, 731, 870, 998, 1121, 1249, 1372, 47, 207, 
12721
2.57M
    366, 150, 311, 447, 590, 734, 873, 1001, 1124, 1252, 1375, 51, 211, 370, 
12722
2.57M
    508, 648, 788, 912, 1036, 1163, 1287, 91, 247, 410, 544, 688, 824, 952, 
12723
2.57M
    1072, 1203, 1323, 131, 283, 414, 548, 695, 831, 962, 1082, 1213, 1333, 6, 
12724
2.57M
    170, 320, 464, 600, 744, 884, 1012, 1135, 1263, 63, 235, 382, 520, 660, 
12725
2.57M
    800, 924, 1048, 1175, 1299, 103, 271, 287, 429, 569, 719, 852, 986, 1103, 
12726
2.57M
    1237, 1354, 32, 183, 350, 492, 632, 772, 563, 713, 846, 980, 1097, 1231, 
12727
2.57M
    1348, 26, 177, 343, 484, 624, 764, 293, 575, 858, 1109, 1360, 191, 1378, 
12728
2.57M
    420, 554, 704, 837, 971, 1088, 1222, 1339, 16, 153, 331, 472, 612, 752, 
12729
2.57M
    896, 1020, 1147, 1271, 75, 215, 394, 528, 672, 808, 936, 1056, 1187, 1307, 
12730
2.57M
    115, 251, 692, 828, 959, 1079, 1210, 1330, 3, 167, 317, 461, 596, 740, 
12731
2.57M
    880, 1008, 1131, 1259, 59, 231, 378, 516, 656, 796, 920, 1044, 1171, 1295, 
12732
2.57M
    99, 267, 956, 1076, 1207, 1327, 0, 164, 314, 458, 593, 737, 876, 1004, 
12733
2.57M
    1127, 1255, 55, 227, 374, 512, 652, 792, 916, 1040, 1167, 1291, 95, 263, 
12734
2.57M
    423, 707, 974, 1225, 19, 335, 616, 900, 1151, 79, 398, 676, 940, 1191, 
12735
2.57M
    119, 701, 968, 1219, 13, 328, 608, 892, 1143, 71, 390, 668, 932, 1183, 
12736
2.57M
    111, 
12737
2.57M
  };
12738
12739
2.57M
  static const char AsmStrsRegNamesRaw[] = {
12740
2.57M
  /* 0 */ "r13\0"
12741
2.57M
  /* 4 */ "r14\0"
12742
2.57M
  /* 8 */ "r15\0"
12743
2.57M
};
12744
2.57M
  static const uint8_t RegAsmOffsetRegNamesRaw[] = {
12745
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 4, 8, 
12746
2.57M
    3, 0, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12747
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12748
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12749
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12750
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12751
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12752
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12753
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12754
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12755
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12756
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12757
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12758
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12759
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12760
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12761
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12762
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12763
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12764
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12765
2.57M
    3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 3, 
12766
2.57M
    3, 
12767
2.57M
  };
12768
12769
2.57M
  switch(AltIdx) {
12770
0
  default: CS_ASSERT_RET_VAL(0 && "Invalid register alt name index!", NULL);
12771
2.04M
  case ARM_NoRegAltName:
12772
2.04M
    CS_ASSERT_RET_VAL(*(AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1]) &&
12773
2.04M
           "Invalid alt name index for register!", NULL);
12774
2.04M
    return AsmStrsNoRegAltName+RegAsmOffsetNoRegAltName[RegNo-1];
12775
530k
  case ARM_RegNamesRaw:
12776
530k
    if (!*(AsmStrsRegNamesRaw+RegAsmOffsetRegNamesRaw[RegNo-1]))
12777
478k
      return getRegisterName(RegNo, ARM_NoRegAltName);
12778
51.2k
    return AsmStrsRegNamesRaw+RegAsmOffsetRegNamesRaw[RegNo-1];
12779
2.57M
  }
12780
#else
12781
  return NULL;
12782
#endif // CAPSTONE_DIET
12783
2.57M
}
12784
#ifdef PRINT_ALIAS_INSTR
12785
#undef PRINT_ALIAS_INSTR
12786
12787
785k
static bool printAliasInstr(MCInst *MI, uint64_t Address, SStream *OS) {
12788
785k
#ifndef CAPSTONE_DIET
12789
785k
  static const PatternsForOpcode OpToPatterns[] = {
12790
785k
    {ARM_DSB, 0, 3 },
12791
785k
    {ARM_HINT, 3, 9 },
12792
785k
    {ARM_MVE_VMLADAVas16, 12, 1 },
12793
785k
    {ARM_MVE_VMLADAVas32, 13, 1 },
12794
785k
    {ARM_MVE_VMLADAVas8, 14, 1 },
12795
785k
    {ARM_MVE_VMLADAVau16, 15, 1 },
12796
785k
    {ARM_MVE_VMLADAVau32, 16, 1 },
12797
785k
    {ARM_MVE_VMLADAVau8, 17, 1 },
12798
785k
    {ARM_MVE_VMLADAVs16, 18, 1 },
12799
785k
    {ARM_MVE_VMLADAVs32, 19, 1 },
12800
785k
    {ARM_MVE_VMLADAVs8, 20, 1 },
12801
785k
    {ARM_MVE_VMLADAVu16, 21, 1 },
12802
785k
    {ARM_MVE_VMLADAVu32, 22, 1 },
12803
785k
    {ARM_MVE_VMLADAVu8, 23, 1 },
12804
785k
    {ARM_MVE_VMLALDAVas16, 24, 1 },
12805
785k
    {ARM_MVE_VMLALDAVas32, 25, 1 },
12806
785k
    {ARM_MVE_VMLALDAVau16, 26, 1 },
12807
785k
    {ARM_MVE_VMLALDAVau32, 27, 1 },
12808
785k
    {ARM_MVE_VMLALDAVs16, 28, 1 },
12809
785k
    {ARM_MVE_VMLALDAVs32, 29, 1 },
12810
785k
    {ARM_MVE_VMLALDAVu16, 30, 1 },
12811
785k
    {ARM_MVE_VMLALDAVu32, 31, 1 },
12812
785k
    {ARM_MVE_VORR, 32, 1 },
12813
785k
    {ARM_MVE_VRMLALDAVHas32, 33, 1 },
12814
785k
    {ARM_MVE_VRMLALDAVHau32, 34, 1 },
12815
785k
    {ARM_MVE_VRMLALDAVHs32, 35, 1 },
12816
785k
    {ARM_MVE_VRMLALDAVHu32, 36, 1 },
12817
785k
    {ARM_t2CSINC, 37, 2 },
12818
785k
    {ARM_t2CSINV, 39, 2 },
12819
785k
    {ARM_t2CSNEG, 41, 1 },
12820
785k
    {ARM_t2DSB, 42, 3 },
12821
785k
    {ARM_t2HINT, 45, 13 },
12822
785k
    {ARM_t2SUBS_PC_LR, 58, 1 },
12823
785k
    {ARM_tHINT, 59, 6 },
12824
785k
  {0},  };
12825
12826
785k
  static const AliasPattern Patterns[] = {
12827
    // ARM_DSB - 0
12828
785k
    {0, 0, 1, 3 },
12829
785k
    {5, 3, 1, 3 },
12830
785k
    {11, 6, 1, 3 },
12831
    // ARM_HINT - 3
12832
785k
    {15, 9, 3, 3 },
12833
785k
    {23, 12, 3, 3 },
12834
785k
    {33, 15, 3, 3 },
12835
785k
    {41, 18, 3, 3 },
12836
785k
    {49, 21, 3, 3 },
12837
785k
    {57, 24, 3, 3 },
12838
785k
    {66, 27, 3, 3 },
12839
785k
    {74, 30, 3, 3 },
12840
785k
    {83, 33, 3, 4 },
12841
    // ARM_MVE_VMLADAVas16 - 12
12842
785k
    {94, 37, 7, 6 },
12843
    // ARM_MVE_VMLADAVas32 - 13
12844
785k
    {120, 43, 7, 6 },
12845
    // ARM_MVE_VMLADAVas8 - 14
12846
785k
    {146, 49, 7, 6 },
12847
    // ARM_MVE_VMLADAVau16 - 15
12848
785k
    {171, 55, 7, 6 },
12849
    // ARM_MVE_VMLADAVau32 - 16
12850
785k
    {197, 61, 7, 6 },
12851
    // ARM_MVE_VMLADAVau8 - 17
12852
785k
    {223, 67, 7, 6 },
12853
    // ARM_MVE_VMLADAVs16 - 18
12854
785k
    {248, 73, 6, 5 },
12855
    // ARM_MVE_VMLADAVs32 - 19
12856
785k
    {273, 78, 6, 5 },
12857
    // ARM_MVE_VMLADAVs8 - 20
12858
785k
    {298, 83, 6, 5 },
12859
    // ARM_MVE_VMLADAVu16 - 21
12860
785k
    {322, 88, 6, 5 },
12861
    // ARM_MVE_VMLADAVu32 - 22
12862
785k
    {347, 93, 6, 5 },
12863
    // ARM_MVE_VMLADAVu8 - 23
12864
785k
    {372, 98, 6, 5 },
12865
    // ARM_MVE_VMLALDAVas16 - 24
12866
785k
    {396, 103, 9, 8 },
12867
    // ARM_MVE_VMLALDAVas32 - 25
12868
785k
    {427, 111, 9, 8 },
12869
    // ARM_MVE_VMLALDAVau16 - 26
12870
785k
    {458, 119, 9, 8 },
12871
    // ARM_MVE_VMLALDAVau32 - 27
12872
785k
    {489, 127, 9, 8 },
12873
    // ARM_MVE_VMLALDAVs16 - 28
12874
785k
    {520, 135, 7, 6 },
12875
    // ARM_MVE_VMLALDAVs32 - 29
12876
785k
    {550, 141, 7, 6 },
12877
    // ARM_MVE_VMLALDAVu16 - 30
12878
785k
    {580, 147, 7, 6 },
12879
    // ARM_MVE_VMLALDAVu32 - 31
12880
785k
    {610, 153, 7, 6 },
12881
    // ARM_MVE_VORR - 32
12882
785k
    {640, 159, 7, 5 },
12883
    // ARM_MVE_VRMLALDAVHas32 - 33
12884
785k
    {656, 164, 9, 8 },
12885
    // ARM_MVE_VRMLALDAVHau32 - 34
12886
785k
    {689, 172, 9, 8 },
12887
    // ARM_MVE_VRMLALDAVHs32 - 35
12888
785k
    {722, 180, 7, 6 },
12889
    // ARM_MVE_VRMLALDAVHu32 - 36
12890
785k
    {754, 186, 7, 6 },
12891
    // ARM_t2CSINC - 37
12892
785k
    {786, 192, 4, 4 },
12893
785k
    {800, 196, 4, 4 },
12894
    // ARM_t2CSINV - 39
12895
785k
    {818, 200, 4, 4 },
12896
785k
    {833, 204, 4, 4 },
12897
    // ARM_t2CSNEG - 41
12898
785k
    {851, 208, 4, 4 },
12899
    // ARM_t2DSB - 42
12900
785k
    {0, 212, 3, 6 },
12901
785k
    {5, 218, 3, 6 },
12902
785k
    {869, 224, 3, 2 },
12903
    // ARM_t2HINT - 45
12904
785k
    {877, 226, 3, 3 },
12905
785k
    {887, 229, 3, 3 },
12906
785k
    {899, 232, 3, 3 },
12907
785k
    {909, 235, 3, 3 },
12908
785k
    {919, 238, 3, 3 },
12909
785k
    {929, 241, 3, 4 },
12910
785k
    {940, 245, 3, 4 },
12911
785k
    {74, 249, 3, 3 },
12912
785k
    {950, 252, 3, 3 },
12913
785k
    {971, 255, 3, 3 },
12914
785k
    {979, 258, 3, 3 },
12915
785k
    {997, 261, 3, 3 },
12916
785k
    {83, 264, 3, 5 },
12917
    // ARM_t2SUBS_PC_LR - 58
12918
785k
    {1015, 269, 3, 4 },
12919
    // ARM_tHINT - 59
12920
785k
    {15, 273, 3, 3 },
12921
785k
    {23, 276, 3, 3 },
12922
785k
    {33, 279, 3, 3 },
12923
785k
    {41, 282, 3, 3 },
12924
785k
    {49, 285, 3, 3 },
12925
785k
    {57, 288, 3, 4 },
12926
785k
  {0},  };
12927
12928
785k
  static const AliasPatternCond Conds[] = {
12929
    // (DSB 0) - 0
12930
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
12931
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12932
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDB},
12933
    // (DSB 4) - 3
12934
785k
    {AliasPatternCond_K_Imm, (uint32_t)4},
12935
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12936
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDB},
12937
    // (DSB 12) - 6
12938
785k
    {AliasPatternCond_K_Imm, (uint32_t)12},
12939
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12940
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDFB},
12941
    // (HINT 0, pred:$p) - 9
12942
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
12943
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12944
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12945
    // (HINT 1, pred:$p) - 12
12946
785k
    {AliasPatternCond_K_Imm, (uint32_t)1},
12947
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12948
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12949
    // (HINT 2, pred:$p) - 15
12950
785k
    {AliasPatternCond_K_Imm, (uint32_t)2},
12951
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12952
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12953
    // (HINT 3, pred:$p) - 18
12954
785k
    {AliasPatternCond_K_Imm, (uint32_t)3},
12955
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12956
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12957
    // (HINT 4, pred:$p) - 21
12958
785k
    {AliasPatternCond_K_Imm, (uint32_t)4},
12959
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12960
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12961
    // (HINT 5, pred:$p) - 24
12962
785k
    {AliasPatternCond_K_Imm, (uint32_t)5},
12963
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12964
785k
    {AliasPatternCond_K_Feature, ARM_HasV8Ops},
12965
    // (HINT 16, pred:$p) - 27
12966
785k
    {AliasPatternCond_K_Imm, (uint32_t)16},
12967
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12968
785k
    {AliasPatternCond_K_Feature, ARM_FeatureRAS},
12969
    // (HINT 20, pred:$p) - 30
12970
785k
    {AliasPatternCond_K_Imm, (uint32_t)20},
12971
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12972
785k
    {AliasPatternCond_K_Feature, ARM_HasV6KOps},
12973
    // (HINT 22, pred:$p) - 33
12974
785k
    {AliasPatternCond_K_Imm, (uint32_t)22},
12975
785k
    {AliasPatternCond_K_NegFeature, ARM_ModeThumb},
12976
785k
    {AliasPatternCond_K_Feature, ARM_HasV8Ops},
12977
785k
    {AliasPatternCond_K_Feature, ARM_FeatureCLRBHB},
12978
    // (MVE_VMLADAVas16 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 37
12979
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
12980
785k
    {AliasPatternCond_K_Ignore, 0},
12981
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12982
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12983
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
12984
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
12985
    // (MVE_VMLADAVas32 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 43
12986
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
12987
785k
    {AliasPatternCond_K_Ignore, 0},
12988
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12989
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12990
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
12991
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
12992
    // (MVE_VMLADAVas8 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 49
12993
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
12994
785k
    {AliasPatternCond_K_Ignore, 0},
12995
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12996
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
12997
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
12998
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
12999
    // (MVE_VMLADAVau16 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 55
13000
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13001
785k
    {AliasPatternCond_K_Ignore, 0},
13002
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13003
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13004
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13005
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13006
    // (MVE_VMLADAVau32 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 61
13007
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13008
785k
    {AliasPatternCond_K_Ignore, 0},
13009
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13010
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13011
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13012
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13013
    // (MVE_VMLADAVau8 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 67
13014
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13015
785k
    {AliasPatternCond_K_Ignore, 0},
13016
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13017
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13018
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13019
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13020
    // (MVE_VMLADAVs16 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 73
13021
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13022
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13023
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13024
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13025
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13026
    // (MVE_VMLADAVs32 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 78
13027
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13028
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13029
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13030
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13031
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13032
    // (MVE_VMLADAVs8 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 83
13033
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13034
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13035
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13036
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13037
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13038
    // (MVE_VMLADAVu16 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 88
13039
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13040
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13041
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13042
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13043
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13044
    // (MVE_VMLADAVu32 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 93
13045
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13046
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13047
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13048
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13049
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13050
    // (MVE_VMLADAVu8 tGPREven:$RdaDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 98
13051
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13052
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13053
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13054
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13055
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13056
    // (MVE_VMLALDAVas16 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 103
13057
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13058
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13059
785k
    {AliasPatternCond_K_Ignore, 0},
13060
785k
    {AliasPatternCond_K_Ignore, 0},
13061
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13062
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13063
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13064
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13065
    // (MVE_VMLALDAVas32 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 111
13066
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13067
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13068
785k
    {AliasPatternCond_K_Ignore, 0},
13069
785k
    {AliasPatternCond_K_Ignore, 0},
13070
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13071
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13072
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13073
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13074
    // (MVE_VMLALDAVau16 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 119
13075
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13076
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13077
785k
    {AliasPatternCond_K_Ignore, 0},
13078
785k
    {AliasPatternCond_K_Ignore, 0},
13079
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13080
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13081
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13082
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13083
    // (MVE_VMLALDAVau32 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 127
13084
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13085
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13086
785k
    {AliasPatternCond_K_Ignore, 0},
13087
785k
    {AliasPatternCond_K_Ignore, 0},
13088
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13089
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13090
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13091
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13092
    // (MVE_VMLALDAVs16 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 135
13093
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13094
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13095
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13096
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13097
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13098
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13099
    // (MVE_VMLALDAVs32 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 141
13100
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13101
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13102
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13103
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13104
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13105
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13106
    // (MVE_VMLALDAVu16 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 147
13107
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13108
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13109
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13110
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13111
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13112
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13113
    // (MVE_VMLALDAVu32 tGPREven:$RdaLoDest, tGPROdd:$RdaHiDest, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 153
13114
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13115
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13116
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13117
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13118
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13119
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13120
    // (MVE_VORR MQPR:$Qd, MQPR:$Qm, MQPR:$Qm, vpred_r:$vp) - 159
13121
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13122
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13123
785k
    {AliasPatternCond_K_TiedReg, 1},
13124
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13125
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13126
    // (MVE_VRMLALDAVHas32 tGPREven:$RdaLo, tGPROdd:$RdaHi, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 164
13127
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13128
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13129
785k
    {AliasPatternCond_K_Ignore, 0},
13130
785k
    {AliasPatternCond_K_Ignore, 0},
13131
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13132
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13133
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13134
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13135
    // (MVE_VRMLALDAVHau32 tGPREven:$RdaLo, tGPROdd:$RdaHi, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 172
13136
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13137
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13138
785k
    {AliasPatternCond_K_Ignore, 0},
13139
785k
    {AliasPatternCond_K_Ignore, 0},
13140
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13141
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13142
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13143
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13144
    // (MVE_VRMLALDAVHs32 tGPREven:$RdaLo, tGPROdd:$RdaHi, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 180
13145
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13146
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13147
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13148
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13149
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13150
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13151
    // (MVE_VRMLALDAVHu32 tGPREven:$RdaLo, tGPROdd:$RdaHi, MQPR:$Qn, MQPR:$Qm, vpred_n:$vp) - 186
13152
785k
    {AliasPatternCond_K_RegClass, ARM_tGPREvenRegClassID},
13153
785k
    {AliasPatternCond_K_RegClass, ARM_tGPROddRegClassID},
13154
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13155
785k
    {AliasPatternCond_K_RegClass, ARM_MQPRRegClassID},
13156
785k
    {AliasPatternCond_K_Feature, ARM_HasMVEIntegerOps},
13157
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13158
    // (t2CSINC rGPR:$Rd, ZR, ZR, pred_noal_inv:$fcond) - 192
13159
785k
    {AliasPatternCond_K_RegClass, ARM_rGPRRegClassID},
13160
785k
    {AliasPatternCond_K_Reg, ARM_ZR},
13161
785k
    {AliasPatternCond_K_Reg, ARM_ZR},
13162
785k
    {AliasPatternCond_K_Feature, ARM_HasV8_1MMainlineOps},
13163
    // (t2CSINC rGPR:$Rd, GPRwithZRnosp:$Rn, GPRwithZRnosp:$Rn, pred_noal_inv:$fcond) - 196
13164
785k
    {AliasPatternCond_K_RegClass, ARM_rGPRRegClassID},
13165
785k
    {AliasPatternCond_K_RegClass, ARM_GPRwithZRnospRegClassID},
13166
785k
    {AliasPatternCond_K_TiedReg, 1},
13167
785k
    {AliasPatternCond_K_Feature, ARM_HasV8_1MMainlineOps},
13168
    // (t2CSINV rGPR:$Rd, ZR, ZR, pred_noal_inv:$fcond) - 200
13169
785k
    {AliasPatternCond_K_RegClass, ARM_rGPRRegClassID},
13170
785k
    {AliasPatternCond_K_Reg, ARM_ZR},
13171
785k
    {AliasPatternCond_K_Reg, ARM_ZR},
13172
785k
    {AliasPatternCond_K_Feature, ARM_HasV8_1MMainlineOps},
13173
    // (t2CSINV rGPR:$Rd, GPRwithZRnosp:$Rn, GPRwithZRnosp:$Rn, pred_noal_inv:$fcond) - 204
13174
785k
    {AliasPatternCond_K_RegClass, ARM_rGPRRegClassID},
13175
785k
    {AliasPatternCond_K_RegClass, ARM_GPRwithZRnospRegClassID},
13176
785k
    {AliasPatternCond_K_TiedReg, 1},
13177
785k
    {AliasPatternCond_K_Feature, ARM_HasV8_1MMainlineOps},
13178
    // (t2CSNEG rGPR:$Rd, GPRwithZRnosp:$Rn, GPRwithZRnosp:$Rn, pred_noal_inv:$fcond) - 208
13179
785k
    {AliasPatternCond_K_RegClass, ARM_rGPRRegClassID},
13180
785k
    {AliasPatternCond_K_RegClass, ARM_GPRwithZRnospRegClassID},
13181
785k
    {AliasPatternCond_K_TiedReg, 1},
13182
785k
    {AliasPatternCond_K_Feature, ARM_HasV8_1MMainlineOps},
13183
    // (t2DSB 0, 14, 0) - 212
13184
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13185
785k
    {AliasPatternCond_K_Imm, (uint32_t)14},
13186
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13187
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDB},
13188
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13189
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13190
    // (t2DSB 4, 14, 0) - 218
13191
785k
    {AliasPatternCond_K_Imm, (uint32_t)4},
13192
785k
    {AliasPatternCond_K_Imm, (uint32_t)14},
13193
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13194
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDB},
13195
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13196
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13197
    // (t2DSB 12, pred:$p) - 224
13198
785k
    {AliasPatternCond_K_Imm, (uint32_t)12},
13199
785k
    {AliasPatternCond_K_Feature, ARM_FeatureDFB},
13200
    // (t2HINT 0, pred:$p) - 226
13201
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13202
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13203
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13204
    // (t2HINT 1, pred:$p) - 229
13205
785k
    {AliasPatternCond_K_Imm, (uint32_t)1},
13206
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13207
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13208
    // (t2HINT 2, pred:$p) - 232
13209
785k
    {AliasPatternCond_K_Imm, (uint32_t)2},
13210
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13211
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13212
    // (t2HINT 3, pred:$p) - 235
13213
785k
    {AliasPatternCond_K_Imm, (uint32_t)3},
13214
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13215
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13216
    // (t2HINT 4, pred:$p) - 238
13217
785k
    {AliasPatternCond_K_Imm, (uint32_t)4},
13218
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13219
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13220
    // (t2HINT 5, pred:$p) - 241
13221
785k
    {AliasPatternCond_K_Imm, (uint32_t)5},
13222
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13223
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13224
785k
    {AliasPatternCond_K_Feature, ARM_HasV8Ops},
13225
    // (t2HINT 16, pred:$p) - 245
13226
785k
    {AliasPatternCond_K_Imm, (uint32_t)16},
13227
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13228
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13229
785k
    {AliasPatternCond_K_Feature, ARM_FeatureRAS},
13230
    // (t2HINT 20, pred:$p) - 249
13231
785k
    {AliasPatternCond_K_Imm, (uint32_t)20},
13232
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13233
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13234
    // (t2HINT 13, pred:$p) - 252
13235
785k
    {AliasPatternCond_K_Imm, (uint32_t)13},
13236
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13237
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13238
    // (t2HINT 15, pred:$p) - 255
13239
785k
    {AliasPatternCond_K_Imm, (uint32_t)15},
13240
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13241
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13242
    // (t2HINT 29, pred:$p) - 258
13243
785k
    {AliasPatternCond_K_Imm, (uint32_t)29},
13244
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13245
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13246
    // (t2HINT 45, pred:$p) - 261
13247
785k
    {AliasPatternCond_K_Imm, (uint32_t)45},
13248
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13249
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13250
    // (t2HINT 22, pred:$p) - 264
13251
785k
    {AliasPatternCond_K_Imm, (uint32_t)22},
13252
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13253
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13254
785k
    {AliasPatternCond_K_Feature, ARM_HasV8Ops},
13255
785k
    {AliasPatternCond_K_Feature, ARM_FeatureCLRBHB},
13256
    // (t2SUBS_PC_LR 0, pred:$p) - 269
13257
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13258
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13259
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13260
785k
    {AliasPatternCond_K_Feature, ARM_FeatureVirtualization},
13261
    // (tHINT 0, pred:$p) - 273
13262
785k
    {AliasPatternCond_K_Imm, (uint32_t)0},
13263
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13264
785k
    {AliasPatternCond_K_Feature, ARM_HasV6MOps},
13265
    // (tHINT 1, pred:$p) - 276
13266
785k
    {AliasPatternCond_K_Imm, (uint32_t)1},
13267
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13268
785k
    {AliasPatternCond_K_Feature, ARM_HasV6MOps},
13269
    // (tHINT 2, pred:$p) - 279
13270
785k
    {AliasPatternCond_K_Imm, (uint32_t)2},
13271
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13272
785k
    {AliasPatternCond_K_Feature, ARM_HasV6MOps},
13273
    // (tHINT 3, pred:$p) - 282
13274
785k
    {AliasPatternCond_K_Imm, (uint32_t)3},
13275
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13276
785k
    {AliasPatternCond_K_Feature, ARM_HasV6MOps},
13277
    // (tHINT 4, pred:$p) - 285
13278
785k
    {AliasPatternCond_K_Imm, (uint32_t)4},
13279
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13280
785k
    {AliasPatternCond_K_Feature, ARM_HasV6MOps},
13281
    // (tHINT 5, pred:$p) - 288
13282
785k
    {AliasPatternCond_K_Imm, (uint32_t)5},
13283
785k
    {AliasPatternCond_K_Feature, ARM_ModeThumb},
13284
785k
    {AliasPatternCond_K_Feature, ARM_FeatureThumb2},
13285
785k
    {AliasPatternCond_K_Feature, ARM_HasV8Ops},
13286
785k
  {0},  };
13287
13288
785k
  static const char AsmStrings[] =
13289
785k
    /* 0 */ "ssbb\0"
13290
785k
    /* 5 */ "pssbb\0"
13291
785k
    /* 11 */ "dfb\0"
13292
785k
    /* 15 */ "nop$\xFF\x02\x01\0"
13293
785k
    /* 23 */ "yield$\xFF\x02\x01\0"
13294
785k
    /* 33 */ "wfe$\xFF\x02\x01\0"
13295
785k
    /* 41 */ "wfi$\xFF\x02\x01\0"
13296
785k
    /* 49 */ "sev$\xFF\x02\x01\0"
13297
785k
    /* 57 */ "sevl$\xFF\x02\x01\0"
13298
785k
    /* 66 */ "esb$\xFF\x02\x01\0"
13299
785k
    /* 74 */ "csdb$\xFF\x02\x01\0"
13300
785k
    /* 83 */ "clrbhb$\xFF\x02\x01\0"
13301
785k
    /* 94 */ "vmlava$\xFF\x05\x02.s16 $\x01, $\x03, $\x04\0"
13302
785k
    /* 120 */ "vmlava$\xFF\x05\x02.s32  $\x01, $\x03, $\x04\0"
13303
785k
    /* 146 */ "vmlava$\xFF\x05\x02.s8 $\x01, $\x03, $\x04\0"
13304
785k
    /* 171 */ "vmlava$\xFF\x05\x02.u16  $\x01, $\x03, $\x04\0"
13305
785k
    /* 197 */ "vmlava$\xFF\x05\x02.u32  $\x01, $\x03, $\x04\0"
13306
785k
    /* 223 */ "vmlava$\xFF\x05\x02.u8 $\x01, $\x03, $\x04\0"
13307
785k
    /* 248 */ "vmlav$\xFF\x04\x02.s16 $\x01, $\x02, $\x03\0"
13308
785k
    /* 273 */ "vmlav$\xFF\x04\x02.s32 $\x01, $\x02, $\x03\0"
13309
785k
    /* 298 */ "vmlav$\xFF\x04\x02.s8  $\x01, $\x02, $\x03\0"
13310
785k
    /* 322 */ "vmlav$\xFF\x04\x02.u16 $\x01, $\x02, $\x03\0"
13311
785k
    /* 347 */ "vmlav$\xFF\x04\x02.u32 $\x01, $\x02, $\x03\0"
13312
785k
    /* 372 */ "vmlav$\xFF\x04\x02.u8  $\x01, $\x02, $\x03\0"
13313
785k
    /* 396 */ "vmlalva$\xFF\x07\x02.s16 $\x01, $\x02, $\x05, $\x06\0"
13314
785k
    /* 427 */ "vmlalva$\xFF\x07\x02.s32 $\x01, $\x02, $\x05, $\x06\0"
13315
785k
    /* 458 */ "vmlalva$\xFF\x07\x02.u16 $\x01, $\x02, $\x05, $\x06\0"
13316
785k
    /* 489 */ "vmlalva$\xFF\x07\x02.u32 $\x01, $\x02, $\x05, $\x06\0"
13317
785k
    /* 520 */ "vmlalv$\xFF\x05\x02.s16  $\x01, $\x02, $\x03, $\x04\0"
13318
785k
    /* 550 */ "vmlalv$\xFF\x05\x02.s32  $\x01, $\x02, $\x03, $\x04\0"
13319
785k
    /* 580 */ "vmlalv$\xFF\x05\x02.u16  $\x01, $\x02, $\x03, $\x04\0"
13320
785k
    /* 610 */ "vmlalv$\xFF\x05\x02.u32  $\x01, $\x02, $\x03, $\x04\0"
13321
785k
    /* 640 */ "vmov$\xFF\x04\x02  $\x01, $\x02\0"
13322
785k
    /* 656 */ "vrmlalvha$\xFF\x07\x02.s32 $\x01, $\x02, $\x05, $\x06\0"
13323
785k
    /* 689 */ "vrmlalvha$\xFF\x07\x02.u32 $\x01, $\x02, $\x05, $\x06\0"
13324
785k
    /* 722 */ "vrmlalvh$\xFF\x05\x02.s32  $\x01, $\x02, $\x03, $\x04\0"
13325
785k
    /* 754 */ "vrmlalvh$\xFF\x05\x02.u32  $\x01, $\x02, $\x03, $\x04\0"
13326
785k
    /* 786 */ "cset $\x01, $\xFF\x04\x03\0"
13327
785k
    /* 800 */ "cinc $\x01, $\x02, $\xFF\x04\x03\0"
13328
785k
    /* 818 */ "csetm  $\x01, $\xFF\x04\x03\0"
13329
785k
    /* 833 */ "cinv $\x01, $\x02, $\xFF\x04\x03\0"
13330
785k
    /* 851 */ "cneg $\x01, $\x02, $\xFF\x04\x03\0"
13331
785k
    /* 869 */ "dfb$\xFF\x02\x01\0"
13332
785k
    /* 877 */ "nop$\xFF\x02\x01.w\0"
13333
785k
    /* 887 */ "yield$\xFF\x02\x01.w\0"
13334
785k
    /* 899 */ "wfe$\xFF\x02\x01.w\0"
13335
785k
    /* 909 */ "wfi$\xFF\x02\x01.w\0"
13336
785k
    /* 919 */ "sev$\xFF\x02\x01.w\0"
13337
785k
    /* 929 */ "sevl$\xFF\x02\x01.w\0"
13338
785k
    /* 940 */ "esb$\xFF\x02\x01.w\0"
13339
785k
    /* 950 */ "pacbti$\xFF\x02\x01 r12,lr,sp\0"
13340
785k
    /* 971 */ "bti$\xFF\x02\x01\0"
13341
785k
    /* 979 */ "pac$\xFF\x02\x01 r12,lr,sp\0"
13342
785k
    /* 997 */ "aut$\xFF\x02\x01 r12,lr,sp\0"
13343
785k
    /* 1015 */ "eret$\xFF\x02\x01\0"
13344
785k
  ;
13345
13346
785k
#ifndef NDEBUG
13347
  //static struct SortCheck {
13348
  //  SortCheck(ArrayRef<PatternsForOpcode> OpToPatterns) {
13349
  //    assert(std::is_sorted(
13350
  //               OpToPatterns.begin(), OpToPatterns.end(),
13351
  //               [](const PatternsForOpcode &L, const //PatternsForOpcode &R) {
13352
  //                 return L.Opcode < R.Opcode;
13353
  //               }) &&
13354
  //           "tablegen failed to sort opcode patterns");
13355
  //  }
13356
  //} sortCheckVar(OpToPatterns);
13357
785k
#endif
13358
13359
785k
  AliasMatchingData M = {
13360
785k
    OpToPatterns,
13361
785k
    Patterns,
13362
785k
    Conds,
13363
785k
    AsmStrings,
13364
785k
    NULL,
13365
785k
  };
13366
785k
  const char *AsmString = matchAliasPatterns(MI, &M);
13367
785k
  if (!AsmString) return false;
13368
13369
2.67k
  unsigned I = 0;
13370
16.0k
  while (AsmString[I] != ' ' && AsmString[I] != '\t' &&
13371
15.2k
         AsmString[I] != '$' && AsmString[I] != '\0')
13372
13.3k
    ++I;
13373
2.67k
  SStream_concat1(OS, '\t');
13374
2.67k
  char *substr = malloc(I+1);
13375
2.67k
  memcpy(substr, AsmString, I);
13376
2.67k
  substr[I] = '\0';
13377
2.67k
  SStream_concat0(OS, substr);
13378
2.67k
  free(substr);
13379
2.67k
  if (AsmString[I] != '\0') {
13380
2.63k
    if (AsmString[I] == ' ' || AsmString[I] == '\t') {
13381
815
      SStream_concat1(OS, '\t');
13382
815
      ++I;
13383
815
    }
13384
19.2k
    do {
13385
19.2k
      if (AsmString[I] == '$') {
13386
7.33k
        ++I;
13387
7.33k
        if (AsmString[I] == (char)0xff) {
13388
2.63k
          ++I;
13389
2.63k
          int OpIdx = AsmString[I++] - 1;
13390
2.63k
          int PrintMethodIdx = AsmString[I++] - 1;
13391
2.63k
          printCustomAliasOperand(MI, Address, OpIdx, PrintMethodIdx, OS);
13392
2.63k
        } else
13393
4.69k
          printOperand(MI, ((unsigned)AsmString[I++]) - 1, OS);
13394
11.8k
      } else {
13395
11.8k
        SStream_concat1(OS, AsmString[I++]);
13396
11.8k
      }
13397
19.2k
    } while (AsmString[I] != '\0');
13398
2.63k
  }
13399
13400
2.67k
  return true;
13401
#else
13402
  return false;
13403
#endif // CAPSTONE_DIET
13404
785k
}
13405
13406
static void printCustomAliasOperand(
13407
         MCInst *MI, uint64_t Address, unsigned OpIdx,
13408
         unsigned PrintMethodIdx,
13409
2.63k
         SStream *OS) {
13410
2.63k
#ifndef CAPSTONE_DIET
13411
2.63k
  switch (PrintMethodIdx) {
13412
0
  default:
13413
0
    CS_ASSERT_RET(0 && "Unknown PrintMethod kind");
13414
0
    break;
13415
848
  case 0:
13416
848
    printPredicateOperand(MI, OpIdx, OS);
13417
848
    break;
13418
975
  case 1:
13419
975
    printVPTPredicateOperand(MI, OpIdx, OS);
13420
975
    break;
13421
815
  case 2:
13422
815
    printMandatoryInvertedPredicateOperand(MI, OpIdx, OS);
13423
815
    break;
13424
2.63k
  }
13425
2.63k
#endif // CAPSTONE_DIET
13426
2.63k
}
13427
13428
#endif // PRINT_ALIAS_INSTR